CN116386528A - 显示设备 - Google Patents

显示设备 Download PDF

Info

Publication number
CN116386528A
CN116386528A CN202211660600.1A CN202211660600A CN116386528A CN 116386528 A CN116386528 A CN 116386528A CN 202211660600 A CN202211660600 A CN 202211660600A CN 116386528 A CN116386528 A CN 116386528A
Authority
CN
China
Prior art keywords
pixel
sub
pixels
gate line
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211660600.1A
Other languages
English (en)
Inventor
闵丙森
曹在亨
孔仁泳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN116386528A publication Critical patent/CN116386528A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/344Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on particles moving in a fluid or in a gas, e.g. electrophoretic devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/141Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light conveying information used for selecting or modulating the light emitting or modulating element
    • G09G2360/142Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light conveying information used for selecting or modulating the light emitting or modulating element the light being detected by light detection means within each pixel

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

根据本公开的一个方面,一种显示设备,包括:显示面板,所述显示面板包括多个像素单元,每个像素单元包括N个像素;数据驱动器,被配置为利用经由N条基准电压线得到的所述N个像素的感测结果,经由N条数据线向所述N个像素供应数据电压;以及栅极驱动器,被配置为经由N条栅极线向所述N个像素供应栅极信号,其中,所述N个像素中的每一个包括N个子像素,每个子像素具有不同的颜色;其中,所述N条数据线中的每一条被分支成N条子数据线,其中,所述N条子数据线中的每一条连接到具有相同颜色的子像素,其中,所述N条栅极线中的每一条连接到全部的所述N个像素并且连接到具有不同颜色的子像素,N是1以上的自然数。

Description

显示设备
相关申请的交叉引用
本申请要求于2021年12月31日向韩国知识产权局提交的第10-2021-0194687号韩国专利申请的优先权。
技术领域
本公开涉及一种显示设备,更具体地,涉及一种能够感测发光二极管的显示设备。
背景技术
在用于计算机、电视机或移动电话的显示器的显示设备中,具有作为自发光设备的有机发光显示(OLED)设备和需要单独的光源的液晶显示(LCD)设备。
在各种显示设备中,OLED设备包括具有多个子像素的显示面板和驱动显示面板的驱动器。驱动器包括被配置为向显示面板供应栅极信号的栅极驱动器和被配置为供应数据电压的数据驱动器。当诸如栅极信号和数据电压的信号被供应到OLED设备的子像素时,被选择的子像素发光以显示图像。
此外,子像素的电路元件之间的特性值的变化程度可以根据各电路元件的劣化程度而变化。电路元件之间的特性值的变化程度的这种差异可能导致子像素之间的亮度偏差。即,子像素之间的亮度偏差可能导致诸如子像素的亮度的精度降低的问题,和/或导致屏幕异常。
发明内容
本公开要实现的一个目的是提供一种显示设备,该显示设备包括感测晶体管,该感测晶体管感测子像素的特性值,或更精确地和高效地感测子像素的特性值。
本公开要实现的另一个目的是提供一种提高了感测速度的显示设备。
本公开要实现的又一个目的是提供一种抑制不期望或不需要的线图案的显示设备。
为了实现上述目的,本公开的实施例的显示设备可以降低多个子像素的感测时间。
本公开的目的不限于上述目的,本领域技术人员可以通过如下描述清楚地理解上文未提及的其他目的。
根据本公开的一个方面,一种显示设备包括:显示面板,在显示面板中设置有包括各自具有不同颜色的第一子像素、第二子像素以及第三子像素的多个像素;数据驱动器,被配置为利用经由第一基准电压线、第二基准电压线以及第三基准电压线得到的多个像素的感测结果经由多条数据线向多个像素供应数据电压;以及栅极驱动器,被配置为经由多条栅极线向多个像素供应栅极信号,其中,多个第一子像素设置在第9k-8列、第9k-5列以及第9k-2列中,其中,多个第二子像素设置在第9k-7列、第9k-4列以及第9k-1列中,其中,多个第三子像素设置在第9k-6列、第9k-3列以及第9k列中,多条数据线中的每一条被分支成多条子数据线并且多条子数据线中的每一条连接到具有相同颜色的多个子像素,第一基准电压线连接到在第9k-8列中设置的多个第一子像素、在第9k-7列中设置的多个第二子像素以及在第9k-6列中设置的多个第三子像素,第二基准电压线连接到在第9k-5列中设置的多个第一子像素、在第9k-4列中设置的多个第二子像素以及在第9k-3列中设置的多个第三子像素,并且第三基准电压线连接到在第9k-2列中设置的多个第一子像素、在第9k-1列中设置的多个第二子像素以及在第9k列中设置的多个第三子像素,以提高子像素的感测速度。
根据本发明的另一个特征,对于一行,在第16k-15列中设置的多个第一子像素中的任一个、在第16k-14列中设置的多个第二子像素中的任一个、在第16k-13列中设置的多个第三子像素中的任一个以及在第16k-12列中设置的多个第四子像素中的任一个构成第一像素,在第16k-11列中设置的多个第一子像素中的任一个、在第16k-10列中设置的多个第二子像素中的任一个、在第16k-9列中设置的多个第三子像素中的任一个以及在第16k-8列中设置的多个第四子像素中的任一个构成第二像素,在第16k-7列中设置的多个第一子像素中的任一个、在第16k-6列中设置的多个第二子像素中的任一个、在第16k-5列中设置的多个第三子像素中的任一个以及在第16k-4列中设置的多个第四子像素中的任一个构成第三像素,并且在第16k-3列中设置的多个第一子像素中的任一个、在第16k-2列中设置的多个第二子像素中的任一个、在第16k-1列中设置的多个第三子像素中的任一个以及在第16k列中设置的多个第四子像素中的任一个构成第四像素,在第一像素、第二像素、第三像素以及第四像素中的每一个中,第一子像素、第二子像素、第三子像素以及第四子像素连接到不同的栅极线,包括在第一像素、第二像素、第三像素以及第四像素中的多个第一子像素连接到彼此不同的栅极线,包括在第一像素、第二像素、第三像素以及第四像素中的多个第二子像素连接到彼此不同的栅极线,包括在第一像素、第二像素、第三像素以及第四像素中的多个第三子像素连接到彼此不同的栅极线,并且包括在第一像素、第二像素、第三像素以及第四像素中的多个第四子像素连接到彼此不同的栅极线。
根据本公开的又一个特征,一种显示设备包括:显示面板,在显示面板中设置有包括各自具有不同颜色的第一子像素、第二子像素、第三子像素以及第四子像素的多个像素;数据驱动器,被配置为利用经由第一基准电压线、第二基准电压线以及第三基准电压线得到的多个像素的感测结果经由多条数据线向多个像素供应数据电压;以及栅极驱动器,被配置为经由多条栅极线向多个像素供应栅极信号,其中,多个第一子像素设置在第12k-11列、第12k-7列以及第12k-3列中,多个第二子像素设置在第12k-10列、第12k-6列以及第12k-2列中,多个第三子像素设置在第12k-9列、第12k-5列以及第12k-1列中,多个第四子像素设置在第12k-8列、第12k-4列以及第12k列中,多条数据线中的每一条被分支成多条子数据线,多条子数据线中的每一条连接到具有相同颜色的多个子像素,第一基准电压线连接到在第12k-11列中设置的多个第一子像素、在第12k-10列中设置的多个第二子像素、在第12k-9列中设置的多个第三子像素以及在第12k-8列中设置的多个第四子像素,第二基准电压线连接到在第12k-7列中设置的多个第一子像素、在第12k-6列中设置的多个第二子像素、在第12k-5列中设置的多个第三子像素以及在第12k-4列中设置的多个第四子像素,并且第三基准电压线连接到在第12k-3列中设置的多个第一子像素、在第12k-2列中设置的多个第二子像素、在第12k-1列中的设置多个第三子像素以及在第12列中设置的多个第四子像素,其中k是1以上的自然数。
通过具体实施方式和附图说明陈述示例性实施例的其他项。
根据本公开,在一个扫描时序期间感测具有不同颜色的子像素,从而更精确地和/或更准确地补偿数据电压。
根据本公开,在一个扫描时序期间感测多个子像素,从而更快地感测全部子像素。
根据本公开,施加栅极电压的次序针对每一帧而变化,从而均匀地显示图像。
根据本公开的效果不限于上文例示的内容,并且在本说明书中包括更多种效果。
附图说明
通过以下具体实施方式并结合附图,将更清楚地理解本公开的上述和其他方面、特征以及其他优点,其中:
图1是本公开的一个示例性实施例的显示设备的示意图;
图2是本公开的一个示例性实施例的显示设备的子像素的电路图;
图3是用于解释本公开的一个示例性实施例的显示设备的子像素的布置关系的框图;
图4是用于解释本公开的一个示例性实施例的显示设备的感测方法的图;
图5是用于解释本公开的另一示例性实施例的显示设备的子像素的布置关系的框图;
图6是用于解释本公开的另一示例性实施例的显示设备的偶数帧的感测方法的图;
图7A是用于解释本公开的另一示例性实施例的显示设备的奇数帧的驱动次序的图;
图7B是用于解释本公开的另一示例性实施例的显示设备的偶数帧的驱动次序的图;
图8是用于解释本公开的另一示例性实施例的显示设备的数据电压的充入率的图;
图9是用于解释本公开的又一示例性实施例(第三示例性实施例)的显示设备的子像素的布置关系的框图;
图10是用于解释本公开的又一示例性实施例(第三示例性实施例)的显示设备的感测方法的图;
图11是用于解释本公开的再一示例性实施例(第四示例性实施例)的显示设备的子像素的布置关系的框图;以及
图12是用于解释本公开的再一示例性实施例(第四示例性实施例)的显示设备的感测方法的图。
具体实施方式
通过参照结合附图一起在下文中详细描述的示例性实施例,本公开的优点和特征以及这些优点和特征的实现方法将变得清楚。然而,本公开不限于在本文中公开的示例性实施例,而是可以以各种形式实施。仅通过示例的方式提供示例性实施例,从而本领域普通技术人员能够完全理解本公开的公开内容和本公开的范围。因此,本公开由所附权利要求的范围限定。
附图中示出的用于描述本公开的示例性实施例的形状、尺寸、比率、角度、数量等仅是示例,而本公开不限于此。在整个说明书中,相同的附图标记通常表示相同的元件。此外,在本公开的如下描述中,可以省略对已知相关技术的详细解释,以避免不必要地模糊本公开的主题。本文中使用的诸如“包括”、“具有”和“组成”的术语通常旨在允许添加其他组件,除非这些术语与术语“仅”一起使用。除非另有明确说明,否则任何单数的引用可以包括复数。
即使没有明确说明,部件也被解释为包括普通误差范围。
当使用诸如“上”、“上方”、“下方”和“相邻”的术语描述两个部件之间的布置关系时,一个或多个部件可以位于这两个部件之间,除非这些术语与诸如“紧靠”或“直接”的术语一起使用。
当一个元件或层设置在另一元件或层“上”时,又一层或又一元件可以直接插设在该另一元件上或插设在其间。
尽管术语“第一”、“第二”等用于描述各种部件,然而这些部件不受这些术语的限制。这些术语仅用于将一个部件与其他部件区分开。因此,在本公开的技术构思中,下文提到的第一部件可以是第二部件。
在整个说明书中,相同的附图标记通常表示相同的元件。
为了便于描述,示出了附图中所示的各个部件的尺寸和厚度,而本公开不限于示出的部件的尺寸和厚度。
本公开的各个实施例的特征可以部分或全部地彼此结合或组合,并且可以以各种技术方式关联和操作,这些实施例可以彼此独立或彼此关联地执行。
可以由n沟道晶体管(NMOS)和p沟道晶体管(PMOS)中的一个或多个晶体管实现本公开的显示设备所使用的晶体管。通过具有作为有源层的氧化物半导体的氧化物半导体晶体管或具有作为有源层的低温多晶硅(LTPS)的LTPS晶体管来实现晶体管。晶体管可以至少包括栅极、源极以及漏极。晶体管可以被实现为显示面板上的薄膜晶体管。在晶体管中,载流子从源极流向漏极。在n沟道晶体管(NMOS)的情况下,由于载流子是电子,为了使得电子从源极流向漏极,源极电压低于漏极电压。n沟道晶体管NMOS中的电流的方向从漏极流向源极,并且源极可以用作输出端子。在p沟道晶体管(PMOS)的情况下,由于载流子是空穴,为了使得空穴从源极流向漏极,源极电压高于漏极电压。在p沟道晶体管PMOS中,空穴从源极流向漏极,从而电流从源极流向漏极,并且漏极用作输出端子。因此,可以根据施加的电压来切换源极和漏极,从而应注意,晶体管的源极和漏极不是固定的。在本公开中,假设晶体管是n沟道晶体管NMOS,而不限于此。或者,可以使用p沟道晶体管,因此可以改变电路结构。
用作开关元件的晶体管的栅极信号在栅极导通电压与栅极截止电压之间摆动。栅极导通电压被设定为高于晶体管的阈值电压Vth,并且栅极截止电压被设定为低于晶体管的阈值电压Vth。晶体管响应于栅极导通电压而导通,并且响应于栅极截止电压而关断。在NMOS的情况下,栅极导通电压是栅极高电压VGH,栅极截止电压是栅极低电压VGL。在PMOS的情况下,栅极导通电压是栅极低电压VGL,栅极截止电压是栅极高电压VGH。
在下文中,将参照附图详细描述本公开的各种示例性实施例。
图1是本公开的一个示例性实施例的显示设备的示意图。参照图1,显示设备100包括显示面板110、栅极驱动器120、数据驱动器130以及时序控制器140。
显示面板110是用于显示图像的面板。显示面板110可以包括设置在基板上的各种电路、布线以及发光二极管。显示面板110被彼此交叉的多条数据线DL和多条栅极线GL划分,并且包括连接到多条数据线DL和多条栅极线GL的多个像素PX。显示面板110包括被多个像素PX限定的显示区域和形成有各种信号线或焊盘的非显示区域。可以通过在诸如LED设备、OLED设备或电泳显示设备的各种显示设备中使用的显示面板110来实现该显示面板110。在下文中,描述为显示面板110是在OLED设备中使用的面板,但不限于此。
时序控制器140通过连接到主机系统的诸如LVDS或TMDS接口的接收电路接收诸如垂直同步信号、水平同步信号、数据使能信号或点时钟的时序信号。时序控制器140基于输入时序信号产生时序控制信号,以控制数据驱动器130和栅极驱动器120。
数据驱动器130向多个子像素SP供应数据电压DATA。数据驱动器130可以包括多个源极驱动集成电路(IC)。可以向多个源极驱动IC供应数字视频数据和来自时序控制器140的源极时序控制信号。多个源极驱动IC响应于源极时序信号将数字视频数据转换为伽马电压以产生数据电压DATA,并且可以通过显示面板110的数据线DL供应数据电压DATA。多个源极驱动IC可以通过玻璃上芯片(COG)工艺或带载自动封装(TAB)工艺连接到显示面板110的数据线DL。此外,源极驱动IC形成在显示面板110上或形成在待连接到显示面板110的单独的PCB基板上。
栅极驱动器120向多个子像素SP供应栅极信号。栅极驱动器120可以包括电平移位器和移位寄存器。电平移位器将从时序控制器140以晶体管-晶体管-逻辑(TTL)电平输入的时钟信号的电平进行移位,然后将被移位的时钟信号供应到移位寄存器。移位寄存器可以通过GIP方式形成在显示面板110的非显示区域中,但不限于此。通过响应于时钟信号和驱动信号将栅极信号移位以进行输出的多个级构成移位寄存器。包括在移位寄存器中的多个级通过多个输出端子依次输出栅极信号。
显示面板110可以包括多个子像素SP。多个子像素SP可以是用于发射不同颜色的光的子像素。例如,多个子像素SP可以是红色子像素、绿色子像素以及蓝色子像素,但不限于此,从而多个子像素SP可以是红色子像素、绿色子像素、蓝色子像素以及白色子像素。多个子像素SP可以构成像素PX。即,红色子像素、绿色子像素、蓝色子像素以及白色子像素可以构成一个像素PX,并且显示面板110可以包括多个像素PX。
在下文中,将参照图2一起更详细地描述用于驱动一个子像素SP的驱动电路。
图2是本公开的一个示例性实施例的显示设备的子像素的电路图。在图2中,示出了显示设备100的多个子像素SP中的一个子像素SP的电路图。
参照图2,子像素SP可以包括开关晶体管SWT、感测晶体管SET、驱动晶体管DT、存储电容器SC以及发光二极管150。
发光二极管150可以包括阳极、有机层以及阴极。有机层可以包括诸如空穴注入层、空穴传输层、有机发光层、电子传输层以及电子注入层的各种有机层。发光二极管150的阳极可以连接到驱动晶体管DT的输出端子,并且低电位电压VSS可以施加到阴极。尽管在图2中描述了发光二极管150是有机发光二极管150,但本公开不限于此,也可以将无机发光二极管(即,LED)用作发光二极管150。
参照图2,开关晶体管SWT是将数据电压DATA传输到与驱动晶体管DT的栅极对应的第一节点N1的晶体管。开关晶体管SWT可以包括连接到数据线DL的漏极、连接到栅极线GL的栅极以及连接到驱动晶体管DT的栅极的源极。通过从栅极线GL施加的扫描信号SCAN使开关晶体管SWT导通,从而将从数据线DL供应的数据电压DATA传输到与驱动晶体管DT的栅极对应的第一节点N1。
参照图2,驱动晶体管DT是被配置为向发光二极管150供应驱动电流以驱动发光二极管150的晶体管。驱动晶体管DT可以包括与第一节点N1对应的栅极、与第二节点N2和输出端子对应的源极以及与第三节点N3和输入端子对应的漏极。驱动晶体管DT的栅极连接到开关晶体管SWT,漏极经由高电位电压线VDDL被施加高电位电压VDD,并且源极连接到发光二极管150的阳极。
参照图2,存储电容器SC是在一帧期间保持与数据电压DATA对应的电压的电容器。存储电容器SC的一个电极连接到第一节点N1,另一个电极连接到第二节点N2。
同时,在显示设备100的情况下,随着各子像素SP的驱动时间的增加,诸如驱动晶体管DT的电路元件可能劣化。因此,诸如驱动晶体管DT的电路元件的唯一特性值可能改变。这里,电路元件的唯一特性值可以包括驱动晶体管DT的阈值电压Vth或驱动晶体管DT的迁移率α。电路元件的特性值的变化可能导致对应子像素SP的亮度变化。因此,电路元件的特征值的变化可以被用作与子像素SP的亮度变化相同的概念。
此外,各子像素SP的电路元件之间的特性值的变化程度可以根据各电路元件的劣化程度而变化。电路元件之间的特性值的变化程度的这种差异可能导致子像素SP之间的亮度偏差。因此,电路元件之间的特性值偏差可以被用作与子像素SP之间的亮度偏差相同的概念。电路元件的特性值的变化(即,子像素SP的亮度变化)和电路元件之间的特性值偏差(即,子像素SP之间的亮度偏差)可能导致诸如降低亮度的精度或子像素SP的亮度“表现力”,的问题,或者可能导致屏幕异常。
因此,本公开的示例性实施例的显示设备100的子像素SP可以提供感测子像素SP的特性值的感测功能和利用感测结果补偿子像素SP的特性值的补偿功能。
因此,如图2所示,子像素SP除了开关晶体管SWT、驱动晶体管DT、存储电容器SC以及发光二极管150之外,还可以包括有效地控制驱动晶体管DT的源极的电压状态的感测晶体管SET。
参照图2,感测晶体管SET连接在驱动晶体管DT的源极与被配置为供应基准电压Vref的基准电压线RVL之间,并且栅极连接到栅极线GL。因此,通过经由栅极线GL施加的感测信号SENSE使感测晶体管SET导通,以将通过基准电压线RVL供应的基准电压Vref施加到驱动晶体管DT的源极。此外,感测晶体管SET可以被用作驱动晶体管DT的源极的电压感测路径之一。
参照图2,子像素SP的开关晶体管SWT和感测晶体管SET可以共享一条栅极线GL。即,开关晶体管SWT和感测电阻器SET连接到同一条栅极线GL,以被施加相同的栅极信号。然而,为了便于描述,施加到开关晶体管SWT的栅极的电压被称为扫描信号SCAN,并且施加到感测晶体管SET的栅极的电压被称为感测信号SENSE。然而,被施加到一个子像素SP的扫描信号SCAN和感测信号SENSE是从同一条栅极线GL传输的相同信号。因此,在图3中,扫描信号SCAN和感测电压SENSE被定义为将要描述的栅极信号GATE1、GATE2以及GATE3。
然而,本公开不限于此,从而仅将开关晶体管SWT连接到栅极线GL,并且感测晶体管SET可以连接到单独的感测线。因此,扫描信号SCAN通过栅极线GL被施加到开关晶体管SWT,并且感测信号SENSE通过感测线被施加到感测晶体管SET。
因此,基准电压Vref经由感测晶体管SET被施加到驱动晶体管DT的源极。此外,通过基准电压线RVL来检测用于感测驱动晶体管DT的阈值电压Vth或驱动晶体管DT的迁移率α的电压。此外,数据驱动器130可以根据驱动晶体管DT的阈值电压Vth或驱动晶体管DT的迁移率α的变化来补偿数据电压DATA。
在下文中,将参照图3描述多个子像素的“布置关系”(即,相对位置设置)。
图3是用于解释本公开的一个示例性实施例的显示设备的子像素的布置关系的框图。
在图3中,为了便于描述,仅示出在一行中设置的三个像素PX,并且在显示区域中,重复了图3中示出的三个像素PX的布置关系。此外,在子像素SP1、SP2以及SP3与栅极线之间设置的晶体管是指参照图2描述的感测晶体管SET。
参照图3,一个像素PX包括三个子像素SP1、SP2以及SP3。例如,如图3所示,像素PX可以包括第一子像素SP1、第二子像素SP2以及第三子像素SP3。此外,第一子像素P1是红色子像素,第二子像素SP2是绿色子像素,并且第三子像素SP3是蓝色子像素。然而,本公开不限于此,多个子像素可以被改变为诸如品红色、黄色以及青色的各种颜色。
多个相同颜色的子像素SP1、SP2以及SP3可以设置在同一列中。即,多个第一子像素SP1设置在同一列中,多个第二子像素SP2设置在同一列中,并且多个第三子像素SP3设置在同一列中。
更具体地,如图3所示,多个第一子像素SP1设置在第9k-8列、第9k-5列以及第9k-2列中。多个第二子像素SP2设置在第9k-7列、第9k-4列以及第9k-1列中。多个第三子像素SP3设置在第9k-6列、第9k-3列以及第9k列中。这里,k是指1以上的自然数。
即,对于一行,第一子像素SP1、第二子像素SP2以及第三子像素SP3依次重复。
如图3所示,对于一行,在第9k-8列中设置的第一子像素SP1、在第9k-7列中设置的第二子像素SP2以及在第9k-6列中设置的第三子像素SP3构成第一像素PX1。在第9k-5列中设置的第一子像素SP1、在第9k-4列中设置的第二子像素SP2以及在第9k-3列中设置的第三子像素SP3构成第二像素PX2。在第9k-2列中设置的第一子像素SP1、在第9k-1列中设置的第二子像素SP2以及在第9k列中设置的第三子像素SP3构成第三像素PX3。
多条数据线DL1、DL2以及DL3中的每一条可以分支成多条子数据线SDL1-1、SDL1-2、SDL1-3、SDL2-1、SDL2-2、SDL2-3、SDL3-1、SDL3-2以及SDL3-3。具体地,第一数据线DL1分支成多条第一子数据线SDL1-1、SDL1-2以及SDL1-3,第二数据线DL2分支成多条第二子数据线SDL2-1、SDL22以及SDL2-3,并且第三数据线DL3分支成多条第三子数据线SDL3-1、SDL3-2以及SDL3-3。如上文所述,第一子数据线SDL1-1、SDL1-2以及SDL1-3可以包括第1-1子数据线SDL1-1、第1-2子数据线SDL1-2以及第1-3子数据线SDL1-3。第二子数据线SDL2-1、SDL2-2以及SDL2-3可以包括第2-1子数据线SDL2-1、第2-2子数据线SDL2-2以及第2-3子数据线SDL2-3。第三子数据线SDL3-1、SDL3-2以及SDL3-3可以包括第3-1子数据线SDL3-1、第3-2子数据线SDL3-2以及第3-3子数据线SDL3-3。
多条第一子数据线SDL1-1、SDL1-2以及SDL1-3被设置为与第一子像素SP1相邻,以连接到多个第一子像素SP1。
具体地,第1-1子数据线SDL1-1设置于在第9k-8列中设置的多个第一子像素SP1的一侧,以电连接到在第9k-8列中设置的多个第一子像素SP1。多条第1-2子数据线SDL1-2设置于在第9k-5列中设置的多个第一子像素SP1与在第9k-5列中设置的多个第三子像素SP3之间,以电连接到在第9k-5列中设置的多个第一个子像素SP1。多条第1-3子数据线SDL1-3设置在第9k-2列中设置的多个第一子像素SP1与第9k-2列中设置的多个第三子像素SP3之间,以电连接到在第9k-2列中设置的多个第一个子像素SP1。
多条第二子数据线SDL2-1、SDL2-2以及SDL2-3设置为与多个第二子像素SP2相邻,以连接到多个第二子像素SP2。多条第三子数据线SDL3-1、SDL3-2以及SDL3-3设置为与多个第三子像素SP3相邻,以连接到多个第三子像素SP3。
与第一子数据线SDL1-1、SDL1-2以及SDL1-3的布置结构类似,多条第二子数据线SDL2-1、SDL2-2以及SDL2-3、多条第三子数据线SDL3-1、SDL3-2以及SDL3-3的布置结构可以重复。
可以向第一数据线DL1施加作为红色数据电压的第一数据电压DATA1,可以向第二数据线DL2施加作为绿色数据电压的第二数据电压DATA2,并且可以向第三数据线DL3施加作为蓝色数据电压的第三数据电压DATA3。
因此,可以向多条第一子数据线SDL1-1、SDL1-2以及SDL1-3施加作为红色数据电压的第一数据电压DATA1,并且可以向多条第二子数据线SDL2-1、SDL2-2以及SDL2-3施加作为绿色数据电压的第二数据电压DATA2。此外,可以向多条第三子数据线SDL3-1、SDL3-2以及SDL3-3施加作为蓝色数据电压的第三数据电压DATA3。
多条栅极线GL1至GL3可以分别设置在多个子像素SP1、SP2以及SP3的两侧。
具体地,参照图3,第一栅极线GL1设置在多个子像素SP1、SP2以及SP3的一侧,并且第二栅极线GL2和第三栅极线GL3可以设置在多个子像素SP1、SP2以及SP3的另一侧。一般而言,作为第3m-2栅极线的第一栅极线GL1设置在多个子像素SP1、SP2以及SP3的一侧,作为第3m-1栅极线的第二栅极线GL2和作为第3m栅极线的第三栅极线GL3可以设置在多个子像素SP1、SP2以及SP3的另一侧。此处,m是1以上的自然数。
同时,针对各像素PX1、PX2以及PX3,第一子像素SP1、第二子像素SP2以及第三子像素SP3可以连接到彼此不同的栅极线GL1至GL3。
在一行中,多个像素PX1、PX2以及PX3的第一子像素SP1连接到彼此不同的栅极线GL1至GL3,多个像素PX1、PX2以及PX3的第二子像素SP2连接到彼此不同的栅极线GL1至GL3,并且多个像素PX1、PX2以及PX3的第三子像素SP3连接到彼此不同的栅极线GL1至GL3。
例如,参照图3,作为第3m-2栅极线的第一栅极线GL1连接到作为第一像素PX1的任一个子像素的第一子像素SP 1。作为第3m-2栅极线的第一栅极线GL1连接到第二像素PX2的子像素中的第二子像素SP2,其是与连接到第一栅极线GL1的第一像素PX1的第一子像素SP1具有不同颜色的子像素。此外,作为第3m-2栅极线的第一栅极线GL1连接到第三像素PX3的子像素中的第三子像素SP3,其是与连接到第一栅极线GL1的第一像素PX1的第一子像素SP1和连接到第一栅极线GL1的第二像素PX2的第二子像素SP2具有不同颜色的子像素。
作为第3m-1栅极线的第二栅极线GL2连接到作为第一像素PX1的另一个子像素的第二子像素SP2。作为第3m-1栅极线的第二栅极线GL2连接到第二像素PX2的子像素中的第三子像素SP3,其是与连接到第二栅极线GL2的第一像素PX1的第二子像素SP2具有不同颜色的子像素。此外,作为第3m-1栅极线的第二栅极线GL2连接到第三像素PX3的子像素中的第一子像素SP1,其是与连接到第二栅极线GL2的第一像素PX1的第二子像素SP2和连接到第二栅极线GL2的第二像素PX2的第三子像素SP3具有不同颜色的子像素。
作为第3m栅极线的第三栅极线GL3连接到作为第一像素PX1的又一个子像素的第三子像素SP3。作为第3m栅极线的第三栅极线GL3连接到第二像素PX2的子像素中的第一子像素SP1,其是与连接到第三栅极线GL3的第一像素PX1的第三子像素SP3具有不同颜色的子像素。此外,作为第3m栅极线的第三栅极线GL3连接到第三像素PX3的子像素中的第二子像素SP2,其是与连接到第三栅极线GL3的第一像素PX1的第三子像素SP3和连接到第三栅极线GL3的第二像素PX2的第一子像素SP1具有不同颜色的子像素。
多条基准电压线RVL1、RVL2以及RVL3中的每一条可以设置在像素PX1、PX2以及PX3中的一个中。
即,第一基准电压线RVL1设置在第一像素PX1内,第二基准电压线RVL2设置在第二像素PX2内,并且第三基准电压线RVL3设置在第三像素PX3内。
具体地,第一基准电压线RVL1设置在第9k-7列中设置的多个第二子像素SP2与在第9k-6列中设置的多个第三子像素SP3之间。因此,在第9k-8列中设置的多个第一子像素SP1、在第9k-7列中设置的多个第二子像素SP2以及在第9k-6列中设置的多个第三子像素SP3可以连接到第一基准电压线RVL1。
第二基准电压线RVL2设置在第9k-4列中设置的多个第二子像素SP2与在第9k-3列中设置的多个第三子像素SP3之间。因此,在第9k-5列中设置的多个第一子像素SP1、在第9k-4列中设置的多个第二子像素SP2以及在第9k-3列中设置的多个第三子像素SP3可以连接到第二基准电压线RVL2。
第三基准电压线RVL3设置在第9k-1列中设置的多个第二子像素SP2与在第9k列中设置的多个第三子像素SP3之间。因此,在第9k-2列中设置的多个第一子像素SP1、在第9k-1列中设置的多个第二子像素SP2以及在第9k-3列中设置的多个第三子像素SP3可以连接到第三基准电压线RVL3。
在下文中,将参照图4描述本公开的示例性实施例的显示设备的感测方法。
图4是用于解释本公开的一个示例性实施例的显示设备的感测方法的图。
在图4中,示出了图2中所示的多个子像素SP1、SP2以及SP3的感测次序。
在图4中,示出了在对作为第3m-2栅极线的第一栅极线GL1施加栅极高电压的第一扫描时段1st SCAN、对作为第3m-1栅极线上的第二栅极线GL2施加栅极高电压的第二扫描时段2nd SCAN以及对作为第3m-1栅极线上的第三栅极线GL3施加栅极高电压的第三扫描时段3rd SCAN中的每一个中,在一行中设置的多个子像素的状态。第一扫描时段1st SCAN、第二扫描时段2nd SCAN以及第三扫描时段3rd SCAN是指依次连接的时间段。
以虚线示出的子像素SP1、SP2以及SP3是指在对应的扫描时段中执行感测的子像素SP1、SP2以及SP3,而具有黑色图案的子像素SP1、SP2以及SP3是指在对应的扫描时段中没有执行感测的子像素SP1、SP2以及SP3。
参照图3和图4,在第一扫描时段1st SCAN中,第一栅极电压GATE1是栅极高电压,使得连接到第一栅极线GL1的多个子像素SP1、SP2以及SP3中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第一栅极线GL1的多个子像素SP1、SP2以及SP3。
例如,在第一扫描时段1st SCAN中,由第一基准电压线RVL1感测作为第一像素PX1的任一个子像素的第一子像素SP1。由第二基准电压线RVL2感测第二像素PX2的子像素中的与连接到第一栅极线GL1的第一像素PX1的第一子像素SP1具有不同颜色的子像素的第二子像素SP2。由第三基准电压线RVL3感测第三像素PX3的子像素中的与连接到第一栅极线GL1的第一像素PX1的第一子像素SP1和连接到第一栅极线GL1的第二像素PX2的第二子像素SP2具有不同颜色的子像素的第三子像素SP3。
在随后的第二扫描时段2nd SCAN中,第二栅极电压GATE2是栅极高电压,从而连接到第二栅极线GL2的多个子像素SP1、SP2以及SP3中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第二栅极线GL2的多个子像素SP1、SP2以及SP3。
例如,在第二扫描时段2nd SCAN中,由第一基准电压线RVL1感测作为第一像素PX1的另一个子像素的第二子像素SP2。由第二基准电压线RVL2感测作为第二像素PX2的子像素中的与连接到第二栅极线GL2的第一像素PX1的第二子像素SP2具有不同颜色的子像素的第三子像素SP3。由第三基准电压线RVL3感测第三像素PX3的子像素中的作为与连接到第二栅极线GL2的第一像素PX1的第二子像素SP2和连接到第二栅极线GL2的第二像素PX2的第三子像素SP3具有不同颜色的子像素的第一子像素SP1。
在随后的第三扫描时段3rd SCAN中,第三栅极电压GATE3是栅极高电压,从而连接到第三栅极线GL3的多个子像素SP1、SP2以及SP3中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第三栅极线GL3的多个子像素SP1、SP2以及SP3。
例如,在第三扫描时段3rd SCAN中,由第一基准电压线RVL1感测作为第一像素PX1的又一个子像素的第三子像素SP3。由第二基准电压线RVL2感测作为第二像素PX2的子像素中的与连接到第三栅极线GL3的第一像素PX1的第三子像素SP3具有不同颜色的子像素的第一子像素SP1。由第三基准电压线RVL3感测第三像素PX3的子像素中的作为与连接到第三栅极线GL3的第一像素PX1的第三子像素SP3和连接到第三栅极线GL3的第二像素PX2的第一子像素SP1具有不同颜色的子像素的第二子像素SP2。
如上文所述,在多个扫描时段中的一个扫描时段期间,可以感测彼此具有不同颜色的子像素SP1、SP2以及SP3。
在相关技术的显示设备中,在一个扫描时段中,仅感测在第9k-8列至第9k列中设置的多个子像素中的一个子像素,从而需要九个扫描时段来感测在第9k-8列至第9k列中设置的全部多个子像素。
反之,在本公开的一个示例性实施例的显示设备中,在一个扫描时段中,感测在第9k-8列至第9k列中设置的多个子像素SP1、SP2以及SP3中的三个子像素。因此,仅需要三个扫描时段来感测在第9k-8列至第9k列中设置的全部多个子像素SP1、SP2以及SP3。因此,本公开的一个示例性实施例的显示设备可以更快速地和更准确地感测多个子像素。
图5是用于解释本公开的另一个示例性实施例的显示设备的子像素的布置关系的框图。
在图5中,为了便于描述,仅示出了在一行中设置的四个像素PX,并且在显示区域中,重复了图5中所示的四个象素PX的布置关系。此外,在子像素SP1、SP2、SP3以及SP4与栅极线之间设置的晶体管是指参照图2描述的感测晶体管SET。
参照图5,一个像素PX包括四个子像素SP1、SP2、SP3以及SP4。例如,如图5所示,像素PX可以包括第一子像素SP1、第二子像素SP2、第三子像素SP3以及第四子像素SP4。此外,第一子像素SP1是红色子像素,第二子像素SP2是白色子像素,第三子像素SP3是蓝色子像素,并且第四子像素SP4是绿色子像素。然而,本公开不限于此,多个子像素可以被改变为诸如品红色、黄色以及青色的各种颜色。
多个相同颜色的子像素SP1、SP2、SP3以及SP4可以设置在同一列中。即,多个第一子像素SP1设置在同一列中,多个第二子像素SP2设置在同一列中,多个第三子像素SP3设置在同一列中,并且多个第四子像素SP4设置在同一列中。
更具体地,如图5所示,多个第一子像素SP1设置在第16k-15列、第16k-11列、第16k-7列以及第16k-3列中,并且多个第二子像素SP2设置在第16k-14列、第16k-10列、第16k-6列以及第16k-2列中。多个第三子像素SP3设置在第16k-13列、第16k-9列、第16k-5列以及第16k-1列中,并且多个第四子像素SP4设置在第16k-12列、第16k-8列、第16k-4列以及第16k列中。这里,k是指1以上的自然数。
即,对于一行,第一子像素SP1、第二子像素SP2、第三子像素SP3以及第四子像素SP4依次重复。
如图5所示,对于一行的在第16k-15列中设置的第一子像素SP1、在第16k-14列中设置的第二子像素SP2、在第16k-13列中设置的第三子像素SP3以及在第16k-12列中设置的第四子像素SP4构成第一像素PX1。对于一行的在第16k-11列中设置的第一子像素SP1、在第16k-10列中设置的第二子像素SP2、在第16k-9列中设置的第三子像素SP3以及在第16k-8列中设置的第四子像素SP4构成第二像素PX2。对于一行的在第16k-7列中设置的第一子像素SP1、在第16k-6列中设置的第二子像素SP2、在第16k-5列中设置的第三子像素SP3以及在第16k-4列中设置的第四子像素SP4构成第三像素PX3。对于一行的在第16k-3列中设置的第一子像素SP1、在第16k-2列中设置的第二子像素SP2、在第16k-1列中设置的第三子像素SP3以及在第16k中设置的第四子像素SP4构成第四像素PX4。
多条数据线DL1、DL2、DL3以及DL4中的每一条可以分支成多条子数据线SDL1-1、SDL1-2、SDL1-3、SDL1-4、SDL2-1、SDL2-2、SDL2-3、SDL2-4、SDL3-1、SDL3-2、SDL3-3、SDL3-4、SDL4-1、SDL4-2、SDL4-3以及SDL4-4。具体地,第一数据线DL1可以分支成多条第一子数据线SDL1-1、SDL1-2、SDL1-3以及SDL1-4,第二数据线DL2可以分支成多条第二子数据线SDL2-1、SDL22、SDL2-3以及SDL2-4。此外,第三数据线DL3可以分支成多条第三子数据线SDL3-1、SDL3-2、SDL3-3以及SDL3-4,并且第四数据线DL4可以分支成多条第四子数据线SDL4-1、SDL4-2、SDL4-3以及SDL4-4。
第一子数据线SDL1-1、SLD1-2、SDL1-3以及SDL1-4可以包括第1-1子数据线SDL1-1、第1-2子数据线SDL1-2、第1-3子数据线SDL1-3以及第1-4子数据线SDL1-4。第二子数据线SDL2-1、SDL2-2、SDL2-3以及SDL2-4可以包括第2-1子数据线SDL2-1、第2-2子数据线SDL2-2、第2-3子数据线SDL2-3以及第2-4子数据线SDL2-4。第三子数据线SDL3-1、SDL3-2、SDL3-3以及SDL3-4可以包括第3-1子数据线SDL3-1、第3-2子数据线SLD3-2、第3-3子数据线SDL3-3以及第3-4子数据线SDL3-4。第四子数据线SDL4-1、SDL4-2、SDL4-3以及SDL3-4可以包括第4-1子数据线SDL4-1、第4-2子数据线SDL4-2、第4-3子数据线SDL4-3以及第4-4子数据线SDL4-4。
多条第一子数据线SDL1-1、SDL1-2、SDL1-3以及SDL1-4被设置为与多个第一子像素SP1相邻,以连接到多个第一子像素SP1。
多条第二子数据线SDL2-1、SDL2-2、SDL2-3以及SDL2-4被设置为与多个第二子像素SP2相邻,以连接到多个第二子像素SP2。
多条第三子数据线SDL3-1、SDL3-2、SDL3-3以及SDL3-4被设置为与多个第三子像素SP3相邻,以连接到多个第三子像素SP3。
多条第四子数据线SDL4-1、SDL4-2、SDL4-3以及SDL4-4被设置为与多个第四子像素SP4相邻,以连接到多个第四子像素SP4。
与多条第一子数据线SDL1-1、SDL1-2、SDL1-3以及SDL1-4的布置结构类似,多条第二子数据线SDL2-1、SDL2-2、SDL2-3以及SDL2-4、多条第三子数据线SDL3-1、SDL3-2、SDL1-3以及SDL3-4、多条第四子数据线SDL4-1、SDL4-2、SDL4-3以及SDL4-4的布置结构可以重复。
可以向第一数据线DL1施加作为红色数据电压的第一数据电压DATA1,并且可以向第二数据线DL2施加作为白色数据电压的第二数据电压DATA2。此外,可以向第三数据线DL3施加作为蓝色数据电压的第三数据电压DATA3,并且可以向第四数据线DL4施加作为绿色数据电压的第四数据电压DATA4。
因此,可以向多条第一子数据线SDL1-1、SDL1-2SDL1-3以及SDL1-4施加作为红色数据电压的第一数据电压DATA1,并且可以向多条第二子数据线SDL2-1、SDL2-2、SDL2-3以及SDL2-4施加作为白色数据电压的第二数据电压DATA2。此外,可以向多条第三子数据线SDL3-1、SDL3-2 DL3-3以及SDL3-4施加作为蓝色数据电压的第三数据电压DATA3,并且可以向多条第四子数据线SDL4-1、SDL4-2、SDL4-3以及SDL4-4施加作为绿色数据电压的第四数据电压DATA4。
多条栅极线GL1至GL4可以分别设置在多个子像素SP1、SP2、SP3以及SP4的两侧。
具体地,参照图5,第一栅极线GL1和第二栅极线GL2设置在多个子像素SP1、SP2、SP3以及SP4的一侧,并且第三栅极线GL3和第四栅极线GL4可以设置在多个子像素SP1、SP2、SP3以及SP4的另一侧。一般而言,作为第4m-3栅极线的第一栅极线GL1和作为第4m-2栅极线的第二栅极线GL2设置在多个子像素SP1、SP2、SP3以及SP4的一侧。作为第4m-1栅极线的第三栅极线GL3和作为第4m栅极线的第四栅极线GL4可以设置在多个子像素SP1、SP2、SP3以及SP4的另一侧。此处,m是1以上的自然数。
同时,在各像素PX1、PX2、PX3以及PX4中,第一子像素SP1、第二子像素SP2、第三子像素SP3以及第四子像素SP4可以连接到彼此不同的栅极线GL1至GL4。
在一行中,多个像素PX1、PX2、PX3以及PX4的第一子像素SP1连接到不同的栅极线GL1至GL4,并且多个像素PX1、PX2、PX3以及PX4的第二子像素SP2连接到不同的栅极线GL1至GL4。多个像素PX1、PX2、PX3以及PX4的第三子像素SP3连接到不同的栅极线GL1至GL4,并且多个像素PX1、PX2、PX3以及PX4的第四子像素SP4连接到不同的栅极线GL1至GL4。
例如,参照图5,作为第4m-3栅极线的第一栅极线GL1连接到作为第一像素PX1的任一个子像素的第一子像素SP1,并且连接到第二像素PX2的子像素中的作为与连接到第一栅极线GL1的第一像素PX1的第一子像素SP1具有不同颜色的子像素的第三子像素SP3。作为第4m-3栅极线的第一栅极线GL1连接到第三像素PX3的子像素中的作为与连接到第一栅极线GL1的第一像素PX1的第一子像素SP1和连接到第一栅极线GL1的第二像素PX2的第三子像素SP3具有不同颜色的子像素的第二子像素SP2。此外,作为第4m-3栅极线的第一栅极线GL1连接到第四像素PX4的子像素中的作为与连接到第一栅极线GL1的第一像素PX1的第一子像素SP1、连接到第一栅极线GL1的第二像素PX2的第三子像素SP3以及连接到第一栅极线GL1的第三像素PX3的第二子像素SP2具有不同颜色的子像素的第四子像素SP4。
作为第4m-2栅极线的第二栅极线GL2连接到作为第一像素PX1的另一个子像素的第二子像素SP2,并且连接到第二像素PX2的子像素中的作为与连接到第二栅极线GL2的第一像素PX1的第二子像素SP2具有不同颜色的子像素的第四子像素SP4。作为第4m-2栅极线的第二栅极线GL2连接到第三像素PX3的子像素中的作为与连接到第二栅极线GL2的第一像素PX1的第二子像素SP2和连接到第二栅极线GL2的第二像素PX2的第四子像素SP4具有不同颜色的子像素的第一子像素SP1。此外,作为第4m-2栅极线的第二栅极线GL2连接到第四像素PX4的子像素中的作为与连接到第二栅极线GL2的第一像素PX1的第二子像素SP2、连接到第二栅极线GL2的第二像素PX2的第四子像素SP4以及连接到第二栅极线GL2的第三像素PX3的第一子像素SP1具有不同颜色的子像素的第三子像素SP3。
作为第4m-1栅极线的第三栅极线GL3连接到作为第一像素PX1的又一个子像素的第三子像素SP3,并且连接到第二像素PX2的子像素中的作为与连接到第三栅极线GL3的第一像素PX1的第三子像素SP3具有不同颜色的子像素的第二子像素SP2。作为第4m-1栅极线的第三栅极线GL3连接到第三像素PX3的子像素中的作为与连接到第三栅极线GL3的第一像素PX1的第三子像素SP3和连接到第三栅极线GL3的第二像素PX2的第二子像素SP2具有不同颜色的子像素的第四子像素SP4。此外,作为第4m-1栅极线的第三栅极线GL3连接到第四像素PX4的子像素中的作为与连接到第三栅极线GL3的第一像素PX1的第三子像素SP3、连接到第三栅极线GL3的第二像素PX2的第二子像素SP2以及连接到第三栅极线GL3的第三像素PX3的第四子像素SP4具有不同颜色的子像素的第一子像素SP1。
作为第4m栅极线的第四栅极线GL4连接到作为第一像素PX1的剩余一个子像素的第四子像素SP4,并且连接到第二像素PX2的子像素中的作为与连接到第四栅极线GL4的第一像素PX1的第四子像素SP4具有不同颜色的子像素的第一子像素SP1。作为第4m栅极线的第四栅极线GL4连接到第三像素PX3的子像素中的作为与连接到第四栅极线GL4的第一像素PX1的第四子像素SP4和连接到第四栅极线GL4的第二像素PX2的第一子像素SP 1具有不同颜色的子像素的第三子像素SP3。此外,作为第4m栅极线的第四栅极线GL4连接到第四像素PX4的子像素中的作为具有与连接到第四栅极线GL4的第一像素PX1的第四子像素SP4、连接到第四栅极线GL4的第二像素PX2的第二子像素SP2以及连接到第四栅极线GL4的第三像素PX3的第三子像素SP3不同颜色的子像素的第二子像素SP2。
多条基准电压线RVL1、RVL2、RVL3以及RVL4各自可以设置在像素PX1、PX2、PX3以及PX4中的一个中。
即,第一基准电压线RVL1设置在第一像素PX1内,第二基准电压线RVL2设置在第二像素PX2内,第三基准电压线RVL3设置在第三像素PX3内,并且第四基准电压线RVL4设置在第四像素PX4内。
具体地,第一基准电压线RVL1设置在第16k-14列中设置的多个第二子像素SP2与在第16k-13列中设置的多个第三子像素SP3之间。因此,在第16k-15列中设置的多个第一子像素SP1、在第16k-14列中设置的多个第二子像素SP2、在第16k-13列中设置的多个第三子像素SP3以及在第16k-12列中设置的多个第四子像素SP4可以连接到第一基准电压线RVL1。
第二基准电压线RVL2设置在第16k-10列中设置的多个第二子像素SP2与在第16k-9列中设置的多个第三子像素SP3之间。因此,在第16k-11列中设置的多个第一子像素SP1、在第16k-10列中设置的多个第二子像素SP2、在第16k-9列中设置的多个第三子像素SP3以及在第16k-8列中设置的多个第四子像素SP4可以连接到第二基准电压线RVL2。
第三基准电压线RVL3设置在第16k-6列中设置的多个第二子像素SP2与在第16k-5列中设置的多个第三子像素SP3之间。因此,在第16k-7列中设置的多个第一子像素SP1、在第16k-6列中设置的多个第二子像素SP2、在第16k-5列中设置的多个第三子像素SP3以及在第16k-4列中设置的多个第四子像素SP4可以连接到第三基准电压线RVL3。
第四基准电压线RVL4设置在第16k-2列中设置的多个第二子像素SP2与在第16k-1列中设置的多个第三子像素SP3之间。因此,在第16k-3列中设置的多个第一子像素SP1、在第16k-2列中设置的多个第二子像素SP2、在第16k-1列中设置的多个第三子像素SP3以及在第16k列中设置的多个第四子像素SP4可以连接到第四基准电压线RVL4。
在下文中,将参照图6描述本公开的示例性实施例的显示设备的感测方法。
图6是用于解释本公开的另一示例性实施例的显示设备的感测方法的图。
在图6中,示出了在对作为第4m-3栅极线的第一栅极线GL1施加栅极高电压的第一扫描时段1st SCAN、对作为第4m-2栅极线上的第二栅极线GL2施加栅极高电压的第二扫描时段2nd SCAN、对作为第4m-1栅极线上的第三栅极线GL3施加栅极高电压的第三扫描时段3rd SCAN以及对作为第4m栅极线上的第四栅极线GL4施加栅极高电压的第四扫描时段中的每一个中,在一行中设置的多个子像素的状态。
以虚线示出的子像素SP1、SP2、SP3以及SP4是指在对应的扫描时段中执行感测的子像素SP1、SP2、SP3以及SP4,而具有黑色图案的子像素SP1、SP2、SP3以及SP4是指在对应的扫描时段中没有执行感测的子像素SP1、SP2、SP3以及SP4。
参照图5和图6,在第一扫描时段1st SCAN中,第一栅极电压GATE1是栅极高电压,使得连接到第一栅极线GL1的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2、RVL3以及RLV4中的每一条来感测连接到第一栅极线GL1的多个子像素SP1、SP2、SP3以及SP4。
例如,在第一扫描时段1st SCAN中,由第一基准电压线RVL1感测作为第一像素PX1的任一个子像素的第一子像素SP1。由第二基准电压线RVL2感测第二像素PX2的子像素中的作为与连接到第一栅极线GL1的第一像素PX1的第一子像素SP1具有不同颜色的子像素的第三子像素SP3。由第三基准电压线RVL3感测第三像素PX3的子像素中的作为与连接到第一栅极线GL1的第一像素PX1的第一子像素SP1和连接到第一栅极线GL1的第二像素PX2的第三子像素SP3具有不同颜色的子像素的第二子像素SP2。由第四基准电压线RVL4感测第四像素PX4的子像素中的作为与连接到第一栅极线GL1的第一像素PX1的第一子像素SP1、连接到第一栅极线GL1的第二像素PX2的第三子像素SP3以及连接到第一栅极线GL 1的第三像素PX3的第二子像素SP2具有不同颜色的子像素的第四子像素SP4。
在随后的第二扫描时段2nd SCAN中,第二栅极电压GATE2是栅极高电压,从而连接到第二栅极线GL2的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2、RVL3以及PVL4中的每一条来感测连接到第二栅极线GL2的多个子像素SP1、SP2、SP3以及SP4。
例如,在第二扫描时段2nd SCAN中,由第一基准电压线RVL1感测作为第一像素PX1的另一个子像素的第二子像素SP2。由第二基准电压线RVL2感测作为第二像素PX2的子像素中的与连接到第二栅极线GL2的第一像素PX1的第二子像素SP2具有不同颜色的子像素的第四子像素SP4。由第三基准电压线RVL3感测第三像素PX3的子像素中的作为与连接到第二栅极线GL2的第一像素PX1的第二子像素SP2和连接到第二栅极线GL2的第二像素PX2的第四子像素SP4具有不同颜色的子像素的第一子像素SP1。由第四基准电压线RVL4感测第四像素PX4的子像素中的作为与连接到第二栅极线GL2的第一像素PX1的第二子像素SP2、连接到第二栅极线GL2的第二像素PX2的第四子像素SP4以及连接到第二栅极线GL2的第三像素PX3的第一子像素SP1具有不同颜色的子像素的第三子像素SP3。
在随后的第三扫描时段3rd SCAN中,第三栅极电压GATE3是栅极高电压,从而连接到第三栅极线GL3的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2、RVL3以及RVL4中的每一条来感测连接到第三栅极线GL3的多个子像素SP1、SP2、SP3以及SP4。
例如,在第三扫描时段3rd SCAN中,由第一基准电压线RVL1感测作为第一像素PX1的又一个子像素的第三子像素SP3。由第二基准电压线RVL2感测作为第二像素PX2的子像素中的与连接到第三栅极线GL3的第一像素PX1的第三子像素SP3具有不同颜色的子像素的第二子像素SP2。由第三基准电压线RVL3感测第三像素PX3的子像素中的作为与连接到第三栅极线GL3的第一像素PX1的第三子像素SP3和连接到第三栅极线GL3的第二像素PX2的第二子像素SP2具有不同颜色的子像素的第四子像素SP4。由第四基准电压线RVL4感测第四像素PX4的子像素中的作为与连接到第三栅极线GL3的第一像素PX1的第三子像素SP3、连接到第三栅极线GL3的第二像素PX2的第二子像素SP2以及连接到第三栅极线GL3的第三像素PX3的第四子像素SP4具有不同颜色的子像素的第一子像素SP1。
在随后的第四扫描时段4th SCAN中,第四栅极电压GATE4是栅极高电压,从而连接到第四栅极线GL4的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2、RVL3以及RVL4中的每一条来感测连接到第四栅极线GL4的多个子像素SP1、SP2、SP3以及SP4。
例如,在第四扫描时段4th SCAN中,由第一基准电压线RVL1感测作为第一像素PX1的剩余一个子像素的第四子像素SP4。由第二基准电压线RVL2感测作为第二像素PX2的子像素中的与连接到第四栅极线GL4的第一像素PX1的第四子像素SP4具有不同颜色的子像素的第一子像素SP1。由第三基准电压线RVL3感测第三像素PX3的子像素中的作为与连接到第四栅极线GL4的第一像素PX1的第四子像素SP4和连接到第四栅极线GL4的第二像素PX2的第一子像素SP1具有不同颜色的子像素的第三子像素SP3。由第四基准电压线RVL4感测第四像素PX4的子像素中的作为与连接到第四栅极线GL4的第一像素PX1的第四子像素SP4、连接到第四栅极线GL4的第二像素PX2的第一子像素SP 1以及连接到第四栅极线GL4的第三像素PX3的第三子像素SP3具有不同颜色的子像素的第二子像素SP2。
如上文所述,在多个扫描时段中的一个扫描时段期间,可以感测彼此具有不同颜色的子像素SP1、SP2、SP3以及SP4。
在相关技术的显示设备中,在一个扫描时段中,仅感测在第16k-15列至第16k列中设置的多个子像素中的一个子像素,从而需要16个扫描时段来感测在第16k-15列至第16k列中设置的全部多个子像素。
反之,在本公开的另一个示例性实施例的显示设备中,在一个扫描时段中,感测设置在第16k-15列至第16k列中的多个子像素SP1、SP2、SP3以及SP4中的四个子像素。因此,仅需要四个扫描时段来感测设置在第16k-15列至第16k列中的全部多个子像素SP1、SP2、SP3以及SP4。因此,本公开的另一个示例性实施例的显示设备可以更快速地和更准确地感测多个子像素。
在下文中,将参照图7A、图7B以及图8来描述本公开的示例性实施例的显示设备的驱动方法。
图7A是用于解释本公开的另一示例性实施例的显示设备的奇数帧的驱动次序的图。
图7B是用于解释本公开的另一示例性实施例的显示设备的偶数帧的驱动次序的图。
图8是用于解释本公开的另一示例性实施例的显示设备的数据电压充入率的图。
虽然为了便于描述,在图7A和图7B中,未示出垂直设置的数据线、基准电压线以及高电位电压线,然而数据线、基准电压线以及高电位电压线的布置关系与图5中描述的相同。
如图7A和图7B示出的,将描述显示垂直条纹图案的示例,其中,在第16k-15列中设置的多个第一子像素SP1、在第16k-14列中设置的多个第二子像素SP2、在第16k-13列中设置的多个第三子像素SP3以及在第14k-12列中设置的多个第四子像素SP4发光,在第16k-11列中设置的多个第一子像素SP1、在第16k-10列中设置的多个第二子像素SP2、在第16k-9列中设置的多个第三子像素SP3以及在第16k-8列中设置的多个第四子像素SP4不发光,在第16k-7列中设置的多个第一子像素SP1、在第16k-6列中设置的多个第二子像素SP2、在第16k-5列中设置的多个第三子像素SP3以及在第16k-4列中设置的多个第四子像素SP4发光,并且在第16k-3列中设置的多个第一子像素SP1、在第16k-2列中设置的多个第二子像素SP2、在第16k-1列中设置的多个第三子像素SP1以及在第16k列中设置的多个第四子像素SP4不发光。
在下文中,将详细描述多个第一子像素SP1的数据充入率,并且将以与多个第一子像素SP1的数据充入率相同的原理来描述多个第二子像素SP2的数据充入率、多个第三子像素SP3的数据充入率以及多个第四子像素SP4的数据充入率。
如图8所示,当显示垂直条纹图案时,第一数据电压DATA1的充入率可以在第一水平时段(1)和第二水平时段(2)期间增加,并且第一数据电压DATA1的充入率可以在第三水平时段(3)和第四水平时段(4)期间降低。可以重复第一数据电压DATA1的充入率波形。
奇数帧中的多条栅极线GL1、GL2、GL3以及GL4的导通次序可以与偶数帧中的多条栅极线GL1、GL2、GL3以及GL4的导通次序不同。
具体地,参照图7A,在奇数帧中,第一栅极线GL1、第二栅极线GL2、第三栅极线GL3以及第四栅极线GR4依次导通。参照图7B,在偶数帧中,第二栅极线GL2、第一栅极线GL1、第四栅极线GL4以及第三栅极线CL3依次导通。
同时,可以将奇数帧中的多条栅极线GL1、GL2、GL3以及GL4的导通次序切换为偶数帧中的多条栅极线GL1,GL2、GL3以及GL4的导通次序。
例如,参照图7A,在奇数帧期间,在第一水平时段(1)中,第一栅极电压GATE1以导通电平施加到第一栅极线GL1,以对在16k-15列中设置的第一子像素SP1充入数据电压。
在奇数帧期间,在第二水平时段(2)中,第二栅极电压GATE2以导通电平被施加到第二栅极线GL2,以对在第16k-7列中设置的第一子像素SP1充入数据电压。
在奇数帧期间,在第三水平时段(3)中,第三栅极电压GATE3以导通电平被施加到第三栅极线GL3,以将在第16k-3列中设置的第一子像素SP1的数据电压放电。
在奇数帧期间,在第四水平时段(4)中,第四栅极电压GATE4以导通电平被施加到第四栅极线GL4,以将在第16k-11列中设置的第一子像素SP1的数据电压放电。
参照图7B,在偶数帧期间,在第一水平时段(1)中,第二栅极电压GATE2以导通电平施加到第二栅极线GL2,以对在16k-7列中设置的第一子像素SP1充入数据电压。
在偶数帧期间,在第二水平时段(2)中,第一栅极电压GATE1以导通电平被施加到第一栅极线GL1,以对在第16k-15列中设置的第一子像素SP1充入数据电压。
在偶数帧期间,在第三水平时段(3)中,第四栅极电压GATE4以导通电平被施加到第四栅极线GL4,以将在第16k-11列中设置的第一子像素SP1的数据电压放电。
在偶数帧期间,在第四水平时段(4)中,第三栅极电压GATE3以导通电平被施加到第三栅极线GL3,以将在第16k-3列中设置的第一子像素SP1的数据电压放电。
如上文所述,当实现垂直条纹图案时,下文将另外参照图8描述多个子像素SP1的数据充入率。
在奇数帧期间,在开始充入数据电压的第一水平时段(1)中,在第16k-15列中设置的第一子像素SP1的数据充入率可以是70%(弱充电)。
在奇数帧期间,在结束充入数据电压的第二水平时段(2)中,在第16k-7列中设置的第一子像素SP1的充入率可以是100%(强充电,即充满电的量和率)。
在奇数帧期间,在对数据电压放电的第三水平时段(3)和第四水平时段(4)中,在第16k-3列中设置的第一子像素SP1和在第16k-11列中设置的第一子像素SP1的充入率可以是0%。
在偶数帧期间,在开始充入数据电压的第一水平时段(1)中,在第16k-7列中设置的第一子像素SP1的数据充入率可以是70%(弱充电)。
在偶数帧期间,在结束充入数据电压的第二水平时段(2)中,在第16k-15列中设置的第一子像素SP1的充入率可以是100%(强充电)。
在偶数帧期间,在对数据电压放电的第三水平时段(3)和第四水平时段(4)中,在第16k-11列中设置的第一子像素SP1和在第16k-3列中设置的第一子像素SP1的充入率可以是0%。
总之,在第16k-15列中设置的第一子像素SP1的数据充入率在奇数帧期间为100%(强充电),在偶数帧期间约为70%(弱充电)。因此,在第16k-15列中设置的第一子像素SP1的数据充入率的平均值可以是85%,即80-90%。
总之,在第16k-7列中设置的第一子像素SP1的数据充入率在偶数帧期间为100%(强充电),在奇数帧期间为70%(弱充电)。因此,在第16k-7列中设置的第一子像素SP1的数据充入率的平均值也可以是85%。
因此,本公开的另一示例性实施例的显示设备针对每一帧设定不同的栅极导通次序,以将从垂直条纹图案发射光的子像素的数据充入率的平均值设定为相同。
因此,在本公开的另一示例性实施例的显示设备中,即使在特定图案中也不会产生线缺陷,并且可以更精确地实现图案。因此,可以提高本公开的另一示例性实施例的显示设备的图像质量。
在下文中,将参照图9和图10详细描述本公开的又一示例性实施例(第三示例性实施例)的显示设备。
图9是用于解释本公开的又一示例性实施例(第三示例性实施例)的显示设备的子像素的布置关系的框图。
在图9中,为了便于描述,仅示出在一行中设置的三个像素PX,并且在显示区域中,重复了图9中示出的三个像素PX的布置关系。此外,在子像素SP1、SP2、SP3以及SP4与栅极线之间设置的晶体管是指参照图2描述的感测晶体管SET。
参照图9,一个像素PX包括四个子像素SP1、SP2、SP3以及SP4。例如,如图9所示,像素PX可以包括第一子像素SP1、第二子像素SP2、第三子像素SP3以及第四子像素SP4。此外,第一子像素P1是红色子像素,第二子像素SP2是白色子像素,第三子像素SP3是蓝色子像素,并且第四子像素SP4是绿色子像素。然而,本公开不限于此,多个子像素可以被改变为诸如品红色、黄色以及青色的各种颜色。
多个相同颜色的子像素SP1、SP2、SP3以及SP4可以设置在同一列中。即,多个第一子像素SP1设置在同一列中,多个第二子像素SP2设置在同一列中,多个第三子像素SP3设置在同一列中,并且多个第四子像素SP4设置在同一列中。
更具体地,如图9所示,多个第一子像素SP1设置在第12k-11列、第12k-7列以及第12k-3列中,多个第二子像素SP2设置在第12k-10列、第12k-6列以及第12k-2列中,多个第三子像素SP3设置在第12k-9列、第12k-5列以及第12k-1列中,并且多个第四子像素SP4设置在第12k-8列、第12k-4列以及第12k列中。这里,k是指1以上的自然数。
即,对于一行,第一子像素SP1、第二子像素SP2、第三子像素SP3以及第四子像素SP4依次重复。
如图9所示,对于一行,在第12k-11列中设置的第一子像素SP1、在第12k-10列中设置的第二子像素SP2、在第12k-9列中设置的第三子像素SP3以及在第12k-8列中设置的第四子像素SP4构成第一像素PX1。对于一行,在第12k-7列中设置的第一子像素SP1、在第12k-6列中设置的第二子像素SP2、在第12k-5列中设置的第三子像素SP3以及在第12k-4列中设置的第四子像素SP4构成第二像素PX2。对于一行,在第12k-3列中设置的第一子像素SP1、在第12k-2列中设置的第二子像素SP2、在第12k-1列中设置的第三子像素SP3以及在第12k列中设置的第四子像素SP4构成第三像素PX3。
多条数据线DL1、DL2、DL3以及DL4中的每一条可以分支成多条子数据线SDL1-1、SDL1-2、SDL1-3、SDL2-1、SDL2-2、SDL2-3、SDL3-1、SDL3-2、SDL3-3、SDL4-1、SDL4-2以及SDL4-3。具体地,第一数据线DL1分支成多条第一子数据线SDL1-1、SDL1-2以及SDL1-3,第二数据线DL2分支成多条第二子数据线SDL2-1、SDL2-2以及SDL2-3。此外,第三数据线DL3分支成多条第三子数据线SDL3-1、SDL3-2以及SDL3-3,并且第四数据线DL4分支成多条第四子数据线SDL4-1、SDL4-2以及SDL4-3。
第一子数据线SDL1-1、SDL1-2以及SDL1-3可以包括第1-1子数据线SDL1-1、第1-2子数据线SDL1-2以及第1-3子数据线SDL1-3,并且第二子数据线SDL2-1、SDL2-2以及SDL2-3可以包括第2-1子数据线SDL2-1、第2-2子数据线SDL2-2以及第2-3子数据线SDL2-3。第三子数据线SDL3-1、SDL3-2以及SDL3-3可以包括第3-1子数据线SDL3-1、第3-2子数据线SDL3-2以及第3-3子数据线SDL3-3,并且第四子数据线SDL4-1、SDL4-2以及SDL4-3可以包括第4-1子数据线SDL4-1、第4-2子数据线SDL4-2以及第4-3子数据线SDL4-3。
多条第一子数据线SDL1-1、SDL1-2以及SDL1-3被设置为与第一子像素SP1相邻,以连接到多个第一子像素SP1。
具体地,多条第1-1子数据线SDL1-1设置在第12k-11列中设置的多个第一子像素SP1的一侧,以电连接到在第12k-11列中设置的多个第一子像素SP1。多个第1-2子数据线SDL1-2设置在第12k-7列中设置的多个第一子像素SP1与在第12k-8列中设置的多个第四子像素SP4之间,以电连接到在第12k-7列中设置的多个第一个子像素SP1。多条第1-3子数据线SDL1-3设置在第12k-3列中设置的多个第一子像素SP1与第12k-4列中设置的多个第四子像素SP4之间,以电连接到在第12k-3列中设置的多个第一个子像素SP1。
多条第二子数据线SDL2-1、SDL2-2以及SDL2-3设置为与多个第二子像素SP2相邻,以连接到多个第二子像素SP2。
多条第三子数据线SDL3-1、SDL3-2以及SDL3-3设置为与多个第三子像素SP3相邻,以连接到多个第三子像素SP3。
多条第四子数据线SDL4-1、SDL4-2以及SDL4-3设置为与多个第四子像素SP4相邻,以连接到多个第四子像素SP4。
与第一子数据线SDL1-1、SDL1-2以及SDL1-3的布置结构类似,多条第二子数据线SDL2-1、SDL2-2以及SDL2-3、多条第三子数据线SDL3-1、SDL3-2以及SDL3-3、多条第四子数据线SDL4-1、SDL4-2以及SDL4-3的布置结构可以重复。
可以向第一数据线DL1施加作为红色数据电压的第一数据电压DATA1,并且可以向第二数据线DL2施加作为白色数据电压的第二数据电压DATA2。此外,可以向第三数据线DL3施加作为蓝色数据电压的第三数据电压DATA3,并且可以向第四数据线DL4施加作为绿色数据电压的第四数据电压DATA4。
因此,可以向多条第一子数据线SDL1-1、SDL1-2以及SDL1-3施加作为红色数据电压的第一数据电压DATA1,可以向多条第二子数据线SDL2-1、SDL2-2以及SDL2-3施加作为白色数据电压的第二数据电压DATA2。此外,可以向多条第三子数据线SDL3-1、SDL3-2以及SDL3-3施加作为蓝色数据电压的第三数据电压DATA3,并且可以向多条第四子数据线SDL4-1、SDL4-2以及SDL4-3施加作为绿色数据电压的第四数据电压DATA4。
多条栅极线GL1至GL3可以分别设置在多个子像素SP1、SP2、SP3以及SP4的两侧。
具体地,参照图9,第一栅极线GL1设置在多个子像素SP1、SP2、SP3以及SP4的一侧,并且第二栅极线GL2和第三栅极线GL3可以设置在多个子像素SP1、SP2、SP3以及SP4的另一侧。一般而言,作为第3m-2栅极线的第一栅极线GL1设置在多个子像素SP1、SP2、SP3以及SP4的一侧,作为第3m-1栅极线的第二栅极线GL2和作为第3m栅极线的第三栅极线GL3可以设置在多个子像素SP1、SP2、SP3以及SP4的另一侧。此处,m是1以上的自然数。
多条栅极线GL1至GL3中的任一条连接到第一像素PX1的第一子像素SP1、第一像素PX1的第二子像素SP2、第三像素PX3的第三子像素SP3以及第三像素PX3的第四子像素SP4。多条栅极线GL1至GL3中的另一条连接到第一像素PX1的第三子像素SP3、第一像素PX1的第四子像素SP4、第二像素PX2的第一子像素SP 1以及第二像素PX2的第二子像素SP2。多条栅极线GL1至GL3中的剩余一条连接到第二像素PX1的第三子像素SP3、第二像素PX2的第四子像素SP4、第二像素PX2的第一子像素SP1以及第二像素PX2的第二子像素SP2。
例如,作为第3m-2栅极线的第一栅极线GL1可以连接到第一像素PX1的第一子像素SP1、第一像素PX1的第二子像素SP2、第三像素PX3的第三子像素SP3以及第三像素PX3的第四子像素SP4。
作为第3m-1栅极线的第二栅极线GL2可以连接到第一像素PX1的第一子像素SP1、第一像素PX1的第二子像素SP2、第三像素PX3的第三子像素SP3以及第三像素PX3的第四子像素SP4。
作为第3m栅极线的第三栅极线GL3可以连接到第二像素PX2的第三子像素SP3、第二像素PX1的第四子像素SP4、第二像素PX2的第一子像素SP1以及第二像素PX2的第二子像素SP2。
然而,多条栅极线GL1至GL3和多个子像素SP1、SP2、SP3以及SP4不限于上述示例,而是可以以各种方式变化。
多条基准电压线RVL1、RVL2以及RVL3各自可以设置在像素PX1、PX2以及PX3中的一个中。
即,第一基准电压线RVL1设置在第一像素PX1内,第二基准电压线RVL2设置在第二像素PX2内,并且第三基准电压线RVL3设置在第三像素PX3内。
具体地,第一基准电压线RVL1设置在第12k-10列中设置的多个第二子像素SP2与在第12k-9列中设置的多个第三子像素SP3之间。因此,在第12k-11列中设置的多个第一子像素SP1、在第12k-10列中设置的多个第二子像素SP2、在第12k-9列中设置的多个第三子像素SP3以及在第12k-8列中设置的多个第四子像素SP4可以连接到第一基准电压线RVL1。
第二基准电压线RVL1设置在第12k-6列中设置的多个第二子像素SP2与在第12k-5列中设置的多个第三子像素SP3之间。因此,在第12k-7列中设置的多个第一子像素SP1、在第12k-6列中设置的多个第二子像素SP2、在第12k-5列中设置的多个第三子像素SP3以及在第12k-4列中设置的多个第四子像素SP4可以连接到第二基准电压线RVL2。
第三基准电压线RVL3设置在第12k-2列中设置的多个第二子像素SP2与在第12k-1列中设置的多个第三子像素SP3之间。因此,在第12k-3列中设置的多个第一子像素SP1、在第12k-2列中设置的多个第二子像素SP2、在第12k-1列中设置的多个第三子像素SP3以及在第12k列中设置的多个第四子像素SP4可以连接到第三基准电压线RVL3。
在下文中,将参照图10描述本公开的又一个示例性实施例(第三示例性实施例)的显示设备的感测方法。
图10是用于解释本公开的又一示例性实施例(第三示例性实施例)的显示设备的感测方法的图。
在图10中,示出了在对第一栅极线GL1施加栅极高电压的第一扫描时段1st SCAN和第四扫描时段4th SCAN、对第二栅极线GL2施加栅极高电压的第二扫描时段2nd SCAN和第五扫描时段5th SCAN以及对第三栅极线GL3施加栅极高电压的第三扫描时段3rd SCAN和第六扫描时段6th SCAN中的每一个中,在一行中设置的多个子像素的状态。
以虚线示出的子像素SP1、SP2、SP3以及SP4是指在对应的扫描时段中执行感测的子像素SP1、SP2、SP3以及SP4,而具有黑色图案的子像素SP1、SP2、SP3以及SP4是指在对应的扫描时段中没有执行感测的子像素SP1、SP2、SP3以及SP4。
参照图9和图10,在第一扫描时段1st SCAN中,第一栅极电压GATE1是栅极高电压,使得连接到第一栅极线GL1的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第一栅极线GL1的多个子像素SP1、SP2、SP3以及SP4中的某些子像素。
例如,在第一扫描时段1st SCAN中,由第一基准电压线RVL1感测第一像素PX1的第一子像素SP1,并且由第三基准电压线RVL3感测第三像素PX3的第三子像素SP3。
在随后的第二扫描时段2nd SCAN中,第二栅极电压GATE2是栅极高电压,使得连接到第二栅极线GL2的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第二栅极线GL2的多个子像素SP1、SP2、SP3以及SP4中的某些子像素。
例如,在第二扫描时段2nd SCAN中,由第一基准电压线RVL1感测第一像素PX1的第三子像素SP3,并且由第二基准电压线RVL2感测第二像素PX2的第一子像素SP1。
在随后的第三扫描时段3rd SCAN中,第三栅极电压GATE3是栅极高电压,使得连接到第三栅极线GL3的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第三栅极线GL3的多个子像素SP1、SP2、SP3以及SP4中的某些子像素。
例如,在第三扫描时段3rd SCAN中,由第二基准电压线RVL2感测第二像素PX2的第三子像素SP3,并且由第三基准电压线RVL3感测第三像素PX3的第一子像素SP1。
在随后的第四扫描时段4th SCAN中,第一栅极电压GATE1是栅极高电压,使得连接到第二栅极线GL2的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第一栅极线GL1的多个子像素SP1、SP2、SP3以及SP4中的某些子像素。
例如,在第四扫描时段4th SCAN中,由第一基准电压线RVL1感测第一像素PX1的第二子像素SP2,并且由第三基准电压线RVL3感测第三像素PX3的第四子像素SP4。
在随后的第五扫描时段5th SCAN中,第二栅极电压GATE2是栅极高电压,使得连接到第二栅极线GL2的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第二栅极线GL2的多个子像素SP1、SP2、SP3以及SP4中的某些子像素。
例如,在第五扫描时段5th SCAN中,由第一基准电压线RVL1感测第一像素PX1的第四子像素SP4,并且由第二基准电压线RVL2感测第二像素PX2的第二子像素SP2。
在随后的第六扫描时段6th SCAN中,第三栅极电压GATE3是栅极高电压,使得连接到第三栅极线GL3的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第三栅极线GL3的多个子像素SP 1、SP2、SP3以及SP4中的某些子像素。
例如,在第六扫描时段6th SCAN中,由第二基准电压线RVL2感测第二像素PX2的第四子像素SP4,并且由第三基准电压线RVL3感测第三像素PX3的第二子像素SP2。
如上文所述,在多个扫描时段中的一个扫描时段期间,可以感测彼此具有不同颜色的子像素SP1、SP2、SP3以及SP4。
此外,在相关技术的显示设备中,在一个扫描时段中,仅感测设置在第12k-11列至第12k列中的多个子像素中的一个子像素,从而需要12个感测时段来感测设置在第12k-11列至第12k列中的全部多个子像素。
反之,在本公开的又一个示例性实施例(第三示例性实施例)的显示设备中,在一个扫描时段中,感测设置在第12k-11列至第12k列中的多个子像素SP1、SP2、SP3以及SP4中的两个子像素。因此,仅需要六个扫描时段来感测设置在第12k-11列至第12k列中的全部多个子像素SP1、SP2、SP3以及SP4。因此,本公开的又一个示例性实施例(第三示例性实施例)的显示设备可以更快速地和更准确地感测多个子像素。
在下文中,将描述本公开的再一示例性实施例(第四示例性实施例)的显示设备。本公开的再一示例性实施例(第四示例性实施例)的显示设备与本公开的另一示例性实施例(第三示例性实施例)的显示设备之间的唯一区别是多条栅极线GL1至GL3与多个子像素SP1、SP2、SP3以及SP4的连接关系,因此将主要对其进行描述。因此,将省略对本公开的再一示例性实施例(第四示例性实施例)的显示设备和本公开的又一示例性实施例(第三示例性实施例)的显示设备的重复描述。
图11是用于解释本公开的再一示例性实施例(第四示例性实施例)的显示设备的子像素的布置关系的框图。
参照图11,多条栅极线GL1至GL3中的任一条连接到第一像素PX1的第一子像素SP1、第二像素PX2的第二子像素SP2、第二像素PX2中的第三子像素SP3以及第三像素PX3的第四子像素SP4。
多条栅极线GL1至GL3中的另一条连接到第一像素PX1的第四子像素SP4、第二像素PX2的第一子像素SP1、第三像素PX3的第二子像素SP2以及第三像素PX3的第三子像素SP3。
多条栅极线GL1至GL3中的剩余一条连接到第一像素PX1的第二子像素SP2、第一像素PX1的第三子像素SP3、第二像素PX2的第四子像素SP4以及第三像素PX3的第一子像素SP1。
例如,作为第3m-2栅极线的第一栅极线GL1可以连接到第一像素PX1的第一子像素SP1、第二像素PX2的第二子像素SP2、第二像素PX2的第三子像素SP3以及第三像素PX3的第四子像素SP4。
作为第3m-1栅极线的第二栅极线GL2可以连接到第一像素PX1的第四子像素SP4、第二像素PX2的第一子像素SP1、第三像素PX3的第二子像素SP2以及第三像素PX3的第三子像素SP3。
作为第3m栅极线的第三栅极线GL3可以连接到第一像素PX1的第二子像素SP2、第一像素PX1的第三子像素SP3、第二像素PX2的第四子像素SP4以及第三像素PX3的第一子像素SP1。
然而,多条栅极线GL1至GL3和多个子像素SP1、SP2、SP3以及SP4不限于上述示例,因此可以以各种方式变化。
在下文中,将参照图12描述本公开的再一个示例性实施例(第四示例性实施例)的显示设备的感测方法。
图12是用于解释本公开的再一示例性实施例(第四示例性实施例)的显示设备的感测方法的图。
在图12中,示出了在对第一栅极线GL1施加栅极高电压的第一扫描时段1st SCAN和第二扫描时段2nd SCAN、对第二栅极线GL2施加栅极高电压的第三扫描时段3rd SCAN和第四扫描时段4th SCAN以及对第三栅极线GL3施加栅极高电压的第五扫描时段5th SCAN和第六扫描时段6th SCAN中的每一个中,在一行中设置的多个子像素的状态。
以虚线示出的子像素SP1、SP2、SP3以及SP4是指在对应的扫描时段中执行感测的子像素SP1、SP2、SP3以及SP4,而具有黑色图案的子像素SP1、SP2、SP3以及SP4是指在对应的扫描时段中没有执行感测的子像素SP1、SP2、SP3以及SP4。
参照图11和图12,在第一扫描时段1st SCAN中,第一栅极电压GATE1是栅极高电压,使得连接到第一栅极线GL1的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第一栅极线GL1的多个子像素SP1、SP2、SP3以及SP4中的某些子像素。
例如,在第一扫描时段1st SCAN中,由第一基准电压线RVL1感测第一像素PX1的第一子像素SP1,由第二基准电压线RVL2感测第二像素PX2的第二子像素SP2,并且由第三基准电压线RVL3感测第三像素PX3的第三子像素SP3。
在随后的第二扫描时段2nd SCAN中,第一栅极电压GATE1是栅极高电压,使得连接到第二栅极线GL2的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第一栅极线GL1的多个子像素SP1、SP2、SP3以及SP4中的某些子像素。
例如,在第二扫描时段2nd SCAN中,由第二基准电压线RVL2感测第二像素PX2的第二子像素SP2。
在随后的第三扫描时段3rd SCAN中,第二栅极电压GATE2是栅极高电压,使得连接到第二栅极线GL2的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第二栅极线GL2的多个子像素SP1、SP2、SP3以及SP4中的某些子像素。
例如,在第三扫描时段3rd SCAN中,由第一基准电压线RVL1感测第一像素PX1的第四子像素SP4,由第二基准电压线RVL2感测第二像素PX2的第一子像素SP1,并且由第三基准电压线RVL3感测第三像素PX3的第二子像素SP2。
在随后的第四扫描时段4th SCAN中,第二栅极电压GATE2是栅极高电压,使得连接到第二栅极线GL2的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第二栅极线GL2的多个子像素SP1、SP2、SP3以及SP4中的某些子像素。
例如,在第四扫描时段4th SCAN中,由第三基准电压线RVL3感测第三像素PX3的第三子像素SP3。
在随后的第五扫描时段5th SCAN中,第三栅极电压GATE3是栅极高电压,使得连接到第三栅极线GL3的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第三栅极线GL3的多个子像素SP1、SP2、SP3以及SP4中的某些子像素。
例如,在第五扫描时段5th SCAN中,由第一基准电压线RVL1感测第一像素PX1的第二子像素SP2,由第二基准电压线RVL2感测第二像素PX2的第四子像素SP4,并且由第三基准电压线RVL3感测第三像素PX3的第一子像素SP1。
在随后的第六扫描时段6th SCAN中,第三栅极电压GATE3是栅极高电压,使得连接到第三栅极线GL3的多个子像素SP1、SP2、SP3以及SP4中的开关晶体管SWT和感测晶体管SET导通。此外,通过多条基准电压线RVL1、RVL2以及RVL3中的每一条来感测连接到第三栅极线GL3的多个子像素SP1、SP2、SP3以及SP4中的某些子像素。
例如,在第六扫描时段6th SCAN中,由第一基准电压线RVL1感测第一像素PX1的第三子像素SP3。
如上文所述,在多个扫描时段中的一个扫描时段期间,可以感测彼此具有不同颜色的子像素SP1、SP2、SP3以及SP4。
此外,在相关技术的显示设备中,在一个扫描时段中,仅感测设置在第12k-11列至第12k列中的多个子像素中的一个子像素,从而需要12个感测描时段来感测设置在第12k-11列至第12k列中的全部多个子像素。
反之,在本公开的再一个示例性实施例(第四示例性实施例)的显示设备中,在一个扫描时段中,感测设置在第12k-11列至第12k列中的多个子像素SP1、SP2、SP3以及SP4中的三个或一个子像素。因此,仅需要六个扫描时段来感测设置在第12k-11列至第12k列中的全部多个子像素SP1、SP2、SP3以及SP4。因此,本公开的再一个示例性实施例(第四示例性实施例)的显示设备可以更快速地和更准确地感测多个子像素。
还可以如下描述本公开的示例性实施例:
本公开的一个方面,一种显示设备包括:显示面板,在显示面板中设置有包括各自具有不同颜色的第一子像素、第二子像素以及第三子像素的多个像素;数据驱动器,被配置为利用经由第一基准电压线、第二基准电压线以及第三基准电压线得到的多个像素的感测结果将数据电压通过多条数据线供应到多个像素;以及栅极驱动器,被配置为经由多条栅极线向多个像素供应栅极信号,其中,多个第一子像素设置在第9k-8列、第9k-5列以及第9k-2列中,其中,多个第二子像素设置在第9k-7列、第9k-4列以及第9k-1列中,其中,多个第三子像素设置在第9k-6列、第9k-3列以及第9k列中,多条数据线中的每一条被分支成多条子数据线并且多条子数据线中的每一条连接到具有相同颜色的多个子像素,第一基准电压线连接到在第9k-8列中设置的多个第一子像素、在第9k-7列中设置的多个第二子像素以及在第9k-6列中设置的多个第三子像素,第二基准电压线连接到在第9k-5列中设置的多个第一子像素、在第9k-4列中设置的多个第二子像素以及在第9k-3列中设置的多个第三子像素,并且第三基准电压线连接到在第9k-2列中设置的多个第一子像素、在第9k-1列中设置的多个第二子像素以及在第9k列中设置的多个第三子像素,以提高子像素的感测速度。
对于一行,在第9k-8列中设置中的多个第一子像素中的任一个、在第9k-7列中设置中的多个第二子像素中的任一个以及在第9k-6列中设置的多个第三子像素中的任一个可以构成第一像素,在第9k-5列中设置的多个第一子像素中的任一个、在第9k-4列中设置的多个第二子像素中的任一个以及在第9k-3列中设置的多个第三子像素中的任一个可以构成第二像素,在第9k-2列中设置的多个第一子像素中的任一个、在第9k-1列中设置的多个第二子像素中的任一个以及在第9k列中设置的多个第三子像素中的任一个构成第三像素。
在第一像素、第二像素以及第三像素中的每一个中,第一子像素、第二子像素以及第三子像素可以连接到彼此不同的栅极线。
包括在第一像素、第二像素以及第三像素中的多个第一子像素可以连接到彼此不同的栅极线,包括在第一像素、第二像素以及第三像素中的多个第二子像素可以连接到彼此不同的栅极线,包括在第一像素、第二像素以及第三像素中的多个第三子像素可以连接到彼此不同的栅极线。
第3m-2栅极线可以连接到第一像素的子像素中的任一个子像素、第二像素的子像素中的与连接到第3m-2栅极线的第一像素的子像素具有不同颜色的子像素、以及第三像素的子像素中的与连接到第3m-2栅极线的第一像素的子像素和连接到第3m-2栅极线的第二像素的子像素具有不同颜色的子像素(m是1以上的自然数)。
第3m-1栅极线连接到第一像素的子像素中的另一个子像素、第二像素的子像素中的与连接到第3m-1栅极线的第一像素的子像素具有不同颜色的子像素、以及第三像素的子像素中的与连接到第3m-1栅极线的第一像素的子像素和连接到第3m-1栅极线的第二像素的子像素具有不同颜色的子像素。
第3m栅极线可以连接到第一像素的子像素中的又一个子像素、第二像素的子像素中的与连接到第3m栅极线的第一像素的子像素具有不同颜色的子像素、以及第三像素的子像素中的与连接到第3m栅极线的第一像素的子像素和连接到第3m栅极线的第二像素的子像素具有不同颜色的子像素。
在第一扫描时段中,可以向第3m-2栅极线施加栅极高电压,在第二扫描时段中,可以向第3m-1栅极线施加栅极高电压,并且在第三扫描时段中,可以向第3m栅极线施加栅极高电压。
在第一扫描时段中,可以由第一基准电压线感测第一像素的子像素的任一个子像素,可以由第二基准电压线感测第二像素的子像素中的与连接到第3m-2栅极线的第一像素的子像素具有不同颜色的子像素,并且可以由第三基准电压线感测第三像素的子像素中的与连接到第3m-2栅极线的第一像素的子像素和连接到第3m-2栅极线的第二像素的子像素具有不同颜色的子像素。
在第二扫描时段中,可以由第一基准电压线感测第一像素的子像素的另一个子像素,可以由第二基准电压线感测第二像素的子像素中的与连接到第3m-1栅极线的第一像素的子像素具有不同颜色的子像素,并且可以由第三基准电压线感测第三像素的子像素中的与连接到第3m-1栅极线的第一像素的子像素和连接到第3m-1栅极线的第二像素的子像素具有不同颜色的子像素。
在第三扫描时段中,可以由第一基准电压线感测第一像素的子像素的又一个子像素,可以由第二基准电压线感测第二像素的子像素中的与连接到第3m栅极线的第一像素的子像素具有不同颜色的子像素,并且可以由第三基准电压线感测第三像素的子像素中的与连接到第3m栅极线的第一像素的子像素和连接到第3m-1栅极线的第二像素的子像素具有不同颜色的子像素。
第一基准电压线可以设置在第一像素的内部,第二基准电压线可以设置在第二像素的内部,并且第三基准电压线可以设置在第三像素的内部。
第一子像素、第二子像素以及第三子像素中的每一个可以包括开关晶体管、驱动晶体管、存储电容器、感测晶体管以及发光二极管,并且感测晶体管向第一基准电压线、第二基准电压线以及第三基准电压线输出用于感测阈值电压和驱动晶体管的迁移率的电压。
根据本发明的另一个特征,对于一行,在第16k-15列中设置中的多个第一子像素中的任一个、在第16k-14列中设置中的多个第二子像素中的任一个、在第16k-13列中设置的多个第三子像素中的任一个以及在第16k-12列中设置的多个第四子像素中的任一个构成第一像素,在第16k-11列中设置的多个第一子像素中的任一个、在第16k-10列中设置的多个第二子像素中的任一个、在第16k-9列中设置的多个第三子像素中的任一个以及在第16k-8列中设置的多个第四子像素中的任一个构成第二像素,在第16k-7列中设置的多个第一子像素中的任一个、在第16k-6列中设置的多个第二子像素中的任一个、在第16k-5列中设置的多个第三子像素中的任一个以及在第16k-4列中设置的多个第四子像素中的任一个构成第三像素,并且在第16k-3列中设置的多个第一子像素中的任一个、在第16k-2列中设置的多个第二子像素中的任一个、在第16k-1列中设置的多个第三子像素中的任一个以及在第16k列中设置的多个第四子像素中的任一个构成第四像素,在第一像素、第二像素、第三像素以及第四像素中的每一个中,第一子像素、第二子像素、第三子像素以及第四子像素连接到不同的栅极线,包括在第一像素、第二像素、第三像素以及第四像素中的多个第一子像素连接到彼此不同的栅极线,包括在第一像素、第二像素、第三像素以及第四像素中的多个第二子像素连接到彼此不同的栅极线,包括在第一像素、第二像素、第三像素以及第四像素中的多个第三子像素连接到彼此不同的栅极线,并且包括在第一像素、第二像素、第三像素以及第四像素中的多个第四子像素连接到彼此不同的栅极线。
对于一行,在第16k-15列中设置中的多个第一子像素中的任一个、在第16k-14列中设置中的多个第二子像素中的任一个、在第16k-13列中设置的多个第三子像素中的任一个以及在第16k-12列中设置的多个第四子像素中的任一个可以构成第一像素,在第16k-11列中设置的多个第一子像素中的任一个、在第16k-10列中设置的多个第二子像素中的任一个、在第16k-9列中设置的多个第三子像素中的任一个以及在第16k-8列中设置的多个第四子像素中的任一个可以构成第二像素,在第16k-7列中设置的多个第一子像素中的任一个、在第16k-6列中设置的多个第二子像素中的任一个、在第16k-5列中设置的多个第三子像素中的任一个以及在第16k-4列中设置的多个第四子像素中的任一个可以构成第三像素,并且在第16k-3列中设置的多个第一子像素中的任一个、在第16k-2列中设置的多个第二子像素中的任一个、在第16k-1列中设置的多个第三子像素中的任一个以及在第16k列中设置的多个第四子像素中的任一个可以构成第四像素。
在第一像素、第二像素、第三像素以及第四像素中的每一个中,第一子像素、第二子像素、第三子像素以及第四子像素可以连接到不同的栅极线,包括在第一像素、第二像素、第三像素以及第四像素中的多个第一子像素可以连接到彼此不同的栅极线,包括在第一像素、第二像素、第三像素以及第四像素中的多个第二子像素可以连接到彼此不同的栅极线,包括在第一像素、第二像素、第三像素以及第四像素中的多个第三子像素可以连接到彼此不同的栅极线,并且包括在第一像素、第二像素、第三像素以及第四像素中的多个第四子像素可以连接到彼此不同的栅极线。
第4m-3栅极线连接到第一像素的子像素中的任一个子像素、第二像素的子像素中的与连接到第4m-3栅极线的第一像素的子像素具有不同颜色的子像素、第三像素的子像素中的与连接到第4m-3栅极线的第一像素的子像素和连接到第4m-3栅极线的第二像素的子像素具有不同颜色的子像素以及第四像素的子像素中的与连接到第4m-3栅极线的第一像素的子像素、连接到第4m-3栅极线的第二像素以及连接到第4m-3栅极线的第三像素的子像素具有不同颜色的子像素(m是1以上的自然数)。
第4m-2栅极线可以连接到第一像素的子像素中的另一个子像素、第二像素的子像素中的与连接到第4m-2栅极线的第一像素的子像素具有不同颜色的子像素、第三像素的子像素中的与连接到第4m-2栅极线的第一像素的子像素和连接到第4m-2栅极线的第二像素的子像素具有不同颜色的子像素以及第四像素的子像素中的与连接到第4m-2栅极线的第一像素的子像素、连接到第4m-2栅极线的第二像素以及连接到第4m-2栅极线的第三像素的子像素具有不同颜色的子像素。
第4m-1栅极线可以连接到第一像素的子像素中的又一个子像素、第二像素的子像素中的与连接到第4m-1栅极线的第一像素的子像素具有不同颜色的子像素、第三像素的子像素中的与连接到第4m-1栅极线的第一像素的子像素和连接到第4m-1栅极线的第二像素的子像素具有不同颜色的子像素以及第四像素的子像素中的与连接到第4m-1栅极线的第一像素的子像素、连接到第4m-1栅极线的第二像素以及连接到第4m-1栅极线的第三像素的子像素具有不同颜色的子像素。
第4m栅极线可以连接到第一像素的子像素中的剩余一个子像素、第二像素的子像素中的与连接到第4m栅极线的第一像素的子像素具有不同颜色的子像素、第三像素的子像素中的与连接到第4m栅极线的第一像素的子像素和连接到第4m栅极线的第二像素的子像素具有不同颜色的子像素以及第四像素的子像素中的与连接到第4m栅极线的第一像素的子像素、连接到第4m栅极线的第二像素以及连接到第4m栅极线的第三像素的子像素具有不同颜色的子像素。
在第一扫描时段期间,可以向第4m-3栅极线施加栅极高电压,在第二扫描时段期间,可以向第4m-2栅极线施加栅极高电压,在第三扫描时段期间,可以向第4m-1栅极线施加栅极高电压,并且在第四扫描时段期间,可以向第4m栅极线施加栅极高电压。
在第一扫描时段中,可以由第一基准电压线感测第一像素的子像素中的任一个子像素,可以由第二基准电压线感测第二像素的子像素中的与连接到第4m-3栅极线的第一像素的子像素具有不同颜色的子像素,可以由第三基准电压线感测第三像素的子像素中的与连接到第4m-3栅极线的第一像素的子像素和连接到第4m-3栅极线的第二像素的子像素具有不同颜色的子像素,并且可以由第四基准电压线感测第三像素的子像素中的与连接到第4m-3栅极线的第一像素的子像素、连接到第4m-3栅极线的第二像素的子像素以及连接到第4m-3栅极线的第三像素的子像素具有不同颜色的子像素。
在第二扫描时段中,可以由第一基准电压线感测第一像素的子像素中的另一个子像素,可以由第二基准电压线感测第二像素的子像素中的与连接到第4m-2栅极线的第一像素的子像素具有不同颜色的子像素,可以由第三基准电压线感测第三像素的子像素中的与连接到第4m-2栅极线的第一像素的子像素和连接到第4m-2栅极线的第二像素的子像素具有不同颜色的子像素,并且可以由第四基准电压线感测第三像素的子像素中的与连接到第4m-2栅极线的第一像素的子像素、连接到第4m-2栅极线的第二像素的子像素以及连接到第4m-2栅极线的第三像素的子像素具有不同颜色的子像素。
在第三扫描时段中,可以由第一基准电压线感测第一像素的子像素中的又一个子像素,可以由第二基准电压线感测第二像素的子像素中的与连接到第4m-1栅极线的第一像素的子像素具有不同颜色的子像素,可以由第三基准电压线感测第三像素的子像素中的与连接到第4m-1栅极线的第一像素的子像素和连接到第4m-1栅极线的第二像素的子像素具有不同颜色的子像素,并且可以由第四基准电压线感测第三像素的子像素中的与连接到第4m-1栅极线的第一像素的子像素、连接到第4m-1栅极线的第二像素的子像素以及连接到第4m-1栅极线的第三像素的子像素具有不同颜色的子像素。
在第四扫描时段中,可以由第一基准电压线感测第一像素的子像素中的剩余一个子像素,可以由第二基准电压线感测第二像素的子像素中的与连接到第4m栅极线的第一像素的子像素具有不同颜色的子像素,可以由第三基准电压线感测第三像素的子像素中的与连接到第4m栅极线的第一像素的子像素和连接到第4m栅极线的第二像素的子像素具有不同颜色的子像素,并且可以由第四基准电压线感测第三像素的子像素中的与连接到第4m栅极线的第一像素的子像素、连接到第4m栅极线的第二像素的子像素以及连接到第4m栅极线的第三像素的子像素具有不同颜色的子像素。
第一基准电压线可以设置在第一像素的内部,第二基准电压线可以设置在第二像素的内部,第三基准电压线可以设置在第三像素的内部,并且第四基准电压线可以设置在第四像素的内部。
第一子像素、第二子像素、第三子像素以及第四子像素中的每一个可以包括开关晶体管、驱动晶体管、存储电容器、感测晶体管以及发光二极管,并且感测晶体管向第一基准电压线、第二基准电压线、第三基准电压线以及第四基准电压线输出用于感测阈值电压和驱动晶体管的迁移率的电压。
本公开的又一个特征,一种显示设备包括:显示面板,在显示面板中设置有包括各自具有不同颜色的第一子像素、第二子像素、第三子像素以及第四子像素的多个像素;数据驱动器,被配置为利用经由第一基准电压线、第二基准电压线以及第三基准电压线得到的多个像素的感测结果经由多条数据线向多个像素供应数据电压;以及栅极驱动器,被配置为经由多条栅极线向多个像素供应栅极信号,其中,多个第一子像素设置在第12k-11列、第12k-7列以及第12k-3列中,多个第二子像素设置在第12k-10列、第12k-6列以及第12k-2列中,多个第三子像素设置在第12k-9列、第12k-5列以及第12k-1列中,多个第四子像素设置在第12k-8列、第12k-4列以及第12k列中,多条数据线中的每一条被分支成多条子数据线,多条子数据线中的每一条连接到具有相同颜色的多个子像素,第一基准电压线连接到在第12k-11列中设置的多个第一子像素、在第12k-10列中设置的多个第二子像素、在第12k-9列中设置的多个第三子像素以及在第12k-8列设置中的多个第四子像素,第二基准电压线连接到在第12k-7列中设置的多个第一子像素、在第12k-6列中设置的多个第二子像素、在第12k-5列中设置的多个第三子像素以及在第12k-4列中设置的多个第四子像素,并且第三基准电压线连接到在第12k-3列中设置的多个第一子像素、在第12k-2列中设置的多个第二子像素、在第12k-1列中设置的多个第三子像素以及在第12k列中设置的多个第四子像素(k是1以上的自然数)。
对于一行,在第12k-11列中设置中的多个第一子像素中的任一个、在第12k-10列中设置中的多个第二子像素中的任一个、在第12k-9列中设置的多个第三子像素中的任一个以及在第12k-8列中设置的多个第四子像素中的任一个可以构成第一像素,在第12k-7列中设置的多个第一子像素中的任一个、在第12k-6列中设置的多个第二子像素中的任一个、在第12k-5列中设置的多个第三子像素中的任一个以及在第12k-4列中设置的多个第四子像素中的任一个可以构成第二像素,在第12k-3列中设置的多个第一子像素中的任一个、在第12k-2列中设置的多个第二子像素中的任一个、在第12k-1列中设置的多个第三子像素中的任一个以及在第12k中设置的多个第四子像素中的任一个可以构成第三像素。
多条栅极线中的任一条可以连接到第一像素的第一子像素、第一像素的第二子像素、第三像素的第三子像素以及第三像素的第四子像素,多条栅极线中的另一条可以连接到第一像素的第三子像素、第二像素的第四子像素、第二像素的第一子像素以及第二像素的第二子像素,并且
多条栅极线中的剩余一条可以连接到第二像素的第三子像素、第二像素的第四子像素、第二像素的第一子像素以及第二像素的第二子像素。
多条栅极线中的任一条可以连接到第一像素的第一子像素、第二像素的第二子像素、第二像素的第三子像素以及第三像素的第四子像素,多条栅极线中的另一条可以连接到第一像素的第四子像素、第二像素的第一子像素、第三像素的第二子像素以及第三像素的第三子像素,并且多条栅极线中的剩余一条可以连接到第一像素的第二子像素、第一像素的第三子像素、第二像素的第四子像素以及第三像素的第一子像素。
第一基准电压线可以设置在第一像素的内部,第二基准电压线可以设置在第二像素的内部,并且第三基准电压线可以设置在第三像素的内部。
第一子像素、第二子像素以及第三子像素中的每一个可以包括开关晶体管、驱动晶体管、存储电容器、感测晶体管以及发光二极管,并且感测晶体管向第一基准电压线、第二基准电压线以及第三基准电压线输出用于感测阈值电压和驱动晶体管的迁移率的电压。
如下编号的条款中列出了更多的示例:
1、一种显示设备,包括:
显示面板,在显示面板中设置有包括各自具有不同颜色的第一子像素、第二子像素以及第三子像素的多个像素;
数据驱动器,被配置为利用经由第一基准电压线、第二基准电压线以及第三基准电压线得到的多个像素的感测结果将数据电压通过多条数据线供应到多个像素;以及
栅极驱动器,被配置为经由多条栅极线向多个像素供应栅极信号,其中,多个第一子像素设置在第9k-8列、第9k-5列以及第9k-2列中,
多个第二子像素设置在第9k-7列、第9k-4列以及第9k-1列中,
多个第三子像素设置在第9k-6列、第9k-3列以及第9k列中,
多条数据线中的每一条被分支成多条子数据线,
多条子数据线中的每一条连接到具有相同颜色的多个子像素,
第一基准电压线连接到在第9k-8列中设置的多个第一子像素、在第9k-7列中设置的多个第二子像素以及在第9k-6列中设置的多个第三子像素,
第二基准电压线连接到在第9k-5列中设置的多个第一子像素、在第9k-4列中设置的多个第二子像素以及在第9k-3列中设置的多个第三子像素,并且
第三基准电压线连接到在第9k-2列中设置的多个第一子像素、在第9k-1列中设置的多个第二子像素以及在第9k列中设置的多个第三子像素(k是1以上的自然数)。
2、根据第1项的显示设备,
其中,对于一行,在第9k-8列中设置中的多个第一子像素中的任一个、在第9k-7列中设置中的多个第二子像素中的任一个以及在第9k-6列中设置的多个第三子像素中的任一个构成第一像素,
在第9k-5列中设置的多个第一子像素中的任一个、在第9k-4列中设置的多个第二子像素中的任一个以及在第9k-3列中设置的多个第三子像素中的任一个构成第二像素,
在第9k-2列中设置的多个第一子像素中的任一个、在第9k-1列中设置的多个第二子像素中的任一个以及在第9k列中设置的多个第三子像素中的任一个构成第三像素,
在第一像素、第二像素以及第三像素中,第一子像素、第二子像素以及第三子像素连接到彼此不同的栅极线。
包括在第一像素、第二像素以及第三像素中的多个第一子像素可以连接到彼此不同的栅极线,
包括在第一像素、第二像素以及第三像素中的多个第二子像素连接到彼此不同的栅极线,
包括在第一像素、第二像素以及第三像素中的多个第三子像素连接到彼此不同的栅极线。
3、根据第1项或第2项的显示设备,
其中,第3m-2栅极线可以连接到第一像素的子像素中的任一个子像素、第二像素的子像素中的与连接到第3m-2栅极线的第一像素的子像素具有不同颜色的子像素、以及第三像素的子像素中的与连接到第3m-2栅极线的第一像素的子像素和连接到第3m-2栅极线的第二像素的子像素具有不同颜色的子像素(m是1以上的自然数)。
4、根据第3项的显示设备,
其中,第3m-1栅极线连接到第一像素的子像素中的另一个子像素、第二像素的子像素中的与连接到第3m-1栅极线的第一像素的子像素具有不同颜色的子像素、以及第三像素的子像素中的与连接到第3m-1栅极线的第一像素的子像素和连接到第3m-1栅极线的第二像素的子像素具有不同颜色的子像素。
5、根据第4项的显示设备,
其中,第3m栅极线连接到第一像素的子像素中的又一个子像素、第二像素的子像素中的与连接到第3m栅极线的第一像素的子像素具有不同颜色的子像素、以及第三像素的子像素中的与连接到第3m栅极线的第一像素的子像素和连接到第3m栅极线的第二像素的子像素具有不同颜色的子像素。
6、根据第5项的显示设备,
其中,在第一扫描时段中,向第3m-2栅极线施加栅极高电压,
在第二扫描时段中,向第3m-1栅极线上施加栅极高电压,并且
在第三扫描时段中,向第3m栅极线施加栅极高电压。
7、根据第5项或第6项的显示设备,
其中,在第一扫描时段中,由第一基准电压线感测第一像素的子像素的任一个子像素,
由第二基准电压线感测第二像素的子像素中的与连接到第3m-2栅极线的第一像素的子像素具有不同颜色的子像素,并且
由第三基准电压线感测第三像素的子像素中的与连接到第3m-2栅极线的第一像素的子像素和连接到第3m-2栅极线的第二像素的子像素具有不同颜色的子像素。
8、根据第5项至第7项中的任一项的显示设备,
其中,在第二扫描时段中,由第一基准电压线感测第一像素的子像素的另一个子像素,
由第二基准电压线感测第二像素的子像素中的与连接到第3m-1栅极线的第一像素的子像素具有不同颜色的子像素,并且
由第三基准电压线感测第三像素的子像素中的与连接到第3m-1栅极线的第一像素的子像素和连接到第3m-1栅极线的第二像素的子像素具有不同颜色的子像素。
9、根据第8项的显示设备,
其中,在第三扫描时段中,由第一基准电压线感测第一像素的子像素的又一个子像素,
由第二基准电压线感测第二像素的子像素中的与连接到第3m栅极线的第一像素的子像素具有不同颜色的子像素,并且
由第三基准电压线感测第三像素的子像素中的与连接到第3m栅极线的第一像素的子像素和连接到第3m-栅极线的第二像素的子像素具有不同颜色的子像素。
10、根据第2项的显示设备,
其中,第一基准电压线设置在第一像素的内部,第二基准电压线设置在第二像素的内部,并且第三基准电压线设置在第三像素的内部。
11、根据前述任一项的显示设备,
其中,第一子像素、第二子像素以及第三子像素中的每一个包括:
开关晶体管、驱动晶体管、存储电容器、感测晶体管以及发光二极管,并且感测晶体管向第一基准电压线、第二基准电压线以及第三基准电压线输出用于感测阈值电压和驱动晶体管的迁移率的电压。
12、一种显示设备,包括:
显示面板,在显示面板中设置有包括各自具有不同颜色的第一子像素、第二子像素以及第三子像素的多个像素;
数据驱动器,被配置为利用经由第一基准电压线、第二基准电压线、第三基准电压线以及第四基准电压线得到的多个像素的感测结果经由多条数据线向多个像素供应数据电压;以及
栅极驱动器,被配置为经由多条栅极线向多个像素供应栅极信号,
其中,多个第一子像素设置在第16k-15列、第16k-11列、第16k-7列以及第16k-3列中,
多个第二子像素设置在第16k-14列、第16k-10列、第16k-6列以及第16k-2列中,
多个第三子像素设置在第16k-13列、第16k-9列、第16k-5列以及第16k-1列中,
多个第四子像素设置在第16k-12列、第16k-8列、第16k-4列以及第16k列中,
多条数据线中的每一条被分支成多条子数据线,
多条子数据线中的每一条连接到具有相同颜色的多个子像素,
第一基准电压线连接到在第16k-15列中设置的多个第一子像素、在第16k-14列中设置的多个第二子像素、在第16k-13列中设置的多个第三子像素以及在第16k-12列中设置的多个第四子像素,
第二基准电压线连接到在第16k-11列中设置的多个第一子像素、在第16k-10列中设置的多个第二子像素、在第16k-9列中设置的多个第三子像素以及在第16k-8列中设置的多个第四子像素,
第三基准电压线连接到在第16k-7列中设置的多个第一子像素、在第16k-6列中设置的多个第二子像素、在第16k-5列中设置的多个第三子像素以及在第16k-4列中设置的多个第四子像素,并且
第四基准电压线连接到在第16k-6列中设置的多个第一子像素、在第16k-2列中设置的多个第二子像素、在第16k-1列中设置的多个第三子像素以及在第16k列中设置的多个第四子像素(k是1以上的自然数)。
13、根据第12项的显示设备,
其中,对于一行,在第16k-15列中设置中的多个第一子像素中的任一个、在第16k-14列中设置中的多个第二子像素中的任一个、在第16k-13列中设置的多个第三子像素中的任一个以及在第16k-12列中设置的多个第四子像素中的任一个构成第一像素,
在第16k-11列中设置的多个第一子像素中的任一个、在第16k-10列中设置的多个第二子像素中的任一个、在第16k-9列中设置的多个第三子像素中的任一个以及在第16k-8列中设置的多个第四子像素中的任一个构成第二像素,
在第16k-7列中设置的多个第一子像素中的任一个、在第16k-6列中设置的多个第二子像素中的任一个、在第16k-5列中设置的多个第三子像素中的任一个以及在第16k-4列中设置的多个第四子像素中的任一个构成第三像素,并且
在第16k-3列中设置的多个第一子像素中的任一个、在第16k-2列中设置的多个第二子像素中的任一个、在第16k-1列中设置的多个第三子像素中的任一个以及在第16k列中设置的多个第四子像素中的任一个构成第四像素,
在第一像素、第二像素、第三像素以及第四像素中的每一个中,第一子像素、第二子像素、第三子像素以及第四子像素连接到彼此不同的栅极线,
包括在第一像素、第二像素、第三像素以及第四像素中的多个第一子像素连接到彼此不同的栅极线,
包括在第一像素、第二像素、第三像素以及第四像素中的多个第二子像素连接到彼此不同的栅极线,
包括在第一像素、第二像素、第三像素以及第四像素中的多个第三子像素连接到彼此不同的栅极线,并且
包括在第一像素、第二像素、第三像素以及第四像素中的多个第四子像素连接到彼此不同的栅极线。
14、根据第12项或第13项的显示设备,
其中,第4m-3栅极线连接到第一像素的子像素中的任一个子像素、第二像素的子像素中的与连接到第4m-3栅极线的第一像素的子像素具有不同颜色的子像素、第三像素的子像素中的与连接到第4m-3栅极线的第一像素的子像素和连接到第4m-3栅极线的第二像素的子像素具有不同颜色的子像素、以及第四像素的子像素中的与连接到第4m-3栅极线的第一像素的子像素、连接到第4m-3栅极线的第二像素以及连接到第4m-3栅极线的第三像素的子像素具有不同颜色的子像素(m是1以上的自然数)。
15、根据第14项的显示设备,
其中,第4m-2栅极线连接到第一像素的子像素中的另一个子像素、第二像素的子像素中的与连接到第4m-2栅极线的第一像素的子像素具有不同颜色的子像素、第三像素的子像素中的与连接到第4m-2栅极线的第一像素的子像素和连接到第4m-2栅极线的第二像素的子像素具有不同颜色的子像素以及第四像素的子像素中的与连接到第4m-2栅极线的第一像素的子像素、连接到第4m-2栅极线的第二像素以及连接到第4m-2栅极线的第三像素的子像素具有不同颜色的子像素。
16、根据第15项的显示设备,
其中,第4m-1栅极线连接到第一像素的子像素中的又一个子像素、第二像素的子像素中的与连接到第4m-1栅极线的第一像素的子像素具有不同颜色的子像素、第三像素的子像素中的与连接到第4m-1栅极线的第一像素的子像素和连接到第4m-1栅极线的第二像素的子像素具有不同颜色的子像素以及第四像素的子像素中的与连接到第4m-1栅极线的第一像素的子像素、连接到第4m-1栅极线的第二像素以及连接到第4m-1栅极线的第三像素的子像素具有不同颜色的子像素。
17、根据第16项的显示设备,
其中,第4m栅极线连接到第一像素的子像素中的剩余一个子像素、第二像素的子像素中的与连接到第4m栅极线的第一像素的子像素具有不同颜色的子像素、第三像素的子像素中的与连接到第4m栅极线的第一像素的子像素和连接到第4m栅极线的第二像素的子像素具有不同颜色的子像素以及第四像素的子像素中的与连接到第4m栅极线的第一像素的子像素、连接到第4m栅极线的第二像素以及连接到第4m栅极线的第三像素的子像素具有不同颜色的子像素。
18、根据第17项的显示设备,
其中,在第一扫描时段期间,向第4m-3栅极线施加栅极高电压,
在第二扫描时段期间,向第4m-2栅极线施加栅极高电压,
在第三扫描时段期间,向第4m-1栅极线施加栅极高电压,并且
在第四扫描时段期间,向第4m栅极线施加栅极高电压。
19、根据第18项的显示设备,其中,在第一扫描时段中,
由第一基准电压线感测第一像素的子像素中的任一个子像素,
由第二基准电压线感测第二像素的子像素中的与连接到第4m-3栅极线的第一像素的子像素具有不同颜色的子像素,
由第三基准电压线感测第三像素的子像素中的与连接到第4m-3栅极线的第一像素的子像素和连接到第4m-3栅极线的第二像素的子像素具有不同颜色的子像素,并且
由第四基准电压线感测第三像素的子像素中的与连接到第4m-3栅极线的第一像素的子像素、连接到第4m-3栅极线的第二像素的子像素以及连接到第4m-3栅极线的第三像素的子像素具有不同颜色的子像素。
20、根据第18项或第19项的显示设备,
其中,在第二扫描时段中,
由第一基准电压线感测第一像素的子像素中的另一个子像素,
由第二基准电压线感测第二像素的子像素中的与连接到第4m-2栅极线的第一像素的子像素具有不同颜色的子像素,
由第三基准电压线感测第三像素的子像素中的与连接到第4m-2栅极线的第一像素的子像素和连接到第4m-2栅极线的第二像素的子像素具有不同颜色的子像素,并且
由第四基准电压线感测第三像素的子像素中的与连接到第4m-2栅极线的第一像素的子像素、连接到第4m-2栅极线的第二像素的子像素以及连接到第4m-2栅极线的第三像素的子像素具有不同颜色的子像素。
21、根据第18项-第20项中的任一项的显示设备,
其中,在第三扫描时段中,
由第一基准电压线感测第一像素的子像素中的又一个子像素,
由第二基准电压线感测第二像素的子像素中的与连接到第4m-1栅极线的第一像素的子像素具有不同颜色的子像素,
由第三基准电压线感测第三像素的子像素中的与连接到第4m-1栅极线的第一像素的子像素和连接到第4m-1栅极线的第二像素的子像素具有不同颜色的子像素,并且
由第四基准电压线感测第三像素的子像素中的与连接到第4m-1栅极线的第一像素的子像素、连接到第4m-1栅极线的第二像素的子像素以及连接到第4m-1栅极线的第三像素的子像素具有不同颜色的子像素。
22、根据第21项的显示设备,
其中,在第四扫描时段中,
由第一基准电压线感测第一像素的子像素中的剩余一个子像素,
由第二基准电压线感测第二像素的子像素中的与连接到第4m栅极线的第一像素的子像素具有不同颜色的子像素,
由第三基准电压线感测第三像素的子像素中的与连接到第4m栅极线的第一像素的子像素和连接到第4m栅极线的第二像素的子像素具有不同颜色的子像素,并且
由第四基准电压线感测第三像素的子像素中的与连接到第4m栅极线的第一像素的子像素、连接到第4m栅极线的第二像素的子像素以及连接到第4m栅极线的第三像素的子像素具有不同颜色的子像素。
23、根据第13项-第22项中的任一项的显示设备,
其中,第一基准电压线设置在第一像素的内部,
第二基准电压线设置在第二像素的内部,
第三基准电压线设置在第三像素的内部,并且
第四基准电压线设置在第四像素的内部。
24、根据第12项的显示设备,其中,第一子像素、第二子像素、第三子像素以及第四子像素中的每一个包括:
开关晶体管、驱动晶体管、存储电容器、感测晶体管以及发光二极管,并且感测晶体管向第一基准电压线、第二基准电压线、第三基准电压线以及第四基准电压线输出用于感测阈值电压的电压和驱动晶体管的迁移率。
25、一种显示设备,包括:
显示面板,在显示面板中设置有包括各自具有不同颜色的第一子像素、第二子像素以及第三子像素的多个像素;
数据驱动器,被配置为利用经由第一基准电压线、第二基准电压线以及第三基准电压线得到的多个像素的感测结果经由多条数据线向多个像素供应数据电压;以及
栅极驱动器,被配置为经由多条栅极线向多个像素供应栅极信号,
其中,多个第一子像素设置在第12k-11列、第12k-7列以及第12k-3列中,
多个第二子像素设置在第12k-10列、第12k-6列以及第12k-2列中,
多个第三子像素设置在第12k-9列、第12k-5列以及第12k-1列中,并且
多个第四子像素设置在第12k-8列、第12k-4列以及第12k列中,
多条数据线中的每一条被分支成多条子数据线,
多条子数据线中的每一条连接到具有相同颜色的多个子像素,
第一基准电压线连接到在第12k-11列中设置的多个第一子像素、在第12k-10列中设置的多个第二子像素、在第12k-9列中设置的多个第三子像素以及在第12k-8列中设置的多个第四子像素,
第二基准电压线连接到在第12k-7列中设置的多个第一子像素、在第12k-6列中设置的多个第二子像素、在第12k-5列中设置的多个第三子像素以及在第12k-4列中设置的多个第四子像素,并且
第三基准电压线连接到在第12k-3列中设置的多个第一子像素、在第12k-2列中设置的多个第二子像素、在第12k-1列中设置的多个第三子像素以及在第12k列中设置的多个第四子像素(k是1以上的自然数)。
26、根据第25项的显示设备,
其中,对于一行,
在第12k-11列中设置中的多个第一子像素中的任一个、在第12k-10列中设置中的多个第二子像素中的任一个、在第12k-9列中设置的多个第三子像素中的任一个以及在第12k-8列中设置的多个第四子像素中的任一个构成第一像素,
在第12k-7列中设置的多个第一子像素中的任一个、在第12k-6列中设置的多个第二子像素中的任一个、在第12k-5列中设置的多个第三子像素中的任一个以及在第12k-4列中设置的多个第四子像素中的任一个构成第二像素,
在第12k-3列中设置的多个第一子像素中的任一个、在第12k-2列中设置的多个第二子像素中的任一个、在第12k-1列中设置的多个第三子像素中的任一个以及在第12k列中设置的多个第四子像素中的任一个构成第三像素。
27、根据第26项的显示设备,
其中,多条栅极线中的任一条连接到第一像素的第一子像素、第一像素的第二子像素、第三像素的第三子像素以及第三像素的第四子像素,
多条栅极线中的另一条连接到第一像素的第三子像素、第一像素的第四子像素、第二像素的第一子像素以及第二像素的第二子像素,并且
多条栅极线中的剩余一条连接到第二像素的第三子像素、第二像素的第四子像素、第二像素的第一子像素以及第二像素的第二子像素。
28、根据第26项或第27项的显示设备,
其中,多条栅极线中的任一条连接到第一像素的第一子像素、第二像素的第二子像素、第二像素的第三子像素以及第三像素的第四子像素,
多条栅极线中的另一条连接到第一像素的第四子像素、第二像素的第一子像素、第三像素的第二子像素以及第三像素的第三子像素,并且
多条栅极线中的剩余一条连接到第一像素的第二子像素、第一像素的第三子像素、第二像素的第四子像素以及第三像素的第一子像素。
29、根据第25项至第28项中的任一项的显示设备,
其中,第一基准电压线设置在第一像素的内部,第二基准电压线设置在第二像素的内部,并且第三基准电压线设置在第三像素的内部。
30、根据第25项至第29项中的任一项的显示设备,
其中,第一子像素、第二子像素以及第三子像素中的每一个包括:
开关晶体管、驱动晶体管、存储电容器、感测晶体管以及发光二极管,并且感测晶体管向第一基准电压线、第二基准电压线以及第三基准电压线输出用于感测阈值电压的电压和驱动晶体管的迁移率。
31、一种显示设备,包括:
显示面板,显示面板包括多个像素单元,每个像素单元包括N个像素;
数据驱动器,被配置为利用经由N条基准电压线的N个像素得到的感测结果,经由N条数据线向N个像素供应数据电压;以及
栅极驱动器,被配置为经由N条栅极线向N个像素供应栅极信号,
其中,N个像素中的每一个包括N个子像素,每个子像素具有不同的颜色;
其中,N条数据线中的每一条被分支成N条子数据线,
其中,N条个子数据线中的每一条连接到具有相同颜色的子像素,
其中,N条栅极线中的每一条连接到全部的N个像素并且连接到具有不同颜色的子像素(N是1以上的自然数)。
32、一种显示设备,包括:
显示面板,在显示面板中设置有包括各自具有不同颜色的第一子像素、第二子像素以及第三子像素的多个像素;
数据驱动器,被配置为利用经由N条基准电压线得到的所述N个像素的感测结果,经由N条数据线向所述N个像素供应数据电压;以及
栅极驱动器,被配置为经由N条栅极线向所述N个像素供应栅极信号,
其中,多条数据线中的每一条被分支成多条子数据线,
其中,多条子数据线中的每一条连接到具有相同颜色的多个子像素,
其中,多条栅极线中的每一条连接到在一行中依次布置的4个子像素。
33、一种显示设备,包括:
显示面板,在显示面板中设置有在一行中依次设置并且各自具有不同颜色的第一子像素、第二子像素、第三子像素以及第四像素的多个像素;
数据驱动器,被配置为利用经由第一基准电压线、第二基准电压线以及第三基准电压线得到的多个像素的感测结果,经由多条数据线向多个像素供应数据电压;以及
栅极驱动器,被配置为经由多条栅极线向多个像素供应栅极信号,
其中,多条数据线中的每一条被分支成多条子数据线,
其中,多条子数据线中的每一条连接到具有相同颜色的多个子像素,
其中,多个像素中的一个像素的第一子像素和多个像素中的相邻像素的第四子像素连接到同一条栅极线,并且
其中,多个像素中的一个像素的第二子像素和第三子像素连接到同一条栅极线。
尽管已经参照附图详细描述了本公开的示例性实施例,然而本公开不限于此,并且可以在不脱离本公开的技术构思的情况下以多种不同的形式实施。因此,提供本公开的示例性实施例仅出于说明目的而提供,而不旨在限制本公开的技术构思。本公开的技术构思的范围不限于此。因此,应理解,上述的示例性实施例在所有方面都是说明性的,而不限制本公开。本公开的保护范围应基于如下的权利要求进行解释,并且其等同范围内的所有技术构思应被解释为落入本公开的范围内。

Claims (18)

1.一种显示设备,包括:
显示面板,所述显示面板包括多个像素单元,每个像素单元包括N个像素;
数据驱动器,被配置为利用经由N条基准电压线得到的所述N个像素的感测结果,经由N条数据线向所述N个像素供应数据电压;以及
栅极驱动器,被配置为经由N条栅极线向所述N个像素供应栅极信号,
其中,所述N个像素中的每一个包括N个子像素,每个子像素具有不同的颜色;
其中,所述N条数据线中的每一条被分支成N条子数据线,
其中,所述N条子数据线中的每一条连接到具有相同颜色的子像素,
其中,所述N条栅极线中的每一条连接到全部的所述N个像素并且连接到具有不同颜色的子像素,N是1以上的自然数。
2.根据权利要求1所述的显示设备,其中,对于一行,所述像素单元中的每一个包括三个像素,并且所述三个像素中的每一个包括各自具有不同颜色的第一子像素、第二子像素以及第三子像素;
其中,所述N条基准电压线包括第一基准电压线、第二基准电压线以及第三基准电压线;并且
其中,所述N条基准电压线中的每一条连接到每个像素中的所述第一子像素、所述第二子像素以及所述第三子像素。
3.根据权利要求2所述的显示设备,
其中,所述像素单元包括第一像素、第二像素以及第三像素,并且每个像素包括在一行中依次设置的所述第一子像素、所述第二子像素以及所述第三子像素,
在所述第一像素、所述第二像素以及所述第三像素中的每一个中,所述第一子像素、所述第二子像素以及所述第三子像素连接到彼此不同的栅极线,
包括在所述第一像素、所述第二像素以及所述第三像素中的多个第一子像素连接到彼此不同的栅极线,
包括在所述第一像素、所述第二像素以及所述第三像素中的多个第二子像素连接到彼此不同的栅极线,并且
包括在所述第一像素、所述第二像素以及所述第三像素中的多个第三子像素连接到彼此不同的栅极线。
4.根据权利要求2所述的显示设备,
其中,所述N条栅极线包括第一栅极线、第二栅极线以及第三栅极线;并且
其中,所述第一栅极线连接到所述第一像素的子像素中的任一个子像素,
所述第一栅极线连接到所述第二像素的子像素中的与连接到所述第一栅极线的所述第一像素的子像素具有不同颜色的子像素,并且
所述第一栅极线连接到所述第三像素的子像素中的与连接到所述第一栅极线的所述第一像素的子像素和连接到所述第一栅极线的所述第二像素的子像素具有不同颜色的子像素;并且
其中,所述第二栅极线连接到所述第一像素的子像素中的另一个子像素,
所述第二栅极线连接到所述第二像素的子像素中的与连接到所述第二栅极线的所述第一像素的子像素具有不同颜色的子像素,并且
所述第二栅极线连接到所述第三像素的子像素中的与连接到所述第二栅极线的所述第一像素的子像素和连接到所述第二栅极线的所述第二像素的子像素具有不同颜色的子像素;并且
其中,所述第三栅极线连接到所述第一像素的子像素中的又一个子像素,
所述第三栅极线连接到所述第二像素的子像素中的与连接到所述第三栅极线的所述第一像素的子像素具有不同颜色的子像素,并且
所述第三栅极线连接到所述第三像素的子像素中的与连接到所述第三栅极线的所述第一像素的子像素和连接到所述第三栅极线的所述第二像素的子像素具有不同颜色的子像素。
5.根据权利要求2所述的显示设备,其中,对于一行,所述像素单元中的每一个包括四个像素,并且所述四个像素中的每一个包括第一子像素、第二子像素、第三子像素以及第四子像素,各个子像素具有不同颜色;
其中,所述N条基准电压线包括第一基准电压线、第二基准电压线、第三基准电压线以及第四基准电压线;
其中,所述N条基准电压线中的每一条连接到各个像素中的所述第一子像素、所述第二子像素、所述第三子像素以及所述第四子像素。
6.根据权利要求5所述的显示设备,
其中,所述像素单元包括第一像素、第二像素、第三像素以及第四像素,并且每个像素包括在一行中依次设置的所述第一子像素、所述第二子像素、所述第三子像素以及所述第四子像素,
在所述第一像素、所述第二像素、所述第三像素以及所述第四像素中的每一个中,所述第一子像素、所述第二子像素、所述第三子像素以及所述第四子像素连接到彼此不同的栅极线,
包括在所述第一像素、所述第二像素、所述第三像素以及所述第四像素中的多个第一子像素连接到彼此不同的栅极线,
包括在所述第一像素、所述第二像素、所述第三像素以及所述第四像素中的多个第二子像素连接到彼此不同的栅极线,
包括在所述第一像素、所述第二像素、所述第三像素以及所述第四像素中的多个第三子像素连接到彼此不同的栅极线,并且
包括在所述第一像素、所述第二像素、所述第三像素以及所述第四像素中的多个第四子像素连接到彼此不同的栅极线。
7.根据权利要求6所述的显示设备,
其中,所述N条栅极线包括第一栅极线、第二栅极线、第三栅极线以及第四栅极线;并且
其中,所述第一栅极线连接到所述第一像素的子像素中的任一个子像素、所述第二像素的子像素中的与连接到所述第一栅极线的所述第一像素的子像素具有不同颜色的子像素、所述第三像素的子像素中的与连接到所述第一栅极线的所述第一像素的子像素和连接到所述第一栅极线的所述第二像素的子像素具有不同颜色的子像素、以及所述第四像素的子像素中的与连接到所述第一栅极线的所述第一像素的子像素、连接到所述第一栅极线的所述第二像素的子像素以及连接到所述第一栅极线的所述第三像素的子像素具有不同颜色的子像素;并且
其中,所述第二栅极线连接到所述第一像素的子像素中的另一个子像素、所述第二像素的子像素中的与连接到所述第二栅极线的所述第一像素的子像素具有不同颜色的子像素、所述第三像素的子像素中的与连接到所述第二栅极线的所述第一像素的子像素和连接到所述第二栅极线的所述第二像素的子像素具有不同颜色的子像素、以及所述第四像素的子像素中的与连接到所述第二栅极线的所述第一像素的子像素、连接到所述第二栅极线的所述第二像素的子像素以及连接到所述第二栅极线的所述第三像素的子像素具有不同颜色的子像素;并且
其中,所述第三栅极线连接到所述第一像素的子像素中的又一个子像素、所述第二像素的子像素中的与连接到所述第三栅极线的所述第一像素的子像素具有不同颜色的子像素、所述第三像素的子像素中的与连接到所述第三栅极线的所述第一像素的子像素和连接到所述第三栅极线的所述第二像素的子像素具有不同颜色的子像素、以及所述第四像素的子像素中的与连接到所述第三栅极线的所述第一像素的子像素、连接到所述第三栅极线的所述第二像素的子像素以及连接到所述第二栅极线的所述第三像素的子像素具有不同颜色的子像素;并且
其中,所述第四栅极线连接到所述第一像素的子像素中的剩余一个子像素、所述第二像素的子像素中的与连接到所述第四栅极线的所述第一像素的子像素具有不同颜色的子像素、所述第三像素的子像素中的与连接到所述第四栅极线的所述第一像素的子像素和连接到所述第四栅极线的所述第二像素的子像素具有不同颜色的子像素、以及所述第四像素的子像素中的与连接到所述第四栅极线的所述第一像素的子像素、连接到所述第四栅极线的所述第二像素的子像素以及连接到所述第四栅极线的所述第三像素的子像素具有不同颜色的子像素。
8.根据权利要求1-7中的任一项所述的显示设备,
其中,所述子像素的每一个包括:
开关晶体管、驱动晶体管、存储电容器、感测晶体管以及发光二极管,并且
所述感测晶体管向所述N条基准电压线输出用于感测阈值电压和所述驱动晶体管的迁移率的电压。
9.一种感测方法,其为权利要求4所述的显示设备的感测方法,
其中,在第一扫描时段中,向所述第一栅极线施加栅极高电压,
在第二扫描时段中,向所述第二栅极线施加栅极高电压,并且
在第三扫描时段中,向所述第三栅极线施加栅极高电压。
10.根据权利要求9所述的感测方法,
其中,在所述第一扫描时段中,由所述第一基准电压线感测连接到所述第一栅极线的所述第一像素的子像素中的任一个子像素,
由所述第二基准电压线感测所述第二像素的子像素中的与连接到所述第一栅极线的所述第一像素的子像素具有不同颜色的子像素,并且
由所述第三基准电压线感测所述第三像素的子像素中的与连接到所述第一栅极线的所述第一像素的子像素和连接到所述第一栅极线的所述第二像素的子像素具有不同颜色的子像素;
其中,在所述第二扫描时段中,由所述第一基准电压线感测连接到所述第二栅极线的所述第一像素的子像素中的另一个子像素,
由所述第二基准电压线感测所述第二像素的子像素中的与连接到所述第二栅极线的所述第一像素的子像素具有不同颜色的子像素,并且
由所述第三基准电压线感测所述第三像素的子像素中的与连接到所述第二栅极线的所述第一像素的子像素和连接到所述第二栅极线的所述第二像素的子像素具有不同颜色的子像素;
其中,在所述第三扫描时段中,由所述第一基准电压线感测连接到所述第三栅极线的所述第一像素的子像素中的又一个子像素,
由所述第二基准电压线感测所述第二像素的子像素中的与连接到所述第三栅极线的所述第一像素的子像素具有不同颜色的子像素,并且
由所述第三基准电压线感测所述第三像素的子像素中的与连接到所述第三栅极线的所述第一像素的子像素和连接到所述第三栅极线的所述第二像素的子像素具有不同颜色的子像素。
11.根据权利要求9或10所述的感测方法,
其中,所述子像素的每一个包括:
开关晶体管、驱动晶体管、存储电容器、感测晶体管以及发光二极管,并且
所述感测晶体管向所述N条基准电压线输出用于感测阈值电压和所述驱动晶体管的迁移率的电压。
12.一种感测方法,其为权利要求7所述的显示设备的感测方法,
其中,在第一扫描时段中,向所述第一栅极线施加栅极高电压,
在第二扫描时段中,向所述第二栅极线施加栅极高电压,
在第三扫描时段中,向所述第三栅极线施加栅极高电压,并且
在第四扫描时段中,向所述第四栅极线施加栅极高电压。
13.根据权利要求12所述的感测方法,其中,在所述第一扫描时段中,
由所述第一基准电压线感测连接到所述第一栅极线的所述第一像素的子像素中的任一个子像素,
由所述第二基准电压线感测所述第二像素的子像素中的与连接到所述第一栅极线的所述第一像素的子像素具有不同颜色的子像素,
由所述第三基准电压线感测所述第三像素的子像素中的与连接到所述第一栅极线的所述第一像素的子像素和连接到所述第一栅极线的所述第二像素的子像素具有不同颜色的子像素,并且
由所述第四基准电压线感测所述第四像素的子像素中的与连接到所述第一栅极线的所述第一像素的子像素、连接到所述第一栅极线的所述第二像素的子像素以及连接到所述第一栅极线的所述第三像素的子像素具有不同颜色的子像素;
其中,在所述第二扫描时段中,
由所述第一基准电压线感测连接到所述第二栅极线的所述第一像素的子像素中的另一个子像素,
由所述第二基准电压线感测所述第二像素的子像素中的与连接到所述第二栅极线的所述第一像素的子像素具有不同颜色的子像素,
由所述第三基准电压线感测所述第三像素的子像素中的与连接到所述第二栅极线的所述第一像素的子像素和连接到所述第二栅极线的所述第二像素的子像素具有不同颜色的子像素,并且
由所述第四基准电压线感测所述第四像素的子像素中的与连接到所述第二栅极线的所述第一像素的子像素、连接到所述第二栅极线的所述第二像素的子像素以及连接到所述第二栅极线的所述第三像素的子像素具有不同颜色的子像素;
其中,在所述第三扫描时段中,
由所述第一基准电压线感测连接到所述第三栅极线的所述第一像素的子像素中的又一个子像素,
由所述第二基准电压线感测所述第二像素的子像素中的与连接到所述第三栅极线的所述第一像素的子像素具有不同颜色的子像素,
由所述第三基准电压线感测所述第三像素的子像素中的与连接到所述第三栅极线的所述第一像素的子像素和连接到所述第三栅极线的所述第二像素的子像素具有不同颜色的子像素,并且
由所述第四基准电压线感测所述第四像素的子像素中的与连接到所述第三栅极线的所述第一像素的子像素、连接到所述第三栅极线的所述第二像素的子像素以及连接到所述第三栅极线的所述第三像素的子像素具有不同颜色的子像素;
其中,在所述第四扫描时段中,
由所述第一基准电压线感测连接到所述第四栅极线的所述第一像素的子像素中的剩余一个子像素,
由所述第二基准电压线感测所述第二像素的子像素中的与连接到所述第四栅极线的所述第一像素的子像素具有不同颜色的子像素,
由所述第三基准电压线感测所述第三像素的子像素中的与连接到所述第四栅极线的所述第一像素的子像素和连接到所述第四栅极线的所述第二像素的子像素具有不同颜色的子像素,并且
由所述第四基准电压线感测所述第四像素的子像素中的与连接到所述第四栅极线的所述第一像素的子像素、连接到所述第四栅极线的所述第二像素的子像素以及连接到所述第四栅极线的所述第三像素的子像素具有不同颜色的子像素。
14.根据权利要求12或13所述的感测方法,
其中,所述子像素的每一个包括:
开关晶体管、驱动晶体管、存储电容器、感测晶体管以及发光二极管,并且
所述感测晶体管向所述N条基准电压线输出用于感测阈值电压和所述驱动晶体管的迁移率的电压。
15.一种显示设备,包括:
显示面板,在所述显示面板中,多个像素单元的每个像素单元包括N-1个像素;
数据驱动器,被配置为利用经由N-1条基准电压线得到的所述N-1个像素的感测结果,经由N条数据线向所述N-1个像素供应数据电压;以及
栅极驱动器,被配置为经由N-1条栅极线向所述N-1个像素供应栅极信号,
其中,所述N-1个像素中的每一个包括N个子像素,每个子像素具有不同的颜色;
其中,所述N条数据线中的每一条被分支成N-1条子数据线,
其中,所述N-1条子数据线中的每一条连接到像素单元中具有相同颜色的子像素。
16.根据权利要求15所述的显示设备,
其中,所述像素单元包括第一像素、第二像素以及第三像素,并且每个像素包括在一行中依次设置的所述第一子像素、所述第二子像素、所述第三子像素以及所述第四子像素,
其中,在一行中依次设置的所述像素单元的一个像素的所述第一子像素和所述第二子像素和所述像素单元的相邻像素的所述第三子像素和所述第四子像素连接到同一条栅极线。
17.根据权利要求15所述的显示设备,
其中,所述多个像素的一个像素的第一子像素和所述多个像素的相邻像素的第四子像素连接到同一条栅极线,并且
其中,所述多个像素的一个像素的第二子像素和第三子像素连接到同一条栅极线。
18.根据权利要求15-17中的任一项所述的显示设备,
其中,所述子像素的每一个包括:
开关晶体管、驱动晶体管、存储电容器、感测晶体管以及发光二极管,并且
所述感测晶体管向所述N条基准电压线输出用于感测阈值电压和所述驱动晶体管的迁移率的电压。
CN202211660600.1A 2021-12-31 2022-12-21 显示设备 Pending CN116386528A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2021-0194687 2021-12-31
KR1020210194687A KR20230103656A (ko) 2021-12-31 2021-12-31 표시 장치

Publications (1)

Publication Number Publication Date
CN116386528A true CN116386528A (zh) 2023-07-04

Family

ID=84044625

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211660600.1A Pending CN116386528A (zh) 2021-12-31 2022-12-21 显示设备

Country Status (5)

Country Link
US (1) US20230215389A1 (zh)
EP (1) EP4207168A1 (zh)
JP (1) JP7491979B2 (zh)
KR (1) KR20230103656A (zh)
CN (1) CN116386528A (zh)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5357399B2 (ja) 2007-03-09 2013-12-04 株式会社ジャパンディスプレイ 表示装置
KR102469735B1 (ko) 2016-04-12 2022-11-23 삼성디스플레이 주식회사 표시 장치
CN107393469B (zh) 2017-08-29 2019-07-30 京东方科技集团股份有限公司 一种像素补偿方法、像素补偿装置及显示装置
WO2021046717A1 (zh) * 2019-09-10 2021-03-18 京东方科技集团股份有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
JP7491979B2 (ja) 2024-05-28
KR20230103656A (ko) 2023-07-07
EP4207168A1 (en) 2023-07-05
US20230215389A1 (en) 2023-07-06
JP2023099457A (ja) 2023-07-13

Similar Documents

Publication Publication Date Title
CN112599055B (zh) 显示装置及其驱动方法
US20150029238A1 (en) Drive circuit, optoelectronic device, electronic device, and drive method
US20230154413A1 (en) Display device having a plurality of sub data lines connected to a plurality of subpixels
CN116416952A (zh) 显示装置
KR20220030884A (ko) 표시 장치
US20230326417A1 (en) Display device
KR20220087994A (ko) 디스플레이 장치, 구동 회로 및 구동 방법
US20230154405A1 (en) Display device, driving circuit and display driving method
KR20220015292A (ko) 표시 장치
EP4207168A1 (en) Display device
US11929039B2 (en) Display device
US20230217767A1 (en) Display Device
CN114155811B (zh) 电致发光显示装置
US11694633B2 (en) Display device having a sub pixel column connected to different data lines
KR20230086084A (ko) 표시 장치
KR20220048355A (ko) 표시 장치
KR20240034555A (ko) 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination