CN116167324A - 电路仿真方法及设备 - Google Patents

电路仿真方法及设备 Download PDF

Info

Publication number
CN116167324A
CN116167324A CN202310189179.9A CN202310189179A CN116167324A CN 116167324 A CN116167324 A CN 116167324A CN 202310189179 A CN202310189179 A CN 202310189179A CN 116167324 A CN116167324 A CN 116167324A
Authority
CN
China
Prior art keywords
power bus
circuit
simulated
performance
voltage value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310189179.9A
Other languages
English (en)
Inventor
吴增泉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202310189179.9A priority Critical patent/CN116167324A/zh
Publication of CN116167324A publication Critical patent/CN116167324A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/398Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Architecture (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本公开提供了一种电路仿真方法及设备,涉及半导体技术领域,应用于待仿真电路,该待仿真电路中包括第一电源总线、第二电源总线、连接至第一电源总线的第一负载及连接至第二电源总线的第二负载;第一电源总线通过开关连接至第二电源总线,第二电源总线连接外部电源;上述方法包括:根据待仿真电路的设计数据库,获取待仿真电路对应的网表与SPF文件,该SPF文件中包括上述第一电源总线对应的参数、第二电源总线对应的参数、第一负载的器件参数、第二负载的器件参数以及开关的器件参数;基于上述网表与标准寄生参数格式文件,对待仿真电路进行仿真;根据仿真结果,确定第一电源总线和第二电源总线的性能是否满足待仿真电路的性能需求。

Description

电路仿真方法及设备
技术领域
本公开涉及半导体技术领域,尤其涉及一种电路仿真方法及设备。
背景技术
集成电路的设计流程通常包括电路设计、前仿真、版图设计和后仿真等。其中,后仿真指的是在版图设计完成以后,结合电路的寄生参数和各种电路单元之间的连线情况来进行仿真,并基于仿真结果对电路进行分析,以确保电路符合设计要求。
目前,随着存储芯片的时钟频率越来越高、面积越来越小,如何准确评估电源总线(Power Bus)的性能,使电源总线能够满足存储芯片的性能需求,是目前亟需解决的技术问题。
发明内容
本公开提供了一种电路仿真方法及设备,可以准确评估电源总线的性能,使电源总线能够满足待仿真电路的性能需求。
第一方面,本公开实施例提供了一种电路仿真方法,应用于待仿真电路,所述待仿真电路中包括第一电源总线、第二电源总线、连接至所述第一电源总线的至少一个第一负载及连接至所述第二电源总线的至少一个第二负载;所述第一电源总线通过开关连接至所述第二电源总线,所述第二电源总线连接外部电源;所述方法包括:
根据所述待仿真电路的设计数据库,获取所述待仿真电路对应的网表与标准寄生参数格式文件,所述标准寄生参数格式文件中包括所述第一电源总线对应的参数、所述第二电源总线对应的参数、所有所述第一负载的器件参数、所有所述第二负载的器件参数以及所述开关的器件参数;
基于所述网表与所述标准寄生参数格式文件,对所述待仿真电路进行仿真;
根据所述待仿真电路的仿真结果,确定所述第一电源总线和所述第二电源总线的性能是否满足所述待仿真电路的性能需求。
在一些可行的实施方式中,所述第一电源总线对应的参数包括所述第一电源总线对应的自身电阻和/或寄生电容;所述第二电源总线对应的参数包括所述第二电源总线对应的自身电阻和/或寄生电容。
在一些可行的实施方式中,所述第一电源总线包括第一子电源总线,所述第二电源总线包括第二子电源总线,所述外部电源包括第一电源,所述开关包括至少一个第一晶体管;
每一所述第一晶体管的第一极与所述第二子电源总线连接,第二极与所述第一子电源总线连接,栅极接收所述待仿真电路中的第一驱动信号;
其中,所述开关的器件参数包括所有所述第一晶体管的特征尺寸参数。
在一些可行的实施方式中,所述第一电源总线还包括第三子电源总线,所述第二电源总线还包括第四子电源总线,所述外部电源还包括第二电源,所述开关还包括至少一个第二晶体管;
每一所述第二晶体管的第一极与所述第四子电源总线连接,第二极与所述第三子电源总线连接,栅极接收所述待仿真电路中的第二驱动信号;
其中,所述开关的器件参数还包括所有所述第二晶体管的特征尺寸参数。
在一些可行的实施方式中,所述待仿真电路中还包括至少一个与所述第二电源总线连接的焊盘;
所述标准寄生参数格式文件中还包括所有所述焊盘与所述第二电源总线的连接处的输入电压信息。
在一些可行的实施方式中,所述焊盘包括第一焊盘和第二焊盘,所述第一焊盘与所述第二子电源总线连接,所述第二焊盘与所述第四子电源总线连接;
所述标准寄生参数格式文件中还包括所述第一焊盘与所述第二子电源总线的连接处的第一输入电压信息,以及所述第二焊盘与所述第四子电源总线的连接处的第二输入电压信息。
在一些可行的实施方式中,所述待仿真电路中还包括连接于所述第二子电源总线与所述第四子电源总线之间的第一电容器,和/或连接于所述第一子电源总线与所述第三子电源总线之间的第二电容器;
所述标准寄生参数格式文件中还包括所述第一电容器和/或所述第二电容器的参数信息。
在一些可行的实施方式中,所述第一负载的器件参数包括所述第一负载中器件的电阻和电容;所述第二负载的器件参数包括所述第二负载中器件的电阻和电容。
在一些可行的实施方式中,所述根据所述待仿真电路的仿真结果,确定所述第一电源总线和所述第二电源总线的性能是否满足所述待仿真电路的性能需求,包括:
根据所述待仿真电路的仿真结果,确定所述第一负载和所述第一电源总线连接的节点处的第一电压值,以及所述第二负载和所述第二电源总线连接的节点处的第二电压值;
根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线的性能是否满足所述待仿真电路的性能需求。
在一些可行的实施方式中,所述根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线的性能是否满足所述待仿真电路的性能需求,包括:
根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线在版图中的宽度是否满足所述待仿真电路的性能需求。
在一些可行的实施方式中,所述根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线的性能是否满足所述待仿真电路的性能需求,包括:
根据所述第一电压值与所述第二电压值,确定所述第一电源总线上连接的所述开关的数量是否满足所述待仿真电路的性能需求。
在一些可行的实施方式中,所述根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线的性能是否满足所述待仿真电路的性能需求,包括:
根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线上连接的电容器的数量是否满足所述待仿真电路的性能需求。
在一些可行的实施方式中,所述根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线的性能是否满足所述待仿真电路的性能需求,包括:
基于所述第一电压值与所述第二电压值的变化对所述待仿真电路的信号时序的影响情况,确定所述第一负载和所述第一电源总线连接的节点处的第一电压阈值,以及所述第二负载和所述第二电源总线连接的节点处的第二电压阈值;根据所述第一电压值、所述第二电压值、所述第一电压阈值以及所述第二电压阈值,确定所述第一电源总线与所述第二电源总线的性能是否满足所述待仿真电路的性能需求。
在一些可行的实施方式中,还包括:
若所述第一电源总线的性能不满足所述待仿真电路的性能需求,则增大所述第一电源总线在版图中的宽度;
若所述第二电源总线的性能不满足所述待仿真电路的性能需求,则增大所述第二电源总线在版图中的宽度。
在一些可行的实施方式中,还包括:
若所述第一电源总线的性能不满足所述待仿真电路的性能需求,则增加所述第一电源总线上连接的所述开关的数量。
在一些可行的实施方式中,还包括:
若所述第一电源总线的性能不满足所述待仿真电路的性能需求,则增加所述第一电源总线上连接的电容器的数量,或者调整所述第一电源总线上连接的电容器的电容值,或者调整所述第一电源总线上连接的电容器的分布位置;
若所述第二电源总线的性能不满足所述待仿真电路的性能需求,则增加所述第二电源总线上连接的电容器的数量,或者调整所述第二电源总线上连接的电容器的电容值,或者调整所述第二电源总线上连接的电容器的分布位置。
第二方面,本公开实施例提供了一种电路仿真装置,应用于待仿真电路,所述待仿真电路中包括第一电源总线、第二电源总线、连接至所述第一电源总线的至少一个第一负载及连接至所述第二电源总线的至少一个第二负载;所述第一电源总线通过开关连接至所述第二电源总线,所述第二电源总线连接外部电源;所述装置包括:
获取模块,用于根据所述待仿真电路的设计数据库,获取所述待仿真电路对应的网表与标准寄生参数格式文件,所述标准寄生参数格式文件中包括所述第一电源总线对应的参数、所述第二电源总线对应的参数、所有所述第一负载的器件参数、所有所述第二负载的器件参数以及所述开关的器件参数;
仿真模块,用于基于所述网表与所述标准寄生参数格式文件,对所述待仿真电路进行仿真;
处理模块,用于根据所述待仿真电路的仿真结果,确定所述第一电源总线和所述第二电源总线的性能是否满足所述待仿真电路的性能需求。
第三方面,本公开实施例提供了一种电子设备,包括:至少一个处理器和存储器;
所述存储器存储计算机执行指令;
所述至少一个处理器执行所述存储器存储的计算机执行指令,使得所述至少一个处理器执行如第一方面提供的电路仿真方法。
第四方面,本公开实施例提供了一种计算机可读存储介质,该计算机可读存储介质中存储有计算机执行指令,当计算机执行所述计算机执行指令时,实现如第一方面提供的电路仿真方法。
本公开实施例提供的电路仿真方法及设备,在进行后仿真时,根据待仿真电路的设计数据库,获取待仿真电路对应的网表与标准寄生参数格式文件,该标准寄生参数格式文件中包括各电源总线对应的参数、各负载的器件参数以及各开关的器件参数;基于上述网表与标准寄生参数格式文件,对待仿真电路进行仿真,可以使仿真过程更能接近待仿真电路的实际工作情况;进而根据仿真结果,可以准确评估出电源总线的性能,使电源总线能够满足待仿真电路的性能需求。
附图说明
图1为本公开实施例中提供的一种待仿真电路的结构示意图一;
图2为本公开实施例中提供的一种电路仿真方法的步骤流程示意图;
图3为本公开实施例中提供的一种待仿真电路的结构示意图二;
图4与图5为本公开实施例中提供的两种电源总线的引脚的位置示意图;
图6为本公开实施例中提供的一种电路仿真方法的另一步骤流程示意图;
图7为本公开实施例中提供的一种电路仿真装置的程序模块示意图;
图8为本公开实施例提供的一种电子设备的硬件结构示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本公开一部分实施例,而不是全部的实施例。基于本公开中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。此外,虽然本公开中公开内容按照示范性一个或几个实例来介绍,但应理解,可以就这些公开内容的各个方面也可以单独构成一个完整实施方式。
需要说明的是,本公开中对于术语的简要说明,仅是为了方便理解接下来描述的实施方式,而不是意图限定本公开的实施方式。除非另有说明,这些术语应当按照其普通和通常的含义理解。
本公开中说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似或同类的对象或实体,而不必然意味着限定特定的顺序或先后次序,除非另外注明。应该理解这样使用的用语在适当情况下可以互换,例如能够根据本公开实施例图示或描述中给出那些以外的顺序实施。
此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖但不排它的包含,例如,包含了一系列组件的产品或设备不必限于清楚地列出的那些组件,而是可包括没有清楚地列出的或对于这些产品或设备固有的其它组件。
当本公开中称某个元件被“连接”到另一元件时,它可以直接连接到其它元件,或者也可以存在中间元件,通过该中间元件连接到其它元件。
本公开实施例中使用的术语“模块”,是指任何已知或后来开发的硬件、软件、固件、人工智能、模糊逻辑或硬件或/和软件代码的组合,能够执行与该元件相关的功能。
本公开实施例可以应用于半导体技术领域,例如可以应用于集成电路的设计流程中。
在一些实施方式中,集成电路的设计流程通常包括电路设计、前仿真、版图设计和后仿真等。其中,电路设计是依据电路功能完成电路的设计;前仿真是对电路功能的仿真,包括功耗、电流、电压、温度、输入输出特性等参数的仿真;版图设计是依据所设计的电路生成电路版图的过程;后仿真是在版图设计完成后,提取电路中的寄生参数,并将提取的寄生参数添加到电路中进行的仿真。
目前,利用标准寄生参数格式(Standard Parasitic Format,SPF)文件进行的后仿真是不带电源总线的寄生参数的,所有电源的输出电压都是采用理想电压值,即默认电源无内阻,也无寄生阻抗,由此仿真设备的电源端是获取不到电源总线的电压压降(IRdrop)的,因此也就无法准确评估出电源总线的性能。
其中,上述寄生参数可以包括寄生电容、寄生电阻、寄生电感等。寄生电容本身不是电容,“寄生”的含义是本来没有在那个地方设计电容,但由于有许多相邻近而又不同电位的金属导体,它们之间必定有着一定的电容量,又由于这些导体并不是特意为了产生这样的电容而存在,所以称这些意外出现的电容为“寄生电容”,这种电容没有独立存在的价值,它“寄生”在起其它作用的金属导体的身上。根据电容的原理可以知道,电容是由两个极板和绝缘介质构成的,那么寄生电容是无法避免的,比如一个电路有很多导线,导线与导线之间就会形成寄生电容。寄生电容会影响电路高速工作的能力,有时会引起电路的不稳定性,产生寄生振荡,甚至产生不需要的交流信号短路。
寄生电阻是集成电路设计中产生的多余电阻,而且寄生电阻是可累计的,随着集成度的提高,寄生电阻将会增大,从而导致集成电路性能的下降。
寄生电感是寄生在导线或其它元器件上的电感。一般来说,有导线的地方就会有寄生电感,寄生电感的大小不仅会影响集成电路的瞬态电压和电流,同时也会影响集成电路的损耗。
其中,SPF文件可以是指仿真过程中文件扩展名为“.spf”的文件。SPF文件可以包含电路单元之间的互联线电阻、寄生电容、互联逻辑关系等信息。
其中,IR drop是指在集成电路中电源和地网络上电压下降和升高的一种现象。随着半导体工艺的不断演进,金属互连线的宽度越来越窄,电阻值不断变大(供电电压也越来越小),IR drop的效应会越来越明显。IR drop主要分为两种。一种是静态的IR drop,另外一种则是动态的IR drop。静态IR drop现象产生的原因主要是电源网络的金属连线的分压,是由于金属连线的自身电阻分压造成的,电流经过内部电源连线的时候产生电源压降,所以静态IR drop主要跟电源网络的结构和连线细节有关。动态IR drop是电源在电路开关切换的时候电流波动引起的电压压降,这种现象产生在时钟的触发沿,时钟沿跳变不仅带来自身的大量晶体管开关,同时带来组合逻辑电路的跳变,往往在短时间内在整个芯片上产生很大的电流,这个瞬间的大电流引起了IR drop现象,同时开关的晶体管数量越多,越容易触发动态IR drop现象。
在现有技术中,以动态随机存取存储器(Dynamic Random Access Memory,简称DRAM)为例,随着DRAM的时钟频率越来越高、面积越来越小,如何准确评估电源总线的性能,使电源总线能够满足存储芯片的性能需求,是目前亟需解决的技术问题。
面对上述技术问题,本公开实施例中提供了一种电路仿真方法及设备,在进行后仿真时,带上所有电源总线的参数、电源总线上连接的开关的器件参数以及负载的器件参数,使后仿真过程能够更接近待仿真电路的实际工作情况,从而有利于准确评估电源总线的性能,使电源总线能够满足存储芯片的性能需求。详细过程可以参照以下实施例。
本公开实施例中提供的电路仿真方法应用于待仿真电路,该待仿真电路可以理解为是上述存储芯片,也可以理解为是上述存储芯片中的一个电路模块。
在一些实施例中,上述待仿真电路中可以包括多种元器件、导线、电源总线等。其中,上述电源总线采用了电源总线技术,各个元器件悬挂在电源总线上,又称之为悬挂式总线。
参照图1,图1为本公开实施例中提供的一种待仿真电路的结构示意图一。
在一些实施例中,上述待仿真电路中包括第一电源总线100、第二电源总线200、连接至第一电源总线100的至少一个第一负载101及连接至第二电源总线200的至少一个第二负载201。其中,第一电源总线100通过开关102连接至第二电源总线200,第二电源总线200连接外部电源V1。
其中,上述第一电源总线100为受开关102控制的电源总线,例如,在待仿真电路休眠时关闭该第一电源总线100(否则该电源总线的漏电会很大),在待仿真电路正常工作时打开该第一电源总线100,从而可以在待仿真电路休眠时省电,正常工作时保证电路运行速度。
在一些实施例中,上述第一电源总线100与第二电源总线200上可以不连接电容,由此可以使上述第一电源总线100与第二电源总线200在掉电后上电的速度足够快;或者,上述第一电源总线100和/或第二电源总线200上也可以连接电容,由此可以降低上述第一电源总线100和/或第二电源总线200的IR drop,提升上述第一电源总线100和/或第二电源总线200的性能。
参照图2,图2为本公开实施例中提供的一种电路仿真方法的步骤流程示意图。在本公开一些实施例中,上述电路仿真方法可以应用于图1所示的待仿真电路,包括:
S201、根据待仿真电路的设计数据库,获取待仿真电路对应的网表与SPF文件,该SPF文件中包括第一电源总线对应的参数、第二电源总线对应的参数、所有第一负载的器件参数、所有第二负载的器件参数以及开关的器件参数。
其中,在电路设计中,网表通常是用于描述电路元件相互之间连接关系的,一般来说是一个遵循某种标记语法的文本文件。
可选的,该网表中可以包括待仿真电路的电路描述语句,如电路的连接方式、构成电路的元件、器件、电源节点等的属性、参数、标识信息等。
在本公开一些实施例中,上述网表中还可以包括仿真中需要输出的信息(即待仿真电路中的哪些节点要作为输出端输出仿真结果),以及仿真中需要输入的待仿真电路的信息。
在本公开一些实施例中,上述第一电源总线对应的参数包括第一电源总线对应的自身电阻和/或寄生电容;第二电源总线对应的参数包括第二电源总线对应的自身电阻和/或寄生电容。
其中,上述第一电源总线对应的自身电阻和寄生电容均与上述第一电源总线的宽度、长度相关。在一些实施方式中,上述第一电源总线对应的参数可以是上述第一电源总线的宽度、长度等,在仿真过程中由仿真设备根据该参数确定出上述第一电源总线对应的自身电阻和/或寄生电容。
同理,上述第二电源总线对应的自身电阻和寄生电容均与上述第二电源总线的宽度、长度相关。在一些实施方式中,上述第二电源总线对应的参数可以是上述第二电源总线的宽度、长度等,在仿真过程中由仿真设备根据该参数确定出上述第二电源总线对应的自身电阻和/或寄生电容。
在一些实施方式中,上述SPF文件中包括待仿真电路中各个完整的电源总线的参数,即待仿真电路中的各个电源总线不会被分割,上述各电源总线对应的自身电阻和/或寄生电容是各个完整的电源总线的自身电阻和/或寄生电容,由此可以保障获取到的各电源总线对应的参数是准确的。
在本公开一些实施例中,上述开关的器件参数可以是指上述开关的特征尺寸信息,该特征尺寸可以是半导体器件中的最小尺寸。例如,在CMOS工艺中,特征尺寸典型代表为“栅极”的宽度,也即MOS器件的沟道长度。
同理,上述负载的器件参数也可以是指上述负载中各器件的特征尺寸信息。
S202、基于上述网表与SPF文件,对待仿真电路进行仿真。
在一些实施方式中,在基于待仿真电路生成电路版图后,基于获取的上述网表与SPF文件进行后仿真,得到待仿真电路的仿真结果。
S203、根据待仿真电路的仿真结果,确定上述第一电源总线和第二电源总线的性能是否满足待仿真电路的性能需求。
上述待仿真电路中的第一负载与第二负载的数量均无限制,在一些实施方式中,假设上述待仿真电路中包括多个第一负载与多个第二负载,则可以根据待仿真电路的仿真结果,来确定待仿真电路中上述每个第一负载和第一电源总线连接的节点处的电压值,然后根据该电压值与上述外部电源V1的输出电压,计算出上述每个第一负载和第一电源总线连接的节点处的IR drop,并根据计算出的IR drop,确定上述第一电源总线的性能是否满足待仿真电路的性能需求。
同理,也可以根据待仿真电路的仿真结果,来确定待仿真电路中上述每个第二负载和第二电源总线连接的节点处的电压值,然后根据该电压值与上述外部电源V1的输出电压,计算出上述每个第二负载和第二电源总线连接的节点处的IR drop,并根据计算出的IRdrop,确定上述第二电源总线的性能是否满足待仿真电路的性能需求。
在本公开一些实施例中,上述IR drop可以是动态IR drop。
可以理解的是,上述电源总线的电压降低后,电路中晶体管的开关速度就会变慢,导致电路的性能降低。因此,对于高性能的电路设计,须将IR drop控制在很小的范围内。如果电路的全局IR drop过高,则逻辑门就有功能故障,使电路彻底失效,尽管逻辑仿真显示设计是正确的。而局部IR drop比较敏感,它只在一些特定的条件下才可能发生,例如所有的总线数据同步进行翻转,因此电路会间歇性的表现出一些功能故障。
在一些实施方式中,以第一电源总线为例,若上述计算出的IR drop大于预先设定的阈值,则可以确定上述第一电源总线的性能不能满足待仿真电路的性能需求;若上述计算出的IR drop小于或等于预先设定的阈值,则可以确定上述第一电源总线的性能能够满足待仿真电路的性能需求。
本公开实施例提供的电路仿真方法,在进行后仿真时,根据待仿真电路的设计数据库,获取待仿真电路对应的网表与SPF文件,该SPF文件中包括各个电源总线对应的参数、各个电源总线上连接的开关的器件参数和负载的器件参数;基于上述网表与SPF文件,对待仿真电路进行仿真,可以使仿真过程更能接近待仿真电路的实际工作情况;进而根据仿真结果,可以准确评估出电源总线的性能,使电源总线能够满足待仿真电路的性能需求。
基于上述实施例中所描述的内容,在本公开一些实施例中,上述第一电源总线包括第一子电源总线,上述第二电源总线包括第二子电源总线,上述外部电源包括第一电源,上述开关包括至少一个第一晶体管。其中,每一第一晶体管的第一极与上述第二子电源总线连接,第二极与上述第一子电源总线连接,栅极接收待仿真电路中的第一驱动信号。
其中,上述开关的器件参数包括所有第一晶体管的特征尺寸参数。
可选的,在本公开一些实施例中,上述第一电源总线还包括第三子电源总线,上述第二电源总线还包括第四子电源总线,上述外部电源还包括第二电源,上述开关还包括至少一个第二晶体管。其中,每一第二晶体管的第一极与上述第四子电源总线连接,第二极与上述第三子电源总线连接,栅极接收待仿真电路中的第二驱动信号。
其中,上述开关的器件参数还包括所有第二晶体管的特征尺寸参数。
在本公开一些实施例中,上述第一晶体管与第二晶体管的特征尺寸参数可以是上述第一晶体管与第二晶体管的栅极宽度W。其中,晶体管的W越大,寄生电容越大。
示例性的,参照图3,图3为本公开实施例中提供的一种待仿真电路的结构示意图二。
在本公开一些实施例中,上述待仿真电路中的第一电源总线包括第一子电源总线VCCZ与第三子电源总线VSSZ,第二电源总线包括第二子电源总线VCCG与第四子电源总线VSSG;上述外部电源包括第一电源VCC与第二电源VSS;上述开关包括至少一个第一晶体管M1与至少一个第二晶体管M2。
其中,每个第一晶体管M1的第一极与第二子电源总线VCCG连接,第二极与第一子电源总线VCCZ连接,栅极接收待仿真电路中的第一驱动信号EnN;每个第二晶体管M2的第一极与第四子电源总线VSSG连接,第二极与第三子电源总线VSSZ连接,栅极接收待仿真电路中的第二驱动信号En。
可选的,第一晶体管M1的沟道类型与第二晶体管M2的沟道类型不同。例如,在一些实施方式中,第一晶体管M1可以为PMOS,第二晶体管M2可以为NMOS。
在一些实施方式中,在待仿真电路休眠时,利用第一驱动信号EnN与第二驱动信号En分别控制第一晶体管M1与第二晶体管M2截止,可以关闭第一子电源总线VCCZ与第三子电源总线VSSZ。在待仿真电路正常工作时,利用第一驱动信号EnN与第二驱动信号En分别控制第一晶体管M1与第二晶体管M2导通,可以打开第一子电源总线VCCZ与第三子电源总线VSSZ。
在本公开一些实施例中,上述待仿真电路还包括连接至上述第一子电源总线VCCZ与第三子电源总线VSSZ之间的至少一个负载101,以及连接至上述第二子电源总线VCCG与第四子电源总线VSSG之间的至少一个负载201。
可选的,上述负载101与负载201中可以包括反相器、与非门等器件。上述SPF文件中包括所有负载101与所有负载201的器件参数。可选的,负载101的器件参数包括负载101中各个器件的电阻和电容,负载201的器件参数包括负载201中各个器件的电阻和电容。
可选的,上述SPF文件中还可以包括待仿真电路中除第一晶体管M1与所述第二晶体管M2之外剩余有效器件的特征尺寸信息,以及待仿真电路中除电源总线之外剩余导线对应的自身电阻和/或寄生电容。
在本公开一些实施例中,为了提升上述电源总线的性能,上述待仿真电路中还可以包括连接于第二子电源总线VCCG与第四子电源总线VSSG之间的第一电容器Cap1,和/或连接于第一子电源总线VCCZ与第三子电源总线VSSZ之间的第二电容器Cap2。其中,上述SPF文件中还包括上述第一电容器Cap1和/或第二电容器Cap2的参数信息。
在本公开一些实施例中,上述待仿真电路中还包括至少一个与第二电源总线连接的焊盘(PAD);上述SPF文件中还包括上述每个焊盘与第二电源总线的连接处的输入电压信息。
其中,PAD通常由集成电路中的顶层金属(top metal)构成,采取一定的尺寸的开口,不同的工艺厂商有其具体的开口规格。具体的PAD位置一般位于整个芯片的边缘。
可选的,上述焊盘包括第一焊盘VDD PAD和第二焊盘VSS PAD,第一焊盘VDD PAD与第二子电源总线VCCG连接,第二焊盘VSS PAD与第四子电源总线VSSG连接。上述SPF文件中还包括第一焊盘VDD PAD与第二子电源总线VCCG的连接处的第一输入电压信息,以及第二焊盘VSS PAD与第四子电源总线VSSG的连接处的第二输入电压信息。
可以理解的是,待仿真电路在仿真过程中,第二电源总线中的电压则是由第二电源总线的引脚提供的,因此上述SPF文件中提取的第二电源总线的输入电压也是以第二电源总线的引脚为源头起点提取的;而待仿真电路在实际工作时,第二电源总线中的电压则是通过与第二电源总线连接的焊盘提供的。
为了更好的理解本公开实施例,参照图4与图5,图4与图5为本公开实施例中提供的两种电源总线的引脚的位置示意图。
在图4中,选择了第二子电源总线VCCG上的其中一个位置作为第二子电源总线VCCG的引脚,以及选择了第四子电源总线VSSG上的其中一个位置作为第四子电源总线VSSG的引脚。在进行仿真时,由于SPF文件中提取的VSSG与VCCG的输入电压为VCCG引脚与VSSG引脚的电压,而待仿真电路在实际工作时,VSSG与VCCG的电源是通过VDD PAD与VSS PAD灌进去的,因此图4所示的电源总线无法保证待仿真电路在仿真和实际工作时的情况一致。
在图5中,选择了第二子电源总线VCCG与第一焊盘VDD PAD的连接处作为第二子电源总线VCCG的引脚,以及选择了第四子电源总线VSSG与第二焊盘VSS PAD的连接处作为第四子电源总线VSSG的引脚。在进行仿真时,上述SPF文件中提取的第二子电源总线VCCG的第一输入电压信息即为VDD PAD提供的电压,第四子电源总线VSSG的第二输入电压信息即为VSS PAD提供的电压,由此可以保证待仿真电路在仿真和实际工作时的情况一致,使仿真过程更能接近待仿真电路的实际工作情况。
参照图6,图6为本公开实施例中提供的一种电路仿真方法的另一步骤流程示意图。在本公开一些实施例中,上述电路仿真方法包括:
S601、获取待仿真电路的设计数据库。
其中,上述待仿真电路的结构可以参照图1或图3所述的待仿真电路,此处不再赘述。
在一些实施方式中,上述设计数据库为基于LVS clean的设计数据库。
在集成电路设计过程中,版图设计完成后的验证工作包括设计规则检查(DesignRule Check,DRC)、版图与原理图一致性检查(LVS)等。其中,DRC主要目的是检查版图中所有因违反设计规则而引起潜在断路、短路或不良效应的物理验证过程。它对版图使用图形运算函数找出那些违反规则的地方。LVS主要目的是验证版图与电路原理图的电路结构是否一致,内容包括所有信号的电气连接关系是否一致、器件类型尺寸是否一致等,它将原始电路图的网表与版图中提取出来的电路图的网表加以比较。
在本公开一些实施方式中,可以在设计好的版图通过DRC与LVS之后,再获取上述设计数据库。
S602、基于上述设计数据库获取待仿真电路对应的网表。
S603、基于上述设计数据库获取待仿真电路对应的SPF文件。
其中,上述SPF文件中包括第一电源总线对应的参数、第二电源总线对应的参数、所有第一负载的器件参数、所有第二负载的器件参数以及所有开关的器件参数。
可选的,上述第一电源总线对应的参数包括第一电源总线对应的自身电阻和/或寄生电容;第二电源总线对应的参数包括第二电源总线对应的自身电阻和/或寄生电容。
在一些实施方式中,上述第一负载的器件参数包括第一负载中器件的电阻和电容;第二负载的器件参数包括第二负载中器件的电阻和电容。
在一些实施方式中,上述待仿真电路中还包括连接于第一电源总线的电容器,和/或连接于第二电源总线的电容器;上述SPF文件中还包括上述电容器的参数信息。
S604、基于上述网表与SPF文件,对待仿真电路进行仿真。
在基于待仿真电路生成电路版图后,基于上述网表与SPF文件进行后仿真,得到待仿真电路的仿真结果。
S605、根据待仿真电路的仿真结果,确定第一电源总线和第二电源总线的性能是否满足待仿真电路的性能需求。若是,则结束流程,若否,则需要改进上述第一电源总线和/或第二电源总线,并返回修改上述设计数据库。
在本公开一些实施例中,可以根据待仿真电路的仿真结果,确定第一负载和第一电源总线连接的节点处的第一电压值,以及第二负载和第二电源总线连接的节点处的第二电压值;根据第一电压值与第二电压值,确定第一电源总线与第二电源总线的性能是否满足待仿真电路的性能需求。
可选的,可以根据上述第一负载和第一电源总线连接的节点处的第一电压值与外部电源提供的电压值,计算出上述第一负载和第一电源总线连接的节点处的IR drop;或者,根据上述第一负载和第一电源总线连接的节点处的第一电压值,以及第二负载和第二电源总线连接的节点处的第二电压值,计算出上述第一负载和第一电源总线连接的节点处的IR drop;再或者,根据上述第一负载和第一电源总线连接的节点处的第一电压值,以及上述开关和第一电源总线连接的节点处的电压值,计算出上述第一负载和第一电源总线连接的节点处的IR drop。根据计算出的IR drop,确定第一电源总线的性能是否满足待仿真电路的性能需求,例如,当计算出的IR drop大于某个阈值时,可以确定第一电源总线的性能不满足待仿真电路的性能需求;当计算出的IR drop小于或等于上述阈值时,可以确定第一电源总线的性能满足待仿真电路的性能需求。
同理,可以根据上述第二负载和第二电源总线连接的节点处的第一电压值与外部电源提供的电压值,计算出上述第二负载和第二电源总线连接的节点处的IR drop;根据计算出的IR drop,确定第二电源总线的性能是否满足待仿真电路的性能需求,例如,当计算出的IR drop大于某个阈值时,可以确定第二电源总线的性能不满足待仿真电路的性能需求;当计算出的IR drop小于或等于上述阈值时,可以确定第二电源总线的性能满足待仿真电路的性能需求。
可选的,在本公开一些实施例中,可以根据上述第一负载和第一电源总线连接的节点处的IR drop,确定第一电源总线在版图中的宽度是否满足待仿真电路的性能需求;和/或根据上述第二负载和第二电源总线连接的节点处的IR drop,确定第二电源总线在版图中的宽度是否满足待仿真电路的性能需求。
可以理解的是,电源总线在版图中的宽度越大,电源总线产生的IR drop越小。因此,当计算出的IR drop大于某个阈值时,可以确定版图中电源总线的宽度不满足待仿真电路的性能需求;当计算出的IR drop小于或等于上述阈值时,可以确定版图中电源总线的宽度满足待仿真电路的性能需求。
可选的,在本公开一些实施例中,可以根据上述第一负载和第一电源总线连接的节点处的IR drop,确定第一电源总线上连接的开关的数量是否满足待仿真电路的性能需求。
可以理解的是,电源总线上连接的上述开关的数量越多时,电源总线产生的IRdrop越小。因此,当计算出的IR drop大于某个阈值时,可以确定上述开关的数量不满足待仿真电路的性能需求,当计算出的IR drop小于或等于上述阈值时,可以确定上述开关的数量满足待仿真电路的性能需求。
可选的,在本公开一些实施例中,可以根据上述第一负载和第一电源总线连接的节点处的IR drop,确定第一电源总线上连接的电容器的数量是否满足待仿真电路的性能需求;和/或根据上述第二负载和第二电源总线连接的节点处的IR drop,确定第二电源总线上连接的电容器的数量是否满足待仿真电路的性能需求。
可以理解的是,电源总线上连接的电容器的数量越多时,电源总线产生的IR drop越小。因此,当计算出的IR drop大于某个阈值时,可以确定上述电容器的数量不满足待仿真电路的性能需求,当计算出的IR drop小于或等于上述阈值时,可以确定上述电容器的数量满足待仿真电路的性能需求。
可选的,在本公开一些实施例中,可以基于第一电压值与第二电压值的变化对所述待仿真电路的信号时序的影响情况,确定第一负载和第一电源总线连接的节点处的第一电压阈值,以及第二负载和第二电源总线连接的节点处的第二电压阈值;根据上述第一电压值、第二电压值、第一电压阈值以及第二电压阈值,确定第一电源总线与第二电源总线的性能是否满足待仿真电路的性能需求。
可以理解的是,集成电路中标准单元的延迟取决于标准单元的实际输入电压,如果电压减少,则标准单元的延迟会增加。标准单元延迟的增加可能会影响芯片设计的性能。如果标准单元的可用电压低于特定水平,则该标准单元可能会完全停止工作,并可能导致芯片设计功能失效,或者有时IR drop在限制范围内,只有单元延迟增加,这也会影响芯片设计的建立和保持时序,有时会导致建立和保持时序失败。
示例性的,在一些实施方式中,可以分析上述第一负载和第一电源总线连接的节点处的电压值变化对待仿真电路的信号时序的影响情况,确定出上述第一负载和第一电源总线连接的节点处的电压阈值,然后根据仿真结果中上述第一负载和第一电源总线连接的节点处的电压值以及该电压阈值,确定第一电源总线的性能是否满足待仿真电路的性能需求。例如,当仿真结果中上述第一负载和第一电源总线连接的节点处的电压值大于或等于该电压阈值时,确定第一电源总线的性能满足待仿真电路的性能需求;当仿真结果中上述第一负载和第一电源总线连接的节点处的电压值小于该电压阈值时,确定第一电源总线的性能不满足待仿真电路的性能需求。
同理,可以分析上述第二负载和第二电源总线连接的节点处的电压值变化对待仿真电路的信号时序的影响情况,确定出上述第二负载和第二电源总线连接的节点处的电压阈值,然后根据仿真结果中上述第二负载和第二电源总线连接的节点处的电压值以及该电压阈值,确定第二电源总线的性能是否满足待仿真电路的性能需求。例如,当仿真结果中上述第二负载和第二电源总线连接的节点处的电压值大于或等于该电压阈值时,确定第二电源总线的性能满足待仿真电路的性能需求;当仿真结果中上述第二负载和第二电源总线连接的节点处的电压值小于该电压阈值时,确定第二电源总线的性能不满足待仿真电路的性能需求。
在一些实施方式中,若第一电源总线或第二电源总线的性能不满足待仿真电路的性能需求,则可以改进待仿真电路,并在改进待仿真电路后,根据改进方案更新待仿真电路的设计数据库。
可选的,若第一电源总线的性能不满足待仿真电路的性能需求,则改进待仿真电路的方式包括但不限于:
增大第一电源总线在版图中的宽度。
增加第一电源总线上连接的开关的数量。
增加第一电源总线上连接的电容器的数量;或者调整第一电源总线上连接的电容器的电容值;或者调整第一电源总线上连接的电容器的分布位置。
若第一电源总线的性能不满足待仿真电路的性能需求,则改进待仿真电路的方式包括但不限于:
增大第二电源总线在版图中的宽度。
增加第二电源总线上连接的电容器的数量;或者调整第二电源总线上连接的电容器的电容值;或者调整第二电源总线上连接的电容器的分布位置。
本公开实施例提供的电路仿真方法,在进行后仿真时,根据待仿真电路的设计数据库,获取待仿真电路对应的网表与SPF文件,该SPF文件中包括各个电源总线对应的参数、各个电源总线上连接的开关的器件参数和负载的器件参数;基于上述网表与SPF文件,对待仿真电路进行仿真,可以使仿真过程更能接近待仿真电路的实际工作情况;进而根据仿真结果,可以准确评估出电源总线的性能,当电源总线的性能不满足待仿真电路的性能需求时,通过改进待仿真电路,可以使电源总线能够满足待仿真电路的性能需求。
基于上述实施例中所描述的内容,本公开实施例中还提供一种电路仿真装置,应用于待仿真电路,该待仿真电路中包括第一电源总线、第二电源总线、连接至第一电源总线的至少一个第一负载及连接至第二电源总线的至少一个第二负载;第一电源总线通过开关连接至第二电源总线,第二电源总线连接外部电源。
参照图7,图7为本公开实施例中提供的一种电路仿真装置的程序模块示意图。在本公开一些实施方式中,该电路仿真装置包括:
获取模块701,用于根据所述待仿真电路的设计数据库,获取所述待仿真电路对应的网表与SPF文件,所述SPF文件中包括所述第一电源总线对应的参数、所述第二电源总线对应的参数、所有所述第一负载的器件参数、所有所述第二负载的器件参数以及所述开关的器件参数。
仿真模块702,用于基于所述网表与所述SPF文件,对所述待仿真电路进行仿真。
处理模块703,用于根据所述待仿真电路的仿真结果,确定所述第一电源总线和所述第二电源总线的性能是否满足所述待仿真电路的性能需求。
本公开实施例提供的电路仿真装置,在进行后仿真时,根据待仿真电路的设计数据库,获取待仿真电路对应的网表与SPF文件,该SPF文件中包括各个电源总线对应的参数、开关的器件参数和负载的器件参数;基于上述网表与SPF文件,对待仿真电路进行仿真,可以使仿真过程更能接近待仿真电路的实际工作情况;进而根据仿真结果,可以准确评估出电源总线的性能,使电源总线能够满足待仿真电路的性能需求。
需要说明的是,本公开实施例中获取模块701、仿真模块702及处理模块703具体执行的内容可以参阅图1至图6所示实施例中相关内容,此处不做赘述。
进一步的,基于上述实施例中所描述的内容,本公开实施例中还提供了一种电子设备,该电子设备包括至少一个处理器和存储器;其中,存储器存储计算机执行指令;上述至少一个处理器执行存储器存储的计算机执行指令,以实现如上述实施例中描述的电路仿真方法中的各个步骤,本实施例此处不再赘述。
为了更好的理解本公开实施例,参照图8,图8为本公开实施例提供的一种电子设备的硬件结构示意图。
如图8所示,本实施例的电子设备80包括:处理器801以及存储器802;其中:
存储器802,用于存储计算机执行指令;
处理器801,用于执行存储器存储的计算机执行指令,以实现上述实施例中描述的电路仿真方法中的各个步骤,具体可以参见前述方法实施例中的相关描述。
可选地,存储器802既可以是独立的,也可以跟处理器801集成在一起。
当存储器802独立设置时,该设备还包括总线803,用于连接存储器802和处理器801。
进一步的,基于上述实施例中所描述的内容,本公开实施例中还提供了一种计算机可读存储介质,该计算机可读存储介质中存储有计算机执行指令,当处理器执行计算机执行指令时,以实现如上述实施例中描述的电路仿真方法中的各个步骤,本实施例此处不再赘述。
在本公开所提供的几个实施例中,应该理解到,所揭露的设备和方法,可以通过其它的方式实现。例如,以上所描述的设备实施例仅仅是示意性的,例如,上述模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个模块可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或模块的间接耦合或通信连接,可以是电性,机械或其它的形式。
上述作为分离部件说明的模块可以是或者也可以不是物理上分开的,作为模块显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。
另外,在本公开各个实施例中的各功能模块可以集成在一个处理单元中,也可以是各个模块单独物理存在,也可以两个或两个以上模块集成在一个单元中。上述模块集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。
最后应说明的是:以上各实施例仅用以说明本公开的技术方案,而非对其限制;尽管参照前述各实施例对本公开进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本公开各实施例技术方案的范围。

Claims (19)

1.一种电路仿真方法,其特征在于,应用于待仿真电路,所述待仿真电路中包括第一电源总线、第二电源总线、连接至所述第一电源总线的至少一个第一负载及连接至所述第二电源总线的至少一个第二负载;所述第一电源总线通过开关连接至所述第二电源总线,所述第二电源总线连接外部电源;所述方法包括:
根据所述待仿真电路的设计数据库,获取所述待仿真电路对应的网表与标准寄生参数格式文件,所述标准寄生参数格式文件中包括所述第一电源总线对应的参数、所述第二电源总线对应的参数、所有所述第一负载的器件参数、所有所述第二负载的器件参数以及所述开关的器件参数;
基于所述网表与所述标准寄生参数格式文件,对所述待仿真电路进行仿真;
根据所述待仿真电路的仿真结果,确定所述第一电源总线和所述第二电源总线的性能是否满足所述待仿真电路的性能需求。
2.根据权利要求1所述的方法,其特征在于,所述第一电源总线对应的参数包括所述第一电源总线对应的自身电阻和/或寄生电容;所述第二电源总线对应的参数包括所述第二电源总线对应的自身电阻和/或寄生电容。
3.根据权利要求1所述的方法,其特征在于,所述第一电源总线包括第一子电源总线,所述第二电源总线包括第二子电源总线,所述外部电源包括第一电源,所述开关包括至少一个第一晶体管;
每一所述第一晶体管的第一极与所述第二子电源总线连接,第二极与所述第一子电源总线连接,栅极接收所述待仿真电路中的第一驱动信号;
其中,所述开关的器件参数包括所有所述第一晶体管的特征尺寸参数。
4.根据权利要求3所述的方法,其特征在于,所述第一电源总线还包括第三子电源总线,所述第二电源总线还包括第四子电源总线,所述外部电源还包括第二电源,所述开关还包括至少一个第二晶体管;
每一所述第二晶体管的第一极与所述第四子电源总线连接,第二极与所述第三子电源总线连接,栅极接收所述待仿真电路中的第二驱动信号;
其中,所述开关的器件参数还包括所有所述第二晶体管的特征尺寸参数。
5.根据权利要求4所述的方法,其特征在于,所述待仿真电路中还包括至少一个与所述第二电源总线连接的焊盘;
所述标准寄生参数格式文件中还包括所有所述焊盘与所述第二电源总线的连接处的输入电压信息。
6.根据权利要求5所述的方法,其特征在于,所述焊盘包括第一焊盘和第二焊盘,所述第一焊盘与所述第二子电源总线连接,所述第二焊盘与所述第四子电源总线连接;
所述标准寄生参数格式文件中还包括所述第一焊盘与所述第二子电源总线的连接处的第一输入电压信息,以及所述第二焊盘与所述第四子电源总线的连接处的第二输入电压信息。
7.根据权利要求4所述的方法,其特征在于,所述待仿真电路中还包括连接于所述第二子电源总线与所述第四子电源总线之间的第一电容器,和/或连接于所述第一子电源总线与所述第三子电源总线之间的第二电容器;
所述标准寄生参数格式文件中还包括所述第一电容器和/或所述第二电容器的参数信息。
8.根据权利要求1所述的方法,其特征在于,所述第一负载的器件参数包括所述第一负载中器件的电阻和电容;所述第二负载的器件参数包括所述第二负载中器件的电阻和电容。
9.根据权利要求1所述的方法,其特征在于,所述根据所述待仿真电路的仿真结果,确定所述第一电源总线和所述第二电源总线的性能是否满足所述待仿真电路的性能需求,包括:
根据所述待仿真电路的仿真结果,确定所述第一负载和所述第一电源总线连接的节点处的第一电压值,以及所述第二负载和所述第二电源总线连接的节点处的第二电压值;
根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线的性能是否满足所述待仿真电路的性能需求。
10.根据权利要求9所述的方法,其特征在于,所述根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线的性能是否满足所述待仿真电路的性能需求,包括:
根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线在版图中的宽度是否满足所述待仿真电路的性能需求。
11.根据权利要求9所述的方法,其特征在于,所述根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线的性能是否满足所述待仿真电路的性能需求,包括:
根据所述第一电压值与所述第二电压值,确定所述第一电源总线上连接的所述开关的数量是否满足所述待仿真电路的性能需求。
12.根据权利要求9所述的方法,其特征在于,所述根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线的性能是否满足所述待仿真电路的性能需求,包括:
根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线上连接的电容器的数量是否满足所述待仿真电路的性能需求。
13.根据权利要求9所述的方法,其特征在于,所述根据所述第一电压值与所述第二电压值,确定所述第一电源总线与所述第二电源总线的性能是否满足所述待仿真电路的性能需求,包括:
基于所述第一电压值与所述第二电压值的变化对所述待仿真电路的信号时序的影响情况,确定所述第一负载和所述第一电源总线连接的节点处的第一电压阈值以及所述第二负载和所述第二电源总线连接的节点处的第二电压阈值;根据所述第一电压值、所述第二电压值、所述第一电压阈值以及所述第二电压阈值,确定所述第一电源总线与所述第二电源总线的性能是否满足所述待仿真电路的性能需求。
14.根据权利要求9至13任一项所述的方法,其特征在于,还包括:
若所述第一电源总线的性能不满足所述待仿真电路的性能需求,则增大所述第一电源总线在版图中的宽度;
若所述第二电源总线的性能不满足所述待仿真电路的性能需求,则增大所述第二电源总线在版图中的宽度。
15.根据权利要求9至13任一项所述的方法,其特征在于,还包括:
若所述第一电源总线的性能不满足所述待仿真电路的性能需求,则增加所述第一电源总线上连接的所述开关的数量。
16.根据权利要求9至13任一项所述的方法,其特征在于,还包括:
若所述第一电源总线的性能不满足所述待仿真电路的性能需求,则增加所述第一电源总线上连接的电容器的数量,或者调整所述第一电源总线上连接的电容器的电容值,或者调整所述第一电源总线上连接的电容器的分布位置;
若所述第二电源总线的性能不满足所述待仿真电路的性能需求,则增加所述第二电源总线上连接的电容器的数量,或者调整所述第二电源总线上连接的电容器的电容值,或者调整所述第二电源总线上连接的电容器的分布位置。
17.一种电路仿真装置,其特征在于,应用于待仿真电路,所述待仿真电路中包括第一电源总线、第二电源总线、连接至所述第一电源总线的至少一个第一负载及连接至所述第二电源总线的至少一个第二负载;所述第一电源总线通过开关连接至所述第二电源总线,所述第二电源总线连接外部电源;所述装置包括:
获取模块,用于根据所述待仿真电路的设计数据库,获取所述待仿真电路对应的网表与标准寄生参数格式文件,所述标准寄生参数格式文件中包括所述第一电源总线对应的参数、所述第二电源总线对应的参数、所有所述第一负载的器件参数、所有所述第二负载的器件参数以及所述开关的器件参数;
仿真模块,用于基于所述网表与所述标准寄生参数格式文件,对所述待仿真电路进行仿真;
处理模块,用于根据所述待仿真电路的仿真结果,确定所述第一电源总线和所述第二电源总线的性能是否满足所述待仿真电路的性能需求。
18.一种电子设备,其特征在于,包括:至少一个处理器和存储器;
所述存储器存储计算机执行指令;
所述至少一个处理器执行所述存储器存储的计算机执行指令,使得所述至少一个处理器执行如权利要求1至16任一项所述的电路仿真方法。
19.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机执行指令,当计算机执行所述计算机执行指令时,实现如权利要求1至16任一项所述的电路仿真方法。
CN202310189179.9A 2023-02-27 2023-02-27 电路仿真方法及设备 Pending CN116167324A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310189179.9A CN116167324A (zh) 2023-02-27 2023-02-27 电路仿真方法及设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310189179.9A CN116167324A (zh) 2023-02-27 2023-02-27 电路仿真方法及设备

Publications (1)

Publication Number Publication Date
CN116167324A true CN116167324A (zh) 2023-05-26

Family

ID=86416254

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310189179.9A Pending CN116167324A (zh) 2023-02-27 2023-02-27 电路仿真方法及设备

Country Status (1)

Country Link
CN (1) CN116167324A (zh)

Similar Documents

Publication Publication Date Title
CN116227410A (zh) 电路仿真方法及设备
US8656329B1 (en) System and method for implementing power integrity topology adapted for parametrically integrated environment
US7719310B2 (en) Semiconductor integrated circuit device and method for manufacturing the same
US7240304B2 (en) Method for voltage drop analysis in integreted circuits
US6807656B1 (en) Decoupling capacitance estimation and insertion flow for ASIC designs
US20120123745A1 (en) Adaptive Content-aware Aging Simulations
US20170011138A1 (en) System and method for hierarchical power verification
US6643828B2 (en) Method for controlling critical circuits in the design of integrated circuits
US20150356229A1 (en) Physical cell electromigration data generation
KR100398850B1 (ko) 반도체 집적 회로에 대한 전자기 간섭 시뮬레이션을 위한 전원 모델, 전원 모델을 설계하는 방법, 전자기 간섭 시뮬레이터, 전원 모델 생성용 컴퓨터 프로그램을 저장하는 저장 매체, 및 전원 모델 설계 지원 시스템
US8997032B2 (en) Method for input/output design of chip
US7200829B2 (en) I/O circuit power routing system and method
CN116167324A (zh) 电路仿真方法及设备
CN116227411A (zh) 电路仿真方法及设备
JP2004054522A (ja) 半導体装置の同時スイッチングノイズ評価方法
US8464195B1 (en) Integrated circuit clock analysis with macro models
JP2009301366A (ja) ノイズ解析装置
CN114365139A (zh) 用于对管芯上电容器进行建模和仿真的系统和方法
CN107808058A (zh) 一种芯片可靠性设计的方法及装置
US20030195736A1 (en) Method of storing cross-hierarchy coupling data in a hierarchical circuit model
JPH08314992A (ja) 消費電力計算方式
Mu Power delivery system: Sufficiency, efficiency, and stability
JP4855283B2 (ja) 半導体集積回路の設計装置
Li et al. Development and validation of a microcontroller model for EMC
US20140068535A1 (en) System and method for configuring a transistor device using rx tuck

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination