CN116009678A - 一种时钟切换方法及切换电路 - Google Patents

一种时钟切换方法及切换电路 Download PDF

Info

Publication number
CN116009678A
CN116009678A CN202211413747.0A CN202211413747A CN116009678A CN 116009678 A CN116009678 A CN 116009678A CN 202211413747 A CN202211413747 A CN 202211413747A CN 116009678 A CN116009678 A CN 116009678A
Authority
CN
China
Prior art keywords
frequency clock
low
clock
external
internal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211413747.0A
Other languages
English (en)
Inventor
王瑜
齐良颉
黄健
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nationz Technologies Inc
Original Assignee
Nationz Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nationz Technologies Inc filed Critical Nationz Technologies Inc
Priority to CN202211413747.0A priority Critical patent/CN116009678A/zh
Publication of CN116009678A publication Critical patent/CN116009678A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Power Sources (AREA)

Abstract

本发明公开了一种时钟切换方法及切换电路,该方法包括:在芯片系统进行模式切换时,若内部低频时钟配置为非使能状态,则控制内部低频时钟进入使能状态并选择内部低频时钟进行模式切换控制;芯片系统包括正常功耗模式和低功耗模式;在芯片系统进行模式切换时,若内部低频时钟和外部低频时钟均配置为使能状态,则根据设定选择规则选择内部低频时钟或外部低频时钟进行模式切换控制;在芯片系统由正常功耗模式切换为低功耗模式时,在内部低频时钟或外部低频时钟进行模式切换控制后,控制内部低频时钟或外部低频时钟进入非使能状态。本发明提供的技术方案,可避免在模式切换过程中出现锁死和异常的现象,提高芯片的稳定性。

Description

一种时钟切换方法及切换电路
技术领域
本发明涉及芯片的低功耗技术领域,尤其涉及一种时钟切换方法及切换电路。
背景技术
随着信息化的快速发展,电子产品的日益多元化,对微控制器芯片性能的要求越来越高,比如,芯片的功耗,可靠性等。其中功耗会直接决定芯片系统的使用周期,而可靠性好坏决定芯片的工作性能。
在正常功耗模式和低功耗模式的时钟互相切换技术中,传统方案都是在切换到低功耗模式之前人工通过软件常开低频内部时钟,缺点是在低功耗模式中会增加低频内部时钟这部分电流消耗,此外,如果使用者在进低功耗模式之前忘记打开低频内部时钟时,系统可能出现锁死或异常现象。
发明内容
本发明实施例提供了一种时钟切换方法及切换电路,以避免在模式切换过程中出现锁死和异常的现象,提高芯片的稳定性。
第一方面,本发明实施例提供了一种时钟切换方法,包括:
在芯片系统进行模式切换时,若内部低频时钟配置为非使能状态,则控制所述内部低频时钟进入使能状态并选择所述内部低频时钟进行模式切换控制;所述芯片系统包括正常功耗模式和低功耗模式;
在所述芯片系统进行模式切换时,若所述内部低频时钟和外部低频时钟均配置为使能状态,则根据设定选择规则选择所述内部低频时钟或所述外部低频时钟进行模式切换控制;
在所述芯片系统由所述正常功耗模式切换为所述低功耗模式时,在所述内部低频时钟或所述外部低频时钟进行模式切换控制后,控制所述内部低频时钟或所述外部低频时钟进入非使能状态。
第二方面,本发明实施例提供了一种时钟切换电路,可执行本发明任意实施例提供的时钟切换方法,时钟切换电路包括:内部低频时钟模块、外部低频时钟模块、时钟信号输出模块和模式控制模块;
所述内部低频时钟模块用于在使能状态下输出所述内部低频时钟至所述时钟信号输出模块;所述外部低频时钟模块用于在所述使能状态下输出外部低频时钟至所述时钟信号输出模块;
所述时钟信号输出模块用于在所述芯片系统进行模式切换时,若内部低频时钟配置为非使能状态,则控制所述内部低频时钟进入使能状态并选择所述内部低频时钟输出至所述模式控制模块;若所述内部低频时钟和外部低频时钟均配置为使能状态,则根据设定选择规则选择所述内部低频时钟或所述外部低频时钟输出至所述模式控制模块;
在由正常功耗模式切换为低功耗模式时,在所述内部低频时钟或所述外部低频时钟输出至所述模式控制模块后,所述内部低频时钟模块和所述外部低频时钟模块进入非使能状态。
本发明中,在芯片系统在正常功耗模式和低功耗模式之间进行模式切换时,可通过内部低频时钟或外部低频时钟进行模式切换的控制。具体的,当内部低频时钟为非使能状态,则控制内部低频时钟进入使能状态并辅助上述模式切换的控制;而当内部低频时钟和外部低频时钟均为使能状态时,根据芯片系统定义的设定规则选择内部低频时钟或者外部低频时钟辅助模式切换。也即,本实施例中,在模式切换过程中,始终存在内部低频时钟或者外部低频时钟辅助模式切换,不会出现模式切换之前忘记打开内部低频时钟而造成的芯片系统锁死或异常的现象,提高模式切换过程以及芯片系统的稳定性。此外,在芯片系统完成模式切换进入低功耗模式时,将控制模式切换的内部低频时钟或外部低频时钟进入非使能状态,有效降低低功耗模式的低频时钟的电流消耗,避免多余的功耗耗费。
附图说明
图1为本发明实施例提供的一种时钟切换方法的流程示意图;
图2为本发明实施例提供的另一种时钟切换方法的流程示意图;
图3为本发明实施例提供的另一种时钟切换方法的流程示意图;
图4为本发明实施例提供的一种时钟切换电路的结构示意图;
图5为本发明实施例提供的另一种时钟切换电路的结构示意图;
图6为本发明实施例提供的一种时钟切换电路的时序图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
芯片系统有两个低频时钟:内部低频时钟(low speed internal clock,lsi)和外部低频时钟(low speed external clock,lse)。内部低频时钟是内部RC振荡器产生的时钟,外部低频时钟是由外部晶振产生的时钟,因为外部晶振的原因,外部低频时钟的时钟不太稳定,可能出现时钟丢失的问题。在芯片系统工作中,软件可以任意关闭或打开内部低频时钟lsi或外部低频时钟lse。在低功耗的模式中有很长一段时间是可以不需要低频时钟的,可以使系统在一个深度睡眠的状态,但在模式切换过程中,像电源的控制开关等还是需要低频时钟来控制,所以在模式切换过程中,需要内部低频时钟lsi或外部低频时钟lse进行模式切换控制,或者辅助进行模式切换控制。
在正常功耗模式和低功耗模式互相切换技术中,传统方案都是在切换到低功耗模式之前人工通过软件常开内部低频时钟,缺点是在低功耗模式中会增加内部低频时钟这部分电流消耗,此外,如果使用者在进低功耗模式之前忘记打开内部低频时钟,芯片系统可能出现锁死或异常现象;为了解决这些问题,本实施例采用了自适应动态控制内部低频时钟和外部低频时钟,使得芯片系统正常功耗模式和低功耗模式时钟互相切换中,lsi和lse时钟能够被自动切换,避免了多余的功耗耗费,同时增加了系统的稳定性。
具体的,本发明实施例提供了一种时钟切换方法,如图1所示,图1为本发明实施例提供的一种时钟切换方法的流程示意图,具体步骤如下:
步骤S101、在芯片系统进行模式切换时,若内部低频时钟配置为非使能状态,则控制内部低频时钟进入使能状态并选择内部低频时钟进行模式切换控制。
芯片系统包括正常功耗模式和低功耗模式。本实施例中,芯片系统可以工作于多种模式,例如,运行模式run以及低功耗模式lowpower等。本实施例根据其功耗的大小将其归为两类:正常功耗模式和低功耗模式,低功耗模式的功耗小于正常功耗模式。本实施中,可选的,正常功耗模式可以包括运行模式run;低功耗模式可以包括各种lowpower模式,例如,睡眠低功耗模式sleep。当然,若芯片系统可以根据功耗的大小将其归为正常功耗模式和低功耗模式中的其中一者中。其中,运行模式run为芯片系统正常工作模式,内核时钟和外设均在运行,此时,软件可以任意关闭或打开内部低频时钟lsi或外部低频时钟lse,使用者可以任意开关选择lsi和lse时钟。在进入睡眠低功耗模式sleep之前,若通过配置寄存器关闭了lsi和lse时钟,然后执行WFI(等待中断)或WFE(等待事件)指令后,即进入低功耗模式,软件将无法直接打开lsi时钟,需要注意的是,此时,本实施例可通过搭建硬件设备将内部低频时钟配置为使能状态,完成由正常功耗模式至低功耗模式的切换。使能状态为时钟打开状态,可输出时钟脉冲进行模式切换控制,非使能装填为时钟关闭状态,不能输出时钟脉冲进行模式切换控制。
需要注意的是,可选的,模式切换可以包括:由正常功耗模式切换为低功耗模式;以及,由低功耗模式切换为正常功耗模式。在模式切换过程中,若检测到内部低频时钟配置为非使能状态,则本实施例直接控制内部低频时钟进入使能状态,并直接选择内部低频时钟进行模式切换控制。
可选的,若内部低频时钟配置为非使能状态,则控制内部低频时钟进入使能状态并选择内部低频时钟进行模式切换控制,可以包括:若外部低频时钟配置为使能状态且内部低频时钟配置为非使能状态,则控制内部低频时钟进入使能状态并选择内部低频时钟进行模式切换控制;若外部低频时钟配置为非使能状态且内部低频时钟配置为非使能状态,则控制内部低频时钟进入使能状态并选择内部低频时钟进行模式切换控制。也即,无论外部低频时钟配置为非使能状态还是使能状态,只要内部低频时钟配置为非使能状态,均会打开内部低频时钟,使其为使能状态,并并直接选择内部低频时钟进行模式切换控制。
步骤S102、在芯片系统进行模式切换时,若内部低频时钟和外部低频时钟均配置为使能状态,则根据设定选择规则选择内部低频时钟或外部低频时钟进行模式切换控制。
同理,在模式切换时,内部低频时钟还可能处于使能状态,例如,在进行模式切换之前,内部低频时钟和外部低频时钟均配置为使能状态,则芯片系统可根据其内存的设定选择规则从内部低频时钟和外部低频时钟中选择一个进行模式切换控制。当然,若在进行模式切换之前,内部低频时钟处于使能状态,而外部低频时钟配置为非使能状态,则芯片系统可以直接选择内部低频时钟进行模式切换控制。也即,当内部低频时钟处于非使能状态,硬件会自动将内部低频时钟配置为使能状态进行使用。而若内部低频时钟处于使能状态,则根据设定选择规则(设定选择规则可以为出厂设定或者根据用户设定的规则程序)从内部低频时钟和外部低频时钟中进行选择,并保证选择一个低频时钟完成模式切换控制,避免芯片系统锁死,提高芯片系统的可靠性。
步骤S103、在芯片系统由正常功耗模式切换为低功耗模式时,在内部低频时钟或外部低频时钟进行模式切换控制后,控制内部低频时钟或外部低频时钟进入非使能状态。
还需要注意的是,因为在低功耗状态下,不需要低频时钟进行工作,则本实施例为了一进步降低低功耗模式的电流功耗,在芯片系统由正常功耗模式切换为低功耗模式时,直接将控制模式切换的低频时钟配置为非使能状态,避免多余的功耗耗费。
本发明实施例中,在芯片系统在正常功耗模式和低功耗模式之间进行模式切换时,可通过内部低频时钟或外部低频时钟进行模式切换的控制。具体的,当内部低频时钟为非使能状态,则控制内部低频时钟进入使能状态并辅助上述模式切换的控制;而当内部低频时钟和外部低频时钟均为使能状态时,根据芯片系统定义的设定规则选择内部低频时钟或者外部低频时钟辅助模式切换。也即,本实施例中,在模式切换过程中,始终存在内部低频时钟或者外部低频时钟辅助模式切换,不会出现模式切换之前忘记打开内部低频时钟而造成的芯片系统锁死或异常的现象,提高模式切换过程以及芯片系统的稳定性。此外,在芯片系统完成模式切换进入低功耗模式时,将控制模式切换的内部低频时钟或外部低频时钟进入非使能状态,有效降低低功耗模式的低频时钟的电流消耗,避免多余的功耗耗费。
以上是本发明的核心思想,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护的范围。
在上述实施例的基础上,本实施例对步骤S102的具体过程进行阐述。具体的,如图2所示,图2为本发明实施例提供的另一种时钟切换方法的流程示意图,具体步骤如下:
步骤S201、在芯片系统进行模式切换时,若内部低频时钟配置为非使能状态,则控制内部低频时钟进入使能状态并选择内部低频时钟进行模式切换控制。
步骤S202、在芯片系统进行模式切换时,若内部低频时钟和外部低频时钟均配置为使能状态,则执行步骤S203;
步骤S203、检测芯片系统已配置的进行模式切换控制的低频时钟。
步骤S204、若芯片系统已配置的进行模式切换控制的低频时钟为内部低频时钟,则选择内部低频时钟进行模式切换控制。
步骤S205、若芯片系统已配置的进行模式切换控制的低频时钟为外部低频时钟,则对外部低频时钟执行安全检测操作;若外部低频时钟通过安全检测操作,则选择外部低频时钟进行模式切换控制;若外部低频时钟未通过安全检测操作,则选择内部低频时钟进行模式切换控制。
本实施例中,根据设定选择规则选择内部低频时钟或外部低频时钟进行模式切换控制,可以包括上述步骤S203~S205的过程。也即,步骤S203~S205为设定选择规则的具体内容。当内部低频时钟和外部低频时钟均配置为使能状态时,检测芯片系统已配置的进行模式切换控制的低频时钟是否为内部低频时钟,若是,则直接选择可靠性强,不容易丢失的内部低频时钟进行模式切换控制,若否,则需要在保证外部低频时钟可靠性的前提下,选择外部低频时钟进行模式切换控制。具体的,当芯片系统已配置的进行模式切换控制的低频时钟为外部低频时钟,需要对外部低频时钟执行安全检测操作,若外部低频时钟通过安全检测操作,则直接选择外部低频时钟进行模式切换控制,若外部低频时钟没有通过安全检测操作,则无法保证外部低频时钟的可靠性,选择安全性能更高的内部低频时钟进行模式切换控制,本实施例中的设定选择规则可有效保证模式切换的进行,避免芯片系统出现锁死的情况,进一步提高芯片系统的稳定性。
本实施例中,可选的,对外部低频时钟执行安全检测操作,可以包括:在外部低频时钟为安全检测使能状态时,监测外部低频时钟是否产生丢失警告;若是,则判断外部低频时钟未通过安全检测操作;若否,则判断外部低频时钟通过安全检测操作;在外部低频时钟为安全检测非使能状态时,判断外部低频时钟未通过安全检测操作。
本实施例中,可对外部低频时钟进行安全检测,但是芯片系统可设置安全检测存在的两种状态:使能状态和非使能状态。当安全检测为非使能状态,则无法对外部低频时钟为进行安全检测,当安全检测为使能状态,则可对外部低频时钟为进行安全检测。因为,若外部低频时钟处于非使能状态,则直接通过内部低频时钟进行模式切换控制,不需要额外对外部低频时钟的可靠性进行检测,设置外部低频时钟的安全检测设置为非使能状态,从而节省功耗,若外部低频时钟处于使能状态,且芯片系统已配置的进行模式切换控制的低频时钟为外部低频时钟,则需要将外部低频时钟的安全检测设置为使能状态,对外部低频时钟进行可靠性测试。
具体的,对外部低频时钟执行安全检测操作的过程即为监测外部低频时钟是否产生丢失警告的过程,若外部低频时钟为安全检测使能状态,则监测外部低频时钟是否产生丢失警告,若产生了丢失警告,则判断外部低频时钟未通过安全检测操作,若未产生丢失警告,则判断外部低频时钟通过安全检测操作。而在外部低频时钟为安全检测非使能状态时,直接判断外部低频时钟未通过安全检测操作。
步骤S206、在芯片系统由正常功耗模式切换为低功耗模式时,在内部低频时钟或外部低频时钟进行模式切换控制后,控制内部低频时钟或外部低频时钟进入非使能状态。
本实施例中,提供了一种设定选择规则的实施方式,当芯片系统已配置的进行模式切换控制的低频时钟为外部低频时钟,对外部低频时钟执行安全检测操作,若外部低频时钟发生信号丢失,则可通过内部低频时钟进行模式切换控制,进一步避免在模式切换过程中出现锁死和异常的现象,提高芯片的稳定性。
可选的,当进入低功耗模式时,控制内部低频时钟或外部低频时钟进入非使能状态之后,还可以在外部唤醒源的作用下唤醒低功耗模式,如图3所示,图3为本发明实施例提供的另一种时钟切换方法的流程示意图,具体步骤如下:
步骤S301、在芯片系统进行模式切换时,若内部低频时钟配置为非使能状态,则控制内部低频时钟进入使能状态并选择内部低频时钟进行模式切换控制。
步骤S302、在芯片系统进行模式切换时,若内部低频时钟和外部低频时钟均配置为使能状态,则根据设定选择规则选择内部低频时钟或外部低频时钟进行模式切换控制。
步骤S303、在芯片系统由正常功耗模式切换为低功耗模式时,在内部低频时钟或外部低频时钟进行模式切换控制后,控制内部低频时钟或外部低频时钟进入非使能状态。
步骤S304、若外部唤醒源触发唤醒低功耗模式,则控制内部低频时钟或外部低频时钟进入使能状态并进行低功耗模式唤醒控制;在内部低频时钟或外部低频时钟完成低功耗模式唤醒控制后,控制内部低频时钟或外部低频时钟进入非使能状态。
可选的,在芯片系统由正常功耗模式切换为低功耗模式,并控制内部低频时钟或外部低频时钟进入非使能状态之后,还可以步骤S304。在为了节省电流功耗,在进入低功耗模式后,控制模式切换控制的内部低频时钟或外部低频时钟关闭后,若接收到外部唤醒源的触发,则可唤醒低功耗模式,硬件再次打开低频时钟,具体打开内部低频时钟,还是外部低频时钟,需要根据外部唤醒源的时钟选择信号进行确定,避免芯片系统锁死在低功耗模式,提高芯片系统的可靠性。
基于同一构思,本发明实施例还提供一种时钟切换电路。图4为本发明实施例提供的一种时钟切换电路的结构示意图,如图4所示,本发明实施例提供的时钟切换电路可执行本发明任意实施例提供的时钟切换方法,具体的,时钟切换电路包括:内部低频时钟模块11、外部低频时钟模块12、时钟信号输出模块13和模式控制模块14;
内部低频时钟模块11用于在使能状态下输出内部低频时钟至时钟信号输出模块13;外部低频时钟模块12用于在使能状态下输出外部低频时钟至时钟信号输出模块13;
时钟信号输出模块13用于在芯片系统进行模式切换时,若内部低频时钟配置为非使能状态,则控制内部低频时钟进入使能状态并选择内部低频时钟输出至模式控制模块14;若内部低频时钟和外部低频时钟均配置为使能状态,则根据设定选择规则选择内部低频时钟或外部低频时钟输出至模式控制模块14;
在由正常功耗模式切换为低功耗模式时,在内部低频时钟或外部低频时钟输出至模式控制模块14后,内部低频时钟模块11和外部低频时钟模块12进入非使能状态。
本发明实施例中,在芯片系统在正常功耗模式和低功耗模式之间进行模式切换时,可通过内部低频时钟或外部低频时钟进行模式切换的控制。具体的,当内部低频时钟为非使能状态,则控制内部低频时钟进入使能状态并辅助上述模式切换的控制;而当内部低频时钟和外部低频时钟均为使能状态时,根据芯片系统定义的设定规则选择内部低频时钟或者外部低频时钟辅助模式切换。也即,本实施例中,在模式切换过程中,始终存在内部低频时钟或者外部低频时钟辅助模式切换,不会出现模式切换之前忘记打开内部低频时钟而造成的芯片系统锁死或异常的现象,提高模式切换过程以及芯片系统的稳定性。此外,在芯片系统完成模式切换进入低功耗模式时,将控制模式切换的内部低频时钟或外部低频时钟进入非使能状态,有效降低低功耗模式的低频时钟的电流消耗,避免多余的功耗耗费。
可选的,图5为本发明实施例提供的另一种时钟切换电路的结构示意图,时钟切换电路还可以包括:外部低频时钟监测模块15;外部低频时钟监测模块15用于在使能状态下对外部低频时钟执行安全检测操作,并在外部低频时钟未通过安全检测操作时发送告警信号至时钟信号输出模块13;以使时钟信号输出模块13选择内部低频时钟输出至模式控制模块14。
可选的,继续参考图4和图5,芯片系统用于输出第一使能信号da_lsi_en至内部低频时钟模块11,以使内部低频时钟模块11在使能状态和非使能状态之间切换;芯片系统用于输出第二使能信号da_lse_en至外部低频时钟模块12,以使外部低频时钟模块12在使能状态和非使能状态之间切换;芯片系统还用于输出第三使能信号lsecsson_en至外部低频时钟监测模块15,以使外部低频时钟监测模块15在使能状态和非使能状态之间切换;芯片系统还还用于输出外部唤醒源时钟选择信号lse_lsi_sel至时钟信号输出模块13;时钟信号输出模块13用于根据外部唤醒源时钟选择信号lse_lsi_sel选择内部低频时钟或外部低频时钟输出至模式控制模块14。
图6为本发明实施例提供的一种时钟切换电路的时序图。具体的,如图4、图5和图6所示,在芯片系统上电进行如下初始化配置,配置lsi时钟使能;配置lse时钟使能;配置lse时钟监测使能和配置低功耗模式下唤醒选择时钟源lsi_lse_sel。da_lsi_en为内部RC振荡器LSI时钟的使能信号;da_lse_en为外部晶振LSE时钟的使能信号;lsecsson_en为外部晶振LSE时钟的安全监测使能;lse_lsi_sel为唤醒低功耗模式的时钟源选择信号,为1选择lse时钟,为0选择lsi时钟;lsecssd为lse时钟丢失告警信号,为1发生lse时钟丢失告警,为0没有发生告警;ad_lsi_clk为内部RC振荡器LSI时钟输出;ad_lse_clk为外部晶振LSE时钟输出;lsi_lse_clk为唤醒低功耗模式的时钟输出。RC振荡器LSI时钟模块用于产生lsi时钟。在使能信号da_lsi_en为0时,不会工作,以节省功耗,同时输出ad_lsi_clk为0;在使能信号为1后,输出ad_lsi_clk时钟。外部晶振LSE时钟模块用于产生lse时钟,在使能信号da_lse_en为0时,不会工作,以节省功耗,同时输出ad_lse_clk为0,在使能信号为1后,如果外部晶振正常工作,输出ad_lse_clk时钟,否则输出ad_lse_clk为0。LSE时钟监测模块能够监测lse时钟是否正常输出。在使能信号lsecsson_en为0时,不会工作,以节省功耗,输出lse时钟丢失告警lsecssd为0;在lsecsson_en为1,da_lse_en为1且da_lsi_en为1时,lsi时钟正常输出后,如果lse时钟丢失,输出lse时钟丢失告警lsecssd为1,否则输出lse时钟丢失告警lsecssd为0。模式控制模块用于控制芯片系统在低功耗模式和正常功耗模式切换。如果lsi_lse_clk有稳定的时钟输出,则可以完成低功耗模式的切换,否则,低功耗模式切换可能失败。
在正常工作中,da_lsi_en的寄存器默认值为1,即默认开lsi时钟,da_lse_en的寄存器默认值为0,即默认关lse时钟,使用者可以通过软件配置寄存器任意开关lsi和lse时钟。在正常功耗模式,使用者何以任意开关选择lsi和lse时钟。在进入低功耗模式之前,假如使用者通过配置寄存器关闭了lsi和lse时钟,然后发送WFI或者WFE指令进入低功耗模式,那么硬件会自动打开lsi的时钟,完成正常功耗模式到低功耗模式的切换后,硬件会自动关断lsi的时钟,当外部唤醒源触发唤醒低功耗模式的时候,硬件会自动打开lsi的时钟,完成低功耗模式的唤醒后,硬件会自动关掉lsi的时钟;如果使用者通过配置寄存器只关闭了lsi时钟,lse时钟打开,因为lse时钟可能会丢失,所以硬件会自动打开lsi的时钟来完成正常功耗模式到低功耗模式的切换,完成切换后,硬件会自动关掉lsi的时钟,等外部唤醒源触发唤醒低功耗模式的时候,再异步打开lsi的时钟,唤醒之后,再自动关闭lsi的时钟;如果使用者lsi和lse的时钟都打开,可以通过配置寄存器选择用lsi或lse的时钟来唤醒低功耗模式,如果软件选择lse,那么硬件会监测lse的安全检测使能是否打开,如果lse的安全监测使能打开,且没有发生lse丢失的告警的时候会选择lse,否则会硬件切换到lsi,完成正常功耗模式到低功耗模式的切换,硬件会自动关掉lsi或者lse时钟,等外部触发源触发唤醒低功耗模式的时候,再异步打开lsi或lse的时钟,唤醒之后,再自动关闭。
本发明通过对lsi和lse时钟动态自适应的切换电路,使得系统在低功耗模式切换时,芯片的避免了系统出现锁死和异常,提高了可靠性,同时,也无需系统层面干预,进一步降低了低功耗模式的功耗,提高整体稳定性,延长电池使用寿命。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种时钟切换方法,其特征在于,包括:
在芯片系统进行模式切换时,若内部低频时钟配置为非使能状态,则控制所述内部低频时钟进入使能状态并选择所述内部低频时钟进行模式切换控制;所述芯片系统包括正常功耗模式和低功耗模式;
在所述芯片系统进行模式切换时,若所述内部低频时钟和外部低频时钟均配置为使能状态,则根据设定选择规则选择所述内部低频时钟或所述外部低频时钟进行模式切换控制;
在所述芯片系统由所述正常功耗模式切换为所述低功耗模式时,在所述内部低频时钟或所述外部低频时钟进行模式切换控制后,控制所述内部低频时钟或所述外部低频时钟进入非使能状态。
2.根据权利要求1所述的时钟切换方法,其特征在于,所述模式切换包括:
由所述正常功耗模式切换为所述低功耗模式;以及,
由所述低功耗模式切换为所述正常功耗模式。
3.根据权利要求1所述的时钟切换方法,其特征在于,根据设定选择规则选择所述内部低频时钟或所述外部低频时钟进行模式切换控制,包括:
检测芯片系统已配置的进行模式切换控制的低频时钟;
若所述芯片系统已配置的进行模式切换控制的低频时钟为内部低频时钟,则选择所述内部低频时钟进行模式切换控制;
若所述芯片系统已配置的进行模式切换控制的低频时钟为外部低频时钟,则对所述外部低频时钟执行安全检测操作;若所述外部低频时钟通过所述安全检测操作,则选择所述外部低频时钟进行模式切换控制;若所述外部低频时钟未通过所述安全检测操作,则选择所述内部低频时钟进行模式切换控制。
4.根据权利要求3所述的时钟切换方法,其特征在于,对所述外部低频时钟执行安全检测操作,包括:
在所述外部低频时钟为安全检测使能状态时,监测所述外部低频时钟是否产生丢失警告;若是,则判断所述外部低频时钟未通过所述安全检测操作;若否,则判断所述外部低频时钟通过所述安全检测操作;
在所述外部低频时钟为安全检测非使能状态时,判断所述外部低频时钟未通过所述安全检测操作。
5.根据权利要求1所述的时钟切换方法,其特征在于,在所述芯片系统由所述正常功耗模式切换为所述低功耗模式,并控制所述内部低频时钟或所述外部低频时钟进入非使能状态之后,还包括:
若外部唤醒源触发唤醒所述低功耗模式,则控制所述内部低频时钟或所述外部低频时钟进入使能状态并进行低功耗模式唤醒控制;
在所述内部低频时钟或所述外部低频时钟完成所述低功耗模式唤醒控制后,控制所述内部低频时钟或所述外部低频时钟进入非使能状态。
6.根据权利要求1所述的时钟切换方法,其特征在于,若内部低频时钟配置为非使能状态,则控制所述内部低频时钟进入使能状态并选择所述内部低频时钟进行模式切换控制,包括:
若外部低频时钟配置为使能状态且内部低频时钟配置为非使能状态,则控制所述内部低频时钟进入使能状态并选择所述内部低频时钟进行模式切换控制;
若外部低频时钟配置为非使能状态且内部低频时钟配置为非使能状态,则控制所述内部低频时钟进入使能状态并选择所述内部低频时钟进行模式切换控制。
7.一种时钟切换电路,其特征在于,可执行上述权利要求1-6任一项所述的时钟切换方法,所述时钟切换电路包括:内部低频时钟模块、外部低频时钟模块、时钟信号输出模块和模式控制模块;
所述内部低频时钟模块用于在使能状态下输出所述内部低频时钟至所述时钟信号输出模块;所述外部低频时钟模块用于在所述使能状态下输出外部低频时钟至所述时钟信号输出模块;
所述时钟信号输出模块用于在所述芯片系统进行模式切换时,若内部低频时钟配置为非使能状态,则控制所述内部低频时钟进入使能状态并选择所述内部低频时钟输出至所述模式控制模块;若所述内部低频时钟和外部低频时钟均配置为使能状态,则根据设定选择规则选择所述内部低频时钟或所述外部低频时钟输出至所述模式控制模块;
在由正常功耗模式切换为低功耗模式时,在所述内部低频时钟或所述外部低频时钟输出至所述模式控制模块后,所述内部低频时钟模块和所述外部低频时钟模块进入非使能状态。
8.根据权利要求7所述的时钟切换电路,其特征在于,还包括:外部低频时钟监测模块;
所述外部低频时钟监测模块用于在使能状态下对所述外部低频时钟执行安全检测操作,并在所述外部低频时钟未通过安全检测操作时发送告警信号至所述时钟信号输出模块;以使所述时钟信号输出模块选择所述内部低频时钟输出至所述模式控制模块。
9.根据权利要求8所述的时钟切换电路,其特征在于,
芯片系统用于输出第一使能信号至所述内部低频时钟模块,以使所述内部低频时钟模块在使能状态和非使能状态之间切换;
所述芯片系统用于输出第二使能信号至所述外部低频时钟模块,以使所述外部低频时钟模块在使能状态和非使能状态之间切换;
所述芯片系统还用于输出第三使能信号至所述外部低频时钟监测模块,以使所述外部低频时钟监测模块在使能状态和非使能状态之间切换。
10.根据权利要求8所述的时钟切换电路,其特征在于,
所述芯片系统还还用于输出外部唤醒源时钟选择信号至所述时钟信号输出模块;所述时钟信号输出模块用于根据所述外部唤醒源时钟选择信号选择所述内部低频时钟或所述外部低频时钟输出至所述模式控制模块。
CN202211413747.0A 2022-11-11 2022-11-11 一种时钟切换方法及切换电路 Pending CN116009678A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211413747.0A CN116009678A (zh) 2022-11-11 2022-11-11 一种时钟切换方法及切换电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211413747.0A CN116009678A (zh) 2022-11-11 2022-11-11 一种时钟切换方法及切换电路

Publications (1)

Publication Number Publication Date
CN116009678A true CN116009678A (zh) 2023-04-25

Family

ID=86018078

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211413747.0A Pending CN116009678A (zh) 2022-11-11 2022-11-11 一种时钟切换方法及切换电路

Country Status (1)

Country Link
CN (1) CN116009678A (zh)

Similar Documents

Publication Publication Date Title
US6308279B1 (en) Method and apparatus for power mode transition in a multi-thread processor
US8250393B2 (en) Power management method and related chipset and computer system
JP2006107127A (ja) 半導体集積回路装置
US20080215908A1 (en) Sleep Watchdog Circuit For Asynchronous Digital Circuits
US9329611B2 (en) Power control
JP2008107914A (ja) マイクロコンピュータ、プログラム及び車両用電子制御装置
JP2004280783A (ja) マイクロコンピュータ
US7219248B2 (en) Semiconductor integrated circuit operable to control power supply voltage
US6996732B2 (en) Method of and apparatus for achieving “watch dog” functions in microcontrollers and microcomputers and the like, required to shut down for extended periods of time for energy-conservation purposes
JP2000172384A (ja) 車載用コンピュータ及びその制御方法
JP2006290162A (ja) 自動車用制御ユニット
CN116009678A (zh) 一种时钟切换方法及切换电路
US20100332874A1 (en) Microcomputer and microcomputer system
JP2009116719A (ja) マイクロコンピュータ
JP2018092658A (ja) 組み込みコントローラチップ、システム及び装置
JP3711849B2 (ja) マイクロコンピュータ
JP4659627B2 (ja) 電子機器
US20050060593A1 (en) Inquiring apparatus and method thereof
JP4463115B2 (ja) 半導体装置
TWI395096B (zh) 電源管理方法及其相關晶片組及電腦系統
CN117785309A (zh) 利用开关电源手段实现mcu软件休眠唤醒处理的系统、方法、装置、处理器及其存储介质
CN117742474A (zh) 一种节省芯片功耗方法的电路结构及其操作方法
JPH0588775A (ja) クロツク切替え方式
CN115373319A (zh) 低功耗车载电源盒及低功耗方法
JPH0689130A (ja) コンピュータシステムの状態監視方法および節電制御装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination