CN115986025A - 微型发光二极管芯片及显示装置 - Google Patents
微型发光二极管芯片及显示装置 Download PDFInfo
- Publication number
- CN115986025A CN115986025A CN202111198339.3A CN202111198339A CN115986025A CN 115986025 A CN115986025 A CN 115986025A CN 202111198339 A CN202111198339 A CN 202111198339A CN 115986025 A CN115986025 A CN 115986025A
- Authority
- CN
- China
- Prior art keywords
- emitting diode
- diode chip
- type semiconductor
- semiconductor layer
- micro light
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Led Devices (AREA)
Abstract
本发明公开一种微型发光二极管芯片,例如包括外延结构。所述外延结构包括第一掺杂类型半导体层、第二掺杂类型半导体层、和位于第一掺杂类型半导体层与第二掺杂类型半导体层之间的有源层,第一掺杂类型半导体层之远离有源层的出光侧设置有图案化结构,以及微型发光二极管芯片的长边a、微型发光二极管芯片的厚度b与图案化结构的峰‑谷高度差c满足条件:0.01≤b/a≤6、且0.01≤c/b≤0.3。本发明通过对微型发光二极管芯片的结构尺寸和/或形状进行设计,例如将图案化结构的峰‑谷高度差进行设计成满足条件0.01≤c/b≤0.3,从而可以使得激光剥离的功率下降、工艺窗口加大且具有提升光取出效率的作用。本发明还提供采用所述微型发光二极管芯片的显示装置。
Description
技术领域
本发明涉及固态发光器件技术领域,尤其涉及一种微型发光二极管芯片以及采用该种微型发光二极管芯片的显示装置。
背景技术
微型发光二极管(Micro-LED)芯片通常是指其长度(length)、宽度(width)、厚度(thickness)均小于100微米(μm)的半导体发光二极管芯片。为打破全反射以提升Micro-LED芯片的光取出效率(或称出光效率),相关技术有采用传统图案化蓝宝石衬底(Patterned Sapphire Substrate,PSS)工艺来制作Micro-LED芯片;但是在激光剥离(Laser Lift-off,LLO)传统图案化蓝宝石衬底的过程中,其所需的激光能量较高且工艺窗口小,进而容易导致激光剥离良率低、或是芯片损坏或破裂。
发明内容
因此,为克服现有技术存在的至少部分缺陷与不足,本发明实施例提供一种微型发光二极管芯片以及采用该种微型发光二极管芯片的显示装置。
具体地,本发明一个实施例提出的一种微型发光二极管芯片,包括外延结构;其中,所述外延结构包括第一掺杂类型半导体层、第二掺杂类型半导体层、和位于所述第一掺杂类型半导体层与所述第二掺杂类型半导体层之间的有源层,所述第一掺杂类型半导体层之远离所述有源层的出光侧设置有图案化结构,以及所述微型发光二极管芯片的长边a、所述微型发光二极管芯片的厚度b与所述图案化结构的峰-谷高度差c满足条件:0.01≤b/a≤6、且0.01≤c/b≤0.3。
在本发明的一个实施例中,所述图案化结构的所述峰-谷高度差c满足条件:c<1μm。
在本发明的一个实施例中,所述图案化结构的所述峰-谷高度差c满足条件:0.1μm≤c<1μm。
在本发明的一个实施例中,所述图案化结构的所述峰-谷高度差c满足条件:c<0.1μm。
在本发明的一个实施例中,所述微型发光二极管芯片的长边a小于100μm,微型发光二极管芯片的厚度b小于20μm。
在本发明的一个实施例中,所述图案化结构为二维光子晶体结构。
在本发明的一个实施例中,所述图案化结构的所述峰-谷高度差小于或等于1.5μm。
在本发明的一个实施例中,所述图案化结构为通过采用形成有图案化结构的生长衬底经由图形转移方式设置在所述第一掺杂类型半导体层之远离所述有源层的所述出光侧。
在本发明的一个实施例中,所述图案化结构为在激光剥离生长衬底后采用干法蚀刻方式设置在所述第一掺杂类型半导体层之远离所述有源层的所述出光侧。
再者,本发明另一实施例提出的一种微型发光二极管芯片,包括已去除生长衬底且无键合基板支撑的外延结构,所述外延结构包括第一掺杂类型半导体层、第二掺杂类型半导体层、和位于所述第一掺杂类型半导体层与所述第二掺杂类型半导体层之间的有源层,所述第一掺杂类型半导体层之远离所述有源层的出光侧设置有图案化结构、且所述图案化结构的峰-谷高度差小于1微米,所述微型发光二极管芯片的长边小于100微米,所述微型发光二极管芯片的厚度小于或等于10微米,以及所述微型发光二极管芯片的所述厚度b与所述图案化结构的所述峰-谷高度差c满足条件:0.01≤c/b≤0.3。
另外,本发明实施例提出的一种显示装置,其包括:线路基板,设置有多个电极结构且每一个所述电极结构包括成对设置的电极;以及多个如前述任一实施例所述的微型发光二极管芯片,设置在所述线路基板上、且分别与所述多个电极结构形成电性连接。
由上可知,本发明实施例通过对微型发光二极管芯片100的结构尺寸和/或形状进行设计,例如将图案化结构的峰-谷高度差设计成满足条件0.01≤c/b≤0.3,甚至可以搭配光子晶体设计将取光效率做到最优化设计,从而可以使得激光剥离的功率下降、工艺窗口加大、不损伤芯片且具有提升光取出效率的作用。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明第一实施例的一种微型发光二极管芯片的结构示意图。
图2A-2E为相关于本发明第一实施例的微型发光二极管芯片的一种制作方法的过程结构示意图。
图3为本发明第二实施例的一种微型发光二极管芯片的结构示意图。
图4是本发明第三实施例的一种显示装置的结构示意图。
具体实施方式
为了使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施例中的技术方案进行清楚、完整的描述,显然,所描述的实施例仅仅是本发明的部分实施例,而不是全部实施例。基于本发明描述的实施例,本领域普通技术人员在没有付出创造性劳动的前提下所获得的所有其他实施例,都属于本发明的保护范围。
需要说明,本发明实施例中所有方向性指示(诸如上、下、左、右、前、后)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
在本发明实施例中如涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。
【第一实施例】
参见图1,本发明第一实施例提供的一种微型发光二极管芯片100,其包括已去除生长衬底(growth substrate)且无键合基板支撑的外延结构(epitaxial structure)110,此处的键合基板通常是指通过键合工艺(例如金属键合工艺)与外延结构形成连接的基板。所述外延结构110包括:第一掺杂类型半导体层112、第二掺杂类型半导体层116和位于所述第一掺杂类型半导体层112与所述第二掺杂类型半导体层116之间的有源层114例如多量子阱(multiple quantum well,MQW)层,且所述第一掺杂类型半导体层112之远离所述有源层114的一侧(也即微型发光二极管芯片100的出光侧)设置有图案化结构113例如微结构阵列。当然,可以理解的是,本实施例的微型发光二极管100除了所述外延结构110之外,例如还设置有与所述第一掺杂类型半导体层112形成电性连接的第一电极(图1未绘出)和与所述第二掺杂类型半导体层116形成电性连接的第二电极(图1未绘出),只是本发明实施例为便于重点描述具有所述图案化结构113的外延结构110,下文将省略对第一电极和第二电极的具体描述。此外,值得一提的是,以蓝光Micro-LED芯片为例,本实施例的外延结构110还可以根据实际需要增设其他功能层,例如非有意掺杂氮化镓层(u-GaN)、位于N型半导体层与多量子阱层之间的应力释放层、位于多量子阱层与P型半导体层之间的电子阻挡层(EBL,Electron Blocking Layer)等,本发明实施例并不以此为限。
以蓝光Micro-LED芯片为例,所述第一掺杂类型半导体层112例如是N型GaN(gallium nitride,氮化镓)层,所述第二掺杂类型半导体层116例如是P型GaN层,所述有源层114例如是InGaN/GaN多量子阱层。当然,本实施例的微型发光二极管芯片100并不限于蓝光Micro-LED芯片,其也可以是其他颜色光Micro-LED芯片,例如绿光Micro-LED芯片、红光Micro-LED芯片等,相应地所述外延结构110中各个层的构成及材料需要做必要调整,但其为现有成熟技术,故在此不再赘述。
承上述,针对相关技术中采用传统图案化蓝宝石衬底(Patterned SapphireSubstrate,PSS)结构、且PSS结构上的微结构阵列的峰-谷高度差大于2.5μm之Micro-LED芯片制作工艺,其制作F-COC(Free-standing Chip on Carrier)结构时,需要使用微黏性胶将芯片表面微粘接以暂时固定、再使用激光剥离将衬底去除;在此过程中,因为传统PSS结构的表面微结构阵列的峰-谷高度差较大,需要激光剥离的激光能量较高且工艺窗口小,其容易导致激光剥离良率低、或是芯片损坏或破裂;本实施例为降低激光剥离的激光能量、增大工艺窗口以克服相关技术中容易出现的激光剥离良率低或是芯片损伤或破裂的技术问题,对所述微型发光二极管芯片100的结构尺寸和/或形状进行设计,例如所述微型发光二极管芯片100的长边a(例如图1中X方向的长度a)、所述微型发光二极管芯片100的厚度b(也即图1中Z方向上的高度,未标示)与所述图案化结构113的峰-谷高度差c(也即图1中Z方向上的高度c)满足条件:0.01≤b/a≤6,0.01≤c/b≤0.3;其中b定义为微型发光二极管芯片100在Z方向上的整体厚度,b/a主要是说明微型发光二极管芯片100本身的尺寸规格(典型地,b/a≤1),且厚度b的取值可藉由外延结构110的厚度、微型发光二极管芯片100的电极厚度、半导体层蚀刻深度(例如Mesa蚀刻深度)来决定。条件0.01≤b/a≤6表征所述微型发光二极管芯片100的长边a可以大于厚度b(例如0.01≤b/a<1)以使得微型发光二极管芯片100的形状看起来比较长但比较薄从而有利于采用该种微型发光二极管芯片100的显示装置的薄型化,也可以小于厚度b(例如1<b/a≤3)以使得所述微型发光二极管芯片100的形状看起来比较短但比较厚从而有利于采用该种微型发光二极管芯片100的显示装置达成高像素密度。条件0.01≤c/b≤0.3可以避免所述微型发光二极管芯片100因表面粗化高低落差太大而导致芯片容易破损、同时可以保证有提高光取出效率的作用。
优选地,所述图案化结构113的峰-谷高度差c的具体尺寸设置为小于或等于1.5μm,更优选为次微米级甚至是纳米级,此处的次微米级是指所述图案化结构113的峰-谷高度差c(也即图1中Z方向上的高度差,或称表面粗化高低落差)满足条件:0.1μm≤c<1μm,此处的纳米级是指所述图案化结构113的峰-谷高度差c满足条件:c<0.1μm(也即小于100纳米)。举例来说,在某一具体实施例中,a<100μm(甚至可以小于10μm)、b<20μm(更具体地可为b≤10μm)、c≤1.5μm、所述外延结构110的厚度小于10μm(具体地可为2~6μm,例如3~5μm),但本发明实施例并不以此为限。
此外,对于所述图案化结构113中各个微结构可以是条状(stripe)、圆顶状(dome)、柱状(columnar)等,在此不做具体限制,只要其能够打破全反射以提升微型发光二极管芯片100的光取出效率(或称出光效率)均可。
另外,为便于更清楚地理解本实施例的微型发光二极管芯片100,下面以蓝光Micro-LED芯片为例对本实施例的微型发光二极管芯片100的一种示例性制作方法进行简要说明,具体地:
首先,如图2A所示,采用图案化蓝宝石衬底200作为生长衬底,此处的图案化蓝宝石衬底200是指表面形成有图案化结构202的蓝宝石衬底。
其次,如图2B所示,在所述图案化蓝宝石衬底200的形成有图案化结构202的表面依次外延生长缓冲层1121、N型半导体层1120、有源层1140(例如MQW层)和P型半导体层1160。
然后,进行Micro-LED芯片(COW,chip on wafer)制作,例如利用ICP(InductiveCoupled Plasma,电感耦合等离子体)干法蚀刻方式先进行Mesa结构制作再进行Isolation(隔离)结构制作,具体可为:利用ICP蚀刻所述P型半导体层1160和所述有源层1140直至移除部分所述N型半导体层1120以形成台面结构(mesa structure)藉此暴露部分所述N型半导体层1120,之后再利用ICP蚀刻至图案化蓝光石衬底200以形成Isolation结构来定义出多个Micro-LED芯片。当然,也可以先进行Isolation结构制作再进行Mesa结构制作。在形成Mesa结构和Isolation结构之后,形成与N型半导体层1120(对应第一掺杂类型半导体层112)和P型半导体层1160(对应第二掺杂类型半导体层116)分别形成电性连接例如欧姆接触的N电极118a和P电极118b,如图2C所示。
接下来,使用微黏性胶将前述形成有Mesa结构、Isolation结构和N电极118a及P电极118b的COW结构与临时基板400暂时固定,如图2D所示。
最后,使用激光剥离去除所述图案化蓝宝石衬底200、同时缓冲层1121会被激光烧蚀掉,进而可以得到与临时基板400暂时固定的多个Micro-LED芯片,也即与临时基板400暂时固定的多个微型发光二极管芯片100,如图2E所示;此处需要说明的是,图2E中所示的微型发光二极管芯片100与图1所示的微型发光二极管芯片100为相同元件,只是图1所示微型发光二极管芯片100省略了N电极118a和P电极118b的绘制。本实施例中,所述图案化蓝宝石衬底200的所述图案化结构202的负图案被转移至所述N型半导体层(第一掺杂类型半导体层112)的出光侧以形成所述图案化结构113(如图1或2E所示),并且所述图案化结构113的峰-谷高度差优选为小于或等于1.5μm,更优选为次微米级或纳米级。而且,从图2E中可知,所述图案化结构113与所述N型半导体层112为一体结构,也即所述图案化结构113直接形成于所述N型半导体层112上并具有相同的材料。
【第二实施例】
参见图3,本发明第二实施例提供的一种微型发光二极管芯片300,其包括已去除生长衬底且无键合基板支撑的外延结构310。所述外延结构310包括:第一掺杂类型半导体层312、第二掺杂类型半导体层316和位于所述第一掺杂类型半导体层312与所述第二掺杂类型半导体层316之间的有源层314例如多量子阱层,且所述第一掺杂类型半导体层312之远离所述有源层314的一侧(也即微型发光二极管芯片300的出光侧)设置有图案化结构313例如二维光子晶体结构。当然,可以理解的是,本实施例的微型发光二极管300除了所述外延结构310之外,例如还设置有与所述第一掺杂类型半导体层312形成电性连接的第一电极(图3未绘出)和与所述第二掺杂类型半导体层316形成电性连接的第二电极(图3未绘出),只是本发明实施例为便于重点描述具有所述图案化结构313的外延结构310,下文将省略对第一电极和第二电极(可参考图2E中的N电极118a和P电极118b)的具体描述。此外,值得一提的是,以蓝光Micro-LED芯片为例,本实施例的外延结构310还可以根据实际需要增设其他功能层,例如非有意掺杂氮化镓层(u-GaN)、位于N型半导体层与多量子阱层之间的应力释放层、位于多量子阱层与P型半导体层之间的电子阻挡层等,本发明实施例并不以此为限。
以蓝光Micro-LED芯片为例,所述第一掺杂类型半导体层312例如是N型GaN层,所述第二掺杂类型半导体层316例如是P型GaN层,所述有源层314例如是InGaN/GaN多量子阱层。当然,本实施例的微型发光二极管芯片300并不限于蓝光Micro-LED芯片,其也可以是其他颜色光Micro-LED芯片,例如绿光Micro-LED芯片、红光Micro-LED芯片等,相应地所述外延结构310中各个层的构成及材料需要做必要调整,但其为现有成熟技术,故在此不再赘述。
承上述,本实施例对所述微型发光二极管芯片300的结构尺寸和/或形状进行设计,例如所述微型发光二极管芯片300的长边a(例如图3中X方向的长度a)、所述微型发光二极管芯片300的厚度b(也即图3中Z方向上的高度,未标示)与所述图案化结构313(二维光子晶体结构)的峰-谷高度差c(也即图3中Z方向上的高度c)满足条件:0.01≤b/a≤6,0.01≤c/b≤0.3;其中b定义为微型发光二极管芯片300在Z方向上的整体厚度,b/a主要是说明微型发光二极管芯片300本身的尺寸规格(典型地,b/a≤1),且厚度b的取值可藉由外延结构310的厚度、微型发光二极管芯片300的电极厚度、半导体层蚀刻深度(例如Mesa蚀刻深度)来决定。条件0.01≤b/a≤6表征所述微型发光二极管芯片300的长边a可以大于厚度b(例如0.01≤b/a<1)以使得微型发光二极管芯片300的形状看起来比较长但比较薄从而有利于采用该种微型发光二极管芯片300的显示装置的薄型化,也可以小于厚度b(例如1<b/a≤3)以使得所述微型发光二极管芯片300的形状看起来比较短但比较厚从而有利于采用该种微型发光二极管芯片300的显示装置达成高像素密度。条件0.01≤c/b≤0.3可以避免所述微型发光二极管芯片300因表面粗化高低落差太大而导致芯片容易破损、同时可以保证有提高光取出效率的作用。
优选地,所述图案化结构313(二维光子晶体结构)的峰-谷高度差的具体尺寸设置为小于或等于1.5μm,更优选为次微米级甚至是纳米级,此处的次微米级是指所述图案化结构313的峰-谷高度差c(也即图3中Z方向上的高度差,或称表面粗化高低落差)满足条件:0.1μm≤c<1μm,此处的纳米级是指所述图案化结构313的峰-谷高度差c满足条件:c<0.1μm。
此外,对于作为图案化结构313的二维光子晶体结构,其晶格类型可以是正方晶格、三角晶格或蜂窝晶格等,在此不做具体限制,只要其能够提升微型发光二极管芯片300的光取出效率均可。此处值得说明的是,光子晶体结构具有光子的能阶,可以提升光取出效率,同时还可以根据需求改变/控制光型(出光方向)、控制光的波段。
另外,为便于更清楚地理解本实施例的微型发光二极管芯片300,下面以蓝光Micro-LED芯片为例对本实施例的微型发光二极管芯片300的一种示例性制作方法进行简要说明,具体地:
首先,制作形成有二维光子晶体结构的蓝宝石衬底,具体为:在蓝宝石衬底上采用CVD工艺沉积二氧化硅层,采用电子束曝光技术在二氧化硅层上光刻形成二维光子晶体的图案,再利用干法蚀刻去除图案中周期性分布的微孔区域的二氧化硅以暴露出蓝宝石衬底,即在蓝宝石衬底上形成二维光子晶体结构,也即得到表面具有图案化结构(例如二维光子晶体结构)的蓝宝石衬底。
其次,在形成有二维光子晶体结构的蓝宝石衬底上依次外延生长非有意掺杂GaN层(u-GaN)、N型GaN层、InGaN/GaN多量子阱层和P型GaN层,其中u-GaN首先填满周期性分布的微孔区域。
然后,进行Micro-LED芯片(COW)制作,例如利用ICP干法蚀刻方式先进行Mesa结构制作再进行Isolation结构制作,具体可为:利用ICP蚀刻所述P型GaN层和所述InGaN/GaN多量子阱层直至移除部分所述N型GaN层以形成台面结构来暴露部分所述N型GaN层,之后再利用ICP蚀刻至蓝光石衬底以形成Isolation结构来定义出多个Micro-LED芯片。当然,也可以先进行Isolation结构制作再进行Mesa结构制作。在形成Mesa结构和Isolation结构之后,形成与N型GaN层和P型GaN层分别形成电性连接的N电极和P电极。
接下来,使用微黏性胶将前述形成有Mesa结构、Isolation结构和N-P电极的COW结构与临时基板暂时固定。
再者,采用248nm KrF准分子激光剥离去除蓝宝石衬底,以暴露出二氧化硅与u-GaN共存的界面;
最后,使用干法蚀刻同时去除暴露区域的u-GaN层及二氧化硅层直至蚀刻到N型GaN层,具体为利用GaN与二氧化硅不同的蚀刻比(例如6:1)、以二氧化硅层作为掩膜层在N型GaN层(第一掺杂类型半导体层312)的出光侧形成如图3所示的图案化结构313,藉此可以得到与临时基板暂时固定且设置有图案化结构313的多个Micro-LED芯片,也即与临时基板暂时固定的多个如图3所示的微型发光二极管300。本实施例中,所述形成有二维光子晶体结构的蓝宝石衬底的二维光子晶体的图案被转移至位于所述N型GaN层的出光侧的u-GaN层,并且所述图案化结构313的峰-谷高度差小于或等于1.5μm,优选为次微米级或纳米级。而且,所述图案化结构313(二维光子晶体结构)与所述N型GaN层(对应第一掺杂类型半导体层312)为相互接触的两个层结构。
值得说明的是,本发明前述实施例是采用表面具有图案化结构的生长衬底(例如蓝宝石衬底)来制作微型发光二极管芯片100/300,以将生长衬底表面的图案化结构的图案转移至微型发光二极管芯片100/300的出光侧,也即采用图形转移(pattern transfer)方式得到位于微型发光二极管芯片100/300的出光侧的图案化结构113/313;但本发明实施例并不以此为限,也可以先采用平片衬底作为生长衬底,外延生长半导体层来制作无图案化结构的微型发光二极管芯片,在激光剥离平片衬底之后再利用干法蚀刻方式(例如ICP蚀刻)在微型发光二极管芯片的出光侧进行粗化处理以形成图案化结构,其同样可以得到如图1或图3所示的微型发光二极管芯片100/300。此处干法蚀刻方式的采用可以避免相关技术中需要使用强酸强碱药水进行表面粗化而导致微黏性胶受到破坏、进而容易导致芯片脱落而不利于后续芯片转移工艺等技术问题,同时可以提升微型发光二极管芯片的光取出效率。
此外,值得说明的是,本发明前述实施例的示例性制作方法是以制作倒装Micro-LED芯片作为举例进行说明,但本发明实施例的微型发光二极管芯片并不限于倒装Micro-LED芯片,其也可以是垂直结构Micro-LED芯片,也即P电极和N电极分别位于Micro-LED芯片的上下方。
【第三实施例】
图4是本发明第三实施例的一种显示装置的结构示意图。如图4所示,所述显示装置40包括线路基板41和多个(图4仅示出三个作为举例)微型发光二极管芯片43。其中,所述线路基板41上设置有多个(图4仅示出三个作为举例)电极结构、且每一个所述电极结构包括成对设置的电极411及413;所述多个微型发光二极管芯片43设置在所述线路基板41上、且分别与所述多个电极结构形成电性连接。更具体地,所述线路基板41例如是互补式金属氧化物半导体(Complementary Metal-Oxide-Semiconductor,CMOS)基板、硅基液晶(Liquid Crystal onSilicon,LCOS)基板、薄膜晶体管(Thin Film Transistor,TFT)基板或是其他具有工作电路的基板,在此并不加以限制;所述多个微型发光二极管芯片43可以采用相同颜色Micro-LED芯片、或者采用多种不同颜色(例如R、G、B)Micro-LED芯片;每一个所述微型发光二极管芯片43例如是前述第一实施例的微型发光二极管芯片100或者是前述第二实施例的微型发光二极管芯片300,其具有N电极43a和P电极43b,且所述N电极43a和P电极43b分别通过焊锡42与相对应的电极结构中的电极411及413分别形成电性连接。此外,可以理解的是,在其他实施例中,当微型发光二极管芯片43由图4所示的倒装Micro-LED芯片替换成垂直结构Micro-LED芯片时,则其N电极和P电极之一者可以通过焊锡与电极结构中的电极411及413之一者形成电性连接,另一者通过打线(wire bonding)与电极结构中的电极411及413之另一者形成电性连接。值得说明的是,本实施例的显示装置40通过采用具有较高出光效率的微型发光二极管芯片,其可以实现较高的显示亮度或者较低的功耗。
另外,可以理解的是,前述各个实施方式仅为本发明的示例性说明,在技术特征不冲突、结构不矛盾、不违背本发明的发明目的前提下,各个实施方式的技术方案可以任意组合、搭配使用。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
Claims (11)
1.一种微型发光二极管芯片,包括外延结构;其特征在于,所述外延结构包括第一掺杂类型半导体层、第二掺杂类型半导体层、和位于所述第一掺杂类型半导体层与所述第二掺杂类型半导体层之间的有源层,所述第一掺杂类型半导体层之远离所述有源层的出光侧设置有图案化结构,以及所述微型发光二极管芯片的长边a、所述微型发光二极管芯片的厚度b与所述图案化结构的峰-谷高度差c满足条件:0.01≤b/a≤6、且0.01≤c/b≤0.3。
2.如权利要求1所述的微型发光二极管芯片,其特征在于,所述图案化结构的所述峰-谷高度差c满足条件:c<1μm。
3.如权利要求2所述的微型发光二极管芯片,其特征在于,所述图案化结构的所述峰-谷高度差c满足条件:0.1μm≤c<1μm。
4.如权利要求2所述的微型发光二极管芯片,其特征在于,所述图案化结构的所述峰-谷高度差c满足条件:c<0.1μm。
5.如权利要求2至4任意一项所述的微型发光二极管芯片,其特征在于,所述微型发光二极管芯片的长边a小于100μm,所述微型发光二极管芯片的厚度b小于20μm。
6.如权利要求1所述的微型发光二极管芯片,其特征在于,所述图案化结构为二维光子晶体结构。
7.如权利要求1所述的微型发光二极管芯片,其特征在于,所述图案化结构的所述峰-谷高度差小于或等于1.5μm。
8.如权利要求1所述的微型发光二极管芯片,其特征在于,所述图案化结构为通过采用形成有图案化结构的生长衬底经由图形转移方式设置在所述第一掺杂类型半导体层之远离所述有源层的所述出光侧。
9.如权利要求1所述的微型发光二极管芯片,其特征在于,所述图案化结构为在激光剥离生长衬底后采用干法蚀刻方式设置在所述第一掺杂类型半导体层之远离所述有源层的所述出光侧。
10.一种微型发光二极管芯片,其特征在于,包括已去除生长衬底且无键合基板支撑的外延结构,所述外延结构包括第一掺杂类型半导体层、第二掺杂类型半导体层、和位于所述第一掺杂类型半导体层与所述第二掺杂类型半导体层之间的有源层,所述第一掺杂类型半导体层之远离所述有源层的出光侧设置有图案化结构、且所述图案化结构的峰-谷高度差小于1微米,所述微型发光二极管芯片的长边小于100微米,所述微型发光二极管芯片的厚度小于或等于10微米,以及所述微型发光二极管芯片的所述厚度b与所述图案化结构的所述峰-谷高度差c满足条件:0.01≤c/b≤0.3。
11.一种显示装置,包括:
线路基板,设置有多个电极结构且每一个所述电极结构包括成对设置的电极;以及
多个如权利要求1至10任意一项所述的微型发光二极管芯片,设置在所述线路基板上、且分别与所述多个电极结构形成电性连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111198339.3A CN115986025A (zh) | 2021-10-14 | 2021-10-14 | 微型发光二极管芯片及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111198339.3A CN115986025A (zh) | 2021-10-14 | 2021-10-14 | 微型发光二极管芯片及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115986025A true CN115986025A (zh) | 2023-04-18 |
Family
ID=85958622
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111198339.3A Pending CN115986025A (zh) | 2021-10-14 | 2021-10-14 | 微型发光二极管芯片及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115986025A (zh) |
-
2021
- 2021-10-14 CN CN202111198339.3A patent/CN115986025A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8822250B2 (en) | Semiconductor light emitting device and method for manufacturing the same | |
KR100638730B1 (ko) | 수직구조 3족 질화물 발광 소자의 제조 방법 | |
US8435820B2 (en) | Patterned substrate for hetero-epitaxial growth of group-III nitride film | |
US11302842B2 (en) | Micro light emitting diode device and manufacturing method thereof | |
CN112018223B (zh) | 粘合层转印的薄膜倒装结构Micro-LED芯片及其制备方法 | |
JP6410870B2 (ja) | 発光ダイオード | |
CN102714255B (zh) | 具有薄n型区域的III-V族发光器件 | |
TWI750650B (zh) | 用於表面貼裝微型led流體組裝的發光顯示基板及製備方法 | |
KR101721846B1 (ko) | 디스플레이용 초소형 질화물계 발광 다이오드 어레이의 제조방법 및 그에 의해 제조된 디스플레이용 초소형 질화물계 발광 다이오드 어레이 | |
US11437427B2 (en) | Light-emitting device and manufacturing method thereof | |
US9728670B2 (en) | Light-emitting diode and manufacturing method therefor | |
KR100705225B1 (ko) | 수직형 발광소자의 제조방법 | |
KR20210102739A (ko) | Led 소자 및 그 제조방법과, led 소자를 포함하는 디스플레이 장치 | |
KR20210064856A (ko) | Led 소자 및 그 제조방법과, led 소자를 포함하는 디스플레이 장치 | |
KR100752348B1 (ko) | 수직 구조 발광 다이오드 제조 방법 | |
CN115986025A (zh) | 微型发光二极管芯片及显示装置 | |
CN112750931B (zh) | 微发光二极管、微发光二极管阵列基板及其制作方法 | |
TW202304004A (zh) | 在半導體發光裝置與成長基板之間的轉角上的隔離層移除方法 | |
WO2023060515A1 (zh) | 微型发光二极管芯片及显示装置 | |
JP2010532563A (ja) | 半導体デバイスの分離 | |
TW202042412A (zh) | 用於流體組裝的平面表面貼裝微型led及其製備方法 | |
US20210343902A1 (en) | Optoelectronic semiconductor component having a sapphire support and method for the production thereof | |
JP7367743B2 (ja) | 接合型半導体ウェーハの製造方法 | |
KR102275367B1 (ko) | 반도체 발광소자 및 이의 제조방법 | |
TWI425656B (zh) | 發光二極體晶片及其製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |