CN115881013A - 显示装置和对显示装置中的多个像素进行驱动的方法 - Google Patents

显示装置和对显示装置中的多个像素进行驱动的方法 Download PDF

Info

Publication number
CN115881013A
CN115881013A CN202210948568.0A CN202210948568A CN115881013A CN 115881013 A CN115881013 A CN 115881013A CN 202210948568 A CN202210948568 A CN 202210948568A CN 115881013 A CN115881013 A CN 115881013A
Authority
CN
China
Prior art keywords
pixel
value
pixels
difference
threshold voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210948568.0A
Other languages
English (en)
Inventor
李昌洙
尹柱善
郑宝容
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN115881013A publication Critical patent/CN115881013A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开一种显示装置和对显示装置中的多个像素进行驱动的方法。该显示装置包括:显示面板,包括多个像素;数据驱动器,向多个像素提供数据电压,并对多个像素的阈值电压进行感测;以及驱动控制器,在初始驱动时段中通过计算多个像素当中的包括在第N像素行中的第一像素的数据电压与包括在第N+1像素行中的第二像素的数据电压之间的差来生成第一差值,基于第一差值来计算第二像素的极限偏移值,基于第二像素的阈值电压来生成第二像素的阈值电压补偿值,并且基于阈值电压补偿值和极限偏移值来对第二像素的输入图像数据进行补偿,其中,N为大于0的整数。

Description

显示装置和对显示装置中的多个像素进行驱动的方法
技术领域
本发明的实施例涉及一种显示装置,并且更具体地,涉及一种能够对驱动晶体管的阈值电压进行感测以对输入图像数据进行补偿的显示装置。
背景技术
通常,显示装置可以包括显示面板、驱动控制器、栅驱动器以及数据驱动器。显示面板可以包括多条栅线、多条数据线以及电连接到栅线和数据线的多个像素。栅驱动器可以向栅线提供栅信号。数据驱动器可以向数据线提供数据电压。驱动控制器可以对栅驱动器和数据驱动器进行控制。
传统的显示装置可以通过对包括在像素中的驱动晶体管的阈值电压进行感测,来对各个像素的阈值电压的偏差进行补偿。然而,当对阈值电压进行感测时,由于电源电压或静电放电(ESD)电压等的波动而可能导致补偿误差。
在该背景技术部分中公开的上述信息仅用于理解本发明构思的背景技术,并且因此其可能包含不构成现有技术的信息。
发明内容
根据本发明的原理以及示例性实施例而构造的显示装置能够基于极限偏移值来对输入图像数据进行补偿,该极限偏移值是基于在初始驱动时段中计算出的数据电压的差而计算得到的。
因此,这种显示装置可以通过在初始驱动时段中执行mura补偿来去除在初始驱动时段中显示在图像上的mura现象。
此外,显示装置可以通过防止初始驱动时段之后邻近像素行之间的数据电压的差超过初始驱动时段中邻近像素行之间的数据电压的差的最大值,来去除在初始驱动时段之后显示在图像上的mura现象。
此外,显示装置可以通过防止初始驱动时段之后邻近像素行之间的数据电压的差的平均值超过初始驱动时段中邻近像素行之间的数据电压的差的最大值,来去除在初始驱动时段之后显示在图像上的mura现象。
本发明构思的附加特征将在随后的描述中阐述,并且部分地将根据该描述是显而易见的,或者可以通过本发明构思的实践而习得。
根据本发明的一个方面,一种显示装置包括:显示面板,包括多个像素;数据驱动器,向多个像素提供数据电压,并对多个像素的阈值电压进行感测;以及驱动控制器,在初始驱动时段中通过计算多个像素当中的包括在第N像素行中的第一像素的数据电压与包括在第N+1像素行中的第二像素的数据电压之间的差来生成第一差值,基于第一差值来计算第二像素的极限偏移值,基于第二像素的阈值电压来生成第二像素的阈值电压补偿值,并且基于阈值电压补偿值和极限偏移值来对第二像素的输入图像数据进行补偿,其中,N为大于0的整数。
第一差值中的每个可以是用于在第一像素和第二像素中的电连接到同一数据线的对应一个第一像素与对应一个第二像素之间显示相同灰度级的数据电压的差。
在初始驱动时段中,驱动控制器可以生成多个像素的mura补偿值,并基于mura补偿值和阈值电压补偿值来对输入图像数据进行补偿。
在初始驱动时段中,驱动控制器可以捕获显示在显示面板上的图像,并基于所捕获的图像生成mura补偿值。
驱动控制器可以确定第一差值当中的第一最大差值,并基于第一最大差值来计算极限偏移值。
驱动控制器可以通过计算第一像素的阈值电压补偿值与第二像素的阈值电压补偿值之间的差来生成第二差值,并基于第二差值和第一最大差值来计算极限偏移值。
第二差值中的每个可以是第一像素和第二像素中的电连接到同一数据线的对应一个第一像素与对应一个第二像素之间的阈值电压补偿值的差。
驱动控制器可以通过计算第二差值与第一最大差值之间的差,来计算极限偏移值。
驱动控制器可以将与大于第一最大差值的第二差值相对应的第二像素识别为错误补偿像素,通过计算错误补偿像素的阈值电压补偿值与错误补偿像素的极限偏移值之间的差来计算第三差值,并基于第三差值来对错误补偿像素的输入图像数据进行补偿。
数据驱动器可以在断电时段中对多个像素的阈值电压进行感测。
多个像素中的每个像素包括:第一开关元件,包括电连接到第一节点的控制电极、接收第一电源电压的输入电极和电连接到第二节点的输出电极;第二开关元件,包括接收第一信号的控制电极、接收对应的数据电压的输入电极和电连接到第一节点的输出电极;发光元件,包括电连接到第二节点的第一电极和接收第二电源电压的第二电极;以及第三开关元件,包括接收第二信号的控制电极、电连接到第二节点的输入电极和电连接到第三节点的输出电极。
根据本发明的另一方面,一种显示装置包括:显示面板,包括多个像素;数据驱动器,向多个像素提供数据电压,并对多个像素的阈值电压进行感测;以及驱动控制器,在初始驱动时段中通过计算多个像素当中的包括在第N像素行中的第一像素的数据电压与包括在第N+1像素行中的第二像素的数据电压之间的差来生成第一差值,基于第一差值、第一像素的平均阈值电压补偿值和第二像素的平均阈值电压补偿值来计算第二像素的极限偏移值,基于第二像素的阈值电压来生成第二像素的阈值电压补偿值,并且基于阈值电压补偿值和极限偏移值来对第二像素的输入图像数据进行补偿,其中,N为大于0的整数。
第一差值中的每个可以是用于在第一像素和第二像素中的电连接到同一数据线的对应一个第一像素与对应一个第二像素之间显示相同灰度级的数据电压的差。
在初始驱动时段中,驱动控制器可以生成多个像素的mura补偿值,并基于mura补偿值和阈值电压补偿值来对输入图像数据进行补偿。
在初始驱动时段中,驱动控制器可以捕获显示在显示面板上的图像,并基于所捕获的图像生成mura补偿值。
驱动控制器可以确定第一差值当中的第一最大差值,并基于第一最大差值来计算极限偏移值。
驱动控制器可以通过计算第一像素的平均阈值电压补偿值与第二像素的平均阈值电压补偿值之间的差来生成第四差值,并基于第四差值和第一最大差值来计算极限偏移值。
驱动控制器可以通过计算第四差值与第一最大差值之间的差,来计算极限偏移值。
驱动控制器可以在第四差值大于第一最大差值时将第二像素识别为错误补偿像素,通过计算错误补偿像素的阈值电压补偿值与极限偏移值之间的差来计算第五差值,并且基于第五差值来对错误补偿像素的输入图像数据进行补偿。
数据驱动器可以在断电时段中对多个像素的阈值电压进行感测。
根据本发明的另一方面,一种对显示装置中的多个像素进行驱动的方法,包括:生成数据电压以对多个像素的阈值电压进行感测;在初始驱动时段中,通过计算多个像素当中的包括在第N像素行中的第一像素的数据电压与包括在第N+1像素行中的第二像素的数据电压之间的差,来生成第一差值;基于第一差值来计算第二像素的极限偏移值;基于第二像素的阈值电压来生成第二像素的阈值电压补偿值;以及基于阈值电压补偿值和极限偏移值来对第二像素的输入图像数据进行补偿,其中,N为大于0的整数。
该方法可以进一步包括:生成多个像素的mura补偿值;以及基于mura补偿值和阈值电压补偿值来对输入图像数据进行补偿。
生成mura补偿值可以包括:在初始驱动时段中捕获显示在显示面板上的图像,并基于所捕获的图像来生成mura补偿值。
应当理解,前述概括描述和下面的具体实施方式两者是示例性和说明性的,并且旨在提供所要求保护的发明的进一步解释。
附图说明
包含附图来提供本发明的进一步理解并且附图被并入本说明书中且构成本说明书的一部分,附图图示本发明的示例性实施例并且与描述一起用来解释本发明构思。
图1是示出根据本发明的原理构造的显示装置的实施例的框图。
图2是示出图1的显示装置的代表性像素的示例的电路图。
图3是示出在断电时段中图1的显示装置的像素的I/O信号的示例的时序图。
图4是示出在通电时段中图1的显示装置的像素的I/O信号的示例的时序图。
图5是示出图1的显示装置在初始驱动时段中对输入图像数据进行补偿的示例的示意图。
图6是示出图1的显示装置的显示面板的示例的示意图。
图7、图8和图9是描述图1的显示装置对第二像素的输入图像数据进行补偿的示例的表格。
图10、图11和图12是描述图1的显示装置对第二像素的输入图像数据进行补偿的示例的表格。
具体实施方式
在下面的描述中,为了解释的目的,阐述了许多具体细节以便提供对本发明的各种实施例或实现方式的透彻理解。如本文中使用的,“实施例”与“实现方式”是采用本文中公开的本发明构思中的一个或多个的设备或方法的非限制性示例的可互换词。然而,显而易见的是,可以在没有这些具体细节或具有一个或多个等同设置的情况下来实践各种实施例。在其他实例中,以框图形式示出了公知的结构和设备,以避免不必要地混淆各种实施例。此外,各种实施例可以不同,但不必是排他性的。例如,一个实施例的具体形状、配置和特性可以在另一实施例中加以使用或实现,而不脱离本发明构思。
除非另有指定,否则图示的实施例应当被理解为提供本发明构思可以在实践中被实现的一些方式的不同细节的示例性特征。因此,除非另有指定,否则各种实施例的特征、部件、模块、层、膜、面板、区域和/或方面等(下文分别或统称为“元件”)可以以其他方式组合、分离、互换和/或重新设置,而不脱离本发明构思。
在附图中交叉影线和/或阴影的使用通常被提供用以使邻近元件之间的边界清晰。因此,除非规定,否则无论是交叉影线或阴影的存在还是不存在均不传达或者指示对特定材料、材料性质、尺寸、比例、示出元件之间的共性和/或元件的任何其他特性、属性、性质等的任何偏好或需求。此外,在附图中,为了清楚和/或描述性目的,元件的大小和相对大小可能被夸大。当实施例可以以不同方式实现时,具体的工艺顺序可以以与所描述的顺序不同地执行。例如,两个连续描述的工艺可以被大致上同时地执行或者以与所描述的顺序相反的顺序来执行。此外,相同的附图标记指代相同的元件。
当元件或层被称为“在”另一元件或层“上”、“连接到”或“耦接到”另一元件或层时,该元件或层可以直接在另一元件或层上、直接连接到或耦接到另一元件或层,或者可以存在居间元件或层。然而,当元件或层被称为“直接在”另一元件或层“上”、“直接连接到”或“直接耦接到”另一元件或层时,不存在居间元件或层。为此,术语“连接”可以指使用或不使用居间元件的物理连接、电气连接和/或流体连接。此外,DR1轴、DR2轴和DR3轴不限于直角坐标系的三个轴(诸如,x轴、y轴和z轴),而是可以以更广泛的意义解释。例如,DR1轴、DR2轴和DR3轴可以是相互垂直的,或者可表示相互不垂直的不同方向。为了本公开的目的,“X、Y和Z中的至少一个”和“从由X、Y和Z构成的组中选择出的至少一个”可以被解释为仅X、仅Y、仅Z、或者X、Y和Z中的两个或更多个的任意组合(诸如,例如,XYZ、XYY、YZ和ZZ)。如本文中所使用的,术语“和/或”包括相关联的所列项目中的一个或多个的任意和所有的组合。
尽管在本文中可以使用术语“第一”、“第二”等来描述各种类型的元件,但是这些元件不应受这些术语的限制。这些术语用于将一个元件与另一元件区分开。因此,以下所讨论的第一元件可以被称为第二元件,而不脱离本公开的教导。
为了描述性目的,在本文中可以使用诸如“下面”、“下方”、“之下”、“下”、“上方”、“上”、“之上”、“高于”、“侧”(例如,如在“侧壁”中)等空间相对术语,并且由此来描述如图中所示的一个元件与另一个(些)元件的关系。除了图中所描绘的方位之外,空间相对术语旨在涵盖装置在使用、操作和/或制造中的不同方位。例如,如果图中的装置被翻转,则被描述为在其他元件或特征“下方”或“下面”的元件随之将会被定向为在其他元件或特征“上方”。因此,术语“下方”可以涵盖上方和下方两种方位。此外,装置可以被另外定向(例如,旋转90度或以其他方位),并且因此,本文中所使用的空间相对描述语应被相应地解释。
本文中所使用的术语是用于描述特定实施例的目的,而并不旨在进行限制。除非上下文另有明确指示,否则如本文中所使用的单数形式的“一”、“该(所述)”也旨在包括复数形式。此外,当在此说明书中使用时,术语“包括”和/或“包含”指明存在所陈述的特征、整体、步骤、操作、元件、部件和/或它们的组,但并不排除存在或添加一个或多个其他特征、整体、步骤、操作、元件、部件和/或它们的组。还应注意的是,如本文中所使用的,术语“大致上”、“约”和其他类似的术语被用作近似的术语而不作为程度的术语,并且因此用于包含本领域的普通技术人员认识到的在测量的、计算的和/或提供的值中的固有偏差。
如本领域中的惯例,从功能块、单元和/或模块的角度描述并在附图中图示一些实施例。本领域技术人员将理解,这些块、单元和/或模块由可使用基于半导体的制造技术或其他制造技术形成的电子(或光学)电路(例如逻辑电路、分立部件、微处理器、硬布线电路、存储器元件和布线连接等)物理地实现。在块、单元和/或模块由微处理器或其他类似硬件实现的情况下,它们可以使用软件(例如,微代码)被编程和控制为执行本文中讨论的各种功能,并且可以可选地由固件和/或软件驱动。还应预期的是,每个块、单元和/或模块可以由专用硬件实现,或者被实现为执行某些功能的专用硬件和处理器(例如,一个或多个编程的微处理器和相关电路)的组合以执行其他功能。此外,一些实施例中的每个块、单元和/或模块可以被物理地分成两个或更多个交互且离散的块、单元和/或模块,而不脱离本发明构思的范围。进一步,一些实施例的块、单元和/或模块可以物理地合并为更加复杂的块、单元和/或模块,而不脱离本发明构思的范围。
除非另有定义,否则本文中所使用的所有术语(包括技术和科学术语)具有与本公开是其一部分的本领域的普通技术人员通常所理解的含义相同的含义。诸如那些在常用词典中所定义的术语应被解释为具有与它们在相关领域的背景中的含义一致的含义,并且不应以理想化或过度正式的意义来解释,除非本文中明确地如此定义。
在下文中,将参考附图来详细地解释实施例。
图1是示出根据本发明的原理构造的显示装置1000的实施例的框图。
参考图1,显示装置1000可以包括显示面板100、驱动控制器200、栅驱动器300以及数据驱动器400。根据实施例,驱动控制器200和数据驱动器400可以集成到一个芯片中。
显示面板100具有在其上显示图像的显示区域AA以及与显示区域AA邻近的外围区域PA。根据实施例,栅驱动器300可以集成在显示面板100的外围区域PA上。
显示面板100可以包括多条栅线GL、多条数据线DL、多条感测线SL以及电连接到数据线DL、栅线GL和感测线SL的多个像素P。栅线GL可以在第一方向DR1上延伸,并且数据线DL和感测线SL可以在与第一方向DR1交叉的第二方向DR2上延伸。
驱动控制器200可以从主处理器(例如,图形处理单元;GPU)接收输入图像数据IMG和输入控制信号CONT。例如,输入图像数据IMG可以包括红色图像数据、绿色图像数据和蓝色图像数据。根据实施例,输入图像数据IMG可以进一步包括白色图像数据。作为另一示例,输入图像数据IMG可以包括品红色图像数据、黄色图像数据和青色图像数据。输入控制信号CONT可以包括主时钟信号和数据使能信号。输入控制信号CONT可以进一步包括垂直同步信号和水平同步信号。
驱动控制器200可以基于输入图像数据IMG、输入控制信号CONT和感测数据SD来生成第一控制信号CONT1、第二控制信号CONT2和输出图像数据OIMG。
驱动控制器200可以基于输入控制信号CONT来生成用于对栅驱动器300的操作进行控制的第一控制信号CONT1,并将第一控制信号CONT1输出到栅驱动器300。第一控制信号CONT1可以包括垂直起始信号和栅时钟信号。
驱动控制器200可以基于输入控制信号CONT来生成用于对数据驱动器400的操作进行控制的第二控制信号CONT2,并将第二控制信号CONT2输出到数据驱动器400。第二控制信号CONT2可以包括水平起始信号和负载信号。
驱动控制器200可以接收输入图像数据IMG、输入控制信号CONT和感测数据SD,并且生成输出图像数据OIMG。驱动控制器200可以将输出图像数据OIMG输出到数据驱动器400。
栅驱动器300可以响应于从驱动控制器200输入的第一控制信号CONT1而生成栅信号。栅驱动器300可以将栅信号输出到栅线GL。例如,栅驱动器300可以将栅信号顺序地输出到栅线GL。
数据驱动器400可以从驱动控制器200接收第二控制信号CONT2和输出图像数据OIMG。数据驱动器400可以将输出图像数据OIMG转换为具有模拟类型的数据电压。数据驱动器400可以将数据电压输出到数据线DL。数据驱动器400可以通过感测线SL来接收感测电压。数据驱动器400可以基于感测电压来对像素P的阈值电压进行感测。在实施例中,数据驱动器400可以对阈值电压进行感测以生成感测数据SD,并将感测数据SD输出到驱动控制器200。
图2是示出图1的显示装置1000的代表性像素P的示例的电路图,并且图3是示出在断电时段中图1的显示装置1000的像素P的I/O信号的示例的时序图。
参考图1、图2和图3,显示面板100的像素P中的至少一个可以包括:可以采用第一晶体管T1的形式的第一开关元件,包括电连接到第一节点N1的控制电极(例如,栅电极)、被配置为接收第一电源电压ELVDD的输入电极和电连接到第二节点N2的输出电极;可以采用第二晶体管T2的形式的第二开关元件,包括被配置为接收第一信号S1的控制电极(例如,栅电极)、被配置为接收数据电压VDATA的输入电极和电连接到第一节点N1的输出电极;发光元件EL,包括电连接到第二节点N2的第一电极和被配置为接收第二电源电压ELVSS的第二电极;以及可以采用第三晶体管T3的形式的第三开关元件,包括被配置为接收第二信号S2的控制电极(例如,栅电极)、电连接到第二节点N2的输入电极和电连接到第三节点N3的输出电极。
在实施例中,像素P中的每个可以进一步包括存储电容器CST,该存储电容器CST包括电连接到第一节点N1的第一电极和电连接到第二节点N2的第二电极。此外,显示面板100的寄生电容由CP表示。
数据驱动器400可以将数据电压VDATA输出到像素P。此外,数据驱动器400可以从像素P接收感测电压VSENSE。
数据驱动器400可以在断电时段中从像素P接收感测电压VSENSE。在断电时段中,显示装置1000可以对第一晶体管T1(即,驱动晶体管)的阈值电压Vth进行感测,以对各像素P之间的驱动晶体管的阈值电压的偏差进行补偿。显示装置1000可以通过基于感测到的第一晶体管T1的阈值电压Vth生成阈值电压补偿值并基于该阈值电压补偿值对输入图像数据IMG进行补偿,来对第一晶体管T1的阈值电压Vth的偏差进行补偿。
在断电时段中,第一信号S1和第二信号S2可以具有激活状态(例如,导通电压电平)。在断电时段中,参考电压VREF可以被施加到第一晶体管T1的控制电极(例如,栅电极)。例如,在断电时段中,数据电压VDATA可以为参考电压VREF。
在断电时段中,第一晶体管T1可以作为源极跟随器来操作。感测电压VSENSE可以改变为通过从参考电压VREF中减去第一晶体管T1的阈值电压Vth而获得的值(VREF-Vth)。
显示装置1000可以对感测电压VSENSE进行检测。显示装置1000可以基于感测电压VSENSE来确定第一晶体管T1的阈值电压Vth。
图4是示出在通电时段中图1的显示装置1000的像素P的I/O信号的示例的时序图。
参考图1至图4,驱动控制器200可以基于从感测线SL接收到的感测电压VSENSE来对像素P的第一晶体管T1的阈值电压Vth进行感测,并基于第一晶体管T1的阈值电压Vth来生成阈值电压补偿值。驱动控制器200可以基于阈值电压补偿值来对输入图像数据IMG进行补偿,以生成输出图像数据OIMG。
驱动控制器200可以将其中第一晶体管T1的阈值电压Vth的偏差得到补偿的输出图像数据OIMG输出到数据驱动器400,数据驱动器400可以将输出图像数据OIMG转换为数据电压VDATA,并且数据驱动器400可以将数据电压VDATA输出到像素P。
在通电时段中,第一信号S1可以为像素P的栅信号,并且可以根据像素P的驱动时序被扫描。
在通电时段中,数据电压VDATA可以为像素P的数据电压VDATA,并且可以具有与像素P的灰度级相对应的值。
在通电时段中,第二信号S2可以具有非激活状态(例如,截止电压电平)。由于第三晶体管T3在通电时段中通过具有非激活状态(例如,截止电压电平)的第二信号S2而截止,因此第三晶体管T3不会影响像素P的操作。
图5是示出图1的显示装置1000在初始驱动时段中对输入图像数据IMG进行补偿的示例的示意图。
参考图5,在初始驱动时段中,驱动控制器200可以生成像素P的mura补偿值MC,并且基于mura补偿值MC和初始阈值电压补偿值ITC来对输入图像数据IMG进行补偿。在初始驱动时段中,驱动控制器200可以(例如,通过诸如图像传感器或相机的mura检测工具)捕获显示在显示面板100上的图像,并基于捕获到的图像来生成mura补偿值MC。初始驱动时段可以是显示装置1000被制造之后的第一个驱动时间。可以在通电时段中执行初始驱动时段。
例如,在初始驱动时段中,显示装置1000可以捕获仅基于初始阈值电压补偿值ITC补偿后的输入图像数据IMG的图像。初始阈值电压补偿值ITC可以是在紧接于初始驱动时段之前的断电时段中生成的阈值电压补偿值。仅基于初始阈值电压补偿值ITC补偿后的输入图像数据IMG的图像可能包括mura现象(例如,亮度不均匀性)。显示装置1000可以基于所捕获的图像对mura现象(例如,亮度不均匀性)的位置进行检测,并且生成用于去除mura现象的mura补偿值MC。在初始驱动时段中,显示装置1000可以基于初始阈值电压补偿值ITC和mura补偿值MC来对输入图像数据IMG进行补偿。在实施例中,驱动控制器200可以对输入图像数据IMG进行补偿,使得数据电压VDATA增加初始阈值电压补偿值ITC和mura补偿值MC之和。例如,当特定像素的初始阈值电压补偿值ITC和该特定像素的mura补偿值MC之和为0.1V,并且用于显示255灰度级的灰度电压为2V时,施加到该特定像素以显示255灰度级的数据电压VDATA可以为2.1V。因此,mura现象不会出现在基于初始阈值电压补偿值ITC和mura补偿值MC补偿后的输入图像数据IMG的图像中。然而,由于捕获图像是必要的,因此可以仅在初始驱动时段中执行mura补偿(即,基于mura补偿值MC对输入图像数据IMG进行的补偿)。
图6是示出图1的显示装置1000的显示面板100的示例的示意图,显示面板100包括电连接到数据线DL1、DL2、DL3、DL4、......、DLm的第一像素P11、P12、P13、P14、......、P1m和第二像素P21、P22、P23、P24、......、P2m,并且图7、图8和图9是用于描述图1的显示装置1000对第二像素P21、P22、P23和P24的输入图像数据IMG进行补偿的示例的表格。例如,第一像素P11、P12、P13和P14被称为第一-第一像素P11、第一-第二像素P12、第一-第三像素P13和第一-第四像素P14。例如,第二像素P21、P22、P23和P24被称为第二-第一像素P21、第二-第二像素P22、第二-第三像素P23和第二-第四像素P24。
参考图6、图7、图8和图9,驱动控制器200可以在初始驱动时段中通过计算像素P当中的包括在第N像素行PR[N](其中,N为大于0的整数)中的第一像素P11、P12、P13和P14的数据电压VDATA与包括在第N+1像素行PR[N+1]中的第二像素P21、P22、P23和P24的数据电压VDATA之间的差来生成第一差值D1,基于第一差值D1来计算第二像素P21、P22、P23和P24的极限偏移值LO,基于第二像素P21、P22、P23和P24的阈值电压来生成第二像素P21、P22、P23和P24的阈值电压补偿值TC,并基于阈值电压补偿值TC和极限偏移值LO来对第二像素P21、P22、P23和P24的输入图像数据IMG进行补偿。由于N为任意的正整数,因此驱动控制器200可以针对显示面板100的所有像素P来补偿输入图像数据IMG。
在第一像素行的实施例中,在初始驱动时段中,驱动控制器200可以对包括在第一像素行中的像素与包括在第二像素行中的像素之间的数据电压VDATA的差进行计算,以生成第一差值D1。在初始驱动时段之后,驱动控制器200可以基于第一像素行与第二像素行的第一差值D1来计算包括在第一像素行中的像素的极限偏移值LO,基于包括在第一像素行中的像素的阈值电压来生成包括在第一像素行中的像素的阈值电压补偿值TC,并基于阈值电压补偿值TC和极限偏移值LO来对包括在第一像素行中的像素的输入图像数据进行补偿。
参考图5、图6和图7,驱动控制器200可以在初始驱动时段中通过计算像素P当中的包括在第N像素行PR[N]中的第一像素P11、P12、P13和P14的数据电压VDATA与包括在第N+1像素行PR[N+1]中的第二像素P21、P22、P23和P24的数据电压VDATA之间的差来生成第一差值D1。第一差值D1可以分别是用于在电连接到同一数据线(例如,DL1)的第一-第一像素P11与第二-第一像素P21之间、电连接到同一数据线(例如,DL2)的第一-第二像素P12与第二-第二像素P22之间、电连接到同一数据线(例如,DL3)的第一-第三像素P13与第二-第三像素P23之间以及电连接到同一数据线(例如,DL4)的第一-第四像素P14与第二-第四像素P24之间显示相同灰度级的数据电压VDATA的差。驱动控制器200可以确定第一差值D1当中的第一最大差值MD1。第一最大差值MD1可以为第一差值D1当中的最大值。如上所述,mura现象不会出现在基于初始阈值电压补偿值ITC和mura补偿值MC补偿后的输入图像数据IMG的图像中。mura现象可能是由于邻近像素P之间的亮度差而产生的。例如,当邻近像素(例如,邻近像素行)之间的数据电压VDATA的差小于初始驱动时段中邻近像素P(例如,邻近像素行)之间的数据电压VDATA的差的最大值(例如,第一最大差值MD1)时,mura现象不会出现。
例如,假设用于显示255灰度级的灰度电压为2V,第一-第一像素P11的初始阈值电压补偿值ITC与第一-第一像素P11的mura补偿值MC之和为0,第一-第二像素P12的初始阈值电压补偿值ITC与第一-第二像素P12的mura补偿值MC之和为0,第一-第三像素P13的初始阈值电压补偿值ITC和第一-第三像素P13的mura补偿值MC之和为-0.1,第一-第四像素P14的初始阈值电压补偿值ITC和第一-第四像素P14的mura补偿值MC之和为0,第二-第一像素P21的初始阈值电压补偿值ITC和第二-第一像素P21的mura补偿值MC之和为0,第二-第二像素P22的初始阈值电压补偿值ITC和第二-第二像素P22的mura补偿值MC之和为0.1,第二-第三像素P23的初始阈值电压补偿值ITC和第二-第三像素P23的mura补偿值MC之和为0.1,并且第二-第四像素P24的初始阈值电压补偿值ITC和第二-第四像素P24的mura补偿值MC之和为0.1。在这种情况下,第一差值D1可以为0(即,2-2=0)、0.1(即,2.1-2=0.1)、0.2(即,2.1-1.9=0.2)和0.1(即,2.1-2=0.1)。由于第一差值D1中的最大值为0.2,因此第一最大差值MD1为0.2。
参考图5、图6、图7和图8,在初始驱动时段之后,驱动控制器200可以基于第一差值D1来计算第二像素P21、P22、P23和P24的极限偏移值LO。驱动控制器200可以基于第一最大差值MD1来计算极限偏移值LO。驱动控制器200可以通过计算第一像素P11、P12、P13和P14的阈值电压补偿值TC与第二像素P21、P22、P23和P24的阈值电压补偿值TC之间的差来生成第二差值D2,并基于第一最大差值MD1来计算极限偏移值LO。在实施例中,第二差值D2中的每个可以是电连接到同一数据线(即,当第一像素为P11时,第二像素为P21)的第一像素P11、P12、P13和P14与第二像素P21、P22、P23和P24之间的阈值电压补偿值TC的差。在实施例中,第二差值D2可以分别是电连接到同一数据线(例如,DL1)的第一-第一像素P11与第二-第一像素P21的阈值电压补偿值TC之间、电连接到同一数据线(例如,DL2)的第一-第二像素P12与第二-第二像素P22的阈值电压补偿值TC之间、电连接到同一数据线(例如,DL3)的第一-第三像素P13与第二-第三像素P23的阈值电压补偿值TC之间以及电连接到同一数据线(例如,DL4)的第一-第四像素P14与第二-第四像素P24的阈值电压补偿值TC之间的差的绝对值。在实施例中,驱动控制器200可以通过计算第二差值D2与第一最大差值MD1之间的差,来计算极限偏移值LO。例如,极限偏移值LO可以是第二差值D2与第一最大差值MD1之间的差。在初始驱动时段之后,驱动控制器200可以将具有大于第一最大差值MD1的第二差值D2的第二像素确定为错误补偿像素MP。如上所述,当邻近像素(即,邻近像素行)之间的数据电压VDATA的差小于初始驱动时段中邻近像素P(即,邻近像素行)之间的数据电压VDATA的差中的最大值(即,第一最大差值MD1)时,mura现象不会出现。这里,由于所有像素P的灰度电压相同,并且仅在初始驱动时段中执行mura补偿,因此邻近像素之间的数据电压VDATA的差可以是阈值电压补偿值TC的差。例如,当第二差值D2大于第一最大差值MD1时,由于第二像素与大于第一最大差值MD1的第二差值D2相对应的原因,mura现象可能会出现。因此,当第二差值D2大于第一最大差值MD1时,驱动控制器200可以基于极限偏移值LO对与大于第一最大差值MD1的第二差值D2相对应的第二像素的输入图像数据IMG进行额外补偿。
例如,假设第一-第一像素P11的阈值电压补偿值TC为0.1,第一-第二像素P12的阈值电压补偿值TC为0.1,第一-第三像素P13的阈值电压补偿值TC为0.3,第一-第四像素P14的阈值电压补偿值TC为-0.1,第二-第一像素P21的阈值电压补偿值TC为0.4,第二-第二像素P22的阈值电压补偿值TC为0.3,第二-第三像素P23的阈值电压补偿值TC为0.4,并且第二-第四像素P24的阈值电压补偿值TC为0.5,并且第一最大差值MD1为0.2。在这种情况下,第二-第一像素P21的第二差值D2可以为0.3(即,0.4-0.1=0.3),第二-第二像素P22的第二差值D2可以为0.2(即,0.3-0.1=0.2),第二-第三像素P23的第二差值D2可以为0.1(即,0.4-0.3=0.1),并且第二-第四像素P24的第二差值D2可以为0.6(即,0.5-(-0.1)=0.6)。此外,第二-第一像素P21的极限偏移值LO可以为0.1(即,0.3-0.2=0.1),第二-第二像素P22的极限偏移值LO可以为0(即,0.2-0.2=0),第二-第三像素P23的极限偏移值LO可以为-0.1(即,0.1-0.2=-0.1),并且第二-第四像素P24的极限偏移值LO可以为0.4(即,0.6-0.2=0.4)。因此,与大于第一最大差值MD1(即,0.2)的第二差值D2相对应的第二像素是第二-第一像素P21和第二-第四像素P24。因此,可以将第二-第一像素P21和第二-第四像素P24确定为错误补偿像素MP。
参考图5、图6、图7、图8和图9,驱动控制器200可以基于第二像素P21、P22、P23和P24的阈值电压来生成第二像素P21、P22、P23和P24的阈值电压补偿值TC,并基于阈值电压补偿值TC和极限偏移值LO来对第二像素P21、P22、P23和P24的输入图像数据进行补偿。在初始驱动时段之后,驱动控制器200可以将与大于第一最大差值MD1的第二差值D2相对应的第二像素P21、P22、P23和P24确定为错误补偿像素MP,通过计算错误补偿像素MP的阈值电压补偿值TC与错误补偿像素MP的极限偏移值LO之间的差来计算第三差值D3,并基于第三差值D3对错误补偿像素MP的输入图像数据进行补偿。在实施例中,驱动控制器200可以对输入图像数据IMG进行补偿,使得数据电压VDATA增加第三差值D3。例如,当第三差值D3为0.3V且用于显示255灰度级的灰度电压为2V时,施加到特定错误补偿像素以显示255灰度级的数据电压VDATA可以为2.3V。驱动控制器200可以基于阈值电压补偿值TC来对除了错误补偿像素MP之外的像素的输入图像数据进行补偿。例如,当除了错误补偿像素MP之外的特定像素的阈值电压补偿值TC为0.3V且用于显示255灰度级的灰度电压为2V时,施加到除了错误补偿像素MP之外的特定像素的数据电压VDATA可以为2.3V。
例如,假设用于显示255灰度级的灰度电压为2V,第二-第一像素P21的极限偏移值LO为0.1,第二-第二像素P22的极限偏移值LO为0,第二-第三像素P23的极限偏移值LO为-0.1,第二-第四像素P24的极限偏移值LO为0.4,第二-第一像素P21的阈值电压补偿值TC为0.4,第二-第二像素P22的阈值电压补偿值TC为0.3,第二-第三像素P23的阈值电压补偿值TC为0.4,第二-第四像素P24的阈值电压补偿值TC为0.5,第一最大差值MD1为0.2,并且第二-第一像素P21和第二-第四像素P24是错误补偿像素MP。第二-第一像素P21的第三差值D3可以为0.3(即,0.4-0.1=0.3),并且第二-第四像素P24的第三差值D3可以为0.1(即,0.5-0.4=0.1)。因此,第二-第一像素P21的用于显示255灰度级的数据电压VDATA可以为2.3(即,2+0.3=2.3),并且第二-第四像素P24的用于显示255灰度级的数据电压VDATA可以为2.1(即,2+0.1=2.1)。结果,如图8和图9中所示,第一-第一像素P11的用于显示255灰度级的数据电压VDATA(即,2+0.1)与第二-第一像素P21的用于显示255灰度级的数据电压VDATA(即,2+0.3)之间的差可以等于为0.2的第一最大差值MD1。此外,如图8和图9中所示,第一-第四像素P14的用于显示255灰度级的数据电压VDATA(即,2-0.1)与第二-第四像素P24的用于显示255灰度级的数据电压VDATA(即,2+0.1)之间的差可以等于为0.2的第一最大差值MD1。可以仅基于阈值电压补偿值TC来对除了错误补偿像素MP之外的像素(即,第二-第二像素P22和第二-第三像素P23)的输入图像数据进行补偿。因此,第二-第二像素P22的用于显示255灰度级的数据电压VDATA可以为2.3(即,2+0.3),并且第二-第三像素P23的用于显示255灰度级的数据电压VDATA可以为2.4(即,2+0.4)。因此,显示装置1000可以通过防止初始驱动时段之后邻近像素行之间的数据电压VDATA的差超过初始驱动时段中邻近像素行之间的数据电压VDATA的差的最大值,来去除在初始驱动时段之后显示在图像上的mura现象。
图10、图11和图12是用于描述图1的显示装置1000对第二像素P21、P22、P23和P24的输入图像数据IMG进行补偿的示例的表格。
除了在初始驱动时段之后对输入图像数据IMG进行补偿之外,根据本实施例的显示装置与图1的显示装置1000基本相同。因此,相同的附图标记用于指代相同或相似的元件,并且将省略任何重复的解释。
参考图6、图10、图11和图12,在初始驱动时段中,驱动控制器200可以通过计算像素P当中的包括在第N像素行PR[N]中的第一像素P11、P12、P13和P14的数据电压VDATA与包括在第N+1像素行PR[N+1]中的第二像素P21、P22、P23和P24的数据电压VDATA之间的差来生成第一差值D1。在初始驱动时段之后,驱动控制器200可以基于第一差值D1、第一像素P11、P12、P13和P14的平均阈值电压补偿值ATC以及第二像素P21、P22、P23和P24的平均阈值电压补偿值ATC来计算第二像素P21、P22、P23和P24的极限偏移值LO,基于第二像素P21、P22、P23和P24的阈值电压来生成第二像素P21、P22、P23和P24的阈值电压补偿值TC,并且基于阈值电压补偿值TC和极限偏移值LO来对第二像素P21、P22、P23和P24的输入图像数据进行补偿。由于N为任意的正整数,因此驱动控制器200可以对显示面板100的所有像素P的输入图像数据进行补偿。
在第一像素行的实施例中,在初始驱动时段中,驱动控制器200可以对包括在第一像素行中的像素与包括在第二像素行中的像素之间的数据电压VDATA的差进行计算,以生成第一差值D1。在初始驱动时段之后,驱动控制器200可以基于第一像素行和第二像素行的第一差值D1、包括在第一像素行中的像素的平均阈值电压补偿值ATC以及包括在第二像素行中的像素的平均阈值电压补偿值ATC,来计算包括在第一像素行中的像素的极限偏移值LO,基于包括在第一像素行中的像素的阈值电压来生成包括在第一像素行中的像素的阈值电压补偿值TC,并且基于阈值电压补偿值TC和极限偏移值LO来对包括在第一像素行中的像素的输入图像数据进行补偿。
参考图5、图6和图10,在初始驱动时段中,驱动控制器200可以通过计算像素P当中的包括在第N像素行PR[N]中的第一像素P11、P12、P13和P14的数据电压VDATA与包括在第N+1像素行PR[N+1]中的第二像素P21、P22、P23和P24的数据电压VDATA之间的差,来生成第一差值D1。第一差值D1可以分别是用于在电连接到同一数据线(例如,DL1)的第一-第一像素P11与第二-第一像素P21之间、电连接到同一数据线(例如,DL2)的第一-第二像素P12与第二-第二像素P22之间、电连接到同一数据线(例如,DL3)的第一-第三像素P13与第二-第三像素P23之间以及电连接到同一数据线(例如,DL4)的第一-第四像素P14与第二-第四像素P24之间显示相同灰度级的数据电压VDATA的差值。驱动控制器200可以确定第一差值D1当中的第一最大差值MD1。第一最大差值MD1可以是第一差值D1中的最大值。如上所述,mura现象不会出现在基于初始阈值电压补偿值ITC和mura补偿值MC补偿后的输入图像数据IMG的图像中。mura现象可能是由于邻近像素P之间的亮度差而产生的。例如,当邻近像素(即,邻近像素行)之间的数据电压VDATA的差小于初始驱动时段中邻近像素P(即,邻近像素行)之间的数据电压VDATA的差的最大值(即,第一最大差值MD1)时,mura现象不会出现。
例如,假设用于显示255灰度级的灰度电压为2V,第一-第一像素P11的初始阈值电压补偿值ITC与第一-第一像素P11的mura补偿值MC之和为0,第一-第二像素P12的初始阈值电压补偿值ITC与第一-第二像素P12的mura补偿值MC之和为0,第一-第三像素P13的初始阈值电压补偿值ITC和第一-第三像素P13的mura补偿值MC之和为-0.1,第一-第四像素P14的初始阈值电压补偿值ITC和第一-第四像素P14的mura补偿值MC之和为0,第二-第一像素P21的初始阈值电压补偿值ITC和第二-第一像素P21的mura补偿值MC之和为0,第二-第二像素P22的初始阈值电压补偿值ITC和第二-第二像素P22的mura补偿值MC之和为0.1,第二-第三像素P23的初始阈值电压补偿值ITC和第二-第三像素P23的mura补偿值MC之和为0.1,并且第二-第四像素P24的初始阈值电压补偿值ITC和第二-第四像素P24的mura补偿值MC之和为0.1。在这种情况下,第一差值D1可以为0(即,2-2=0)、0.1(即,2.1-2=0.1)、0.2(即,2.1-1.9=0.2)以及0.1(即,2.1-2=0.1)。由于第一差值D1当中的最大值为0.2,因此第一最大差值MD1为0.2。
参考图5、图6、图10和图11,驱动控制器200可以基于第一差值D1、第一像素P11、P12、P13和P14的平均阈值电压补偿值ATC以及第二像素P21、P22、P23和P24的平均阈值电压补偿值ATC,来计算第二像素P21、P22、P23和P24的极限偏移值LO。驱动控制器200可以基于第一最大差值MD1来计算极限偏移值LO。驱动控制器200可以通过计算第一像素P11、P12、P13和P14的平均阈值电压补偿值ATC与第二像素P21、P22、P23和P24的平均阈值电压补偿值ATC之间的差来生成第四差值D4,并基于第四差值D4和第一最大差值MD1来计算极限偏移值LO。在实施例中,第四差值D4可以是电连接到同一数据线(例如,DL1)的第一-第一像素P11与第二-第一像素P21之间、电连接到同一数据线(例如,DL2)的第一-第二像素P12与第二-第二像素P22之间、电连接到同一数据线(例如,DL3)的第一-第三像素P13与第二-第三像素P23之间以及电连接到同一数据线(例如,DL4)的第一-第四像素P14与第二-第四像素P24之间的平均阈值电压补偿值ATC的差。在实施例中,驱动控制器200可以通过计算第四差值D4与第一最大差值MD1之间的差,来计算极限偏移值LO。例如,极限偏移值LO可以为第四差值D4与第一最大差值MD1之间的差。在初始驱动时段之后,当第四差值D4大于第一最大差值MD1时,驱动控制器200可以将第二像素P21、P22、P23和P24确定为错误补偿像素MP。如上所述,当邻近像素(即,邻近像素行)之间的数据电压VDATA的差小于初始驱动时段中邻近像素P(即,邻近像素行)之间的数据电压VDATA的差中的最大值(即,第一最大差值MD1)时,mura现象不会出现。这里,由于所有像素P的灰度电压相同,并且仅在初始驱动时段中执行mura补偿,因此邻近像素之间的数据电压VDATA的差可以是阈值电压补偿值TC的差。例如,当第四差值D4大于第一最大差值MD1时,由于第二像素P21、P22、P23和P24的原因,mura现象可能会出现。因此,当第四差值D4大于第一最大差值MD1时,驱动控制器200可以基于极限偏移值LO对第二像素P21、P22、P23和P24的输入图像数据IMG进行额外补偿。
例如,假设第一-第一像素P11的阈值电压补偿值TC为0.1,第一-第二像素P12的阈值电压补偿值TC为0.1,第一-第三像素P13的阈值电压补偿值TC为0.3,第一-第四像素P14的阈值电压补偿值TC为-0.1,第二-第一像素P21的阈值电压补偿值TC为0.4,第二-第二像素P22的阈值电压补偿值TC为0.3,第二-第三像素P23的阈值电压补偿值TC为0.4,并且第二-第四像素P24的阈值电压补偿值TC为0.5,并且第一最大差值MD1为0.2。在这种情况下,第一像素P11、P12、P13和P14的平均阈值电压补偿值ATC可以为0.1,第二像素P21、P22、P23和P24的平均阈值电压补偿值ATC可以为0.4,并且第四差值D4可以为0.3(即,0.4-0.1=0.3)。因此,由于第四差值D4(即,0.3)大于第一最大差值MD1(即,0.2),因此驱动控制器200可以将第二像素P21、P22、P23和P24确定为错误补偿像素MP。
参考图5、图6、图10、图11和图12,在初始驱动时段之后,驱动控制器200可以基于第二像素P21、P22、P23和P24的阈值电压来生成第二像素P21、P22、P23和P24的阈值电压补偿值TC,并基于阈值电压补偿值TC和极限偏移值LO来对第二像素P21、P22、P23和P24的输入图像数据进行补偿。在初始驱动时段之后,当第四差值D4大于第一最大差值MD1时,驱动控制器200可以将第二像素P21、P22、P23和P24确定为错误补偿像素MP,通过计算错误补偿像素MP中的每个错误补偿像素MP的阈值电压补偿值TC与极限偏移值LO之间的差来计算第五差值D5,并基于第五差值D5来对错误补偿像素MP的输入图像数据进行补偿。在实施例中,驱动控制器200可以对输入图像数据IMG进行补偿,使得数据电压VDATA增加第五差值D5。例如,当第五差值D5为0.3V且用于显示255灰度级的灰度电压为2V时,施加到特定错误补偿像素以显示255灰度级的数据电压VDATA可以为2.3V。驱动控制器200可以基于阈值电压补偿值TC来对除了错误补偿像素MP之外的像素的输入图像数据进行补偿。例如,当除了错误补偿像素MP之外的特定像素的阈值电压补偿值TC为0.3V且用于显示255灰度级的灰度电压为2V时,施加到除了错误补偿像素MP之外的特定像素的数据电压VDATA可以为2.3V。
例如,假设用于显示255灰度级的灰度电压为2V,第二像素P21、P22、P23和P24的极限偏移值LO为0.1,第二-第一像素P21的阈值电压补偿值TC为0.4,第二-第二像素P22的阈值电压补偿值TC为0.3,第二-第三像素P23的阈值电压补偿值TC为0.4,第二-第四像素P24的阈值电压补偿值TC为0.5,第一最大差值MD1为0.2,并且第二像素P21、P22、P23和P24为错误补偿像素MP。第二-第一像素P21的第五差值D5可以为0.3(即,0.4-0.1=0.3),第二-第二像素P22的第五差值D5可以为0.2(即,0.3-0.1=0.2),第二-第三像素P23的第五差值D5可以为0.3(即,0.4-0.1=0.3),并且第二-第四像素P24的第五差值D5可以为0.4(即,0.5-0.1=0.4)。因此,第二-第一像素P21的用于显示255灰度级的数据电压VDATA可以为2.3(即,2+0.3=2.3),第二-第二像素P22的用于显示255灰度级的数据电压VDATA可以为2.2(即,2+0.2=2.2),第二-第三像素P23的用于显示255灰度级的数据电压VDATA可以为2.3(即,2+0.3=2.3),并且第二-第四像素P24的用于显示255灰度级的数据电压VDATA可以为2.4(即,2+0.4=2.4)。结果,如图11和图12中所示,第一像素P11、P12、P13和P14的用于显示255灰度级的数据电压VDATA的平均值与第二像素P21、P22、P23和P24的用于显示255灰度级的数据电压VDATA的平均值之间的差可以等于第一最大差值MD1。因此,显示装置1000可以通过防止初始驱动时段之后邻近像素行之间的数据电压VDATA的差的平均值超过初始驱动时段中邻近像素行之间的数据电压VDATA的差的最大值,来去除在初始驱动时段之后显示在图像上的mura现象。
本发明的原理可以应用于各种实施例,包括包含显示装置的任何电子装置。例如,本发明的实施例可以应用于电视(TV)、数字TV、3D TV、移动电话、智能电话、平板计算机、虚拟现实(VR)装置、可穿戴电子装置、个人计算机(PC)、家用电器、笔记本计算机、个人数字助理(PDA)、便携式多媒体播放器(PMP)、数码相机、音乐播放器、便携式游戏机、导航装置等。
尽管本文中已经描述了特定实施例和实现方式,但是其他实施例和修改将从该描述中显而易见。因此,本发明构思不限于这样的实施例,而是限于随附权利要求的更广范围以及对本领域普通技术人员来说是显而易见的各种明显的修改和等同设置。

Claims (23)

1.一种显示装置,包括:
显示面板,包括多个像素;
数据驱动器,向所述多个像素提供数据电压,并对所述多个像素的阈值电压进行感测;以及
驱动控制器,在初始驱动时段中通过计算所述多个像素当中的包括在第N像素行中的第一像素的所述数据电压与包括在第N+1像素行中的第二像素的所述数据电压之间的差来生成第一差值,基于所述第一差值来计算所述第二像素的极限偏移值,基于所述第二像素的所述阈值电压来生成所述第二像素的阈值电压补偿值,并且基于所述阈值电压补偿值和所述极限偏移值来对所述第二像素的输入图像数据进行补偿,其中,N为大于0的整数。
2.根据权利要求1所述的显示装置,其中,
所述第一差值中的每个是用于在所述第一像素和所述第二像素中的电连接到同一数据线的对应一个第一像素与对应一个第二像素之间显示相同灰度级的所述数据电压的差。
3.根据权利要求1所述的显示装置,其中,
在所述初始驱动时段中,所述驱动控制器被配置为生成所述多个像素的mura补偿值,并基于所述mura补偿值和所述阈值电压补偿值来对所述输入图像数据进行补偿。
4.根据权利要求3所述的显示装置,其中,
在所述初始驱动时段中,所述驱动控制器被配置为捕获显示在所述显示面板上的图像,并基于所捕获的图像生成所述mura补偿值。
5.根据权利要求3所述的显示装置,其中,
所述驱动控制器被配置为确定所述第一差值当中的第一最大差值,并基于所述第一最大差值来计算所述极限偏移值。
6.根据权利要求5所述的显示装置,其中,
所述驱动控制器被配置为通过计算所述第一像素的阈值电压补偿值与所述第二像素的所述阈值电压补偿值之间的差来生成第二差值,并基于所述第二差值和所述第一最大差值来计算所述极限偏移值。
7.根据权利要求6所述的显示装置,其中,
所述第二差值中的每个是所述第一像素和所述第二像素中的电连接到同一数据线的对应一个第一像素与对应一个第二像素之间的所述阈值电压补偿值的差。
8.根据权利要求6所述的显示装置,其中,
所述驱动控制器被配置为通过计算所述第二差值与所述第一最大差值之间的差,来计算所述极限偏移值。
9.根据权利要求8所述的显示装置,其中,
所述驱动控制器被配置为将与大于所述第一最大差值的所述第二差值相对应的所述第二像素识别为错误补偿像素,通过计算所述错误补偿像素的所述阈值电压补偿值与所述错误补偿像素的所述极限偏移值之间的差来计算第三差值,并基于所述第三差值来对所述错误补偿像素的所述输入图像数据进行补偿。
10.根据权利要求1至9中任一项所述的显示装置,其中,
所述数据驱动器被配置为在断电时段中对所述多个像素的所述阈值电压进行感测。
11.根据权利要求1至9中任一项所述的显示装置,其中,
所述多个像素中的每个像素包括:
第一开关元件,包括电连接到第一节点的控制电极、接收第一电源电压的输入电极和电连接到第二节点的输出电极;
第二开关元件,包括接收第一信号的控制电极、接收对应的数据电压的输入电极和电连接到所述第一节点的输出电极;
发光元件,包括电连接到所述第二节点的第一电极和接收第二电源电压的第二电极;以及
第三开关元件,包括接收第二信号的控制电极、电连接到所述第二节点的输入电极和电连接到第三节点的输出电极。
12.一种显示装置,包括:
显示面板,包括多个像素;
数据驱动器,向所述多个像素提供数据电压,并对所述多个像素的阈值电压进行感测;以及
驱动控制器,在初始驱动时段中通过计算所述多个像素当中的包括在第N像素行中的第一像素的所述数据电压与包括在第N+1像素行中的第二像素的所述数据电压之间的差来生成第一差值,基于所述第一差值、所述第一像素的平均阈值电压补偿值和所述第二像素的平均阈值电压补偿值来计算所述第二像素的极限偏移值,基于所述第二像素的所述阈值电压来生成所述第二像素的阈值电压补偿值,并且基于所述阈值电压补偿值和所述极限偏移值来对所述第二像素的输入图像数据进行补偿,其中,N为大于0的整数。
13.根据权利要求12所述的显示装置,其中,
所述第一差值中的每个是用于在所述第一像素和所述第二像素中的电连接到同一数据线的对应一个第一像素与对应一个第二像素之间显示相同灰度级的所述数据电压的差。
14.根据权利要求12所述的显示装置,其中,
在所述初始驱动时段中,所述驱动控制器被配置为生成所述多个像素的mura补偿值,并基于所述mura补偿值和所述阈值电压补偿值来对所述输入图像数据进行补偿。
15.根据权利要求14所述的显示装置,其中,
在所述初始驱动时段中,所述驱动控制器被配置为捕获显示在所述显示面板上的图像,并基于所捕获的图像生成所述mura补偿值。
16.根据权利要求14所述的显示装置,其中,
所述驱动控制器被配置为确定所述第一差值当中的第一最大差值,并基于所述第一最大差值来计算所述极限偏移值。
17.根据权利要求16所述的显示装置,其中,
所述驱动控制器被配置为通过计算所述第一像素的所述平均阈值电压补偿值与所述第二像素的所述平均阈值电压补偿值之间的差来生成第四差值,并基于所述第四差值和所述第一最大差值来计算所述极限偏移值。
18.根据权利要求17所述的显示装置,其中,
所述驱动控制器被配置为通过计算所述第四差值与所述第一最大差值之间的差,来计算所述极限偏移值。
19.根据权利要求18所述的显示装置,其中,
所述驱动控制器被配置为在所述第四差值大于所述第一最大差值时将所述第二像素识别为错误补偿像素,通过计算所述错误补偿像素的所述阈值电压补偿值与所述极限偏移值之间的差来计算第五差值,并基于所述第五差值来对所述错误补偿像素的所述输入图像数据进行补偿。
20.根据权利要求12至19中任一项所述的显示装置,其中,
所述数据驱动器被配置为在断电时段中对所述多个像素的所述阈值电压进行感测。
21.一种对显示装置中的多个像素进行驱动的方法,所述方法包括:
生成数据电压以对所述多个像素的阈值电压进行感测;
在初始驱动时段中,通过计算所述多个像素当中的包括在第N像素行中的第一像素的所述数据电压与包括在第N+1像素行中的第二像素的所述数据电压之间的差,来生成第一差值;
基于所述第一差值来计算所述第二像素的极限偏移值;
基于所述第二像素的所述阈值电压来生成所述第二像素的阈值电压补偿值;以及
基于所述阈值电压补偿值和所述极限偏移值来对所述第二像素的输入图像数据进行补偿,其中,N为大于0的整数。
22.根据权利要求21所述的方法,进一步包括:
生成所述多个像素的mura补偿值;以及
基于所述mura补偿值和所述阈值电压补偿值来对所述输入图像数据进行补偿。
23.根据权利要求22所述的方法,其中,生成所述mura补偿值包括:
在所述初始驱动时段中捕获由所述多个像素显示的图像,并基于所捕获的图像来生成所述mura补偿值。
CN202210948568.0A 2021-09-28 2022-08-09 显示装置和对显示装置中的多个像素进行驱动的方法 Pending CN115881013A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2021-0127764 2021-09-28
KR1020210127764A KR20230045711A (ko) 2021-09-28 2021-09-28 표시 장치

Publications (1)

Publication Number Publication Date
CN115881013A true CN115881013A (zh) 2023-03-31

Family

ID=85705916

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210948568.0A Pending CN115881013A (zh) 2021-09-28 2022-08-09 显示装置和对显示装置中的多个像素进行驱动的方法

Country Status (3)

Country Link
US (1) US11798459B2 (zh)
KR (1) KR20230045711A (zh)
CN (1) CN115881013A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230096303A (ko) * 2021-12-23 2023-06-30 엘지디스플레이 주식회사 패널 구동장치 및 그 방법과 전계 발광 표시장치

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4935979B2 (ja) * 2006-08-10 2012-05-23 カシオ計算機株式会社 表示装置及びその駆動方法、並びに、表示駆動装置及びその駆動方法
JP5240538B2 (ja) * 2006-11-15 2013-07-17 カシオ計算機株式会社 表示駆動装置及びその駆動方法、並びに、表示装置及びその駆動方法
JP4470955B2 (ja) * 2007-03-26 2010-06-02 カシオ計算機株式会社 表示装置及びその駆動方法
JP2009133914A (ja) * 2007-11-28 2009-06-18 Sony Corp 表示装置
JP4760840B2 (ja) * 2008-02-28 2011-08-31 ソニー株式会社 El表示パネル、電子機器及びel表示パネルの駆動方法
JP2010008521A (ja) * 2008-06-25 2010-01-14 Sony Corp 表示装置
KR101493226B1 (ko) 2011-12-26 2015-02-17 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치의 화소 구동 회로의 특성 파라미터 측정 방법 및 장치
JP6138236B2 (ja) * 2013-03-14 2017-05-31 シャープ株式会社 表示装置およびその駆動方法
KR102203059B1 (ko) 2013-12-31 2021-01-14 엘지디스플레이 주식회사 유기발광 디스플레이 장치와 이의 구동 방법
KR102232872B1 (ko) 2014-10-13 2021-03-26 엘지디스플레이 주식회사 유기 발광 표시 장치
KR102627279B1 (ko) 2016-07-25 2024-01-22 엘지디스플레이 주식회사 표시 장치 및 그의 구동 방법
KR102453947B1 (ko) 2016-07-29 2022-10-14 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
KR102536625B1 (ko) * 2018-08-06 2023-05-25 엘지디스플레이 주식회사 데이터 구동회로, 컨트롤러, 표시장치 및 그 구동방법
KR20210045573A (ko) * 2019-10-16 2021-04-27 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법

Also Published As

Publication number Publication date
US11798459B2 (en) 2023-10-24
US20230101274A1 (en) 2023-03-30
KR20230045711A (ko) 2023-04-05

Similar Documents

Publication Publication Date Title
CN110232891B (zh) 有机发光二极管显示设备的显示面板
US10467965B2 (en) Pixel circuit, method for driving the same, OLED panel, and display device
CN105895019B (zh) 有机发光二极管显示设备
US10121452B2 (en) Display device having compensating capacitors for different wiring lengths and method of manufacturing the same
US20170154945A1 (en) Organic Light Emitting Diode Display
KR102410631B1 (ko) Oled 표시 장치
US20220366854A1 (en) Pixel array, array substrate and display device
CN109285501B (zh) 显示装置
US9852681B2 (en) Data storage device for storing compensation data and data storage method for display device
US20110254882A1 (en) Display device
US11398528B2 (en) Display panel of an organic light emitting diode display device having a pentile pixel structure
US11769449B2 (en) Pixel and display device having the same
US11798459B2 (en) Display apparatus and method of driving a plurality of pixels in the display apparatus
US11990093B2 (en) Display device
US9165528B2 (en) Display systems for reducing power consumption and methods for driving the same
US20090109164A1 (en) Backlight apparatus and liquid crystal display apparatus having the same
US11798478B2 (en) Display device
CN116030741A (zh) 显示面板和包括显示面板的显示装置
US11721271B2 (en) Display device and method of driving the same
KR20170100388A (ko) 터치 디스플레이 구동 집적 회로, 그것의 동작 방법 및 그것을 포함하는 터치 표시 장치
US9076407B2 (en) Display device with electronic equipment therewith
US11615750B2 (en) Display device and method of driving the same
KR102666272B1 (ko) 픽셀 회로 및 이를 포함하는 표시 장치
US20240127742A1 (en) Inverter circuit, scan driving circuit and display device
US8411001B2 (en) Display device with floating bar

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication