CN115794506A - 一种晶片调度方法和一种电子设备 - Google Patents

一种晶片调度方法和一种电子设备 Download PDF

Info

Publication number
CN115794506A
CN115794506A CN202211318051.XA CN202211318051A CN115794506A CN 115794506 A CN115794506 A CN 115794506A CN 202211318051 A CN202211318051 A CN 202211318051A CN 115794506 A CN115794506 A CN 115794506A
Authority
CN
China
Prior art keywords
processed
scheduling
wafer
time point
test piece
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202211318051.XA
Other languages
English (en)
Other versions
CN115794506B (zh
Inventor
李�杰
张璐
刘慕雅
曾为鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Naura Microelectronics Equipment Co Ltd
Original Assignee
Beijing Naura Microelectronics Equipment Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Naura Microelectronics Equipment Co Ltd filed Critical Beijing Naura Microelectronics Equipment Co Ltd
Priority to CN202211318051.XA priority Critical patent/CN115794506B/zh
Publication of CN115794506A publication Critical patent/CN115794506A/zh
Application granted granted Critical
Publication of CN115794506B publication Critical patent/CN115794506B/zh
Priority to PCT/CN2023/126409 priority patent/WO2024088294A1/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q10/00Administration; Management
    • G06Q10/06Resources, workflows, human or project management; Enterprise or organisation planning; Enterprise or organisation modelling
    • G06Q10/063Operations research, analysis or management
    • G06Q10/0631Resource planning, allocation, distributing or scheduling for enterprises or organisations

Landscapes

  • Engineering & Computer Science (AREA)
  • Business, Economics & Management (AREA)
  • Human Resources & Organizations (AREA)
  • Theoretical Computer Science (AREA)
  • Economics (AREA)
  • Strategic Management (AREA)
  • Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Entrepreneurship & Innovation (AREA)
  • Educational Administration (AREA)
  • Computer Hardware Design (AREA)
  • Game Theory and Decision Science (AREA)
  • Development Economics (AREA)
  • Marketing (AREA)
  • Operations Research (AREA)
  • Tourism & Hospitality (AREA)
  • General Business, Economics & Management (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Abstract

本发明实施例提供了一种晶片调度方法和一种电子设备。所述晶片调度方法包括当仿真调度序列运行至测试片调度时间点时,确定目标待加工晶片,所述仿真调度序列用于调度所述待加工晶片;将所述仿真调度序列回滚至所述目标待加工晶片对应的目标待加工晶片调度时间点;在所述目标待加工晶片调度时间点上设定测试片工艺路径,生成可执行调度序列。本发明实施例通过在需要调度测试片时,确定此时的待加工晶片,回滚到目标待加工晶片调度时间点,在该目标待加工晶片调度时间点设定测试片工艺路径,实现在此时最先调度测试片,使得当需要测试片进入加工腔室时,工艺路径中的测试片可以快速被使用,节省空闲等待时间,提高半导体芯片的产能。

Description

一种晶片调度方法和一种电子设备
技术领域
本发明涉及半导体技术领域,特别是涉及一种晶片调度方法和一种电子设备。
背景技术
半导体组合设备(Cluster Tool)的产能是影响半导体芯片加工整体产能的重要影响因素之一。随着半导体芯片先进制程的不断提升,半导体组合设备加工处理芯片的工艺复杂度和控制精度也在不断提升,以获得较高的生产良品率。
目前,为了在生产过程中可以对加工腔室进行校准和清洁,出现一种新的加工工艺,在半导体组合设备中除了正常调度使用待加工的工艺晶片外,还有一种用于恢复腔室的晶片,称为测试(Dummy)片。通过将该恢复腔室的晶片送入加工腔室进行加工,来对加工腔室进行恢复和清洁。测试片的使用通常会受半导体组合设备腔室的设置和待加工晶片设置双重影响,既可以在待加工晶片的开始加工前、结束后或者间隔固定片数插入一片测试片来恢复加工腔室,也可以在加工腔室累积完成若干片待加工晶片后触发插入一片测试片来恢复加工腔室。由于设置规则比较复杂,不同晶片的设置也不同,加工过程中也会由于紧急订单的影响也会改变已有的插入顺序,难以提前预判好插入时机并及时准确的将测试片送达需要恢复的加工腔室,从而导致加工腔室空闲等待测试片,降低了半导体组合设备的利用率,进而降低了半导体芯片的产能。
发明内容
鉴于上述问题,提出了本发明实施例以便提供一种克服上述问题或者至少部分地解决上述问题的一种晶片调度方法和相应的一种电子设备。
为了解决上述问题,本发明实施例公开了一种晶片调度方法,所述晶片包括测试片和待加工晶片,所述方法包括:
当仿真调度序列运行至测试片调度时间点时,确定目标待加工晶片,所述仿真调度序列用于调度所述待加工晶片;
将所述仿真调度序列回滚至所述目标待加工晶片对应的目标待加工晶片调度时间点;
在所述目标待加工晶片调度时间点上设定测试片工艺路径,生成可执行调度序列。
可选地,所述方法还包括:
在运行所述仿真调度序列时,获取测试片使用规则,所述测试片使用规则包括所述测试片调度时间点和所述测试片工艺路径。
可选地,所述仿真调度序列包括所述待加工晶片对应的传输路径,所述传输路径依次经过晶片装卸模块、第一机械手、校准模块、大气环境真空锁腔、真空环境真空锁腔、第二机械手;所述当仿真调度序列运行至所述测试片调度时间点时,确定目标待加工晶片,包括:
当所述仿真调度序列运行至所述测试片调度时间点时,确定是否存在处于所述传输路径的待加工晶片;
当不存在处于所述传输路径的待加工晶片时,确定所述目标待加工晶片为空;
当存在处于所述传输路径的待加工晶片时,按照所述传输路径的传输顺序对所述处于所述传输路径的待加工晶片进行排序,生成待加工晶片序列;
确定所述待加工晶片序列中末端的待加工晶片为所述目标待加工晶片。
可选地,所述目标待加工晶片为空时,所述将所述仿真调度序列回滚至所述目标待加工晶片对应的目标待加工晶片调度时间点,包括:
确定所述测试片调度时间点为所述目标待加工晶片对应的目标待加工晶片调度时间点;
将所述仿真调度序列中所述目标待加工晶片对应的目标待加工晶片调度时间点至所述测试片调度时间点内的数据删除。
可选地,当所述目标待加工晶片为所述待加工晶片序列中末端的待加工晶片时,所述将所述仿真调度序列回滚至所述目标待加工晶片对应的目标待加工晶片调度时间点,包括:
确定所述目标待加工晶片对应的当前路径点,所述当前路径点为所述第一机械手、所述校准模块、所述第二机械手、所述大气环境真空锁腔、所述真空环境真空锁腔中的一个;
计算由所述晶片装卸模块运行至所述当前路径点的运行时长;
将所述测试片调度时间点减去所述运行时长,得到所述目标待加工晶片对应的目标待加工晶片调度时间点;
将所述仿真调度序列中所述目标待加工晶片对应的目标待加工晶片调度时间点至所述测试片调度时间点内的数据删除。
可选地,所述测试片工艺路径对应有测试片优先级,所述在所述目标待加工晶片调度时间点上设定所述测试片工艺路径,生成可执行调度序列,包括:
基于所述测试片优先级,确定目标测试片工艺路径;
将所述目标测试片工艺路径添加至所述目标待加工晶片调度时间点上;
计算所述目标测试片工艺路径的工艺时长;
在所述目标待加工晶片调度时间点上,增加所述工艺时长,得到目标测试片工艺完成时间点;
在所述目标测试片工艺完成时间点上,对所述测试片优先级清零,生成可执行调度序列。
可选地,所述测试片调度时间点为多个,在所述目标待加工晶片调度时间点上设定测试片工艺路径的步骤之后,所述方法还包括:
按照时间顺序,判断所述仿真调度序列是否存在下一个测试片调度时间点;
当存在所述下一个测试片调度时间点时,确定所述下一个测试片调度时间点为所述测试片调度时间点,执行所述当仿真调度序列运行至测试片调度时间点时,确定目标待加工晶片的步骤,直至不存在所述下一个测试片调度时间点;
当不存在所述下一个测试片调度时间点时,执行所述生成可执行调度序列的步骤。
可选地,所述方法还包括:
发送所述可执行调度序列至预设半导体工艺设备,所述预设半导体工艺设备用于基于所述可执行调度序列调度所述测试片进行生产。
可选地,所述方法还包括:
记录预设半导体工艺设备的运行状态;
基于所述预设半导体工艺设备的运行状态,生成所述仿真调度序列。
本发明实施例还公开了一种电子设备,所述电子设备与半导体工艺设备连接,
所述电子设备用于执行如上所述的晶片调度方法。
本发明实施例包括以下优点:
本发明实施例通过当仿真调度序列运行至测试片调度时间点时,确定目标待加工晶片,所述仿真调度序列用于调度所述待加工晶片;将所述仿真调度序列回滚至所述目标待加工晶片对应的目标待加工晶片调度时间点;在所述目标待加工晶片调度时间点上设定测试片工艺路径,生成可执行调度序列。通过在需要调度测试片时,确定此时的待加工晶片,回滚到目标待加工晶片调度时间点,在该目标待加工晶片调度时间点设定所述测试片工艺路径,实现在此时最先调度测试片,使得当需要测试片进入加工腔室时,工艺路径中的测试片可以快速被使用,节省空闲等待时间,从而提高了生产效率。并且测试片的调度是在正常调用待加工晶片的调度时间基础上进行,使得即使在待加工晶片调度复杂的情况下,也能准确调度,可以更快的适应不同加工工艺需求的变化,进一步提高半导体芯片的产能。
附图说明
图1是本发明实施例的一种晶片调度方法的步骤流程图;
图2是本发明实施例的另一种晶片调度方法的步骤流程图;
图3是本发明实施例的一种晶片传输路径的示意图;
图4是本发明实施例的一种晶片调度方法应用系统的示意图;
图5是本发明实施例的一种晶片调度方法示例的步骤流程图;
图6是本发明实施例的一种电子设备的结构框图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本发明保护的范围。
参照图1,示出了本发明实施例的一种晶片调度方法的步骤流程图。在本发明实施例中调度的晶片包括测试片和待加工晶片。其中,测试片为Dummy片;待加工晶片为待进行加工的硅晶片。所述晶片调度方法具体可以包括如下步骤:
步骤101,当仿真调度序列运行至测试片调度时间点时,确定目标待加工晶片,所述仿真调度序列用于调度所述待加工晶片。
在半导体芯片的加工过程中,测试片和待加工晶片都是出于同一台半导体组合设备中,可以采用相同的机械部分进行调度。对于测试片和待加工晶片的区别在于两者存储盒所处装卸位并不相同。
在一款半导体芯片的加工工艺确定后,即可根据工艺流程确定待加工晶片在加工过程中,在半导体组合设备进行调度的仿真调度序列。仿真调度序列可用于对待加工晶片进行调度。
仿真调度序列会按照时间顺序运行,确定下一时间点需要执行动作。当仿真调度序列当前运行到的时间点与测试片调度时间点匹配时,确定仿真调度序列运行至测试片调度时间点。在此时,从当前正在被调度的多个待加工晶片中确定出最靠近加工腔室的待加工晶片为目标待加工晶片。其中,测试晶片调度时间点为加工腔室需要调度测试片入内进行清洁和校准的时间点;其与仿真调度序列采用相同的时间轴。
步骤102,将所述仿真调度序列回滚至所述目标待加工晶片对应的目标待加工晶片调度时间点。
在确定目标待加工晶片后,可以在仿真调度序列中,确定该目标待加工晶片已经执行的动作,根据执行这些动作的时间,计算出该目标待加工晶片开始调度的时间点,即为目标待加工晶片对应的目标待加工晶片调度时间点。确定目标待加工晶片调度时间点,然后将仿真调度序列从当前时间点回滚至目标待加工晶片调度时间点,从目标待加工晶片调度时间点重新进行运行。
步骤103,在所述目标待加工晶片调度时间点上设定测试片工艺路径,生成可执行调度序列。
仿真调度序列回滚至目标待加工晶片调度时间点时,在该目标待加工晶片调度时间点上设定测试片工艺路径,即仿真调度序列在该目标待加工晶片调度时间点上,执行的动作即为根据测试片工艺路径调度测试片。在全部需要调度测试片的时间点上,都设定有对应的测试片工艺路径后,将更新后的仿真调度序列确定为可执行调度序列。可执行调度序列即为可以满足调度测试片需求的实际作业控制序列。
本发明实施例通过当仿真调度序列运行至测试片调度时间点时,确定目标待加工晶片,所述仿真调度序列用于调度所述待加工晶片;将所述仿真调度序列回滚至所述目标待加工晶片对应的目标待加工晶片调度时间点;在所述目标待加工晶片调度时间点上设定测试片工艺路径,生成可执行调度序列。通过在需要调度测试片时,确定此时的待加工晶片,回滚至目标待加工晶片调度时间点,在该目标待加工晶片调度时间点设定测试片工艺路径,实现在此时最先调度测试片,使得当需要调度测试片进入加工腔室时,工艺路径中的测试片可以快速被调度使用,节省空闲等待时间,从而提高了生产效率。并且测试片的调度是在正常调用待加工晶片的调度时间基础上进行,使得即使在待加工晶片调度复杂的情况下,也能准确调度,可以更快的适应不同加工工艺需求的变化,进一步提高半导体芯片的产能。
参照图2,示出了本发明实施例的另一种晶片调度方法的步骤流程图。调度的晶片包括测试片和待加工晶片;所述调度方法具体可以包括如下步骤:
步骤201,记录预设半导体工艺设备的运行状态。
在本发明实施例中,由于不同的半导体工艺设备的运行存在差异,可以将需要在加工过程中调度使用测试片的半导体工艺设备作为进行动作仿真模拟的半导体工艺设备,即预设半导体工艺设备。可以记录该半导体工艺设备的运行状态。即记录下该半导体工艺设备在不考虑潜在测试片需求的情况下的所有过程动作和状态。
步骤202,基于所述预设半导体工艺设备的运行状态生成所述仿真调度序列。
将记录的预设半导体工艺设备的运行状态作为配置数据,生成仿真调度序列,并开始启动该仿真调度序列对预设半导体工艺设备的动作进行模拟仿真,基于时间顺序,执行仿真调度序列的动作从指定的晶圆盒中取出待加工晶片进行调度。
步骤203,在运行所述仿真调度序列时,获取测试片使用规则,所述测试片使用规则包括测试片调度时间点和测试片工艺路径。
在实际应用中,运行仿真调度序列,执行对应的动作来调度待加工晶片,对半导体组合设备的动作进行模拟仿真。在该仿真调度序列开始的同时可以获取测试片使用规则。该测试片使用规则用于确定需要调度测试片时刻,以及调度测试片的路径。因此,该测试片使用规则包括测试片调度时间点和测试片工艺路径。其中,测试片工艺路径为调度的测试片时,测试片经过的路径。
该测试片使用规则为根据待加工晶片的工艺要求和预设半导体工艺设备的加工腔室的设定共同确定的信息,对于测试片使用规则的测试片调度时间点确定并不做具体限定。举例而言,待加工晶片的工艺要求为在job(工程)开始前、间隔固定加工待加工晶片的片数、job结束后都需要测试片;预设半导体工艺设备的加工腔室设定要求为当加工腔室空闲一段时间后、连续执行固定片数待加工晶片后需要测试片。从而基于该条件对应有唯一的测试片调度时间点和测试片工艺路径。其中,测试片调度时间点与仿真调度序列运行的时间是处于同一时间轴上。时间点的方式可以采用相对时间的方式表达,举例而言,以仿真调度序列开始运行的时刻为“0”,后续的测试片调度时间点可以采用10秒来表示;即测试片调度时间点在仿真调度序列运行后的第10秒。对应时间点的精度则可以根据生产要求确定,在此不对时间的精度进行限定。
对于测试片使用规则可以从指定存储空间地址中获取。该指定存储空间可以为本地存储空间地址,也可以为第三方存储空间地址。本发明实施例对此不作具体限定。
步骤204,当所述仿真调度序列运行至所述测试片调度时间点时,确定目标待加工晶片。
仿真调度序列按照时间顺序运行执行对应动作,当仿真调度序列运行的时间点与测试片调度时间点匹配时,确定仿真调度序列运行至测试片调度时间点。继续以上述例子进行说明,当仿真调度序列运行至第10秒时,确定仿真调度序列运行至测试片调度时间点。
在仿真调度序列中,确定在测试片调度时间点,处于工艺路径中但并未进行加工的待加工晶片。从处于工艺路径中但并未进行加工的待加工晶片确定最靠近工艺路径末端的待加工晶片为目标待加工晶片。其中,若在测试片调度时间点时,并不存在工艺路径中但并未进行加工的待加工晶片,可以确定目标待加工晶片为空。
可选地,所述仿真调度序列包括所述待加工晶片对应传输路径,所述传输路径依次经过晶片装卸模块、第一机械手、校准模块、大气环境真空锁腔、真空环境真空锁腔、第二机械手;
参照图3,在一个待加工晶片加工成半导体芯片对应的工艺路径为晶片装卸模块(LoadPort)、第一机械手(ATM)、校准模块(Aligner)、大气环境真空锁腔(LoadLock的其中一个槽位)、真空环境真空锁腔(LoadLock的另一个槽位)、第二机械手(VTM)、加工腔室(PM1、PM2、PM3、PM4)、第二机械手、真空环境真空锁腔、大气环境真空锁腔、第一机械手、晶片装卸模块。其中,传输路径即为处于工艺路径中但并未进行加工时待加工晶片经过的路径,即依次经过晶片装卸模块、第一机械手、校准模块、大气环境真空锁腔、真空环境真空锁腔、第二机械手。其中,第一机械手可以为单臂机械手、第二机械手可以为双臂机械手。
所述当所述仿真调度序列运行至所述测试片调度时间点时,确定目标待加工晶片,包括:
子步骤S2041,当所述仿真调度序列运行至所述测试片调度时间点时,确定是否存在处于所述传输路径的待加工晶片;
确定当仿真调度序列运行至测试片调度时间点时,在传输路径上是否存在待加工晶片。具体地,可以逐一确定晶片装卸模块、第一机械手、校准模块、大气环境真空锁腔、真空环境真空锁腔、第二机械手位置上是否存在待加工晶片,其中一个路径点上存在待加工晶片即可确定存在处于传输路径的待加工晶片。在晶片装卸模块、第一机械手、校准模块、大气环境真空锁腔、真空环境真空锁腔、第二机械手位置上都不存在待加工晶片,则确定不存在处于传输路径的待加工晶片。
子步骤S2042,当不存在处于所述传输路径的待加工晶片时,确定所述目标待加工晶片为空;
当不存在处于传输路径的待加工晶片时,即当前传输路径上并没有待加工晶片,可以确定目标待加工晶片为空。
子步骤S2043,当存在处于所述传输路径的待加工晶片时,按照所述传输路径的传输顺序对所述处于所述传输路径的待加工晶片进行排序,生成待加工晶片序列;
当存在处于传输路径的待加工晶片时,需要进一步地按照传输路径的传输顺序对处于传输路径的待加工晶片进行排序。将目前处于传输路径的待加工晶片按照处于晶片装卸模块、第一机械手、校准模块、大气环境真空锁腔、真空环境真空锁腔、第二机械手的顺序进行排序,得到的序列即为待加工晶片序列。
子步骤S2044,确定所述待加工晶片序列中末端的待加工晶片为所述目标待加工晶片。
在待加工晶片序列中,越靠近末端即越接近加工腔室,即更快可以进入到加工腔室中。因此,可以确定待加工晶片序列中末端的待加工晶片为目标待加工晶片,令后续替换为测试片时,测试片可以更快进入到加工腔室。
步骤205,将所述仿真调度序列回滚至所述目标待加工晶片对应的目标待加工晶片调度时间点。
根据目标待加工晶片在传输路径上的位置点,计算目标待加工晶片从晶圆装卸到该位置点执行的全部动作对应时间,基于该时间在仿真调度序列中,确定出目标待加工晶片调度时间点。其中,对于目标待加工晶片调度时间点的确定可以根据目标待加工晶片的类型确定。
然后将仿真调度序列回滚至目标待加工晶片调度时间点,使得可以在目标待加工晶片调度时间点处调整仿真调度序列的下一步动作。
具体地,当所述目标待加工晶片为空时,所述将所述仿真调度序列回滚至所述目标待加工晶片对应的目标待加工晶片调度时间点,包括:
子步骤S2051,确定所述测试片调度时间点为所述目标待加工晶片对应的目标待加工晶片调度时间点。
在实际应用中,当目标待加工晶片为空时,即仿真调度序列在测试片调度时间点上时,并不存在已经出晶片装卸模块而未进行加工腔室的待加工晶片,测试片此时可以直接调用,目标待加工晶片对应的调度时间为零,确定测试片调度时间点为目标待加工晶片调度时间点。
子步骤S2052,将所述仿真调度序列中所述目标待加工晶片对应的目标待加工晶片调度时间点至所述测试片调度时间点内的数据删除。
对于仿真调度序列回滚方式,是将仿真调度序列中目标待加工晶片调度时间点至测试片调度时间点内的数据删除。
在实际应用中,可以将目标待加工晶片调度时间点至测试片调度时间点这一段时间内,仿真调度序列中执行的动作以及参数等数据全部删除,并在当前时间为回退至目标待加工晶片调度时间点。
当所述目标待加工晶片为所述待加工晶片序列中末端的待加工晶片时,所述将所述仿真调度序列回滚至所述目标待加工晶片对应的目标待加工晶片调度时间点,包括:
子步骤S2053,确定所述目标待加工晶片对应的当前路径点,所述当前路径点为所述第一机械手、所述校准模块、所述第二机械手、所述大气环境真空锁腔、所述真空环境真空锁腔中的一个;
当存在目标待加工晶片时,确定该目标待加工晶片当前时刻在搬运路径上的当前路径点。其中,当前路径点为第一机械手、校准模块、大气环境真空锁腔、真空环境真空锁腔、第二机械手中的其中一个。
子步骤S2054,计算由所述晶片装卸模块运行至所述当前路径点的运行时长;
第一机械手、校准模块、大气环境真空锁腔、真空环境真空锁腔、第二机械手对应有动作时长,每个当前路径点对应动作时长根据在实际加工时,半导体工艺设备的在该动作运行的时长确定。根据目标待加工晶片的当前路径点对应的动作时长,计算出目标待加工晶片由晶片装卸模块运行至当前路径点的运行时长。
举例而言,第一机械手的动作时长为1秒、校准模块的动作时长为2秒、大气环境真空锁腔的动作时长为1秒、真空环境真空锁腔的动作时长为1秒、第二机械手的动作时长为1秒。目标待加工晶片的当前路径点为大气环境真空锁腔,即目标待加工晶片由晶片装卸模块运行至大气环境真空锁腔的运行时长为4秒(第一机械手的动作时长、校准模块的动作时长和大气环境真空锁腔的动作时长之和)。
子步骤S2055,将所述测试片调度时间点减去所述运行时长,得到所述目标待加工晶片对应的目标待加工晶片调度时间点。
将测试片调度时间点减去运行时长,得到的时间点即为目标待加工晶片对应目标待加工晶片调度时间点。在仿真调度序列在该目标待加工晶片调度时间点时开始调度目标待加工晶片。
子步骤S2056,将所述仿真调度序列中所述目标待加工晶片对应的目标待加工晶片调度时间点至所述测试片调度时间点内的数据删除。
对于仿真调度序列回滚方式,是将仿真调度序列中目标待加工晶片调度时间点至测试片调度时间点内的数据删除。可以将目标待加工晶片调度时间点至测试片调度时间点这一段时间内,仿真调度序列中执行的动作以及参数等数据全部删除,并在当前时间为回退至目标待加工晶片调度时间点。
步骤206,在所述目标待加工晶片调度时间点上设定测试片工艺路径,生成可执行调度序列。
在目标待加工晶片调度时间点上设定测试片工艺路径,并将调度测试片的优先级提升至最高级别,使得仿真调度序列在运行到目标待加工晶片调度时间点时,优先调度测试片。在全部测试片的调度需求都满足后,将更新后的仿真调度序列确定为可执行调度序列。其中,对于测试片工艺路径可以根据测试片从其装卸位至目标加工腔室,在回到其装卸位的实际路径确定,在此不再限定。
具体地,所述测试片工艺路径对应有测试片优先级,所述在所述目标待加工晶片调度时间点上设定所述测试片工艺路径,生成可执行调度序列,包括:
子步骤S2061,基于所述测试片优先级,确定目标测试片工艺路径;
在实际应用中,在测试片使用规则的测试片工艺路径会存在多条,但是在某一时间点,测试片工艺路径对应的优先级并不相同,优先级高即为当前所需要的测试片工艺路径。因此,可以基于测试片优先级,从测试片工艺路径中,确定优先级最高的测试片工艺路径为目标测试片工艺路径。
子步骤S2062,将所述目标测试片工艺路径添加至所述目标待加工晶片调度时间点上;
将目标测试片工艺路径添加至目标待加工晶片调度时间点,即在目标待加工晶片调度时间点后的下一步动作即为执行目标测试片工艺路径调度测试片。
子步骤S2063,计算所述目标测试片工艺路径的工艺时长;
并且根据目标测试片工艺路径中经过的每一个路径点,对应的动作时长,计算出完成整个目标测试片工艺路径所需要的工艺时长。
举例而言,如图3所示,目标测试片工艺路径为测试片装卸模块(DummyPort)、第一机械手(ATM)、校准模块(Aligner)、大气环境真空锁腔(LoadLock其中一个槽位)、真空环境真空锁腔(LoadLock另一个槽位)、第二机械手(VTM)、(、加工腔室(PM1、PM2、PM3、PM4)、第二机械手、真空环境真空锁腔、大气环境真空锁腔、第一机械手、测试片装卸模块。依次对应动作时长为1秒、1秒、2秒、1秒、1秒、2秒、3秒、2秒、1秒、1秒、1秒、1秒。工艺时长即为17秒(目标测试片工艺路径全部路径点对应动作时长之和)。
子步骤S2064,在所述目标待加工晶片调度时间点上,增加所述工艺时长,得到目标测试片工艺完成时间点;
再基于目标待加工晶片调度时间点,在此基础上增加工艺时长,得到的时间点确定为目标测试片工艺完成时间点。以该目标测试片工艺完成时间点表征当前测试片完成的时间点。
子步骤S2065,在所述目标测试片工艺完成时间点上,对所述测试片优先级清零,生成可执行调度序列。
在该目标测试片工艺完成时间点上,将测试片优先级清零,使得仿真调度序列在该目标测试片工艺完成时间点上不继续调度测试片,等待下一次优先级更高的测试片工艺再进行调度;以此更新仿真调度序列,生成可执行调度序列。
此外,可能会存在多个不同的加工腔室需要调度使用测试片,此时,按照时间顺序判断仿真调度序列是否存在下一个测试片调度时间点;
具体地,可以循环判断不同加工腔室是否存在调度使用测试片的需求,当存在调度需求即存在下一个测试片调度时间点;否则即不存在下一个测试片调度时间点,当前的下一个测试片调度时间点是预设半导体工艺设备最后一个需要调度测试片调度的时间点。
当存在所述下一个测试片调度时间点时,确定所述下一个测试片调度时间点为所述测试片调度时间点,执行所述当仿真调度序列运行至测试片调度时间点时,确定目标待加工晶片的步骤,直至不存在所述下一个测试片调度时间点;
具体地,当存在下一个测试片调度时间点时,当前更新的仿真调度序列并不能作为控制预设半导体工艺设备加工的生成可执行调度序列。需要继续在仿真调度序列中更新调度测试片的动作。为此,可以将下一个测试片调度时间点确定为测试片调度时间点,以该测试片调度时间点继续执行仿真调度序列运行至测试片调度时间点时,确定目标待加工晶片的步骤,确定出新的目标待加工晶片,和对应的目标待加工晶片调度时间点,从而在新的目标待加工晶片调度时间点插入调度测试片的动作,进一步更新仿真调度序列;直至不存在下一个测试片调度时间点。
当不存在所述下一个测试片调度时间点时,执行所述生成可执行调度序列的步骤。
当不存在下一个测试片调度时间点,说明每个加工腔室调度测试片的需求都得到满足,此时更新的仿真调度序列即可准确控制预设半导体工艺设备对半导体芯片进行生产。执行生成可执行调度序列的步骤,将此时更新得到的仿真调度序列确定为可执行调度序列。
步骤207,发送所述可执行调度序列至预设半导体工艺设备,所述预设半导体工艺设备用于基于所述可执行调度序列调度所述测试片进行生产。
生成可执行调度序列后,可以将可执行调度序列发送至预设半导体工艺设备。预设半导体工艺设备接收该可执行调度序列,基于该可执行调度序列中的动作控制对应模块运行,生产半导体芯片。
本发明实施例中,通过在运行仿真调度序列时进行测试片调用调整,由于各种不同类型的晶片的仿真调度序列并不存在本质性差异,使得本发明实施例的测试片调度方法具有较好的通用性,可以支持各种不同类型的晶片。并且运行仿真调度序列调度待加工晶片时,并行调整测试片调度,令调度待加工晶片与调度测试片的逻辑解耦,两者相互独立,可以更快的适应不同工艺需求的变化。在加工腔室需要测试片的时候,通过找到传输工艺路径中加工腔室最近的待加工晶片并确定其调用时间,然后通过回滚到目标待加工晶片调用时间,调整测试片的优先级实现测试片最早出片,并重新调度,达到当加工腔室需要测试片的时候,工艺路径中的测试片最接近该加工腔室,节省了加工腔室的空闲等待时间,进而提高了半导体芯片的产能。
为了使本领域技术人员能够更好地理解本发明实施例步骤,下面通过一个例子加以说明:
参照图4,示出了本发明实施例的一种晶片调度方法应用系统的示意图。该应用系统具体可以包括如下五个模块:
优化调度模块:采用有限状态机、扩展有限状态机等优化调度算法,根据模拟仿真的系统实时状态,实现在不考虑潜在测试片需求的情况下可以优化计算出最优的调度策略(仿真调度序列)。
模拟仿真模块:对半导体组合设备各个设备单元的模拟仿真,可以用于模拟实际半导体工艺设备的工序控制执行过程。
Dummy需求逻辑判断模块:根据模拟仿真的系统状态,按照测试片使用规则的逻辑,判断各个加工腔室在此仿真状态下是否需要测试片使用规则,输出需要的测试片使用规则信息;
状态回滚模块:确定回滚时间点,触发模拟仿真模块进行状态回滚,并修改模拟仿真模块中对应测试片的工艺路径和优先级;
调度序列输出模块:根据仿真模拟系统记录的调度动作序列,整理输出调度序列清单(可执行序列)。
具体地,晶片调度方法流程可以参照图5。
步骤一:利用计算机程序实现对机台的模拟仿真,记录机台所有过程动作和状态,并根据实际半导体组合设备状态初始化或更新仿真程序;
步骤二:对LoadPort(待加工晶片装卸位)和DummyPort(测试片装卸位)内待加工晶圆片按照优先级高低顺序出栈;
步骤三:利用优化调度算法,在不考虑潜在dummy需求的情况下(即将测试片作为待加工晶片调度)求解出调度序列(仿真调度序列);
步骤四:运行仿真程序,在仿真程序中按照时间顺序执行下一步动作;如果下一步动作为完成工艺的Dummy片(测试片)回到DummyPort(测试片装卸位)则清空Dummy片的工艺路径和优先级。
步骤五:判断是否所有的(测试片)调度任务完成,如果是,则执行步骤六,否则执行步骤七;
步骤六:整理输出仿真程序记录的所有过程动作即为机台可执行调度序列,程序结束,输出可执行调度序列;
步骤七:根据Dummy片的使用逻辑规则(测试片使用规则)循环判断各个pm(加工腔室)当前是否需要Dummy片,如果所有pm都不需要则执行步骤四,否则执行步骤八。
步骤八:记录需要dummy片的pm为PM_dummy(目标加工腔室),如果有多个pm需要dummy片则按照优先级选择一个pm记录。
步骤九:判断是否有已经出LoadPort(待加工晶片装卸位)且未工艺的晶片(即搬运路径上的待加工晶片),如果有则执行步骤十,否则执行步骤十一;
步骤十:找到在LoadPort(待加工晶片装卸位)->ATM(第一机械手)->Aligner(校准模块)->ATM(第二机械手)->LoadLock大气环境(大气环境真空锁腔)->LoadLock真空环境(真空环境真空锁腔)步骤中最靠后的待加工晶片;
获取此晶片从LoadPort离开时的时间点为T2(目标待加工晶片调度时间点);将仿真系统所有设备、晶片和Dummy片状态回滚到T2时间点,删除仿真程序中所有从T2到当前时间的动作和状态记录。
步骤十一:根据Dummy片的优先级找出最先出的Dummy片;初始化此Dummy片的工艺路径,并设定目标pm为PM_dummy;将此Dummy片视为待加工晶片调度,并将优先级设为最高;转向执行步骤二。
需要说明的是,对于方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明实施例并不受所描述的动作顺序的限制,因为依据本发明实施例,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作并不一定是本发明实施例所必须的。
参照图6,示出本发明实施例的一种电子设备的结构框图;所述电子设备601与半导体工艺设备连接,
所述电子设备601用于执行如上所述的晶片调度方法。
对于装置实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
本发明实施例还提供了一种计算机可读存储介质,计算机可读存储介质上存储计算机程序,所述计算机程序被处理器执行时实现上述测试片调度方法实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
本领域内的技术人员应明白,本发明实施例的实施例可提供为方法、装置、或计算机程序产品。因此,本发明实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明实施例是参照根据本发明实施例的方法、终端设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理终端设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理终端设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理终端设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理终端设备上,使得在计算机或其他可编程终端设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程终端设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本发明实施例的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明实施例范围的所有变更和修改。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
以上对本发明所提供的一种晶片调度方法和一种电子设备,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种晶片调度方法,其特征在于,所述晶片包括测试片和待加工晶片,所述方法包括:
当仿真调度序列运行至测试片调度时间点时,确定目标待加工晶片,所述仿真调度序列用于调度所述待加工晶片;
将所述仿真调度序列回滚至所述目标待加工晶片对应的目标待加工晶片调度时间点;
在所述目标待加工晶片调度时间点上设定测试片工艺路径,生成可执行调度序列。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
在运行所述仿真调度序列时,获取测试片使用规则,所述测试片使用规则包括所述测试片调度时间点和所述测试片工艺路径。
3.根据权利要求1所述的方法,其特征在于,所述仿真调度序列包括所述待加工晶片对应的传输路径,所述传输路径依次经过晶片装卸模块、第一机械手、校准模块、大气环境真空锁腔、真空环境真空锁腔、第二机械手;所述当仿真调度序列运行至所述测试片调度时间点时,确定目标待加工晶片,包括:
当所述仿真调度序列运行至所述测试片调度时间点时,确定是否存在处于所述传输路径的待加工晶片;
当不存在处于所述传输路径的待加工晶片时,确定所述目标待加工晶片为空;
当存在处于所述传输路径的待加工晶片时,按照所述传输路径的传输顺序对所述处于所述传输路径的待加工晶片进行排序,生成待加工晶片序列;
确定所述待加工晶片序列中末端的待加工晶片为所述目标待加工晶片。
4.根据权利要求3所述的方法,其特征在于,所述目标待加工晶片为空时,所述将所述仿真调度序列回滚至所述目标待加工晶片对应的目标待加工晶片调度时间点,包括:
确定所述测试片调度时间点为所述目标待加工晶片对应的目标待加工晶片调度时间点;
将所述仿真调度序列中所述目标待加工晶片对应的目标待加工晶片调度时间点至所述测试片调度时间点内的数据删除。
5.根据权利要求3所述的方法,其特征在于,当所述目标待加工晶片为所述待加工晶片序列中末端的待加工晶片时,所述将所述仿真调度序列回滚至所述目标待加工晶片对应的目标待加工晶片调度时间点,包括:
确定所述目标待加工晶片对应的当前路径点,所述当前路径点为所述第一机械手、所述校准模块、所述第二机械手、所述大气环境真空锁腔、所述真空环境真空锁腔中的一个;
计算由所述晶片装卸模块运行至所述当前路径点的运行时长;
将所述测试片调度时间点减去所述运行时长,得到所述目标待加工晶片对应的目标待加工晶片调度时间点;
将所述仿真调度序列中所述目标待加工晶片对应的目标待加工晶片调度时间点至所述测试片调度时间点内的数据删除。
6.根据权利要求1所述的方法,其特征在于,所述测试片工艺路径对应有测试片优先级,所述在所述目标待加工晶片调度时间点上设定所述测试片工艺路径,生成可执行调度序列,包括:
基于所述测试片优先级,确定目标测试片工艺路径;
将所述目标测试片工艺路径添加至所述目标待加工晶片调度时间点上;
计算所述目标测试片工艺路径的工艺时长;
在所述目标待加工晶片调度时间点上,增加所述工艺时长,得到目标测试片工艺完成时间点;
在所述目标测试片工艺完成时间点上,对所述测试片优先级清零,生成可执行调度序列。
7.根据权利要求6所述的方法,其特征在于,所述测试片调度时间点为多个,在所述目标待加工晶片调度时间点上设定测试片工艺路径的步骤之后,所述方法还包括:
按照时间顺序,判断所述仿真调度序列是否存在下一个测试片调度时间点;
当存在所述下一个测试片调度时间点时,确定所述下一个测试片调度时间点为所述测试片调度时间点,执行所述当仿真调度序列运行至测试片调度时间点时,确定目标待加工晶片的步骤,直至不存在所述下一个测试片调度时间点;
当不存在所述下一个测试片调度时间点时,执行所述生成可执行调度序列的步骤。
8.根据权利要求1所述的方法,其特征在于,所述方法还包括:
发送所述可执行调度序列至预设半导体工艺设备,所述预设半导体工艺设备用于基于所述可执行调度序列调度所述测试片进行生产。
9.根据权利要求1所述的方法,其特征在于,所述方法还包括:
记录预设半导体工艺设备的运行状态;
基于所述预设半导体工艺设备的运行状态,生成所述仿真调度序列。
10.一种电子设备,其特征在于,所述电子设备与半导体工艺设备连接,
所述电子设备用于执行权利要求1-9任一项所述的晶片调度方法。
CN202211318051.XA 2022-10-26 2022-10-26 一种晶片调度方法和一种电子设备 Active CN115794506B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211318051.XA CN115794506B (zh) 2022-10-26 2022-10-26 一种晶片调度方法和一种电子设备
PCT/CN2023/126409 WO2024088294A1 (zh) 2022-10-26 2023-10-25 一种晶片调度方法和一种电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211318051.XA CN115794506B (zh) 2022-10-26 2022-10-26 一种晶片调度方法和一种电子设备

Publications (2)

Publication Number Publication Date
CN115794506A true CN115794506A (zh) 2023-03-14
CN115794506B CN115794506B (zh) 2023-10-13

Family

ID=85433841

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211318051.XA Active CN115794506B (zh) 2022-10-26 2022-10-26 一种晶片调度方法和一种电子设备

Country Status (2)

Country Link
CN (1) CN115794506B (zh)
WO (1) WO2024088294A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024088294A1 (zh) * 2022-10-26 2024-05-02 北京北方华创微电子装备有限公司 一种晶片调度方法和一种电子设备

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6122566A (en) * 1998-03-03 2000-09-19 Applied Materials Inc. Method and apparatus for sequencing wafers in a multiple chamber, semiconductor wafer processing system
CN101057192A (zh) * 2004-11-19 2007-10-17 先进微装置公司 提前的调度自动化物料搬运系统(amhs)取货及送货
CN101459098A (zh) * 2007-12-14 2009-06-17 北京北方微电子基地设备工艺研究中心有限责任公司 一种晶片优化调度的方法和装置
JP2009158736A (ja) * 2007-12-27 2009-07-16 Nikon Corp クラスタツールのスケジューリング管理方法
CN101740441A (zh) * 2008-11-04 2010-06-16 北京北方微电子基地设备工艺研究中心有限责任公司 一种机械手调度方法、装置及等离子体处理设备
US20110288808A1 (en) * 2010-05-20 2011-11-24 International Business Machines Corporation Optimal test flow scheduling within automated test equipment for minimized mean time to detect failure
CN105185731A (zh) * 2015-08-17 2015-12-23 北京七星华创电子股份有限公司 一种半导体热处理设备的晶片调度控制方法及系统
CN107871194A (zh) * 2016-09-28 2018-04-03 北京北方华创微电子装备有限公司 一种生产线设备的调度方法和装置
CN109034596A (zh) * 2018-07-19 2018-12-18 北京北方华创微电子装备有限公司 一种物料优化调度的方法和设备
CN114169805A (zh) * 2022-01-10 2022-03-11 北京烁科精微电子装备有限公司 一种晶圆调度方法、装置、存储介质及电子设备
CN114818395A (zh) * 2022-06-29 2022-07-29 埃克斯工业(广东)有限公司 一种基于ropn模型的生产调度仿真方法及其装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5928389A (en) * 1996-10-21 1999-07-27 Applied Materials, Inc. Method and apparatus for priority based scheduling of wafer processing within a multiple chamber semiconductor wafer processing tool
CN115794506B (zh) * 2022-10-26 2023-10-13 北京北方华创微电子装备有限公司 一种晶片调度方法和一种电子设备

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6122566A (en) * 1998-03-03 2000-09-19 Applied Materials Inc. Method and apparatus for sequencing wafers in a multiple chamber, semiconductor wafer processing system
CN101057192A (zh) * 2004-11-19 2007-10-17 先进微装置公司 提前的调度自动化物料搬运系统(amhs)取货及送货
CN101459098A (zh) * 2007-12-14 2009-06-17 北京北方微电子基地设备工艺研究中心有限责任公司 一种晶片优化调度的方法和装置
WO2009089715A1 (fr) * 2007-12-14 2009-07-23 Beijing Nmc Co., Ltd. Procédé et dispositif pour un acheminement optimisé de tranches
JP2009158736A (ja) * 2007-12-27 2009-07-16 Nikon Corp クラスタツールのスケジューリング管理方法
CN101740441A (zh) * 2008-11-04 2010-06-16 北京北方微电子基地设备工艺研究中心有限责任公司 一种机械手调度方法、装置及等离子体处理设备
US20110288808A1 (en) * 2010-05-20 2011-11-24 International Business Machines Corporation Optimal test flow scheduling within automated test equipment for minimized mean time to detect failure
CN105185731A (zh) * 2015-08-17 2015-12-23 北京七星华创电子股份有限公司 一种半导体热处理设备的晶片调度控制方法及系统
CN107871194A (zh) * 2016-09-28 2018-04-03 北京北方华创微电子装备有限公司 一种生产线设备的调度方法和装置
US20190096724A1 (en) * 2016-09-28 2019-03-28 Beijing Naura Microelectronics Equipment Co., Ltd Method and system for scheduling apparatuses on production line
CN109034596A (zh) * 2018-07-19 2018-12-18 北京北方华创微电子装备有限公司 一种物料优化调度的方法和设备
CN114169805A (zh) * 2022-01-10 2022-03-11 北京烁科精微电子装备有限公司 一种晶圆调度方法、装置、存储介质及电子设备
CN114818395A (zh) * 2022-06-29 2022-07-29 埃克斯工业(广东)有限公司 一种基于ropn模型的生产调度仿真方法及其装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
张怀;江志斌;郭乘涛;刘惠然;: "基于EOPN的晶圆制造系统实时调度仿真平台", 上海交通大学学报, no. 11, pages 1 - 7 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024088294A1 (zh) * 2022-10-26 2024-05-02 北京北方华创微电子装备有限公司 一种晶片调度方法和一种电子设备

Also Published As

Publication number Publication date
WO2024088294A1 (zh) 2024-05-02
CN115794506B (zh) 2023-10-13

Similar Documents

Publication Publication Date Title
TWI575561B (zh) 用於控制多批工件處理的方法、儲存媒體及系統
CN100416577C (zh) 用于掩模版的智能自动化管理的方法和系统
US9385016B2 (en) Semiconductor processing system and program
US8165704B2 (en) Method of release and product flow management for a manufacturing facility
US9223307B1 (en) Method for scheduling single-arm cluster tools with wafer revisiting and residency time constraints
CN115794506A (zh) 一种晶片调度方法和一种电子设备
JP2003324043A (ja) レシピ配布管理データベースを備えた半導体ウェハ製造実行システム
US11275360B2 (en) Using graphics processing unit for substrate routing and throughput modeling
CN110378583B (zh) 一种拟关键路径同设备相邻工序互换方法
US11042148B2 (en) System and method for scheduling semiconductor lot to fabrication tool
US20070005170A1 (en) Method for the preferred processing of workpieces of highest priority
Jacobs et al. Quantifying variability of batching equipment using effective process times
JP2800795B2 (ja) 生産制御方法及び生産制御装置
US20110112676A1 (en) Work process control device, work process control method, and program
JP2023120168A (ja) 半導体工場における待ち時間予測のための方法
CN105807732A (zh) 半导体工艺控制方法及半导体工艺控制系统
JP2008059321A (ja) 工程シミュレーションシステム
US7113840B2 (en) Dispatch method and system
TW202418081A (zh) 一種晶片調度方法和一種電子設備
JPH11227931A (ja) 搬送順序決定方法および装置
JP6697107B2 (ja) スケジューラ、基板処理装置、及び基板搬送方法
EP1202144A1 (en) Method for controlling a process line in semiconductor device manufacturing
van der Eerden et al. Litho area cycle time reduction in an advanced 300mm semiconductor manufacturing line
CN114420590A (zh) 一种工艺任务执行方法和一种半导体工艺设备
JP2003157110A (ja) 生産管理の方法、装置及びコンピュータプログラム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant