CN115776282A - 功率放大器架构、控制方法、电路板以及控制器 - Google Patents

功率放大器架构、控制方法、电路板以及控制器 Download PDF

Info

Publication number
CN115776282A
CN115776282A CN202111057845.0A CN202111057845A CN115776282A CN 115776282 A CN115776282 A CN 115776282A CN 202111057845 A CN202111057845 A CN 202111057845A CN 115776282 A CN115776282 A CN 115776282A
Authority
CN
China
Prior art keywords
amplifier
signal
power
main
division network
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111057845.0A
Other languages
English (en)
Inventor
魏伟伟
秦天银
王晖
冯萍丽
项阳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN202111057845.0A priority Critical patent/CN115776282A/zh
Priority to PCT/CN2022/113997 priority patent/WO2023035922A1/zh
Publication of CN115776282A publication Critical patent/CN115776282A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

本发明实施例涉及放大器技术领域,特别涉及一种功率放大器架构、控制方法、电路板以及控制器。上述功率放大器架构包括:功分网络、第一主路放大器、第二主路放大器、辅路放大器、合路器、主路侧阻抗变换器;功分网络的第一输出端连接第一主路放大器的输入端,功分网络的第二输出端连接第二主路放大器的输入端;合路器的输出端连接主路侧阻抗变换器的第一端,主路侧阻抗变换器的第二端用于连接负载;功分网络的第三输出端连接于辅路放大器的输入端,辅路放大器的输出端连接于主路侧阻抗变换器的第二端。本发明实施例提供的功率放大器架构,实现高效率大回退。

Description

功率放大器架构、控制方法、电路板以及控制器
技术领域
本申请实施例涉及功率放大器领域,特别涉及一种功率放大器架构、控制方法、电路板以及控制器。
背景技术
随着5G通讯的商用和信号传输速率的提升,6dB信号峰均比已经不能满足当前高速通信的需求,基站发射系统要求功率放大器回退9-12dB,这给效率功率放大器设计提出了严峻的挑战。
Doherty架构因结构简单易行成为当前基站产品的常规的技术方案,但在9-12dB峰均比信号场景下,两路Doherty架构因主路功率路放大器和辅助路功率放大器存在较大的非对称比,导致辅助路功率放大器开启后瞬时效率出现较大凹坑;三路Doherty架构主路功率放大器和辅路功率放大器存在大阻抗牵引比问题,较难在较宽的工作频带下取得高回退效率的效果。因此,这两种Doherty架构功率放大器在工作中均存在在功率大回退下效率低的问题,两种Doherty架构的功率放大器均无法完美满足当前高速通信的需求。
发明内容
本申请实施例的主要目的在于提出一种功率放大器架构、控制方法、电路板以及控制器,可以在宽带工作频段下实现高效率大回退。
为实现上述目的,本申请实施例提供了一种功率放大器架构,包括:功分网络、第一主路放大器、第二主路放大器、辅路放大器、合路器、主路侧阻抗变换器;功分网络的第一输出端连接于第一主路放大器的输入端,第一主路放大器的输出端连接于合路器的第一输入端;功分网络的第二输出端连接于第二主路放大器的输入端,第二主路放大器的输出端连接于合路器的第二输入端;合路器的输出端连接主路侧阻抗变换器的第一端,主路侧阻抗变换器的第二端用于连接负载;功分网络的第三输出端连接于辅路放大器的输入端,辅路放大器的输出端连接于主路侧阻抗变换器的第二端;功分网络的第一输入端用于接收第一信号,功分网络的第二输入端用于接收第二信号;功分网络的第一输出端用于输出第一信号,功分网络的第二输出端用于输出第二信号,功分网络的第三输出端用于输出第三信号,且第三信号为第一信号的正交信号与第二信号的正交信号叠加后的信号。
为实现上述目的,本申请实施例还提供一种功率放大器架构的控制方法,控制方法应用于上述任一项的功率放大器架构,方法包括:
第一阶段:提供固定异相的第一信号和第二信号,并将第一信号输入功分网络的第一输入端,将第二信号输入功分网络的第二输入端;固定异相是指第一信号和第二信号的相位固定且相位相反;其中,在第一阶段中,辅路放大器处于非导通状态,第一主路放大器和第二主路放大器均处于导通状态;在第一阶段结束时,第一主路放大器和第二主路放大器的电压达到饱和状态;第一阶段结束之后,进入第二阶段:控制第一信号和第二信号的相位同步变化且始终保持相位相反;其中,在第二阶段中,辅路放大器仍处于非导通状态,第一主路放大器和第二主路放大器仍处于导通状态,且第一主路放大器和第二主路放大器中的电压均保持饱和状态,且电流均不断增长;在第二阶段结束时,第一主路放大器和第二主路放大器中的电流均尚未饱和;第二阶段结束之后,进入第三阶段:控制第一信号和第二信号的相位同步变化且始终保持相位相反;其中,在第三阶段中,辅路放大器、第一主路放大器和第二主路放大器均处于导通状态,且第一主路放大器和第二主路放大器中的电压继续保持饱和状态,且电流均继续不断增长;在第三阶段结束时,辅路放大器中的电压达到饱和状态,辅路放大器、第一主路放大器和第二主路放大器中的电流均达到饱和状态;其中,从第一阶段到第三阶段,第一信号和第二信号的信号强度不断增大。
为实现上述目的,本申请实施例还提供一种电路板,包括:功率放大器架构;功率放大器架构为上述任一项功率放大器架构。
为实现上述目的,本申请实施例还提供一种一种控制器,至少一个处理单元和存储单元;以及,与至少一个处理单元通信连接的存储单元;其中,存储单元存储有可被至少一个处理单元执行的指令,指令被至少一个处理单元执行,以使至少一个处理单元能够执行上述功率放大器架构的控制方法。
本申请实施例提出的功率放大器架构,是由两个主路放大器和一个辅路放大器构成双输入三路架构,通过控制两个主路放大器中输入信号的相位关系,第一主路放大器和第二主路放大器分别在固定异相信号的控制下和在同步变化异相信号的控制下实现两次负载调制,实现高效率大回退。
附图说明
图1是根据本发明一个实施例中的功率放大器中功分网络电路结构图;
图2是根据本发明一个实施例中功率放大器架构图;
图3是根据本发明一个实施例中提供的一种Chireix合路器的等效电路图;
图4是根据本发明另一个实施例中提供的一种功率放大器架构的控制方法流程图;
图5是根据本发明另一个实施例的功率放大器架构控制方法的等效电路图;
图6是根据本发明另一个实施例的功率放大器架构功率大回退下的效率图;
图7是传统三路Doherty结构电路放大器效率示意图;
图8是根据本发明另一个实施例的控制器结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合附图对本申请的各实施例进行详细的阐述。然而,本领域的普通技术人员可以理解,在本申请各实施例中,为了使读者更好地理解本申请而提出了许多技术细节。但是,即使没有这些技术细节和基于以下各实施例的种种变化和修改,也可以实现本申请所要求保护的技术方案。以下各个实施例的划分是为了描述方便,不应对本申请的具体实现方式构成任何限定,各个实施例在不矛盾的前提下可以相互结合相互引用。
本发明的一个实施例涉及一种功率放大器架构。下面对本实施例的功率放大器架构的实现细节进行具体的说明,以下内容仅为方便理解提供的实现细节,并非实施本方案的必须。如图1所示,功率放大器架构包括:功分网络(Power divider network,PDN)、第一主路放大器Main1、第二主路放大器Main2、辅路放大器Peak、合路器、主路侧阻抗变换器TL5;功分网络的第一输出端连接于第一主路放大器Main1的输入端,第一主路放大器Main1的输出端连接于合路器的第一输入端;功分网络的第二输出端连接于第二主路放大器Main2的输入端,第二主路放大器Main2的输出端连接于合路器的第二输入端;合路器的输出端连接主路侧阻抗变换器的第一端,主路侧阻抗变换器TL5的第二端用于连接负载;功分网络的第三输出端连接于辅路放大器的输入端,辅路放大器的输出端连接于主路侧阻抗变换器TL5的第二端;功分网络的第一输入端用于接收第一信号RFin1,功分网络的第二输入端用于接收第二信号RFin2;功分网络的第一输出端用于输出第一信号RFin1’,功分网络的第二输出端用于输出第二信号RFin2’,功分网络的第三输出端用于输出第三信号RFin1”+RFin2”,且第三信号RFin1”+RFin2”为第一信号的正交信号与第二信号的正交信号叠加后的信号。其中,第一主路放大器Main1和第二主路放大器Main2也可以是AB类放大器,辅路放大器可以是C 类放大器。当基站发出两路信号RFin1和RFin2,信号经PDN输出三路信号分别为RFin1’、 RFin2’、RFin1”+RFin2”,RFin1’信号接第一主路放大器Main1,RFin2’接第二主路放大器Main2, RFin1”+RFin2”信号经第一输入相位补偿线TL1接辅路放大器Peak。RFin1’、RFin2’信号分别经Main1和Main2作用后在Chireix合路器进入到主路侧阻抗变换器TL5,TL5和辅路放大器Peak连接在一起接到负载侧阻抗变换器TL6后输出。
其中,负载侧阻抗变换器TL6连接在主路侧阻抗变换器的第二端和负载之间,用于接入具有不同阻抗的负载,功率放大架构通常都需要接阻抗匹配的负载,当功率放大器与负载阻抗匹配时,负载侧阻抗变换器TL6为可选项。当负载本身的阻抗跟功率放大架构不匹配时,需应用负载侧阻抗变换器调整使得功率放大器与负载阻抗达到匹配。
在一个例子中,功率放大器架构中功分网络PDN如图2所示,包括第一子功分网络B1、第二子功分网络B2和第三子功分网络B3;第一子功分网络B1的输入端作为功分网络的第一输入端,第一子功分网络B1的第一输出端作为功分网络的第一输出端;第二子功分网络 B2的输入端作为功分网络的第二输入端,第二子功分网络B2的第一输出端作为功分网络的第二输出端;第三子功分网络B3的第一输入端连接于第一子功分网络B1的第二输出端,第三子功分网络B3的第二输入端连接于第二子功分网络B2的第二输出端,第三子功分网络 B3的输出端作为功分网络的第三输出端。功分网络PDN还包括第一移相网络D1和第二移相网络D2,D1、D2完成相位对齐的功能,D1、D2可以是集总或分布式的元器件或单元。当基站发出两路信号RFin1和RFin2,RFin1经第一子功分网络B1后输出同相信号RFin1’,RFin2经第二子功分网络B2后输出同相信号RFin2’,RFin1和RFin2各自的正交信号经过第三子功分网络B3后合成输出信号RFin1”+RFin2”,其中子功分网络可以是正交混合电桥也可以是其他构成功分的元器件或单元。
在一个例子中,如图1所示的功率放大器架构中合路器,包括:第一阻抗变换线TL2、第二阻抗变换线TL3和第三阻抗变换线TL4;第一阻抗变换线TL2的第一端作为合路器的第一输入端,第二阻抗变换线TL3的第一端作为合路器的第二输入端,第一阻抗变换线TL2的第二端和第二阻抗变换线TL3的第二端分别连接第三阻抗变换线TL4的第一端,第三阻抗变换线TL3的第二端作为合路器的输出端;其中,第一阻抗变换线TL2,第二阻抗变换线TL3、第三阻抗变换线TL4共同构成图1所示的Chireix合路器。第一阻抗变换线TL2与第一主路放大器Main1输出端相接,第二阻抗变换线TL3与第二主路放大器Main2输出端相接,第一阻抗变换线TL2和第二阻抗变换线TL3连接在一起接第三阻抗变换线TL4,第三阻抗变换线TL4接主路侧阻抗变换器TL5。阻抗变换线的长度不同会影响相移不同,在设计阻抗线长度时,需选择满足相移条件的阻抗变换线的长度。第一阻抗变换线TL2的相移Φ(1)和第二阻抗变换线TL3相移Φ(2)满足:Φ(1)=90°-θ+n1*360°(n1为整数,n1≥0);Φ(2)=90°+θ+n2*360° (n2为整数,n2≥0)。
可选的,功率放大器架构中的合路器还可以包括容性器件和感性器件;第一阻抗变换线的第一端连接容性器件,第二阻抗变换线的第一端感性器件。具体而言,如图3所示,合路器由第一阻抗变换线TL2、第二阻抗变换线TL3和第三阻抗变换线TL4以及两个并联器件组成,并联器件一个为容性一个为感性分别与TL2和TL3并联,TL2和TL3连接在一起在与TL4并联,其中,并联的器件可以是电容及电感等器件,电容一端连接TL3另一端接地,电感一端连接TL2另一端接地;并联的器件也可以是分布器件,分布器件可以为开路支节或短路支节。
本申请实施例提出的功率放大器架构,是由两个主路放大器和一个辅路放大器构成双输入三路架构,通过控制两个主路放大器中输入信号的相位关系,第一主路放大器和第二主路放大器分别在固定异相信号的控制下和在同步变化异相信号的控制下实现两次负载调制,实现高效率大回退。
如图4所示为本申请实施例提供的一种功率放大器架构的控制方法流程图,该功率放大器架构的控制方法在具体实施中应用于上述任意实施例中的功率放大器架构。如图5所示的功率放大器架构等效电路图,第一主路放大器等效为电压源501,电压源501的电压可以表示为Vm1*ejΦ1;第二主路放大器等效为电压源502,电压源502的电压可以表示为Vm2*ejΦ2;辅路放大器等效为电压503,电压源503的电压可以表示为Vp/203,第一阻抗变换线等效为负载504,负载504可以表示为Zo2/90+θ;第二阻抗变换线等效为负载505,负载505可以表示为Zo1/90-θ;第三阻抗变换线等效为负载506,负载506可以表示为Zo3/90;主路侧阻抗变换器等效为负载507,负载507可以表示为Zo4/90;负载侧阻抗变换器等效为负载508,负载508可以表示为Zo5/90;负载阻Rload等效为负载509,负载509表示为Rload。其中, 504、505和506共同构成Chireix合路器510。
在具体实施中,功率放大器架构在工作时,可以分为三个阶段:
第一阶段401:提供固定异相的第一信号和第二信号,并将第一信号输入功分网络的第一输入端,将第二信号输入功分网络的第二输入端;
具体而言,第一阶段信号为小信号,是由基站提供固定异相的第一信号和第二信号,固定异相是指第一信号和第二信号的相位固定且相位相反,即第一信号和第二信号的相位满足:Φ(RFin1)=-Φ(RFin2)+n3*360°(n3为整数)。在第一阶段中,辅路放大器处于非导通状态,第一主路放大器和第二主路放大器均处于导通状态;在第一阶段结束时,第一主路放大器和第二主路放大器的电压达到饱和状态。也就是说,Vp不导通,Rload和Zo3/90呈现“断开”状态,Vm1*ejΦ1和Vm2*ejΦ2在工作,Zo1相移为Φ1=-(90°-θ),Zo2相移为Φ2=90°-θ, Vm1*ejΦ1和Vm2*ejΦ2放大器的负载变换为高阻,使得Vm1*ejΦ1和Vm2*ejΦ2电压饱和点提前,输出同样功率时的效率提高,在第一阶段结束时,Vm1*ejΦ1和Vm2*ejΦ2均达到电压饱和;小信号达到功率最高。
第二阶段402,控制第一信号和第二信号的相位同步变化且始终保持相位相反;
具体而言,第一阶段结束之后,信号强度不断增大,进入第二阶段。在第二阶段中,辅路放大器仍处于非导通状态,第一主路放大器和第二主路放大器仍处于导通状态,且第一主路放大器和第二主路放大器中的电压均保持饱和状态,且电流均不断增长;在第二阶段结束时,第一主路放大器和第二主路放大器中的电流均尚未饱和。也就是说当信号持续增大,当信号继续增大,Vp1仍不导通,在Rload和Zo3处呈现“断开”状态,Vm1*ejΦ1和Vm2*ejΦ2 工作,此时Zo1中Φ1从-(90°-θ)变化到-θ,Zo2/504中Φ2从(90°-θ)变化到θ,在这个变化过程中始终保持Φ1=-Φ2,Vm1*ejΦ1和Vm2*ejΦ2两路保持电压饱和,但继续受到阻抗牵引,Vm1*ejΦ1和Vm2*ejΦ2的阻抗均减小,使得饱和功率点后移,在第二阶段结束的时刻, Vm1*ejΦ1和Vm2*ejΦ2仍保持电压饱和,电流较第一阶段变大,仍未达到饱和。
第三阶段403:控制第一信号和第二信号的相位同步变化且始终保持相位相反;
具体而言,在第三阶段中,信号强度继续增大,辅路放大器、第一主路放大器和第二主路放大器均处于导通状态,且第一主路放大器和第二主路放大器中的电压继续保持饱和状态,且电流均继续不断增长;在第三阶段结束时,辅路放大器中的电压达到饱和状态,辅路放大器、第一主路放大器和第二主路放大器中的电流均达到饱和状态;其中,从第一阶段到第三阶段,第一信号和第二信号的信号强度不断增大。也就是说,当Vp开启后,Vm1*ejΦ1、 Vm2*ejΦ2的负载受到Vp牵引同时降低,此时Φ1从-θ变化-θ/2,Φ2从θ变化到θ/2,在这个变化过程中始终保持Φ1=-Φ2。在此阶段,Vm1*ejΦ1、Vm2*ejΦ2电压保持饱和,在第三阶段最后时刻,Vp电压达到饱和,Vm1*ejΦ1、Vm2*ejΦ2和Vp的电流在此刻也同时达到饱和。
在一个例子中,如图6所示,本实施例的功率放大器架构在功率大回退下,当三路功率分配比(Main1:Main2:Peak)为1:1:2时,两个主路放大器和一个辅路放大器构成一个可实现两次负载调制,当功率回退点分别为12dB、6dB时,效率达到峰值。放大器的第一个效率最大值点在放大器最大功率输出值回退12dB处,满足新一代通信系统大峰均比信号的要求。和如图7所示的传统三路Doherty电路放大器效率图相比,本发明电路具有三个效率峰值点,当三路功率分配比Main1:Main2:Peak)为1:1:2时,效率峰值点分别在最大功率输出点回退12dB、6dB和0dB处,传统三路Doherty的电路结构在12dB到6dB回退时,回退区效率有较大凹陷。本申请的放大器结构比传统三路Doherty放大器具有更平滑的效率曲线,提高效率的优势更明显。
本申请实施例提出的功率放大器架构,由两个主路放大器和一个辅路放大器构成双输入三路架构,通过控制两个主路放大器中输入信号的相位关系,第一主路放大器和第二主路放大器分别在固定异相信号的控制下和在同步变化异相信号的控制下实现两次负载调制。第一次负载调制在输入信号为小信号时,两个主路放大器在固定异相信号下进行负载调制,实现高效率大回退,第二次负载调制在输入信号由小信号变为大信号时,两个主路放大器在同步变化异相信号下进行负载调制,实现高效率大回退。
不难发现,本实施例为与上述方法实施例对应的系统实施例,本实施例可以与上述方法实施例互相配合实施。上述实施例中提到的相关技术细节和技术效果在本实施例中依然有效,为了减少重复,这里不再赘述。相应地,本实施例中提到的相关技术细节也可应用在上述实施例中。
值得一提的是,本实施例中所涉及到的各模块均为逻辑模块,在实际应用中,一个逻辑单元可以是一个物理单元,也可以是一个物理单元的一部分,还可以以多个物理单元的组合实现。此外,为了突出本发明的创新部分,本实施例中并没有将与解决本发明所提出的技术问题关系不太密切的单元引入,但这并不表明本实施例中不存在其它的单元。
本发明另一个实施例涉及一种电路板,包括:功率放大器架构;功率放大器架构为上述实施例中的的功率放大器架构。
本发明另一个实施例涉及一种控制器,如图8所示,包括:至少一个处理单元601和存储单元602;以及至少一个处理单元通信连接的存储单元;其中,存储单元602存储有可被至少一个处理单元601执行的指令,指令被至少一个处理单元执行,以使至少一个处理单元601能够执行上述实施例功率放大器架构的控制方法。
其中,存储单元和处理单元采用总线方式连接,总线可以包括任意数量的互联的总线和桥,总线将一个或多个处理单元和存储单元的各种电路连接在一起。总线还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路连接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口在总线和收发机之间提供接口。收发机可以是一个元件,也可以是多个元件,比如多个接收器和发送器,提供用于在传输介质上与各种其他装置通信的单元。经处理单元处理的数据通过天线在无线介质上进行传输,进一步,天线还接收数据并将数据传送给处理单元。
处理单元负责管理总线和通常的处理,还可以提供各种功能,包括定时,外围接口,电压调节、电源管理以及其他控制功能。而存储单元可以被用于存储处理单元在执行操作时所使用的数据。
本领域的普通技术人员可以理解,上述各实施方式是实现本发明的具体实施例,而在实际应用中,可以在形式上和细节上对其作各种改变,而不偏离本发明的精神和范围。

Claims (10)

1.一种功率放大器架构,其特征在于,包括:功分网络、第一主路放大器、第二主路放大器、辅路放大器、合路器、主路侧阻抗变换器;
所述功分网络的第一输出端连接于所述第一主路放大器的输入端,所述第一主路放大器的输出端连接于所述合路器的第一输入端;
所述功分网络的第二输出端连接于所述第二主路放大器的输入端,所述第二主路放大器的输出端连接于所述合路器的第二输入端;
所述合路器的输出端连接于所述主路侧阻抗变换器的第一端,所述主路侧阻抗变换器的第二端用于连接负载;
所述功分网络的第三输出端连接于所述辅路放大器的输入端,所述辅路放大器的输出端连接于所述主路侧阻抗变换器的第二端;
所述功分网络的第一输入端用于接收第一信号,所述功分网络的第二输入端用于接收第二信号;所述功分网络的第一输出端用于输出所述第一信号,所述功分网络的第二输出端用于输出所述第二信号,所述功分网络的第三输出端用于输出第三信号,且所述第三信号为所述第一信号的正交信号与所述第二信号的正交信号叠加后的信号。
2.根据权利要求1所述的功率放大器架构,其特征在于,所述合路器包括:第一阻抗变换线、第二阻抗变换线和第三阻抗变换线;
所述第一阻抗变换线的第一端作为所述合路器的第一输入端,所述第二阻抗变换线的第一端作为所述合路器的第二输入端,所述第一阻抗变换线的第二端和所述第二阻抗变换线的第二端分别连接所述第三阻抗变换线的第一端,所述第三阻抗变换线的第二端作为所述合路器的输出端;
所述第一阻抗变换线的相移Φ(1)和所述第二阻抗变换线的相移Φ(2)满足:
Φ(1)=90°-θ+n1*360°(n1为整数,n1≥0);
Φ(2)=90°+θ+n2*360°(n2为整数,n2≥0)。
3.根据权利要求2所述的功率放大器架构,其特征在于,所述合路器还包括:容性器件和感性器件;所述第一阻抗变换线的第一端连接所述容性器件,所述第二阻抗变换线的第一端所述感性器件。
4.根据权利要求1所述的功率放大器架构,其特征在于,所述功分网络包括第一子功分网络、第二子功分网络和第三子功分网络;
所述第一子功分网络的输入端作为所述功分网络的第一输入端,所述第一子功分网络的第一输出端作为所述功分网络的第一输出端;
所述第二子功分网络的输入端作为所述功分网络的第二输入端,所述第一子功分网络的第一输出端作为所述功分网络的第二输出端;
所述第三子功分网络的第一输入端连接于所述第一子功分网络的第二输出端,所述第三子功分网络的第二输入端连接于所述第二子功分网络的第二输出端,所述第三子功分网络的输出端作为所述功分网络的第三输出端。
5.根据权利要求1所述的功率放大器架构,其特征在于,功率放大器架构还包括负载侧阻抗变换器,所述负载侧阻抗变换器连接在所述主路侧阻抗变换器的第二端和所述负载之间。
6.根据权利要求1至5中任一项所述的功率放大器架构,其特征在于,所述第一主路放大器和所述第二主路放大器均为AB类放大器;所述辅路放大器为C类放大器。
7.一种功率放大器架构的控制方法,其特征在于,应用于权利要求1至5中任一项所述的功率放大器架构,所述方法包括:
进入第一阶段:
提供信号强度相同且相位相反的第一信号和第二信号,并将所述第一信号输入所述功分网络的第一输入端,将所述第二信号输入所述功分网络的第二输入端;
其中,在所述第一阶段中,所述辅路放大器处于非导通状态,所述第一主路放大器和所述第二主路放大器均处于导通状态;在所述第一阶段结束时,所述第一主路放大器和所述第二主路放大器的电压达到饱和状态;
所述第一阶段结束之后,进入第二阶段:
控制所述第一信号和所述第二信号的信号强度逐渐变大,且控制所述第一信号和所述第二信号的相位同步变化;
其中,在所述第二阶段中,所述辅路放大器仍处于非导通状态,所述第一主路放大器和所述第二主路放大器仍处于导通状态,且所述第一主路放大器和所述第二主路放大器中的电压均保持饱和状态,且电流均不断增长;在所述第二阶段结束时,所述第一主路放大器和所述第二主路放大器中的电流均尚未饱和;
所述第二阶段结束之后,进入第三阶段:
控制所述第一信号和所述第二信号的信号强度继续逐渐变大,且控制所述第一信号和所述第二信号的相位同步变化;
其中,在所述第三阶段中,所述辅路放大器、所述第一主路放大器和所述第二主路放大器均处于导通状态,且所述第一主路放大器和所述第二主路放大器中的电压继续保持饱和状态,且电流均继续不断增长;在所述第三阶段结束时,所述辅路放大器中的电压达到饱和状态,所述辅路放大器、所述第一主路放大器和所述第二主路放大器中的电流均达到饱和状态。
8.根据权利要求7所述的功率放大器架构的控制方法,其特征在于,所述第一信号和第二信号的相位满足:
Φ(RFin1)=-Φ(RFin2)+n3*360°(n3为整数)。
9.一种电路板,其特征在于,包括:功率放大器架构;所述功率放大器架构为权利要求1至6中任一项所述的功率放大器架构。
10.一种控制器,其特征在于,至少一个处理单元和存储单元;以及,
与所述至少一个处理单元通信连接的存储单元;其中,
所述存储单元存储有可被所述至少一个处理单元执行的指令,所述指令被所述至少一个处理单元执行,以使所述至少一个处理单元能够执行如权利要求7或8所述的功率放大器架构的控制方法。
CN202111057845.0A 2021-09-09 2021-09-09 功率放大器架构、控制方法、电路板以及控制器 Pending CN115776282A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202111057845.0A CN115776282A (zh) 2021-09-09 2021-09-09 功率放大器架构、控制方法、电路板以及控制器
PCT/CN2022/113997 WO2023035922A1 (zh) 2021-09-09 2022-08-22 功率放大器架构、控制方法、电路板以及控制器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111057845.0A CN115776282A (zh) 2021-09-09 2021-09-09 功率放大器架构、控制方法、电路板以及控制器

Publications (1)

Publication Number Publication Date
CN115776282A true CN115776282A (zh) 2023-03-10

Family

ID=85388166

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111057845.0A Pending CN115776282A (zh) 2021-09-09 2021-09-09 功率放大器架构、控制方法、电路板以及控制器

Country Status (2)

Country Link
CN (1) CN115776282A (zh)
WO (1) WO2023035922A1 (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7944291B2 (en) * 2009-06-30 2011-05-17 Avago Technologies Wireless Ip (Singapore) Pte. Ltd. Power amplifier having parallel amplification stages and associated impedance matching networks
WO2011127868A2 (zh) * 2011-05-30 2011-10-20 华为技术有限公司 一种多赫尔提doherty功率放大器以及信号处理方法
CN107005200B (zh) * 2014-12-02 2020-08-04 诸暨市元畅信息技术咨询服务部 用于放大通信信号的放大系统
CN111865236B (zh) * 2019-04-25 2022-07-26 华为技术有限公司 信号处理方法、装置及系统
CN111682852B (zh) * 2020-06-23 2024-01-26 重庆嘉旦微电子有限公司 基于功分比和相位可调电桥的高效率三路多尔蒂功率放大器

Also Published As

Publication number Publication date
WO2023035922A1 (zh) 2023-03-16

Similar Documents

Publication Publication Date Title
US10218315B2 (en) Doherty amplifier
CN104184418B (zh) Doherty放大器
JP5338262B2 (ja) 電力増幅器およびその増幅方法
CN102769431B (zh) 多赫蒂放大器电路
CN110266275B (zh) 一种连续逆F类和J类混合的宽带Doherty功率放大器
US10432147B2 (en) Inverted three-stage Doherty amplifier
US20140062601A1 (en) Doherty amplifier having compact output matching and combining networks
JP2010530148A5 (zh)
US9698731B2 (en) Power amplifier, transceiver, and base station
CN109889162B (zh) 一种自输入控制的负载调制类功率放大器及其实现方法
EP3453110A1 (en) An amplifier arrangement
EP3070840B1 (en) Power amplifier and power amplification method
CN111740703B (zh) 伪Doherty式自输入控制的负载调制平衡类功率放大器及其实现方法
CN107026617A (zh) 使用下一级输入阻抗和多偏置的异相功放信号分离器
CN103178785B (zh) 一种新型道尔蒂功率放大器
WO2017036093A1 (zh) 一种多路Doherty放大器
CN210053382U (zh) 一种连续逆F类和J类混合的宽带Doherty功率放大器
CN116366007A (zh) 一种负载调制多模融合功率放大器及其设计方法
CN111342787A (zh) 一种负载调制差分功率放大器、基站和移动终端
JP2018093490A (ja) ドハティアンプ
WO2015135283A1 (zh) 一种三路反型Doherty功率放大器及实现方法
CN115776282A (zh) 功率放大器架构、控制方法、电路板以及控制器
CN115800936A (zh) 放大电路、无线通信模块和电子设备
US10601375B2 (en) Modified three-stage doherty amplifier
WO2021051232A1 (zh) 功率放大电路、发射器以及网络设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication