CN115729296A - 一种负载开关中保持功率管导通阻抗恒定的电路 - Google Patents
一种负载开关中保持功率管导通阻抗恒定的电路 Download PDFInfo
- Publication number
- CN115729296A CN115729296A CN202110993128.2A CN202110993128A CN115729296A CN 115729296 A CN115729296 A CN 115729296A CN 202110993128 A CN202110993128 A CN 202110993128A CN 115729296 A CN115729296 A CN 115729296A
- Authority
- CN
- China
- Prior art keywords
- voltage
- power tube
- phase input
- controlled current
- error amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Continuous-Control Power Sources That Use Transistors (AREA)
Abstract
一种负载开关中保持功率管导通阻抗恒定的电路,其特征在于:电路包括压控电流源单元、基准电压产生单元、电荷泵单元和功率管;压控电流源单元,用于基于功率管的负载电压生成基准电压产生单元的压控电流;基准电压产生单元,分别与压控电流源单元和电荷泵单元连接,用于接收压控电流源单元输入的所述压控电流,并基于压控电流生成控制电压并将控制电压输入至电荷泵单元中;电荷泵单元,与功率管的栅极连接,用于接收来自基准电压产生单元输出的控制电压,并泵送出控制电压倍数的开关电压至功率管的栅极,以控制功率管源极的输出电压。本发明方法电路结构简单、成本低、代价小,能够在负载不变的前提下有效保证功率管导通电阻的恒定。
Description
技术领域
本发明涉及集成电路领域,更具体地,涉及一种负载开关中保持功率管导通阻抗恒定的电路。
背景技术
现有技术中,采用双电源供电的负载开关芯片的内部结构中通常包括一个电荷泵,用于在功率管的输出端生成较高的栅极电压,以实现较高的输出电压供后级负载使用。
然而,由于电荷泵的作用,导致功率管的栅极电压在偏置电压的基础上翻倍,从而导致了工作在线性区间内时,功率管的栅源极压差受到后级负载电流和负载电压的影响而处于变化的状态。进一步的,功率管的栅源极电压差又会导致功率管的导通电阻随之变化,从而影响了功率管的输出恒定性。
因此,亟需一种新的负载开关中保持功率管导通阻抗恒定的电路。
发明内容
为解决现有技术中存在的不足,本发明的目的在于,提供一种负载开关中保持功率管导通阻抗恒定的电路,采用压控电流源单元和基准电压产生单元生成电荷泵的输入电压,该输入电压抵消了偏置电压和负载电压的影响,从而使电荷泵生成的功率管栅极的开关电压恒定有效。
本发明采用如下的技术方案。
一种负载开关中保持功率管导通阻抗恒定的电路,其中,电路包括压控电流源单元、基准电压产生单元、电荷泵单元和功率管;压控电流源单元,与基准电压产生单元连接,用于基于功率管的负载电压生成基准电压产生单元的压控电流;基准电压产生单元,分别与压控电流源单元和电荷泵单元连接,用于接收压控电流源单元输入的压控电流,并基于压控电流生成控制电压并将控制电压输入至电荷泵单元中;电荷泵单元,与功率管的栅极连接,用于接收来自基准电压产生单元输出的控制电压,并泵送出控制电压倍数的开关电压至功率管的栅极,以控制功率管源极的输出电压。
优选地,压控电流源单元包括第一误差放大器EA1、NMOS管Mn0、正相输入端分压电阻R1和R2以及负相输入端分压电阻R3;其中,第一误差放大器的器件电源接入偏置电压Vbias;第一误差放大器EA1的正相输入端与正相输入端分压电阻R1和R2的一端分别连接,R1的另一端接入负载电压Vin,R2的另一端接地;第一误差放大器EA1的负相输入端与NMOS管Mn0的源极、负相输入端分压电阻R3的一端分别连接,R3的另一端接地;第一误差放大器EA1的输出端与NMOS管Mn0的栅极连接,所述NMOS管Mn0的漏极作为压控电流源单元的输出端。
优选地,基准电压产生单元包括第二误差放大器EA2、反相器、PMOS管Mp0、正相输入端分压电阻R4和R5;其中,第二误差放大器的器件电源、PMOS管Mp0的源极分别接入偏置电压Vbias;第二误差放大器的正相输入端与正相输入端分压电阻R4、R5、压控电流源单元的输出端分别连接,R4的另一端与PMOS管Mp0的漏极连接,R5的另一端接地;第二误差放大器的负相输入端接入参考电压Vref,输出端通过反相器与PMOS管Mp0的栅极连接;PMOS管Mp0的漏极、电阻R4的另一端分别作为基准电压产生单元的输出端。
优选地,电荷泵单元为二倍电压电荷泵,基于基准电压产生单元输出的控制电压Vpump,生成开关电压Vgate=2·Vpump。
优选地,功率管MnPWR的漏极接入负载电压Vin,源极生成输出电压Vout。
本发明的有益效果在于,与现有技术相比,本发明中一种负载开关中保持功率管导通阻抗恒定的电路,采用压控电流源单元和基准电压产生单元生成电荷泵的输入电压,该输入电压抵消了偏置电压和负载电压的影响,从而使电荷泵生成的功率管栅极的开关电压恒定有效。本发明方法电路结构简单、成本低、代价小,能够在负载不变的前提下有效保证功率管导通电阻的恒定。
本发明的有益效果还包括:
1、在设计电路的过程中,需要对功率管的导通阻抗大小进行测试,从而确定电路中其他元件的相关参数。现有技术在对功率管的导通阻抗进行测试的过程中,导通阻抗经常会受到偏置电压、负载电压的影响,而发生较大的变化。因此即使对于单个芯片进行测试都需要测试多个不同电压点下的导通阻抗,测试成本较高。本发明中的电路,由于在负载不变的情况下能够时钟保持导通阻抗的恒定,因此能够有效的减少测试成本。
2、在现有技术中,为了确保导通阻抗的相对稳定,需要将后级电路的负载电压Vin设置的较为安全,另外也需要对偏置电压Vbias的生成方式进行规划,以防止偏置电压、负载电压对功率管造成影响。本发明中,由于分别设置了基准电压产生单元和压控电流源单元,从而使得偏置电压和负载电压相互抵消,从而防止了上述两种电压对功率管所造成的影响。
附图说明
图1为本发明现有技术中一种负载开关电路输出部分电路的结构示意图;
图2为本发明中一种负载开关中保持功率管导通阻抗恒定的电路的结构示意图。
具体实施方式
下面结合附图对本申请作进一步描述。以下实施例仅用于更加清楚地说明本发明的技术方案,而不能以此来限制本申请的保护范围。
图1为本发明现有技术中一种负载开关电路输出部分电路的结构示意图。如图1所示,一种负载开关电路的输出部分电路,采用偏置电压Vbias输入至电荷泵中,由电荷泵生成两倍偏置电压作为功率管的栅极电压,配合负载电压Vin,生成输出电压Vout。
可以理解的是,在上述电路中,当功率管工作在线性区间时,功率管的栅源极电压差Vgs等于其栅极电压和漏极电压之差,即有,Vgs=2*Vbias-Vin。在这一电路中,功率管的栅源极电压差受到偏置电压和负载电压的影响,会发生较大的变化。然而,通常,在线性区间内,功率管的导通阻抗与功率管的过驱动电压成正比,从而导致了在Vgs变化的过程中,功率管的导通阻抗也将发生较大幅度的变化。这一变化将严重影响芯片的测试与设计,以及芯片应用过程中输出电压的准确性。
因此,本发明提出了一种新的设计,用于解决上述问题。
图2为本发明中一种负载开关中保持功率管导通阻抗恒定的电路的电路结构示意图。如图2所示,本发明中一种负载开关中保持功率管导通阻抗恒定的电路,其中,电路包括压控电流源单元、基准电压产生单元、电荷泵单元和功率管;压控电流源单元,与基准电压产生单元连接,用于基于功率管的负载电压生成基准电压产生单元的压控电流;基准电压产生单元,分别与压控电流源单元和所述电荷泵单元连接,用于接收压控电流源单元输入的压控电流,并基于压控电流生成控制电压并将控制电压输入至电荷泵单元中;电荷泵单元,与功率管的栅极连接,用于接收来自基准电压产生单元输出的控制电压,并泵送出控制电压倍数的开关电压至功率管的栅极,以控制功率管源极的输出电压。
可以理解的是,压控电流源单元将生成的压控电流输入至基准电压产生单元中,基准电压产生单元采用压控电流源单元进行计算,并获得具有一定限流程度的控制电压,该控制电压经过2倍放大的电荷泵后,生成的开关电压中,刚好具备负载电压Vin这一分量,该分量在输入至功率管后,与功率管漏极的负载电压实现了抵消,从而生成了只与参考电压Vref、分压电阻R4和R5的阻值具有相关性的功率管的栅源极电压差。通过这种方式,本发明确保了功率管导通阻抗的恒定性。
优选地,压控电流源单元包括第一误差放大器EA1、NMOS管Mn0、正相输入端分压电阻R1和R2以及负相输入端分压电阻R3;其中,第一误差放大器的器件电源接入偏置电压Vbias;第一误差放大器EA1的正相输入端与正相输入端分压电阻R1和R2的一端分别连接,R1的另一端接入负载电压Vin,R2的另一端接地;第一误差放大器EA1的负相输入端与NMOS管Mn0的源极、负相输入端分压电阻R3的一端分别连接,R2的另一端接地;第一误差放大器EA1的输出端与NMOS管Mn0的栅极连接,NMOS管Mn0的漏极作为压控电流源单元的输出端。
本发明中,误差放大器的正相输入端接入负载电压的分压,负相输入端通过NMOS管Mn0实现与其输出端的反馈导通。通过这种方式,误差放大器EA1在导通至恒定状态后,能够正相输入端和负相输入端的电压相等,从而保证了误差放大器的恒定。
可以理解的是,本发明中,当正相输入端和负相输入端的电压相等的时候,可以根据正负相输入端的电压联列等式,对等式进行换算,可以得到电流I的取值。可以理解的是,本发明中的电流I刚好是本发明中压控电流源单元的输出电流,也就是前文中所述的压控电流。
本发明中为了实现压控电流对于功率管漏极电压,也就是负载电压Vin的抵消,需要保证电路中多个分压电阻实现的分压系数与电荷泵实现的泵送系数的乘积刚好等于1。也就是说,根据电荷泵的泵送系数,可以确定电路中各个电阻阻值的比例关系,这部分内容将在后文中具体描述。
由于本发明中,第一误差放大器进入稳定工作状态后,其正相输入端的电压与负相输入端电压将被置为相等,也就是对这一公式进行推导,可以得到压控电流I的取值为因此当分压电阻R1和R2的阻值相等时,代入公式中可以得到压控电流优选地,基准电压产生单元包括第二误差放大器EA2、反相器、PMOS管Mp0、正相输入端分压电阻R4和R5;其中,第二误差放大器的器件电源接入偏置电压Vbias,PMOS管Mp0的源极接入偏置电压Vbias;第二误差放大器的正相输入端与正相输入端分压电阻R4、R5、压控电流源单元的输出端分别连接,R4的另一端与PMOS管Mp0的漏极连接,R5的另一端接地;第二误差放大器的负相输入端接入参考电压Vref,输出端通过反相器与PMOS管Mp0的栅极连接;PMOS管Mp0的漏极、电阻R4的另一端分别作为基准电压产生单元的输出端。
可以理解的是,本发明中,通过设置了第二误差放大器,同时获取参考电压Vref和压控电流I,从而生成控制电压。与第一误差放大器的作用类似,本发明中的第二误差放大器也能够在开启一端时间后,保持恒定状态,在恒定状态中,误差放大器EA2的正、负相输入端电压相等。
可以理解的是,第二误差放大器的负相输入端接入了参考电压Vref,而其正相输入端的电压通过PMOS管Mp0与输出端连接,并实现反馈。在本发明的这种过程中,可以将R4和R5,以及压控电流源单元的输出端分别作为三个支路,计算出压控电流源单元的输出端接入的基准电压产生单元上的点的电压,也就是第二误差放大器EA2的正相输入端的电压。
具体来说,该点的电压值应当等于控制电压与电阻R4两端的电压的差。而经过电阻R1的电流则是电流I与流经电阻R5的电流之和。根据这一原理,可以得到,该点的电压值,应当等于并且,根据该误差放大器的正相和负相电压相等,可以得到等式抵消公式中中的V2+,则可以推导得出Vpump的取值了。
将上述公式进行化简,并将上文中计算得到的压控电流的计算公式代入化简后的公式,可以得到控制电压的取值。可见,控制电压的取值与电路中各个电阻的取值、参考电压和输入电压的取值相关。与其他参数均无关。也就是说,当确定了电路的参考电压Vref和功率管的输入电压Vin后,只需要调整各个电阻的取值,或者是各个电阻之间的比例关系,就可以获得所需的控制电压了。
可以理解的是,本发明中,可以设置R3和R4的电阻值相等,R1和R2的电阻值相等,由此,控制电压的取值可以进一步的确定下来。
为了确保本发明中输出电压的取值是可以与负载输入电压Vin完全无关的,可以基于电荷泵的放大倍数设置电阻的最终选取方式。例如当电荷泵的系数是2时,的取值就可以为1/2,这样生成的输出电压中负载电压Vin的分量就能够被完全抵消了。
优选地,电荷泵单元为二倍电荷泵,基于基准电压产生单元输出的控制电压Vpump,生成开关电压Vgate=2*Vpump。
可以理解的是,本发明中,功率管工作在线性区间内的时候,功率管的栅源极电压差不再受到负载电压Vin的影响,只是根据参考电压Vref的变化而变化。而由于参考电压Vref的取值,在电路工作的过程中,能够保持在相对恒定的状态下,因此,栅源极电压差Vgs的取值基本不会发生变化。
优选地,功率管MnPWR的漏极接入负载电压Vin,源极生成输出电压Vout。
与现有技术中的功率管类似,根据功率管栅极电压的控制,功率管的源极输出电压,以供给后级电路使用。
本发明的有益效果在于,与现有技术相比,本发明中一种负载开关中保持功率管导通阻抗恒定的电路,采用压控电流源单元和基准电压产生单元生成电荷泵的输入电压,该输入电压抵消了偏置电压和负载电压的影响,从而使电荷泵生成的功率管栅极的开关电压恒定有效。本发明方法电路结构简单、成本低、代价小,能够在负载不变的前提下有效保证功率管导通电阻的恒定。
本发明申请人结合说明书附图对本发明的实施示例做了详细的说明与描述,但是本领域技术人员应该理解,以上实施示例仅为本发明的优选实施方案,详尽的说明只是为了帮助读者更好地理解本发明精神,而并非对本发明保护范围的限制,相反,任何基于本发明的发明精神所作的任何改进或修饰都应当落在本发明的保护范围之内。
Claims (10)
1.一种负载开关中保持功率管导通阻抗恒定的电路,其特征在于:
所述电路包括压控电流源单元、基准电压产生单元、电荷泵单元和功率管;其中,
所述压控电流源单元,与基准电压产生单元连接,用于基于所述功率管的负载电压生成所述基准电压产生单元的压控电流;
所述基准电压产生单元,分别与所述压控电流源单元和所述电荷泵单元连接,用于接收所述压控电流源单元输入的所述压控电流,并基于所述压控电流生成控制电压并将所述控制电压输入至电荷泵单元中;
所述电荷泵单元,与所述功率管的栅极连接,用于接收来自所述基准电压产生单元输出的所述控制电压,并泵送出所述控制电压倍数的开关电压至所述功率管的栅极,以控制所述功率管源极的输出电压。
2.根据权利要求1中所述的一种负载开关中保持功率管导通阻抗恒定的电路,其特征在于:
所述压控电流源单元包括第一误差放大器EA1、NMOS管Mn0、正相输入端分压电阻R1和R2以及负相输入端分压电阻R3;其中,
所述第一误差放大器的器件电源接入偏置电压Vbias;
所述第一误差放大器EA1的正相输入端与正相输入端分压电阻R1和R2的一端分别连接,R1的另一端接入所述负载电压Vin,R2的另一端接地;
所述第一误差放大器EA1的负相输入端与NMOS管Mn0的源极、负相输入端分压电阻R3的一端分别连接,R3的另一端接地;
所述第一误差放大器EA1的输出端与NMOS管Mn0的栅极连接,所述NMOS管Mn0的漏极作为所述压控电流源单元的输出端。
5.根据权利要求1中所述的一种负载开关中保持功率管导通阻抗恒定的电路,其特征在于:
所述基准电压产生单元包括第二误差放大器EA2、反相器、PMOS管Mp0、正相输入端分压电阻R4和R5;其中,
所述第二误差放大器的器件电源、所述PMOS管Mp0的源极分别接入偏置电压Vbias;
所述第二误差放大器的正相输入端与正相输入端分压电阻R4、R5、所述压控电流源单元的输出端分别连接,R4的另一端与PMOS管Mp0的漏极连接,R5的另一端接地;
所述第二误差放大器的负相输入端接入参考电压Vref,输出端通过反相器与PMOS管Mp0的栅极连接;
所述PMOS管Mp0的漏极、电阻R4的另一端分别作为所述基准电压产生单元的输出端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110993128.2A CN115729296A (zh) | 2021-08-25 | 2021-08-25 | 一种负载开关中保持功率管导通阻抗恒定的电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110993128.2A CN115729296A (zh) | 2021-08-25 | 2021-08-25 | 一种负载开关中保持功率管导通阻抗恒定的电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115729296A true CN115729296A (zh) | 2023-03-03 |
Family
ID=85290195
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110993128.2A Pending CN115729296A (zh) | 2021-08-25 | 2021-08-25 | 一种负载开关中保持功率管导通阻抗恒定的电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115729296A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116346113A (zh) * | 2023-05-23 | 2023-06-27 | 晶艺半导体有限公司 | 高精度电流控制的负载开关电路及其修调方法 |
-
2021
- 2021-08-25 CN CN202110993128.2A patent/CN115729296A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116346113A (zh) * | 2023-05-23 | 2023-06-27 | 晶艺半导体有限公司 | 高精度电流控制的负载开关电路及其修调方法 |
CN116346113B (zh) * | 2023-05-23 | 2023-08-11 | 晶艺半导体有限公司 | 高精度电流控制的负载开关电路及其修调方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6204772B2 (ja) | カスコード増幅器 | |
CN102158070B (zh) | 具有增强的电源供应抑制的电子电路 | |
CN111176358B (zh) | 一种低功耗低压差线性稳压器 | |
CN104571242A (zh) | 电压调节器 | |
KR20100123634A (ko) | 전원 회로 | |
CN111474973A (zh) | 一种应用于ldo的新型电流折返电路 | |
JP2019194855A (ja) | 電圧基準のパワーサイクリング | |
KR20170091039A (ko) | 전압 전류 변환 회로 및 이것을 구비한 스위칭 레귤레이터 | |
CN113655265A (zh) | 用于电流检测的集成电路、电流检测电路及其校准方法 | |
CN104881070A (zh) | 一种适用于mems应用的超低功耗ldo电路 | |
CN101609345B (zh) | 一种线性电压调节器 | |
CN115729296A (zh) | 一种负载开关中保持功率管导通阻抗恒定的电路 | |
US8179194B2 (en) | System and method for a reference generator | |
CN106959718A (zh) | 调节器 | |
US10649480B2 (en) | Voltage regulator | |
JP2010086013A (ja) | リニアレギュレータ回路及び半導体装置 | |
US10001797B2 (en) | Space and power-saving multiple output regulation circuitry | |
CN112162588A (zh) | 一种高稳定性低压差线性稳压器 | |
JP2020136716A (ja) | 負荷電流検出回路 | |
US9705485B1 (en) | High-resolution current and method for generating a current | |
TWI396063B (zh) | 無esr電阻補償之低壓降線性穩壓器 | |
CN111934631B (zh) | 指数放大器及无线通信设备 | |
US11316504B2 (en) | Apparatus comprising a differential amplifier | |
CN114584082A (zh) | 运算放大器的带宽调整电路及带宽调整方法 | |
CN102104386B (zh) | 电压加法器电路和d/a转换电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |