CN115694681A - 天线校准方法、装置及存储介质 - Google Patents
天线校准方法、装置及存储介质 Download PDFInfo
- Publication number
- CN115694681A CN115694681A CN202110839496.1A CN202110839496A CN115694681A CN 115694681 A CN115694681 A CN 115694681A CN 202110839496 A CN202110839496 A CN 202110839496A CN 115694681 A CN115694681 A CN 115694681A
- Authority
- CN
- China
- Prior art keywords
- calibration
- calibration signal
- direct current
- signal
- processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Radio Transmission System (AREA)
Abstract
本公开提出一种天线校准方法、装置及存储介质,应用于零中频校准系统,该方法包括:在执行上行收发校准处理时,获取上行的当前帧校准信号,确定与前一帧校准信号对应的参考直流信息,根据参考直流信息对当前帧校准信号中进行直流抑制处理,以得到目标校准信号,目标校准信号用于对被校准天线进行校准。通过本公开,能够有效地、便捷地消除直流分量对零中频校准系统的干扰,从而有效地辅助提升零中频校准系统的校准效果,有效地提升零中频校准系统的系统性能。
Description
技术领域
本公开涉及通信技术领域,尤其涉及一种天线校准方法、装置及存储介质。
背景技术
对于大规模天线系统的有源天线单元(Active Antenna Unit,AAU)通常需要进行校准系统设计,以估计每路发送和接收射频通道的频域响应,并对射频通道进行相位和幅度补偿,以保证各路发送和接收射频通道频域相位和幅度的一致性。天线校准分为周期校准和触发校准。校准序列采用(Zadoff-chu,ZC)ZC序列(ZC序列是通讯信号发出的一种序列),序列长度与带宽有关,为支持不同带宽的校准设计不同的校准序列;校准序列中,每个物理资源块(Physical Resource Block,PRB)的12个载波,每根天线使用1个载波,剩余4个载波分配至噪声子载波。由高级精简指令集机器(Advanced RISC(Reduced InstructionSet Computing,精简指令集计算机)Machines,ARM)处理器启动校准过程,产生校准命令控制字并配置至现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA),由FPGA解析到校准命令控制字后对校准序列进行循环前缀(Cyclic Prefix,CP)添加和校准数据发送处理流程。FPGA将接收到的校准数据去循环前缀CP处理后转发至ARM处理器,由ARM处理器先对时域的校准数据进行快速傅里叶变换(Fast Fourier transform,FFT)处理,再进行通道的信道估计处理,以提取幅值和相位,以及计算功率,进一步完成校准系统的故障检测和校准因子计算。
这种方式下,对于零中频校准系统,其射频口与本振口的隔离不够时,本振信号通过低噪声放大器(Low Noise Amplifier,LNA)泄露到天线,反射回接收通道,再通过混频后产生直流信号,另外,由本振自混频和强干扰信号自混频在基带产生的直流信号会对接收信号产生较强的干扰,从而影响零中频校准系统的校准效果,影响零中频校准系统的系统性能。
发明内容
本公开旨在至少在一定程度上解决相关技术中的技术问题之一。
为此,本公开的一个目的在于提出一种天线校准方法、装置及存储介质,能够有效地、便捷地消除直流分量对零中频校准系统的干扰,从而有效地辅助提升零中频校准系统的校准效果,有效地提升零中频校准系统的系统性能。
为达到上述目的,本公开第一方面实施例提出的天线校准方法,应用于零中频校准系统,包括:在执行上行收发校准处理时,获取上行的当前帧校准信号;确定与前一帧校准信号对应的参考直流信息;根据参考直流信息对当前帧校准信号中进行直流抑制处理,以得到目标校准信号,目标校准信号用于对被校准天线进行校准。
本公开第一方面实施例提出的天线校准方法,通过控制零中频校准系统在执行上行收发校准处理时,获取上行的当前帧校准信号,并根据与前一帧校准信号对应的参考直流信息,实现对当前帧校准信号中进行直流抑制处理,以得到用于对被校准天线进行校准的目标校准信号,从而能够有效地、便捷地消除直流分量对零中频校准系统的干扰,从而有效地辅助提升零中频校准系统的校准效果,有效地提升零中频校准系统的系统性能。
为达到上述目的,本公开第二方面实施例提出的天线校准装置,应用于零中频校准系统,包括:第一获取单元,用于在执行上行收发校准处理时,获取上行的当前帧校准信号;第一确定单元,用于确定与前一帧校准信号对应的参考直流信息;第一处理单元,用于根据参考直流信息对当前帧校准信号中进行直流抑制处理,以得到目标校准信号,目标校准信号用于对被校准天线进行校准。
本公开第二方面实施例提出的天线校准装置,通过控制零中频校准系统在执行上行收发校准处理时,获取上行的当前帧校准信号,并根据与前一帧校准信号对应的参考直流信息,实现对当前帧校准信号中进行直流抑制处理,以得到用于对被校准天线进行校准的目标校准信号,从而能够有效地、便捷地消除直流分量对零中频校准系统的干扰,从而有效地辅助提升零中频校准系统的校准效果,有效地提升零中频校准系统的系统性能。
本公开第三方面实施例提出的天线校准装置,包括:存储器,收发机,处理器:存储器,用于存储计算机程序;收发机,用于在处理器的控制下收发数据;处理器,用于读取存储器中的计算机程序并执行以下操作:在执行上行收发校准处理时,获取上行的当前帧校准信号;确定与前一帧校准信号对应的参考直流信息;根据参考直流信息对当前帧校准信号中进行直流抑制处理,以得到目标校准信号,目标校准信号用于对被校准天线进行校准。
本公开第四方面实施例提出的处理器可读存储介质,处理器可读存储介质存储有计算机程序,计算机程序用于使处理器执行:本公开第一方面实施例提出的天线校准方法。
本公开附加的方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本公开的实践了解到。
附图说明
本公开上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
图1是本公开一实施例提出的天线校准方法的流程示意图;
图2是本公开实施例中零中频校准系统的结构示意图;
图3是本公开另一实施例提出的天线校准方法的流程示意图;
图4是本公开另一实施例提出的天线校准方法的流程示意图;
图5是本公开另一实施例提出的天线校准方法的流程示意图;
图6是本公开实施例中时频资源单元RE指标示意图;
图7是本公开实施例中时资源块RB指标示意图;
图8是本公开另一实施例提出的天线校准方法的流程示意图;
图9是本公开实施例中下行发校准处理时序图;
图10是本公开实施例中下行收校准处理时序图;
图11是本公开实施例中零中频校准系统的工作示意图;
图12是本公开另一实施例提出的天线校准装置的结构示意图;
图13是本公开另一实施例提出的天线校准装置的结构示意图。
具体实施方式
本公开实施例中术语“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。字符“/”一般表示前后关联对象是一种“或”的关系。
本公开实施例中术语“多个”是指两个或两个以上,其它量词与之类似。
下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,并不是全部的实施例。基于本公开中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。
图1是本公开一实施例提出的天线校准方法的流程示意图。
其中,需要说明的是,本实施例的天线校准方法的执行主体为天线校准装置,该装置可以由软件和/或硬件的方式实现,该装置可以配置在零中频校准系统中。
如图1所示,该天线校准方法,包括:
S101:在执行上行收发校准处理时,获取上行的当前帧校准信号。
如图2所示,图2是本公开实施例中零中频校准系统的结构示意图,包括:数字前端处理模块、数据通路data_path模块、路径通路ul_path模块、ARM处理器、只读存储器(Read-Only Memory,ROM)等模块,其中,本公开实施例中,在数字前端处理模块之中配置上行直流抑制处理功能,从而基于该上行直流抑制处理功能实现便捷地消除零中频校准系统中的直流信号分量。
其中,零中频校准系统的校准处理,可以包括:上行收发校准处理流程、下行发校准处理流程、下行收校准处理流程,而在上行收发校准处理流程中,会带入直流信号分量,从而本公开实施例在接收校准序列之前,可以首先执行上行直流抑制处理功能。
本公开实施例上行收发校准处理流程,可以分为现场可编程逻辑门阵列FPGA处理部分和ARM处理部分,其中,可以经由现场可编程逻辑门阵列FPGA实现数字前端的上行直流抑制处理,和去循环前缀CP处理。
S102:确定与前一帧校准信号对应的参考直流信息。
上述在执行上行收发校准处理时,获取上行的当前帧校准信号的同时,可以获取前一帧校准信号对应的参考直流信息,该参考直流信息用于描述前一帧校准信号中直流信号相关的信息(例如,直流信号的信号强度、信号幅值、信号功率值等,对此不做限制),而后可以参考前一帧校准信号中直流信号相关的信息,来对上行的当前帧校准信号中的直流信号进行相应的抑制处理,从而能够有效地简化直流抑制处理逻辑,使得该直流抑制处理逻辑易于被现场可编程逻辑门阵列FPGA实现,且误差较小。
也即是说,本公开实施例中针对零中频校准系统,在中频自动增益控制(Automatic Gain Control,AGC)之后,上行功率统计之前,增加上行直流抑制处理功能。由FPGA以帧为单位统计上行时隙中262144点(218,对应时钟频率为245.76Mhz,时长1.067ms)的功率,开始于每帧的第一个上行子帧的起始位置,每帧更新一次统计结果,用于下一帧的直流消除。
S103:根据参考直流信息对当前帧校准信号中进行直流抑制处理,以得到目标校准信号,目标校准信号用于对被校准天线进行校准。
上述在执行上行收发校准处理时,获取上行的当前帧校准信号,并确定与前一帧校准信号对应的参考直流信息之后,可以根据参考直流信息对当前帧校准信号中进行直流抑制处理,直流抑制处理得到的校准信号,可以被称为目标校准信号,从而当采用直流抑制处理得到的目标校准信号对被校准天线进行校准时,能够有效地提升零中频校准系统的校准效果。
一些实施例中,当根据参考直流信息对当前帧校准信号中进行直流抑制处理时,可以是分析前一帧校准信号中直流信号特征,而后参考该直流信号特征对当前帧校准信号中的直流信号进行相应的抑制处理,例如参考直流信号特征对当前帧校准信号中的直流信号特征进行预测,根据预测的特征值对当前帧校准信号对应的特征进行削弱处理,对此不做限制。
如图3所示,图3是本公开另一实施例提出的天线校准方法的流程示意图,在根据参考直流信息对当前帧校准信号中进行直流抑制处理,以得到目标校准信号之后,还包括:
S301:确定与当前帧校准信号中直流信号对应的目标直流信息。
该目标直流信息用于描述当前帧校准信号中直流信号相关的信息(例如,直流信号的信号强度、信号幅值、信号功率值等,对此不做限制)。
S302:根据目标直流信息对参考直流信息进行更新,以得到更新直流信息,更新直流信息被用于对当前帧校准信号的下一帧校准信号进行直流抑制处理。
也即是说,本公开实施中直流抑制处理逻辑是一个持续执行的过程,当采用与前一帧校准信号对应的参考直流信息,对当前帧校准信号进行直流抑制处理之后,还参考与当前帧校准信号中直流信号对应的目标直流信息,来对下一帧校准信号进行直流抑制处理,当对下一帧校准信号进行直流抑制处理时,参考当前帧校准信号中直流信号对应的目标直流信息即可,从而实现持续地消除零中频校准系统中的直流信号分量,能够有效地提升直流抑制处理的实用性和直流抑制效果。
本实施例中,通过控制零中频校准系统在执行上行收发校准处理时,获取上行的当前帧校准信号,并根据与前一帧校准信号对应的参考直流信息,实现对当前帧校准信号中进行直流抑制处理,以得到用于对被校准天线进行校准的目标校准信号,从而能够有效地、便捷地消除直流分量对零中频校准系统的干扰,从而有效地辅助提升零中频校准系统的校准效果,有效地提升零中频校准系统的系统性能。
图4是本公开另一实施例提出的天线校准方法的流程示意图。
如图4所示,该天线校准方法,包括:
S401:在执行上行收发校准处理时,获取上行的当前帧校准信号。
S402:确定与前一帧校准信号对应的参考直流信息。
S401-S402的描述说明可以具体参见上述实施例,在此不再赘述。
S403:根据第一参考直流信息,对I路校准信号进行直流抑制处理,其中,第一参考直流信息,是前一帧I路的校准信号中直流信号的信息。
本实施例应用在当前帧校准信号包括:I路校准信号和Q路校准信号的应用场景中,也即是说,本实施例中可以支持对I路校准信号和Q路校准信号同时执行直流抑制处理。
当对当前帧校准信号之中的I路校准信号进行直流抑制处理时,可以参考前一帧I路的校准信号中直流信号的信息来执行直流抑制处理任务,其中,前一帧校准信号中的I路校准信号,可以被称为前一帧I路的校准信号。
可以理解的是,由于不同路校准信号中可能均会携带相应的直流信号,从而在针对两路校准信号中直流信号分别进行直流抑制处理时,能够获取更全面的直流抑制效果,能够较大程度地降低直流信号对零中频校准系统的性能影响。
其中,前一帧I路的校准信号中直流信号的信息,可以被称为第一参考直流信息,后续可以根据前一帧I路的校准信号中直流信号的信息,对当前帧校准信号之中的I路校准信号进行直流抑制处理。
可选地,一些实施例中,第一参考直流信息,是前一帧I路的校准信号中直流信号的第一功率值,根据第一参考直流信息,对I路校准信号进行直流抑制处理,可以是对I路校准信号的I路功率值和第一功率值做差值处理,以对I路校准信号进行直流抑制处理,由于是对I路校准信号中直流信号的功率值进行了削弱处理,从而实现快速地执行I路校准信号的直流抑制处理,且具有较好的直流抑制效果。
S404:根据第二参考直流信息,对Q路校准信号进行直流抑制处理,其中,第二参考直流信息,是前一帧Q路的校准信号中直流信号的信息,前一帧I路的校准信号和前一帧Q路的校准信号共同构成前一帧校准信号。
当对当前帧校准信号之中的Q路校准信号进行直流抑制处理时,可以参考前一帧Q路的校准信号中直流信号的信息来执行直流抑制处理任务,其中,前一帧校准信号中的Q路校准信号,可以被称为前一帧Q路的校准信号。
其中,前一帧Q路的校准信号中直流信号的信息,可以被称为第二参考直流信息,后续可以根据前一帧Q路的校准信号中直流信号的信息,对当前帧校准信号之中的Q路校准信号进行直流抑制处理。
可选地,一些实施例中,第二参考直流信息,是前一帧Q路的校准信号中直流信号的第二功率值,根据第二参考直流信息,对Q路校准信号进行直流抑制处理,可以是对Q路校准信号的Q路功率值和第二功率值做差值处理,以对Q路校准信号进行直流抑制处理,由于是对Q路校准信号中直流信号的功率值进行了削弱处理,从而实现快速地执行Q路校准信号的直流抑制处理,且具有较好的直流抑制效果。
举例而言,可以由现场可编程逻辑门阵列FPGA分别对每一帧校准信号的I/Q两路校准信号做2n个点的累加,并截掉低n bit(相当于取平均)作为直流分量,以对每一帧校准信号进行直流统计,取前一帧校准信号的直流统计结果,用于当前帧校准信号的直流抑制,并且是分别针对I/Q两路校准信号分别进行直流抑制,即:In=In-In-1_dc,其中,In指第n帧的I路校准数据,In-1_dc指第n-1帧统计的I路校准数据中直流信号的功率值;Qn=Qn-Qn-1_dc,其中,Qn指第n帧的Q路校准数据,Qn-1_dc指第n-1帧统计的Q路校准数据中直流信号的功率值,从而实现直流抑制效果。
本公开实施例中,当基于上述图2所示中零中频校准系统的结构时,由其中的seq_rx模块,实时监测路径通路ul_path模块的上行数据流和ul_ac_inf模块产生的上行的10ms帧的校准数据,而后,在接收到上层配置的校准控制信号后,在设定时隙截取上行校准接收信号(针对该上行校准接收信号完成去循环前缀CP处理),并将其缓存于本地随机存取存储器(Random Access Memory,RAM),并发送中断至ARM处理器以触发后续的频域信道估计直流规避方法。
本实施例中,通过控制零中频校准系统在执行上行收发校准处理时,获取上行的当前帧校准信号,并根据与前一帧校准信号对应的参考直流信息,实现对当前帧校准信号中进行直流抑制处理,以得到用于对被校准天线进行校准的目标校准信号,从而能够有效地、便捷地消除直流分量对零中频校准系统的干扰,从而有效地辅助提升零中频校准系统的校准效果,有效地提升零中频校准系统的系统性能。由于不同路校准信号中可能均会携带相应的直流信号,从而在针对两路校准信号中直流信号分别进行直流抑制处理时,能够获取更全面的直流抑制效果,能够较大程度地降低直流信号对零中频校准系统的性能影响。由于是对I路校准信号中直流信号的功率值进行了削弱处理,从而实现快速地执行I路校准信号的直流抑制处理,且具有较好的直流抑制效果。并且,还由于是对Q路校准信号中直流信号的功率值进行了削弱处理,从而实现快速地执行Q路校准信号的直流抑制处理,且具有较好的直流抑制效果。
图5是本公开另一实施例提出的天线校准方法的流程示意图。
如图5所示,该天线校准方法,包括:
S501:在执行上行收发校准处理时,获取上行的当前帧校准信号。
S502:确定与前一帧校准信号对应的参考直流信息。
S503:根据参考直流信息对当前帧校准信号中进行直流抑制处理,以得到目标校准信号,目标校准信号用于对被校准天线进行校准。
S501-S503的描述说明可以具体参见上述实施例,在此不再赘述。
本实施例中,下述S504-S508所描述的步骤可以被称为频域信道估计直流规避处理方法,也即是说,本公开实施例中在数字前端增加上行直流抑制的前提下,还可以由ARM处理器侧进一步采用频域信道估计直流规避处理方法,将直流残留分量对零中频校准系统性能干扰降到最低,更好的保障了后续所生成的用于校准补偿系统的校准因子的准确性。
S504:接收初始校准序列。
在执行上行收发校准处理时,ARM处理器可以包括:时频域变换、校准通道信道估计、校准系统性能分析和校准因子计算等功能。
其中,ARM处理器所接收的时域的校准序列,可以被称为初始校准序列,该初始校准序列可以被用于后续进行信道估计。
S505:处理初始校准序列,以得到频域接收序列。
本公开实施例中,ARM处理器接收到时域的校准序列后,可以对其进行快速傅里叶变换FFT处理,将时域的校准序列变换至频域,以得到频域接收序列,而后,还可以对频域接收序列根据不同带宽信息进行数据重排和去除虚子载波,形成频域接收序列。
S506:从频域接收序列之中,提取与各个信道对应的频域接收子序列。
上述在得到频域接收序列后,可以从频域接收序列之中,提取与各个信道对应的频域接收子序列,而后,触发后续的信道估计流程。
S507:根据频域接收子序列对相应信道进行信道估计,以得到与信道对应的信道估计值。
本公开实施例中,可以由ARM处理器提取对应信道的频域接收子序列,根据本地存储的原始基序列对各个信道进行信道估计,针对发校准结果根据高层配置的直流信息进行直流规避,具体如后续实施例。
其中,上述对各个信道进行信道估计得到的估计值,可以被称为信道估计值,相应的,与各个信道分别对应估计得到一个信道估计值。
S508:根据多个信道估计值,对零中频校准系统的直流分量进行消除处理。
上述在由ARM处理器提取对应信道的频域接收子序列,根据本地存储的原始基序列对各个信道进行信道估计,得到各个信道对应的信道估计值后,可以参考多个信道估计值辅助对零中频校准系统的直流分量进行消除处理。
一些实施例中,可以根据多个信道估计值对零中频校准系统的直流分量进行相应的识别以及削弱处理,或者,也可以采用其它任意可能的方式来实现根据多个信道估计值,对零中频校准系统的直流分量进行消除处理,对此不做限制。
可选地,根据多个信道估计值,对零中频校准系统的直流分量进行消除处理,可以是确定与中央直流(Direct Current,DC)子载波相关的设定个数的时频资源单元(Resource Element,RE),并从时频资源单元RE之中确定出目标时频资源单元RE,在目标时频资源单元RE对应目标校准信号时,采用信道估计均值替换目标时频资源单元RE所属的信道估计值,其中,信道估计均值,是第一信道估计值和第二信道估计值之间的信道估计平均值,第一信道估计值,是与目标时频资源单元RE所属信道相邻的前一信道的信道估计值,第二信道估计值,是与目标时频资源单元RE所属信道相邻的后一信道的信道估计值,而在目标时频资源单元RE对应初始噪声值时,则采用目标噪声值替换初始噪声值,其中,目标噪声值,是与相邻的前一信道或与相邻的后一信道对应的噪声值,从而能够有效地提升频域信道估计直流规避处理方法的灵活性,有效地提升频域信道估计直流规避处理方法的实用性,并且能够较大程度地将直流残留分量对零中频校准系统性能干扰降到最低。
上述的前一信道和后一信道,可以是资源块(Resource Block,RB)信道,也即是说,前一资源块RB信道和后一资源块RB信道,分别与目标时频资源单元RE所属信道相邻。
举例而言,可以由ARM处理器对中央直流DC子载波及周围±ΔK(ΔK可以被称为设定个数)个时频资源单元RE进行判断,若为目标校准信号所在时频资源单元RE,则用与目标时频资源单元RE所属信道相邻的信道(即上述的前一信道和后一信道)的信道估计均值替换目标时频资源单元RE所属的信道估计值,若为噪声所在目标时频资源单元RE,则用相邻的信道(即上述的前一信道或者后一信道)的噪声值替换目标时频资源单元RE对应的初始噪声值,以消除直流残留对校准的影响。
本公开实施例在实际应用中可以较好的消除直流分量干扰,系统提取的时域校准接收序列已经消除明显的直流分量,且校准系统性能满足相应指标,如图6和图7所示,图6是本公开实施例中时频资源单元RE指标示意图,图7是本公开实施例中时资源块RB指标示意图。
本实施例中,通过控制零中频校准系统在执行上行收发校准处理时,获取上行的当前帧校准信号,并根据与前一帧校准信号对应的参考直流信息,实现对当前帧校准信号中进行直流抑制处理,以得到用于对被校准天线进行校准的目标校准信号,从而能够有效地、便捷地消除直流分量对零中频校准系统的干扰,从而有效地辅助提升零中频校准系统的校准效果,有效地提升零中频校准系统的系统性能。通过接收初始校准序列,处理初始校准序列,以得到频域接收序列,并从频域接收序列之中,提取与各个信道对应的频域接收子序列,根据频域接收子序列对相应信道进行信道估计,以得到与信道对应的信道估计值,根据多个信道估计值,对零中频校准系统的直流分量进行消除处理,在数字前端增加上行直流抑制的前提下,还可以由ARM处理器侧进一步采用频域信道估计直流规避处理方法,将直流残留分量对零中频校准系统性能干扰降到最低,更好的保障了后续所生成的用于校准补偿系统的校准因子的准确性。
图8是本公开另一实施例提出的天线校准方法的流程示意图。
如图8所示,该天线校准方法,包括:
S801:如果触发执行下行发校准处理,则获取天线数据流,天线数据流被配置为信号递增数据流。
其中,零中频校准系统的校准处理,可以包括:上行收发校准处理流程、下行发校准处理流程、下行收校准处理流程,从而本公开实施例中,还可以针对下行发校准处理流程和下行收校准处理流程设计相应的校准方法。
由于下行发校准处理流程和下行收校准处理流程中并不涉及直流信号分量,从而可以在下行发校准处理时,针对天线数据流执行功率定标处理和添加循环前缀CP处理,从而实现有效地天线校准。
S802:对天线数据流执行功率定标处理,以得到参考数据流。
其中,对天线数据流执行功率定标处理得到的数据流,可以被称为参考数据流。
S803:对参考数据流执行添加循环前缀CP处理,以得到校准数据流,其中,在执行下行发校准处理时,采用校准数据流替换天线数据流。
上述在对天线数据流执行功率定标处理,以得到参考数据流之后,还可以对参考数据流执行添加循环前缀CP处理,以得到校准数据流,该校准数据流可以被用于针对被校准天线进行校准处理。
举例而言,在下行发校准处理流程中,频域映射后的8组校准序列经快速傅里叶逆变换(Inverse Fast Fourier Transform,IFFT)变换,转成时域校准序列存储在本地ROM内。8路天线信号的基带侧以一定功率同时发射信号,使得天线口输出信号经耦合盘形成校准叠加信号。ac_inf模块根据当前小区状态实时生成系统无线帧信息。ac_ctrl子模块在接收到上层的校准启动信号后,判断收发校准流程,并根据实时的无线帧信息在设定位置完成时域校准序列(完成循环前缀CP添加和功率定标处理)到天线数据流的转换。
发校准时序如图9所示,图9是本公开实施例中下行发校准处理时序图,按照100M带宽设计,配置天线数据流为信号递增数据流,在data_path节点处天线数据流以x2形式处理和发送,当发校准流程触发后,将8天线信号递增数据流替换为经过功率定标处理和添加循环前缀CP处理后的校准数据流,图9中dl_wdata为天线4和天线5交织数据,dl_wdata_out即为天线4和天线5经过校准数据流替换后的天线数据流。
S804:在执行下行收校准处理时,控制零中频校准系统中的各个通道以基带满功率发送相应的校准序列,多个通道所发送的校准序列,被共同用于对被校准天线进行校准。
本公开实施例中,还可以执行下行收校准处理过程,在执行下行收校准处理时,控制零中频校准系统中的各个通道以基带满功率发送相应的校准序列,多个通道所发送的校准序列,被共同用于对被校准天线进行校准。
举例而言,可以校准零中频校准系统中的各个通道以基带满功率发送校准序列,在默认通道衰减(考虑功放生产一致性、温度变化)时,经放大、线损到耦合网络输入口,并且,由于耦合网络的总耦合度一定,从而到每个天线口的信号功率基本一致。
本公开实施例中,参考上述功率定标处理时的定标值,常温下接收到的校准信号的信噪比达到42dB左右;低温下按照通道衰减度再下降10db计算,信噪比仍然可达到32dB左右,满足零中频校准系统的校准涉及要求。
如图10所示,图10是本公开实施例中下行收校准处理时序图。
本实施例中,通过在触发执行下行发校准处理时,则获取天线数据流,天线数据流被配置为信号递增数据流,对天线数据流执行功率定标处理,以得到参考数据流,以及对参考数据流执行添加循环前缀CP处理,以得到校准数据流,其中,在执行下行发校准处理时,采用校准数据流替换天线数据流,从而能够有效地保障零中频校准系统针对下行发校准处理流程的校准效果,并且,还在执行下行收校准处理时,控制零中频校准系统中的各个通道以基带满功率发送相应的校准序列,多个通道所发送的校准序列,被共同用于对被校准天线进行校准,从而能够全面地提升零中频校准系统的校准效果,扩展了零中频校准系统的校准功能,从而辅助拓展零中频校准系统的应用场景。
如图11所示,图11是本公开实施例中零中频校准系统的工作示意图,以上行直流抑制处理以及频域信道估计直流规避处理为前提,本公开实施例中,还可以执行提取幅值和相位,以及计算功率,进一步完成校准系统的故障检测和校准因子计算的处理流程,举例说明如下:
对信道估计结果进行坐标旋转数字计算方法(Coordinate Rotation DigitalComputer,CORDIC)处理,提取零中频校准系统不同通道幅度和相位信息,选择带宽中间部分资源块RB的相位进行定时检测计算平均相位差,与相位差异门限比较完成校准通道峰值偏移性能分析及故障判断。对各通道信道估计结果进行信号资源块RB级功率计算和噪声功率统计,将通道的频域功率转换成校准口的时域定标功率,进一步计算校准系统各通道信噪比、通道内平坦度、通道间功率差及环路增益等性能分析和故障判断。单次校准完成后根据校准性能分析结果更新系统各天线校准状态,满足指标则通道正常,否则更新为校准故障状态,若发生指定次数校准故障则上报系统小区降质。当且仅当通道状态无故障时计算校准因子(包括幅值因子和相位因子)用于校准系统补偿,采用滑窗方式,根据信噪比(signal-to-noise ratio,SNR)情况对相位估计结果进行平滑处理生成相位因子,也可以采用滑窗方式对各通道幅度进行平滑处理,从而补偿通道的平坦度和通道间幅度(功率)差异。
图12是本公开另一实施例提出的天线校准装置的结构示意图。
如图12所示,该天线校准装置120,应用于零中频校准系统,包括:
第一获取单元1201,用于在执行上行收发校准处理时,获取上行的当前帧校准信号;
第一确定单元1202,用于确定与前一帧校准信号对应的参考直流信息;
第一处理单元1203,用于根据参考直流信息对当前帧校准信号中进行直流抑制处理,以得到目标校准信号,目标校准信号用于对被校准天线进行校准。
在本公开的一些实施例中,天线校准装置120,还包括:
第二确定单元1204,用于在根据参考直流信息对当前帧校准信号中进行直流抑制处理,以得到目标校准信号之后,确定与当前帧校准信号中直流信号对应的目标直流信息;
更新单元1205,用于根据目标直流信息对参考直流信息进行更新,以得到更新直流信息,更新直流信息被用于对当前帧校准信号的下一帧校准信号进行直流抑制处理。
在本公开的一些实施例中,天线校准装置120,还包括:
接收单元1206,用于在根据参考直流信息对当前帧校准信号中进行直流抑制处理,以得到目标校准信号之后,接收初始校准序列;
第二处理单元1207,用于处理初始校准序列,以得到频域接收序列;
提取单元1208,用于从频域接收序列之中,提取与各个信道对应的频域接收子序列;
估计单元1209,用于根据频域接收子序列对相应信道进行信道估计,以得到与信道对应的信道估计值;
第三处理单元1210,用于根据多个信道估计值,对零中频校准系统的直流分量进行消除处理。
在本公开的一些实施例中,第三处理单元1210,具体用于:
确定与中央直流DC子载波相关的设定个数的时频资源单元RE;
从时频资源单元RE之中确定出目标时频资源单元RE;
如果目标时频资源单元RE对应目标校准信号,则采用信道估计均值替换目标时频资源单元RE所属的信道估计值,其中,信道估计均值,是第一信道估计值和第二信道估计值之间的信道估计平均值,第一信道估计值,是与目标时频资源单元RE所属信道相邻的前一信道的信道估计值,第二信道估计值,是与目标时频资源单元RE所属信道相邻的后一信道的信道估计值;
如果目标时频资源单元RE对应初始噪声值,则采用目标噪声值替换初始噪声值,其中,目标噪声值,是与前一信道或与后一信道对应的噪声值。
在本公开的一些实施例中,当前帧校准信号包括:I路校准信号和Q路校准信号,其中,第一处理单元1203,具体用于:
根据第一参考直流信息,对I路校准信号进行直流抑制处理,其中,第一参考直流信息,是前一帧I路的校准信号中直流信号的信息;
根据第二参考直流信息,对Q路校准信号进行直流抑制处理,其中,第二参考直流信息,是前一帧Q路的校准信号中直流信号的信息,前一帧I路的校准信号和前一帧Q路的校准信号共同构成前一帧校准信号。
在本公开的一些实施例中,第一参考直流信息,是前一帧I路的校准信号中直流信号的第一功率值,第一处理单元1203,还用于:
对I路校准信号的I路功率值和第一功率值做差值处理,以对I路校准信号进行直流抑制处理。
在本公开的一些实施例中,第二参考直流信息,是前一帧Q路的校准信号中直流信号的第二功率值,第一处理单元1203,还用于:
对Q路校准信号的Q路功率值和第二功率值做差值处理,以对Q路校准信号进行直流抑制处理。
在本公开的一些实施例中,天线校准装置120,还包括:
第二获取单元1211,用于在触发执行下行发校准处理时,获取天线数据流,天线数据流被配置为信号递增数据流;
第四处理单元1212,用于对天线数据流执行功率定标处理,以得到参考数据流;
第五处理单元1213,用于对参考数据流执行添加循环前缀CP处理,以得到校准数据流,其中,在执行下行发校准处理时,采用校准数据流替换天线数据流。
在本公开的一些实施例中,天线校准装置120,还包括:
控制单元1214,用于在执行下行收校准处理时,控制零中频校准系统中的各个通道以基带满功率发送相应的校准序列,多个通道所发送的校准序列,被共同用于对被校准天线进行校准。
在此需要说明的是,本公开实施例提供的上述装置,能够实现上述方法实施例所实现的所有方法步骤,且能够达到相同的技术效果,在此不再对本实施例中与方法实施例相同的部分及有益效果进行具体赘述。
需要说明的是,本公开实施例中对单元的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。另外,在本公开各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个处理器可读取存储介质中。
基于这样的理解,本公开的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器(processor)执行本公开各个实施例方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
本实施例中,通过控制零中频校准系统在执行上行收发校准处理时,获取上行的当前帧校准信号,并根据与前一帧校准信号对应的参考直流信息,实现对当前帧校准信号中进行直流抑制处理,以得到用于对被校准天线进行校准的目标校准信号,从而能够有效地、便捷地消除直流分量对零中频校准系统的干扰,从而有效地辅助提升零中频校准系统的校准效果,有效地提升零中频校准系统的系统性能。
图13是本公开另一实施例提出的天线校准装置的结构示意图。
参见图13,该天线校准装置130,包括存储器1301,收发机1302,处理器1303及用户接口1304:存储器1301,用于存储计算机程序;收发机1302,用于在处理器1303的控制下收发数据;处理器1303,用于读取存储器1301中的计算机程序并执行以下操作:
在执行上行收发校准处理时,获取上行的当前帧校准信号;
确定与前一帧校准信号对应的参考直流信息;
根据参考直流信息对当前帧校准信号中进行直流抑制处理,以得到目标校准信号,目标校准信号用于对被校准天线进行校准。
其中,在图13中,总线架构可以包括任意数量的互联的总线和桥,具体由处理器1303代表的一个或多个处理器和存储器1301代表的存储器的各种电路链接在一起。总线架构还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路链接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口提供接口。收发机1302可以是多个元件,即包括发送机和接收机,提供用于在传输介质上与各种其他装置通信的单元,这些传输介质包括,这些传输介质包括无线信道、有线信道、光缆等传输介质。针对不同的用户设备,用户接口1304还可以是能够外接内接需要设备的接口,连接的设备包括但不限于小键盘、显示器、扬声器、麦克风、操纵杆等。
处理器1303负责管理总线架构和通常的处理,存储器1301可以存储处理器600在执行操作时所使用的数据。
可选的,处理器1303可以是CPU(中央处埋器)、ASIC(Application SpecificIntegrated Circuit,专用集成电路)、FPGA(Field-Programmable Gate Array,现场可编程门阵列)或CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件),处理器也可以采用多核架构。
处理器通过调用存储器存储的计算机程序,用于按照获得的可执行指令执行本公开实施例提供的任一方法。处理器与存储器也可以物理上分开布置。
在本公开的一些实施例中,处理器1303,具体用于:
确定与当前帧校准信号中直流信号对应的目标直流信息;
根据目标直流信息对参考直流信息进行更新,以得到更新直流信息,更新直流信息被用于对当前帧校准信号的下一帧校准信号进行直流抑制处理。
在本公开的一些实施例中,处理器1303,具体用于:
在根据参考直流信息对当前帧校准信号中进行直流抑制处理,以得到目标校准信号之后,接收初始校准序列;
处理初始校准序列,以得到频域接收序列;
从频域接收序列之中,提取与各个信道对应的频域接收子序列;
根据频域接收子序列对相应信道进行信道估计,以得到与信道对应的信道估计值;
根据多个信道估计值,对零中频校准系统的直流分量进行消除处理。
在本公开的一些实施例中,处理器1303,具体用于:
确定与中央直流DC子载波相关的设定个数的时频资源单元RE;
从时频资源单元RE之中确定出目标时频资源单元RE;
如果目标时频资源单元RE对应目标校准信号,则采用信道估计均值替换目标时频资源单元RE所属的信道估计值,其中,信道估计均值,是第一信道估计值和第二信道估计值之间的信道估计平均值,第一信道估计值,是与目标时频资源单元RE所属信道相邻的前一信道的信道估计值,第二信道估计值,是与目标时频资源单元RE所属信道相邻的后一信道的信道估计值;
如果目标时频资源单元RE对应初始噪声值,则采用目标噪声值替换初始噪声值,其中,目标噪声值,是与前一信道或与后一信道对应的噪声值。
在本公开的一些实施例中,当前帧校准信号包括:I路校准信号和Q路校准信号,处理器1303,具体用于:
根据第一参考直流信息,对I路校准信号进行直流抑制处理,其中,第一参考直流信息,是前一帧I路的校准信号中直流信号的信息;
根据第二参考直流信息,对Q路校准信号进行直流抑制处理,其中,第二参考直流信息,是前一帧Q路的校准信号中直流信号的信息,前一帧I路的校准信号和前一帧Q路的校准信号共同构成前一帧校准信号。
在本公开的一些实施例中,第一参考直流信息,是前一帧I路的校准信号中直流信号的第一功率值,处理器1303,具体用于:
对I路校准信号的I路功率值和第一功率值做差值处理,以对I路校准信号进行直流抑制处理。
在本公开的一些实施例中,第二参考直流信息,是前一帧Q路的校准信号中直流信号的第二功率值,处理器1303,具体用于:
对Q路校准信号的Q路功率值和第二功率值做差值处理,以对Q路校准信号进行直流抑制处理。
在本公开的一些实施例中,处理器1303,具体用于:
如果触发执行下行发校准处理,则获取天线数据流,天线数据流被配置为信号递增数据流;
对天线数据流执行功率定标处理,以得到参考数据流;
对参考数据流执行添加循环前缀CP处理,以得到校准数据流,其中,在执行下行发校准处理时,采用校准数据流替换天线数据流。
在本公开的一些实施例中,处理器1303,具体用于:
在执行下行收校准处理时,控制零中频校准系统中的各个通道以基带满功率发送相应的校准序列,多个通道所发送的校准序列,被共同用于对被校准天线进行校准。
为了实现上述实施例,本公开实施例提出了一种处理器可读存储介质,处理器可读存储介质存储有计算机程序,计算机程序用于使处理器执行天线校准方法。
本领域内的技术人员应明白,本公开的实施例可提供为方法、系统、或计算机程序产品。因此,本公开可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本公开可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器和光学存储器等)上实施的计算机程序产品的形式。
本公开是参照根据本公开实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机可执行指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机可执行指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些处理器可执行指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的处理器可读存储器中,使得存储在该处理器可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些处理器可执行指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
显然,本领域的技术人员可以对本公开进行各种改动和变型而不脱离本公开的精神和范围。这样,倘若本公开的这些修改和变型属于本公开权利要求及其等同技术的范围之内,则本公开也意图包含这些改动和变型在内。
需要说明的是,在本公开的描述中,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性。此外,在本公开的描述中,除非另有说明,“多个”的含义是两个或两个以上。
流程图中或在此以其他方式描述的任何过程或方法描述可以被理解为,表示包括一个或更多个用于实现特定逻辑功能或过程的步骤的可执行指令的代码的模块、片段或部分,并且本公开的优选实施方式的范围包括另外的实现,其中可以不按所示出或讨论的顺序,包括根据所涉及的功能按基本同时的方式或按相反的顺序,来执行功能,这应被本公开的实施例所属技术领域的技术人员所理解。
应当理解,本公开的各部分可以用硬件、软件、固件或它们的组合来实现。在上述实施方式中,多个步骤或方法可以用存储在存储器中且由合适的指令执行系统执行的软件或固件来实现。例如,如果用硬件来实现,和在另一实施方式中一样,可用本领域公知的下列技术中的任一项或他们的组合来实现:具有用于对数据信号实现逻辑功能的逻辑门电路的离散逻辑电路,具有合适的组合逻辑门电路的专用集成电路,可编程门阵列(PGA),现场可编程门阵列(FPGA)等。
本技术领域的普通技术人员可以理解实现上述实施例方法携带的全部或部分步骤是可以通过程序来指令相关的硬件完成,所述的程序可以存储于一种计算机可读存储介质中,该程序在执行时,包括方法实施例的步骤之一或其组合。
此外,在本公开各个实施例中的各功能单元可以集成在一个处理模块中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。所述集成的模块如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。
上述提到的存储介质可以是只读存储器,磁盘或光盘等。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本公开的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
尽管上面已经示出和描述了本公开的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本公开的限制,本领域的普通技术人员在本公开的范围内可以对上述实施例进行变化、修改、替换和变型。
Claims (20)
1.一种天线校准方法,其特征在于,应用于零中频校准系统,所述方法包括:
在执行上行收发校准处理时,获取上行的当前帧校准信号;
确定与前一帧校准信号对应的参考直流信息;
根据所述参考直流信息对所述当前帧校准信号中进行直流抑制处理,以得到目标校准信号,所述目标校准信号用于对被校准天线进行校准。
2.如权利要求1所述的方法,其特征在于,在所述根据所述参考直流信息对所述当前帧校准信号中进行直流抑制处理,以得到目标校准信号之后,还包括:
确定与所述当前帧校准信号中直流信号对应的目标直流信息;
根据所述目标直流信息对所述参考直流信息进行更新,以得到更新直流信息,所述更新直流信息被用于对所述当前帧校准信号的下一帧校准信号进行直流抑制处理。
3.如权利要求1或2所述的方法,其特征在于,在所述根据所述参考直流信息对所述当前帧校准信号中进行直流抑制处理,以得到目标校准信号之后,还包括:
接收初始校准序列;
处理所述初始校准序列,以得到频域接收序列;
从所述频域接收序列之中,提取与各个信道对应的频域接收子序列;
根据所述频域接收子序列对相应所述信道进行信道估计,以得到与所述信道对应的信道估计值;
根据多个所述信道估计值,对所述零中频校准系统的直流分量进行消除处理。
4.如权利要求3所述的方法,其特征在于,所述根据多个所述信道估计值,对所述零中频校准系统的直流分量进行消除处理,包括:
确定与中央直流DC子载波相关的设定个数的时频资源单元RE;
从所述时频资源单元RE之中确定出目标时频资源单元RE;
如果所述目标时频资源单元RE对应目标校准信号,则采用信道估计均值替换所述目标时频资源单元RE所属的信道估计值,其中,所述信道估计均值,是第一信道估计值和第二信道估计值之间的信道估计平均值,所述第一信道估计值,是与所述目标时频资源单元RE所属信道相邻的前一信道的信道估计值,所述第二信道估计值,是与所述目标时频资源单元RE所属信道相邻的后一信道的信道估计值;
如果所述目标时频资源单元RE对应初始噪声值,则采用目标噪声值替换所述初始噪声值,其中,所述目标噪声值,是与所述前一信道或与所述后一信道对应的噪声值。
5.如权利要求1所述的方法,其特征在于,所述当前帧校准信号包括:I路校准信号和Q路校准信号,其中,所述根据所述参考直流信息对所述当前帧校准信号中进行直流抑制处理,包括:
根据第一参考直流信息,对所述I路校准信号进行直流抑制处理,其中,所述第一参考直流信息,是前一帧I路的校准信号中直流信号的信息;
根据第二参考直流信息,对所述Q路校准信号进行直流抑制处理,其中,所述第二参考直流信息,是前一帧Q路的校准信号中直流信号的信息,所述前一帧I路的校准信号和所述前一帧Q路的校准信号共同构成所述前一帧校准信号。
6.如权利要求5所述的方法,其特征在于,所述第一参考直流信息,是所述前一帧I路的校准信号中直流信号的第一功率值,所述根据第一参考直流信息,对所述I路校准信号进行直流抑制处理,包括:
对所述I路校准信号的I路功率值和所述第一功率值做差值处理,以对所述I路校准信号进行直流抑制处理。
7.如权利要求5所述的方法,其特征在于,所述第二参考直流信息,是所述前一帧Q路的校准信号中直流信号的第二功率值,所述根据第二参考直流信息,对所述Q路校准信号进行直流抑制处理,包括:
对所述Q路校准信号的Q路功率值和所述第二功率值做差值处理,以对所述Q路校准信号进行直流抑制处理。
8.如权利要求1所述的方法,其特征在于,还包括:
如果触发执行下行发校准处理,则获取天线数据流,所述天线数据流被配置为信号递增数据流;
对所述天线数据流执行功率定标处理,以得到参考数据流;
对所述参考数据流执行添加循环前缀CP处理,以得到校准数据流,其中,在执行所述下行发校准处理时,采用所述校准数据流替换所述天线数据流。
9.如权利要求8所述的方法,其特征在于,还包括:
在执行下行收校准处理时,控制所述零中频校准系统中的各个通道以基带满功率发送相应的校准序列,多个所述通道所发送的校准序列,被共同用于对所述被校准天线进行校准。
10.一种天线校准装置,其特征在于,应用于零中频校准系统,所述装置包括:
第一获取单元,用于在执行上行收发校准处理时,获取上行的当前帧校准信号;
第一确定单元,用于确定与前一帧校准信号对应的参考直流信息;
第一处理单元,用于根据所述参考直流信息对所述当前帧校准信号中进行直流抑制处理,以得到目标校准信号,所述目标校准信号用于对被校准天线进行校准。
11.如权利要求10所述的装置,其特征在于,还包括:
第二确定单元,用于在所述根据所述参考直流信息对所述当前帧校准信号中进行直流抑制处理,以得到目标校准信号之后,确定与所述当前帧校准信号中直流信号对应的目标直流信息;
更新单元,用于根据所述目标直流信息对所述参考直流信息进行更新,以得到更新直流信息,所述更新直流信息被用于对所述当前帧校准信号的下一帧校准信号进行直流抑制处理。
12.如权利要求10或11所述的装置,其特征在于,还包括:
接收单元,用于在所述根据所述参考直流信息对所述当前帧校准信号中进行直流抑制处理,以得到目标校准信号之后,接收初始校准序列;
第二处理单元,用于处理所述初始校准序列,以得到频域接收序列;
提取单元,用于从所述频域接收序列之中,提取与各个信道对应的频域接收子序列;
估计单元,用于根据所述频域接收子序列对相应所述信道进行信道估计,以得到与所述信道对应的信道估计值;
第三处理单元,用于根据多个所述信道估计值,对所述零中频校准系统的直流分量进行消除处理。
13.如权利要求12所述的装置,其特征在于,所述第三处理单元,具体用于:
确定与中央直流DC子载波相关的设定个数的时频资源单元RE;
从所述时频资源单元RE之中确定出目标时频资源单元RE;
如果所述目标时频资源单元RE对应目标校准信号,则采用信道估计均值替换所述目标时频资源单元RE所属的信道估计值,其中,所述信道估计均值,是第一信道估计值和第二信道估计值之间的信道估计平均值,所述第一信道估计值,是与所述目标时频资源单元RE所属信道相邻的前一信道的信道估计值,所述第二信道估计值,是与所述目标时频资源单元RE所属信道相邻的后一信道的信道估计值;
如果所述目标时频资源单元RE对应初始噪声值,则采用目标噪声值替换所述初始噪声值,其中,所述目标噪声值,是与所述前一信道或与所述后一信道对应的噪声值。
14.如权利要求10所述的装置,其特征在于,所述当前帧校准信号包括:I路校准信号和Q路校准信号,其中,所述第一处理单元,具体用于:
根据第一参考直流信息,对所述I路校准信号进行直流抑制处理,其中,所述第一参考直流信息,是前一帧I路的校准信号中直流信号的信息;
根据第二参考直流信息,对所述Q路校准信号进行直流抑制处理,其中,所述第二参考直流信息,是前一帧Q路的校准信号中直流信号的信息,所述前一帧I路的校准信号和所述前一帧Q路的校准信号共同构成所述前一帧校准信号。
15.如权利要求14所述的装置,其特征在于,所述第一参考直流信息,是所述前一帧I路的校准信号中直流信号的第一功率值,所述第一处理单元,还用于:
对所述I路校准信号的I路功率值和所述第一功率值做差值处理,以对所述I路校准信号进行直流抑制处理。
16.如权利要求14所述的装置,其特征在于,所述第二参考直流信息,是所述前一帧Q路的校准信号中直流信号的第二功率值,所述第一处理单元,还用于:
对所述Q路校准信号的Q路功率值和所述第二功率值做差值处理,以对所述Q路校准信号进行直流抑制处理。
17.如权利要求10所述的装置,其特征在于,还包括:
第二获取单元,用于在触发执行下行发校准处理时,获取天线数据流,所述天线数据流被配置为信号递增数据流;
第四处理单元,用于对所述天线数据流执行功率定标处理,以得到参考数据流;
第五处理单元,用于对所述参考数据流执行添加循环前缀CP处理,以得到校准数据流,其中,在执行所述下行发校准处理时,采用所述校准数据流替换所述天线数据流。
18.如权利要求17所述的装置,其特征在于,还包括:
控制单元,用于在执行下行收校准处理时,控制所述零中频校准系统中的各个通道以基带满功率发送相应的校准序列,多个所述通道所发送的校准序列,被共同用于对所述被校准天线进行校准。
19.一种天线校准装置,其特征在于,包括存储器,收发机,处理器:存储器,用于存储计算机程序;收发机,用于在所述处理器的控制下收发数据;处理器,用于读取所述存储器中的计算机程序并执行以下操作:
在执行上行收发校准处理时,获取上行的当前帧校准信号;
确定与前一帧校准信号对应的参考直流信息;
根据所述参考直流信息对所述当前帧校准信号中进行直流抑制处理,以得到目标校准信号,所述目标校准信号用于对被校准天线进行校准。
20.一种处理器可读存储介质,其特征在于,所述处理器可读存储介质存储有计算机程序,所述计算机程序用于使所述处理器执行权利要求1至9任一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110839496.1A CN115694681A (zh) | 2021-07-23 | 2021-07-23 | 天线校准方法、装置及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110839496.1A CN115694681A (zh) | 2021-07-23 | 2021-07-23 | 天线校准方法、装置及存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115694681A true CN115694681A (zh) | 2023-02-03 |
Family
ID=85044700
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110839496.1A Pending CN115694681A (zh) | 2021-07-23 | 2021-07-23 | 天线校准方法、装置及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115694681A (zh) |
-
2021
- 2021-07-23 CN CN202110839496.1A patent/CN115694681A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105450559B (zh) | 一种自干扰信道估计方法和设备 | |
JP6858237B2 (ja) | スパース順序付け反復群マルチアンテナチャネル推定 | |
JP6012974B2 (ja) | 無線通信システムにおけるチャンネル推定方法及び装置 | |
WO2019076210A1 (zh) | 时域相关性估计方法、装置及设备 | |
KR20210129187A (ko) | 채널 및 위상 잡음의 공동 추정을 위한 순회 파일럿 시퀀스 | |
KR20130028675A (ko) | 잡음 비율 추정 메커니즘 및 그 동작 방법에 대한 모바일 통신 시스템 | |
US20120321025A1 (en) | Iterative channel estimation method with compensated mmse | |
JP6009059B2 (ja) | 受信機によって受信されたシンボル上の周波数シフトを補正するための方法、デバイス、及びコンピュータプログラム | |
CN109495414A (zh) | 一种频偏估计方法、装置、设备及计算机可读存储介质 | |
CN109392075B (zh) | 时频跟踪参考信号的配置方法、基站及计算机可读介质 | |
US8374285B2 (en) | System and method for time domain interpolation of signals for channel estimation | |
CN112073341B (zh) | 一种全双工数字域自干扰信道估计方法及系统 | |
US20110310945A1 (en) | Radio communication apparatus and radio communication method | |
CN115694681A (zh) | 天线校准方法、装置及存储介质 | |
JP2016131352A (ja) | 通信装置、通信方法、及び通信プログラム | |
CN117318741A (zh) | 窄带干扰侦测和减轻的方法及无线通信装置 | |
EP2961090B1 (en) | Communication line quality estimation apparatus, transmitter and receiver | |
JP6821815B2 (ja) | チャネルを推定するための方法および装置 | |
KR20170024317A (ko) | 무선 통신 시스템에서 주파수 오프셋 추정 방법 및 장치 | |
GB2508579A (en) | Inter-cell interference cancellation | |
CN112533248A (zh) | Lte-g系统的下行失步检测方法和终端 | |
US20200195400A1 (en) | Pilot sending and receiving method and device | |
CN104253773B (zh) | 信道均衡方法和装置 | |
CN114285704B (zh) | 上行信道估计方法、芯片、系统及存储介质 | |
CN108028815B (zh) | 串扰信道估计的方法、矢量化控制实体vce和接入节点an |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |