CN115662362A - 显示基板、驱动方法、显示面板及显示装置 - Google Patents

显示基板、驱动方法、显示面板及显示装置 Download PDF

Info

Publication number
CN115662362A
CN115662362A CN202211400994.7A CN202211400994A CN115662362A CN 115662362 A CN115662362 A CN 115662362A CN 202211400994 A CN202211400994 A CN 202211400994A CN 115662362 A CN115662362 A CN 115662362A
Authority
CN
China
Prior art keywords
clock signal
signal line
display substrate
electrically connected
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211400994.7A
Other languages
English (en)
Inventor
张栋栋
陈鹏
王景棚
杜化鲲
吕凤珍
马力
宋雪燕
李涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202211400994.7A priority Critical patent/CN115662362A/zh
Publication of CN115662362A publication Critical patent/CN115662362A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请公开一种显示基板、驱动方法、显示面板及显示装置,涉及显示技术领域,能够改善显示面板在长时间使用状态下的信号线之间的绝缘层击穿问题,减少显示不良,进而提高显示面板的使用寿命和可靠性。显示基板,包括:多个像素电路;多个第一扫描驱动电路,与像素电路电连接;时钟信号线,包括第一时钟信号线和第二时钟信号线,第一时钟信号线和第二时钟信号线分别电连接不同的第一扫描驱动电路;第一时钟信号线、第二时钟信号线和第一扫描驱动电路设置于像素电路的同侧,第一时钟信号线和第二时钟信号线分别设置于第一扫描驱动电路的不同侧。

Description

显示基板、驱动方法、显示面板及显示装置
技术领域
本申请涉及显示技术领域,尤其涉及一种显示基板、驱动方法、显示面板及显示装置。
背景技术
目前,随着显示技术的不断发展,对于显示面板的使用寿命和可靠性提出了更高的要求。然而,现有显示面板的驱动电路设计,在长时间的使用状态下,容易发生信号线之间的绝缘层击穿,造成显示不良,进而影响显示面板的使用寿命和可靠性。
发明内容
本申请实施例提供一种显示基板、驱动方法、显示面板及显示装置,能够改善显示面板在长时间使用状态下的信号线之间的绝缘层击穿问题,减少显示不良,进而提高显示面板的使用寿命和可靠性。
本申请实施例的第一方面,提供一种显示基板,包括:
多个像素电路;
多个第一扫描驱动电路,与所述像素电路电连接;
时钟信号线,包括第一时钟信号线和第二时钟信号线,所述第一时钟信号线和所述第二时钟信号线分别电连接不同的所述第一扫描驱动电路;
所述第一时钟信号线、所述第二时钟信号线和所述第一扫描驱动电路设置于所述像素电路的同侧,所述第一时钟信号线和所述第二时钟信号线分别设置于所述第一扫描驱动电路的不同侧。
在一些实施方式中,所述第一时钟信号线传输的时钟信号与所述第二时钟信号线传输的时钟信号的时序不同。
在一些实施方式中,所述第一时钟信号线传输的时钟信号与所述第二时钟信号线传输的时钟信号的时序相反。
在一些实施方式中,在所述第一时钟信号线传输的时钟信号的时序为高电平信号周期的情况下,所述第二时钟信号线传输的时钟信号的时序为低电平信号周期;
在所述第一时钟信号线传输的时钟信号的时序为低电平信号周期的情况下,所述第二时钟信号线传输的时钟信号的时序为高电平信号周期。
在一些实施方式中,所述第一时钟信号线包括第一子信号线至第n子信号线,所述第二时钟信号线包括第n+1子信号线至第2n子信号线,其中,n是大于1的自然数;
所述第一子信号线至所述第2n子信号线分别电连接不同的所述第一扫描驱动电路;
所述第一子信号线传输的时钟信号与所述第n+1子信号线传输的时钟信号的时序相反,所述第n子信号线传输的时钟信号与所述第2n子信号线传输的时钟信号的时序相反。
在一些实施方式中,所述第一时钟信号线与所述第二时钟信号线关于所述第一扫描驱动电路相对设置。
在一些实施方式中,所述显示基板,还包括:
衬底层;
第一金属层,所述时钟信号线设置于所述第一金属层;
第二金属层,所述第一金属层设置于所述衬底层与所述第二金属层之间;
绝缘层,设置于所述第一金属层与所述第二金属层之间,所述绝缘层包括第一通孔;
所述第一扫描驱动电路通过输入引线与对应的所述时钟信号线电连接,所述输入引线设置于所述第二金属层,所述输入引线通过所述第一通孔与对应的所述时钟信号线电连接。
在一些实施方式中,所述第二时钟信号线设置于所述第一扫描驱动电路与所述像素电路之间;
级连的所述第一扫描驱动电路之间通过级连信号线电连接,所述级连信号线用于传输复位信号或帧起始信号,所述级连信号线设置于所述第二金属层;
所述输入引线包括第一段输入引线和第二段输入引线,所述第一段输入引线与所述第二段输入引线通过第一跨连线电连接,所述第一跨连线设置于所述第一金属层,所述第一跨连线在所述衬底层上的正投影与所述级连信号线在所述衬底层上的正投影存在交叉。
在一些实施方式中,所述第一扫描驱动电路与所述像素电路通过输出引线电连接,所述输出引线设置于所述第一金属层,所述输出引线包括第一段输出引线和第二段输出引线;
所述第一段输出引线与所述第二段输出引线通过第二跨连线电连接,所述第二跨连线设置于所述第二金属层,所述第二跨连线在所述衬底层上的正投影与所述第二时钟信号线在所述衬底层上的正投影存在交叉。
在一些实施方式中,所述显示基板,还包括:
第一辅助电极,设置于所述第一金属层,所述第一辅助电极与相邻的所述时钟信号线并联,所述第一辅助电极用于接入与并联的所述时钟信号线相同的时钟信号;和/或,
第二辅助电极,设置于所述第二金属层,所述第二辅助电极与对应的所述时钟信号线通过第二通孔并联,所述第二通孔设置于所述绝缘层,所述第二辅助电极在所述衬底层上的正投影与并联的所述时钟信号线在所述衬底层上的正投影至少部分交叠。
在一些实施方式中,所述显示基板,还包括:
块状电极,设置于所述第二金属层,所述块状电极覆盖且填充于所述第一通孔,所述块状电极与所述输入引线电连接,所述块状电极通过所述第一通孔与所述时钟信号线电连接,所述块状电极在所述衬底层上的正投影落入电连接的所述时钟信号线在所述衬底层上的正投影;
在所述显示基板包括所述第二辅助电极的情况下,所述第二辅助电极在所述衬底层上的正投影落入并联的所述时钟信号线在所述衬底层上的正投影;
所述块状电极的周侧围绕至少两个所述第二辅助电极。
在一些实施方式中,一个所述块状电极覆盖至少两个所述第一通孔;和/或,
一个所述第二辅助电极覆盖至少两个所述第二通孔;和/或,
相邻的所述块状电极与所述第二辅助电极之间的距离小于相邻的所述时钟信号线之间的距离。
在一些实施方式中,在所述显示基板包括所述第一辅助电极的情况下,所述时钟信号线与所述第一辅助电极一一对应;和/或,
在所述显示基板包括所述第二辅助电极的情况下,一个所述时钟信号线对应至少两个所述第二辅助电极,与同一个所述时钟信号线并联的所述第二辅助电极之间不连续。
在一些实施方式中,所述显示基板,还包括:
显示驱动电路;
驱动信号引线,设置于所述第一金属层,所述显示驱动电路通过所述驱动信号引线与所述时钟信号线电连接;
第三辅助电极,设置于所述第二金属层,所述第三辅助电极与对应的所述驱动信号引线通过第三通孔并联,所述第三通孔设置于所述绝缘层。
在一些实施方式中,所述显示基板,还包括:
静电保护结构,所述时钟信号线通过静电引线与所述静电保护结构电连接,所述静电引线设置于所述第二金属层,所述静电引线通过第四通孔与所述时钟信号线电连接,所述第四通孔设置于所述绝缘层。
在一些实施方式中,所述静电保护结构包括第一静电保护结构和第二静电保护结构,所述第一静电保护结构和所述第二静电保护结构分别设置于所述像素电路的不同侧;
所述时钟信号线包括第一端和第二端,所述第一端分别与所述驱动信号引线和所述第一静电保护结构电连接,所述第二端与所述第二静电保护结构电连接;
在所述时钟信号线的长度延伸方向上,所述第一辅助电极不超出所述第一端和所述第二端。
在一些实施方式中,所有所述时钟信号线的线宽相同;和/或,
位于所述第一扫描驱动电路同侧的所述时钟信号线的线间距相同。
在一些实施方式中,所述显示基板,还包括:
公共电极,设置于所述第二时钟信号线与所述像素电路之间,所述第二时钟信号线设置于所述第一扫描驱动电路与所述像素电路之间;
所述公共电极与距离最近的所述第二时钟信号线的距离大于相邻所述第二时钟信号线之间的距离。
在一些实施方式中,所述显示基板,还包括:
多个第二扫描驱动电路,与所述像素电路电连接,所述第一扫描驱动电路和所述第二扫描驱动电路分别设置于所述像素电路的不同侧;
所述时钟信号线还包括第三时钟信号线和第四时钟信号线,所述第三时钟信号线和所述第四时钟信号线分别电连接不同的所述第二扫描驱动电路,所述第三时钟信号线传输的时钟信号与所述第四时钟信号线传输的时钟信号的时序不同;
所述第三时钟信号线、所述第四时钟信号线和所述第二扫描驱动电路设置于所述像素电路的同侧,所述第三时钟信号线和所述第四时钟信号线分别设置于所述第二扫描驱动电路的不同侧。
在一些实施方式中,所述第二时钟信号线设置于所述第一扫描驱动电路与所述像素电路之间,所述第四时钟信号线设置于所述第二扫描驱动电路与所述像素电路之间,多个所述像素电路呈阵列排布;
每个扫描驱动电路电连接一行所述像素电路,所述扫描驱动电路包括所述第一扫描驱动电路和所述第二扫描驱动电路;
所述第一时钟信号线与所述第三时钟信号线分别电连接相同行的所述像素电路,所述第二时钟信号线与所述第四时钟信号线分别电连接相同行的所述像素电路;或,所述第一时钟信号线与所述第三时钟信号线分别电连接不同行的所述像素电路,所述第二时钟信号线与所述第四时钟信号线分别电连接不同行的所述像素电路。
本申请实施例的第二方面,提供一种显示基板的驱动方法,应用于如第一方面所述的显示基板,所述驱动方法包括:
分别向第一时钟信号线和第二时钟信号线传输时钟信号,
以及,向所述第一个第一扫描驱动电路传输帧起始信号,以基于所述时钟信号和所述帧起始信号对电连接的像素电路进行扫描驱动。
在一些实施方式中,所述显示基板的驱动方法,还包括:
调节所述时钟信号的高电平幅值和低电平幅值,以降低存在线路交叉的所述时钟信号之间的压差。
在一些实施方式中,所述调节所述时钟信号的高电平幅值和低电平幅值,以降低存在线路交叉的所述时钟信号之间的压差,包括:
降低所述时钟信号的所述高电平信号,以及提高向所述扫描驱动电路传输的所述低电平信号。
本申请实施例的第三方面,提供一种显示面板,包括:
如第一方面所述的显示基板。
本申请实施例的第四方面,提供一种显示装置,包括:
如第三方面所述的显示面板。
本申请实施例提供的显示基板,设置第一时钟信号线、第二时钟信号线和第一扫描驱动电路在像素电路的同侧,且第一时钟信号线和第二时钟信号线设置在第一扫描驱动电路的不同侧,可以减少时钟信号线与第一扫描驱动电路的输入端的连接线的交叉点数量,即可以减少时钟信号的交叉数量。可以减少由于时钟信号交叉点产生的膜层击穿情况发生,可以减少膜层击穿导致的不良。另外,设置第一时钟信号线传输的时钟信号与第二时钟信号线传输的时钟信号的时序不同,即第一扫描驱动电路两侧的时钟信号线传输的时钟信号的时序不同,可以减少第一扫描驱动电路同一侧的时钟信号之间的时序差异,在减少时钟信号交叉数量的同时,还可以减少时钟信号交叉点的较大压差的持续时长。时钟信号交叉点的最大压差持续时长的缩短,可以降低时钟信号交叉点的绝缘层击穿的概率,可以结合时钟信号交叉数量的减少,可以较大程度的减少绝缘层击穿的发生,进一步提高显示基板的良率、使用寿命和可靠性。
附图说明
图1为本申请实施例提供的一种显示基板的示意性结构图;
图2为本申请实施例提供的一种时钟信号时序示意图;
图3为本申请实施例提供的一种显示基板的示意性局部结构图;
图4为本申请实施例提供的另一种显示基板的示意性局部结构图;
图5为本申请实施例提供的又一种显示基板的示意性局部结构图;
图6为本申请实施例提供的一种显示基板的示意性的局部结构图;
图7为本申请实施例提供的一种显示基板沿B-B的截面示意图;
图8为本申请实施例提供的另一种显示基板的示意性局部结构图;
图9为本申请实施例提供的一种显示基板的局部设计版图;
图10为本申请实施例提供的又一种显示基板的示意性局部结构图;
图11为本申请实施例提供的再一种显示基板的示意性局部结构图;
图12为本申请实施例提供的一种第一静电保护结构的连接设计版图;
图13为本申请实施例提供的一种第二静电保护结构的连接设计版图;
图14为本申请实施例提供的一种显示基板的驱动方法的示意性流程图;
图15为本申请实施例提供的一种显示面板的示意性结构框图;
图16为本申请实施例提供的一种显示装置的示意性结构框图。
具体实施方式
为了更好的理解本说明书实施例提供的技术方案,下面通过附图以及具体实施例对本说明书实施例的技术方案做详细的说明,应当理解本说明书实施例以及实施例中的具体特征是对本说明书实施例技术方案的详细的说明,而不是对本说明书技术方案的限定,在不冲突的情况下,本说明书实施例以及实施例中的技术特征可以相互组合。
在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。术语“两个以上”包括两个或大于两个的情况。
目前,随着显示技术的不断发展,对于显示面板的使用寿命和可靠性提出了更高的要求。然而,现有显示面板的驱动电路设计,在长时间的使用状态下,容易发生信号线之间的绝缘层击穿,造成显示不良,进而影响显示面板的使用寿命和可靠性。
有鉴于此,本申请实施例提供一种显示基板、驱动方法、显示面板及显示装置,能够改善显示面板在长时间使用状态下的信号线之间的绝缘层击穿问题,减少显示不良,进而提高显示面板的使用寿命和可靠性。
本申请实施例的第一方面,提供一种显示基板,在显示基板的厚度方向上,显示基板可以包括衬底层,衬底层可以是柔性的,也可以是刚性的。示例性的,显示面板可以是由显示基板结合其他膜层或基板结构组成,例如,液晶显示面板包括阵列基板和彩膜基板,显示基板可以作为阵列基板,彩膜基板与显示基板之间可以设置液晶层,显示基板上可以设置像素电路和像素电极,像素电路用于驱动像素电极,像素电极可以产生电场,液晶分子在电场作用下旋转透光,实现画面显示。示例性的,显示面板为有机发光显示面板的情况下,显示基板的衬底层上可以设置有像素电路和发光器件,像素电路驱动发光器件发光,发光器件上设置有封装层,封装层可以保护发光器件,封装层可以阻隔显示基板外的水氧侵蚀。显示基板上还可以设置偏光片或彩色滤光膜,偏光片可以用于改善眩光,彩色滤光膜可以用于改善色偏。显示基板还可以包括其他膜层,此处不作一一列举。
图1为本申请实施例提供的一种显示基板的示意性结构图。如图1所示,显示基板包括时钟信号线,时钟信号线设置在显示基板的显示区AA的两侧,显示基板的显示区AA与时钟信号线之间还设置有扫描驱动电路,分别表示为GOA1、GOA2、…GOA12、…。示例性的,图2为本申请实施例提供的一种时钟信号时序示意图。如图2所示,第一时钟信号线110传输的时钟信号与第二时钟信号线120传输的时钟信号的时序不同。第一时钟信号CLK1、第二时钟信号CLK2和第三时钟信号CLK3与第四时钟信号CLK4、第五时钟信号CLK5和第三时钟信号CLK3的时序均不相同。时钟信号输入至扫描驱动电路的输入线会存在交叉,如图1虚线框所示,不同时序的时钟信号交叉会产生压差,压差持续时间越长越容易发生膜层击穿,膜层击穿容易导致信号线短接,造成显示不良。
图3为本申请实施例提供的一种显示基板的示意性局部结构图。如图3所示,本申请实施例提供的显示基板,包括:时钟信号线100、多个第一扫描驱动电路200和多个像素电路300。显示基板包括显示区AA和非显示区NA,时钟信号线100和多个第一扫描驱动电路200设置在非显示区NA内,像素电路300设置在显示区AA内。像素电路300用于驱动像素透光或发光,实现画面显示。示例性的,在有机发光显示基板中,像素电路300可以是2T1C,即2个TFT(薄膜晶体管)和一个存储电容,还可以是7T1C(7个TFT和一个存储电容)。在液晶显示基板中,像素电路可以是一个或多个TFT,用于驱动像素电极,使得液晶分子在像素电极形成的电场中发生旋转,以实现透光率的调节,能够将背光源的光线透过显示画面。时钟信号线100用于向第一扫描驱动电路200传输时钟信号,利用时钟信号,第一扫描驱动电路200可以对多个像素电路300进行逐行扫描,实现显示区AA内像素电路300的面扫描,结合数据信号,可以实现画面显示。示例性的,多个像素电路300可以是阵列排布的,每个像素电路300可以对应驱动一个子像素的点亮状态。时钟信号对像素电路300进行行扫描,数据信号驱动列方向的像素的点亮状态,实现画面显示。
示例性的,通常一行像素电路300由一个或多个扫描驱动电路传输扫描信号,扫描驱动电路接收到时钟信号后输出扫描信号。如图3所示,时钟信号线100包括第一时钟信号线110和第二时钟信号线120,第一时钟信号线110和第二时钟信号线120分别电连接不同的第一扫描驱动电路200,第一时钟信号线110、第二时钟信号线120和第一扫描驱动电路200设置于像素电路300的同侧,第一时钟信号线110和第二时钟信号线120分别设置于第一扫描驱动电路200的不同侧。
示例性的,如图3所示,第一扫描驱动电路200的数量为多个,第一扫描驱动电路200的数量与像素电路300的行数相关。多个第一扫描驱动电路200可以用编号GOA1、GOA2、GOA3、GOA4、GOA5、GOA6、GOA7、GOA8、GOA9、GOA10、GOA11、GOA12、…标识。第一时钟信号线110可以有3条,分别传输第一时钟信号CLK1、第二时钟信号CLK2和第三时钟信号CLK3;第二时钟信号线120可以有3条,分别传输第四时钟信号CLK4、第五时钟信号CLK5和第三时钟信号CLK3。第一时钟信号CLK1输入至GOA1、GOA7…,第二时钟信号CLK2输入至GOA2、GOA8…,第三时钟信号CLK3输入至GOA3、GOA9…,第四时钟信号CLK4输入至GOA4、GOA10…,第五时钟信号CLK5输入至GOA5、GOA11…,第三时钟信号CLK3输入至GOA6、GOA12…。
需要说明的是,图3所示的时钟信号线100的数量只是示意性的,第一扫描驱动电路200的数量也是示意性的,不作为本申请实施例的具体限定。
需要说明的是,在显示面板的显示过程中,第一扫描驱动电路200不断接收时钟信号,即时钟信号输入至第一扫描驱动电路中,并输出扫描信号至对应连接的像素电路300。不同时钟信号线100与不同第一扫描驱动电路200的输入端的连接线之间存在交叉,由于不同时钟信号的时序不同,存在交叉的连接线之间的时钟信号之间存在压差,在长时间的信号传输过程中,压差较大的交叉点容易发生绝缘膜层的击穿,击穿后会导致连接线的短路,产生线路不良,最终形成显示面板的显示不良。示例性的,时钟信号的高电平的幅值一般在18V左右,低电平的幅值一般在-15V左右,最长的最大压差状态可以达到每行像素电路扫描时间的两倍。收集某种显示产品长时间使用产生的75片显示异常和无显不良进行分析,接近80%为不同时钟信号线之间的信号拉动,通过聚焦离子束分析为ESD(静电保护)击穿导致两层金属层短接。说明产品在长时间的使用状态下,时钟信号间的大压差击穿了两层金属层之间的绝缘膜层。
针对上述问题,本申请实施例提供的显示基板,设置第一时钟信号线110、第二时钟信号线120和第一扫描驱动电路200在像素电路300的同侧,且第一时钟信号线110和第二时钟信号线120设置在第一扫描驱动电路200的不同侧,可以减少时钟信号线100与第一扫描驱动电路200的输入端的连接线的交叉点数量,即可以减少时钟信号的交叉数量。示例性的,如图3所示,第一时钟信号CLK1、第二时钟信号CLK2和第三时钟信号CLK3在第一扫描驱动电路200的输入端的一侧存在信号的交叉,第四时钟信号CLK4、第五时钟信号CLK5和第六时钟信号CLK6均与第一时钟信号CLK1、第二时钟信号CLK2和第三时钟信号CLK3不存在任何信号的交叉,则时钟信号的交叉减少了一半,可以减少由于时钟信号交叉点产生的膜层击穿情况发生,可以减少膜层击穿导致的不良。
另外,设置第一时钟信号线110传输的时钟信号与第二时钟信号线120传输的时钟信号的时序不同,即第一扫描驱动电路200两侧的时钟信号线传输的时钟信号的时序不同,可以减少第一扫描驱动电路200同一侧的时钟信号之间的时序差异,在减少时钟信号交叉数量的同时,还可以减少时钟信号交叉点的较大压差的持续时长。示例性的,如图2所示,位于第一扫描驱动电路200的同侧传输的时钟信号,在单个周期T内,第一时钟信号CLK1与第二时钟信号CLK2的最大压差持续时长为1/3周期,第一时钟信号CLK1与第三时钟信号CLK3的最大压差持续时长为2/3周期,第二时钟信号CLK2与第三时钟信号CLK3的最大压差持续时长为1/3周期,均未达到一个周期T。若将第一时钟信号CLK1和第四时钟信号CLK4设置在第一扫描驱动电路200的同侧,则第一时钟信号CLK1和第四时钟信号CLK4交叉点的最大压差是一直存在的,即在整个周期T内都是时钟信号的最大压差,发生绝缘层击穿的概率最大。时钟信号交叉点的最大压差持续时长的缩短,可以降低时钟信号交叉点的绝缘层击穿的概率,可以结合时钟信号交叉数量的减少,可以较大程度的减少绝缘层击穿的发生,进一步提高显示基板的良率、使用寿命和可靠性。需要说明的是,第一时钟信号CLK1、第二时钟信号CLK2、第三时钟信号CLK3、第四时钟信号CLK4、第五时钟信号CLK5和第六时钟信号CLK6的周期均为T。
在一些实施方式中,参考图3,第一时钟信号线110与第二时钟信号线120关于第一扫描驱动电路200相对设置;第一时钟信号线110传输的时钟信号与第二时钟信号线120传输的时钟信号的时序相反。在第一时钟信号线110传输的时钟信号的时序为高电平信号周期的情况下,第二时钟信号线120传输的时钟信号的时序为低电平信号周期;在第一时钟信号线110传输的时钟信号的时序为低电平信号周期的情况下,第二时钟信号线120传输的时钟信号的时序为高电平信号周期。容易理解的是,高电平信号周期的高电平数值大于低电平信号周期的低电平数值,例如,高电平数值为+18V,低电平数值为-15V。
在一些实施方式中,第一时钟信号线100包括第一子信号线至第n子信号线,第二时钟信号线120包括第n+1子信号线至第2n子信号线,其中,n是大于1的自然数;第一子信号线至第2n子信号线分别电连接不同的第一扫描驱动电路200;第一子信号线传输的时钟信号与第n+1子信号线传输的时钟信号的时序相反,第n子信号线传输的时钟信号与第2n子信号线传输的时钟信号的时序相反。
示例性的,参考图2和图3,n=3,第一子信号线传输第一时钟信号CLK1,第二子线号线传输第二时钟信号CLK2,第三子线号线传输第三时钟信号CLK3,第四子信号线传输第四时钟信号CLK4,第五子信号线传输第五时钟信号CLK5,第六子信号线传输第六时钟信号CLK6。第一时钟信号CLK1的时序与第四时钟信号CLK4的时序相反,第二时钟信号CLK2的时序与第五时钟信号CLK5的时序相反,第三时钟信号CLK3与第六时钟信号CLK6的时序相反。
本申请实施例,设置第一时钟信号线110与第二时钟信号线120传输的始终信号的时序相反,时序相反则整个周期内的时钟信号的压差持续最大,将时序相反的时钟信号设置在第一扫描驱动电路200的两侧,可以避免最大压差的持续时间最长的时钟信号的交叉,第一扫描驱动电路200同一侧的时钟信号的最大压差的持续时长均未占满每个周期,可以缩短信号交叉点的最大压差持续时长,最大限度的减少时钟信号交叉点的绝缘层的击穿,提高显示基板的良率、使用寿命和可靠性。
示例性的,第一扫描驱动电路200的周侧可以分为四个平面区域,图3所示的只是第一时钟信号线110与第二时钟信号线120分别位于第一扫描驱动电路200的相对的两侧的情况,还可以是分别位于相邻的两侧,本申请实施例不作具体限定。
在一些实施方式中,图4为本申请实施例提供的另一种显示基板的示意性局部结构图。如图4所示,本申请实施例提供的显示基板,还包括:多个第二扫描驱动电路400,第二扫描驱动电路400与像素电路300电连接,第一扫描驱动电路200和第二扫描驱动电路400分别设置于像素电路300的不同侧。多个第二扫描驱动电路400也可以用编号GOA1、GOA2、GOA3、GOA4、GOA5、GOA6、GOA7、GOA8、GOA9、GOA10、GOA11、GOA12、…标识。时钟信号线100还包括第三时钟信号线130和第四时钟信号线140,第三时钟信号线130和第四时钟信号线140分别电连接不同的第二扫描驱动电路400,第三时钟信号线130传输的时钟信号与第四时钟信号线140传输的时钟信号的时序不同。第三时钟信号线130、第四时钟信号线140和第二扫描驱动电路400设置于像素电路300的同侧,第三时钟信号线130和第四时钟信号线140分别设置于第二扫描驱动电路400的不同侧。可以理解为第二扫描驱动电路400位于第三时钟信号线130与第四时钟信号线140之间。示例性的,参考图4,第三时钟信号线130可以有三条,分别传输第一时钟信号CLK1、第二时钟信号CLK2和第三时钟信号CLK3,第四时钟信号线140可以有三条,分别传输第四时钟信号CLK4、第五时钟信号CLK5和第六时钟信号CLK6。
示例性的,如图4所示,第二时钟信号线120设置于第一扫描驱动电路200与像素电路300之间,第四时钟信号线140设置于第二扫描驱动电路400与像素电路300之间,多个像素电路300呈阵列排布;每个扫描驱动电路电连接一行像素电路300,扫描驱动电路包括第一扫描驱动电路200和第二扫描驱动电路400。第一时钟信号线110与第三时钟信号线130分别电连接相同行的像素电路300,第二时钟信号线120与第四时钟信号线140分别电连接相同行的像素电路300。需要说明的是,时钟信号线100与像素电路300的电连接是通过第一扫描驱动电路200和第二扫描驱动电路400实现的。时钟信号输入至扫描驱动电路后输出的是扫描信号,扫描信号输入至像素电路300,实现扫描驱动功能。容易理解的是,像素电路300两侧的第一时钟信号CLK1输入至GOA1、GOA7…,第二时钟信号CLK2输入至GOA2、GOA8…,第三时钟信号CLK3输入至GOA3、GOA9…,第四时钟信号CLK4输入至GOA4、GOA10…,第五时钟信号CLK5输入至GOA5、GOA11…,第三时钟信号CLK3输入至GOA6、GOA12…。即,同一行的像素电路300分别接收来自两侧的第一扫描驱动电路200和第二扫描驱动电路400输出的扫描信号。例如第一行像素电路300接收的是两侧的第一时钟信号CLK1转化而来的扫描信号。图4所示的时钟信号线100和扫描驱动电路的结构设置是双边驱动模式的驱动电路设计。
示例性的,图5为本申请实施例提供的又一种显示基板的示意性局部结构图。如图5所示,第一时钟信号线传输第一时钟信号CLK1,第二时钟信号线传输第二时钟信号CLK2,第三时钟信号线传输第三时钟信号CLK3,第四时钟信号线传输第四时钟信号CLK4,第一时钟信号线与所第三时钟信号线分别电连接不同行的像素电路,即第一时钟信号线连接的第一扫描驱动电路与第三时钟信号线连接的第二扫描驱动电路分别连接的是不同行的像素电路。第二时钟信号线与第四时钟信号线分别电连接不同行的像素电路,即第二时钟信号线连接的第一扫描驱动电路与第四时钟信号线连接的第二扫描驱动电路分别电连接不同行的像素电路。则图5所示的显示基板的驱动电路设计是单边驱动模式的驱动电路设计。
需要说明的是,无论是单元驱动模式或双边驱动模式,像素电路单侧的扫描驱动电路位于两组时钟信号线之间,均可以减少时钟信号的交叉以及缩短交叉时钟信号之间的最大压差持续时间,可以减少长时间运行下时钟信号交叉点的绝缘层击穿不良,提高显示基板的良率、使用寿命和可靠性。
在一些实施方式中,图6为本申请实施例提供的一种显示基板的示意性的局部结构图;图7为本申请实施例提供的一种显示基板沿B-B的截面示意图。结合图6和图7,显示基板还包括:衬底层101、第一金属层102、绝缘层GI和第二金属层103。时钟信号线100设置于第一金属层102,第一金属层102设置于衬底层101与第二金属层103之间,绝缘层GI设置于第一金属层102与第二金属层103之间,绝缘层GI包括第一通孔104,第一通孔104是贯穿绝缘层GI的过孔;第一扫描驱动电路200通过输入引线210与对应的时钟信号线电连接,输入引线210设置于第二金属层103,输入引线210通过第一通孔104与对应的时钟信号线电连接。
示例性的,显示基板的薄膜晶体管的栅极可以设置在第一金属层102,薄膜晶体管的源极和漏极可以设置在第二金属层103。
在一些实施方式中,图8为本申请实施例提供的另一种显示基板的示意性局部结构图。如图8所示,第二时钟信号线120设置于第一扫描驱动电路200与像素电路300之间;级连的第一扫描驱动电路200之间通过级连信号线230电连接,级连信号线230用于传输复位信号或帧起始信号,级连信号线230设置于第二金属层103。需要说明的是,图8所示的级连信号线230用于传输复位信号,在帧起始信号从上向下传的情况下,复位信号是从下向上传,即可以实现对于像素电路300的自上而下的行扫描。根据像素电路的数量以及时钟信号线的数量可以得到传输复位信号的级连信号线230间隔的扫描驱动电路的数量。示例性的,用于传输帧起始信号的级连信号线可以设置在第一时钟信号线与第一扫描驱动电路之间。示例性的,如图8所示,GOA7的复位信号通过级连信号线230传输至GOA3,GOA6的复位信号通过级连信号线230传输至GOA2,GOA1、GOA2、GOA3、GOA4、和GOA5的复位信号向上传输的级连信号线悬空。由于线路较多,为清楚示意,GOA7、GOA6、GOA5和GOA4接收下面的复位信号的级连信号线未完整示出。
参考图8,输入引线210包括第一段输入引线211和第二段输入引线212,第一段输入引线211与第二段输入引线212通过第一跨连线213电连接,第一跨连线213设置于第一金属层102,第一跨连线213在衬底层101上的正投影与级连信号线230在衬底层101上的正投影存在交叉。第一扫描驱动电路200与像素电路300通过输出引线电连接,输出引线设置于第一金属层102,输出引线包括第一段输出引线221和第二段输出引线222;第一段输出引线221与第二段输出引线222通过第二跨连线223电连接,第二跨连线223设置于第二金属层103,第二跨连线223在衬底层101上的正投影与第二时钟信号线120在衬底层上的正投影存在交叉。第一跨连线213和时钟信号线分别设置在不同的金属层,避免同层金属层形成的连接线之间发生交叉短路。第二跨连线223和级连信号线分别设置在不同的金属层,避免同层金属层形成的连接线之间发生交叉短路。不同金属层进行信号线的布线设置,可以节省布线空间,缩小显示基板的边框。
参考图8,第一段输入引线211的一端与第一扫描驱动电路的时钟输入端电连接,第一段输入引线211的另一端通过绝缘层的第五通孔106与第一跨连线213的一端电连接,第一跨连线213的另一端通过绝缘层的第五通孔106与第二段输入引线212的一端电连接,第二段输入引线212的另一端通过第一通孔104与第二时钟信号线电连接120。第一段输出引线221的一端与第一扫描驱动电路200的输出端电连接,第一段输出引线221的另一端通过绝缘层的第六通孔107与第二跨连线223的一端电连接,第二跨连线223的另一端通过绝缘层的第六通孔107与第二段输出引线222的一端电连接,第二段输出引线222的另一端与像素电路电连接300。
参考图8,显示基板的非显示区NA还设置有公共电极COM,公共电极COM用于通入公共电压信号,公共电极COM设置在第二时钟信号线120与像素电路300之间。
需要说明的是,如图8所示,级连信号线230与第二扫描驱动电路通过第三跨连线231电连接,第三跨连线231与级连信号线230交叉,但由于不同层设置,第三跨连线231设置在第一金属层102,第三跨连线231用于避让其他级连信号线230。
在一些实施方式中,显示基板还包括第一辅助电极121,第一辅助电极121设置于第一金属层102,第一辅助电极121与相邻的时钟信号100线并联,第一辅助电极121用于接入与并联的时钟信号线100相同的时钟信号。示例性的,参考图8,第一辅助电极121与相邻的第二时钟信号线120并联,由于图8示意空间有限,并联位置未示出,第一辅助电极121与时钟信号线100同层设置,并联的第一辅助电极121,可以降低时钟信号线100的电阻,则可以降低时钟信号线IR drop(压降),提高时钟信号线传输的时钟信号的稳定性。在一些示例中,时钟信号线100与第一辅助电极一一对应,即一条时钟信号线100并联一条第一辅助电极121,既可以降低电阻,又可以减少布线空间的占用。
在一些实施方式中,参考图8,显示基板还可以包括第二辅助电极122,第二辅助电极122设置于第二金属层103,第二辅助电极122与对应的时钟信号线100通过第二通孔105并联,第二通孔105设置于绝缘层GI,第二辅助电极122在衬底层101上的正投影与并联的时钟信号线100在衬底层101上的正投影至少部分交叠。第二辅助电极122与时钟信号线100设置在不同的金属层,通过绝缘层GI的通孔并联在一起,同样可以起到降低时钟信号线电阻的作用。
示例性的,一个时钟信号线100对应至少两个第二辅助电极122,与同一个时钟信号线100并联的第二辅助电极122之间不连续。一个第二辅助电极122覆盖至少两个第二通孔105,由此实现第二辅助电极122与时钟信号线的并联。图8所示的第二辅助电极122的数量只是示意性的,不作为本申请实施例的具体限定。
在一些实施方式中,参考图8,显示基板还包括块状电极214,块状电极214设置于第二金属层103,块状电极214覆盖且填充于第一通孔104,块状电极214与第二段输入引线212电连接,块状电极214通过第一通孔104与时钟信号线100电连接,块状电极214在衬底层101上的正投影落入电连接的时钟信号线100在衬底层101上的正投影。第二辅助电极122在衬底层101上的正投影落入并联的时钟信号线100在衬底层101上的正投影,块状电极214的周侧围绕至少两个第二辅助电极122。绝缘层GI上的通孔会影响信号线的电阻,通过在第一通孔104周围设置一些第二通孔105和第二辅助电极122,可以使得第一通孔104的影响变小。图8所示的第二通孔105和第二辅助电极122的排布和数量只是示意性的,不作为本申请的具体限定。
示例性的,如图8所示,一个块状电极214覆盖至少两个第一通孔,多个第一通孔的设置可以加强块状电极214的电连接稳定性。
在一些实施方式中,相邻的块状电极214与第二辅助电极122之间的距离小于相邻的时钟信号线100之间的距离,可以平均通孔对电阻的影响。
示例性的,图9为本申请实施例提供的一种显示基板的局部设计版图。如图9所示,第一扫描驱动电路200与第二时钟信号线120之间设置的是级连信号线230,第二时钟信号线120远离第一扫描驱动电路200的一侧设置的是公共电极COM,第二时钟信号线120与公共电极COM之间设置有绝缘层的第六通孔107,用于电连接第二跨连线223。第一扫描驱动电路200和级连信号线230均为虚线框圈出示意,第一通孔104为实线圆圈示意。
在一些实施方式中,图10为本申请实施例提供的又一种显示基板的示意性局部结构图。如图10所示,显示基板还包括显示驱动电路,显示驱动电路可以包括驱动芯片和FPC(柔性电路板),驱动芯片与FPC电连接,FPC与时钟信号线通过驱动信号引线500电连接。驱动信号引线500设置于第一金属层102。
如图10所示,第一辅助电极121在两端分别与对应的时钟信号线并联。图10所示的并联方式采用的是同层金属层的线路连接。
在一些实施方式中,显示基板还包括第三辅助电极,第三辅助电极设置于第二金属层103,第三辅助电极与驱动信号引线500设置于不同的金属层。第三辅助电极与对应的驱动信号引线500通过第三通孔并联,第三通孔设置于绝缘层。第三辅助电极的设置可以降低驱动信号引线500的电阻,起到降低驱动信号引线500的压降的作用。
参考图10,显示基板还可以包括静电保护结构。时钟信号线100通过静电引线600与静电保护结构电连接,静电引线600设置于第二金属层103,静电引线600通过第四通孔与时钟信号线100电连接,第四通孔设置于绝缘层。
在一些实施方式中,如图10所示,静电保护结构包括第一静电保护结构ESD1和第二静电保护结构ESD2,第一静电保护结构ESD1和第二静电保护结构ESD2分别设置于像素电路300的不同侧;时钟信号线100包括第一端123和第二端124,第一端123分别与驱动信号引线500和第一静电保护结构ESD1电连接,第二端124与第二静电保护结构ESD2电连接;在时钟信号线100的长度延伸方向上,第一辅助电极121不超出第一端123和第二端124。静电保护结构可以是静电防护环状结构,可以是多个二极管连接形成的,用于消散静电,保护显示基板的线路和器件。
需要说明的是,显示基板还包括帧起始信号线、高电平信号线、低电平信号线、阳极信号线、测试信号线等,均连接于驱动信号引线500和静电保护结构,各个信号线的信号均来自于显示驱动电路。
显示驱动电路可以设置有存储器和处理器等,存储器可以用于存储驱动程序,处理器可以用于执行驱动程序,驱动程序可以驱动显示基板的显示。
在一些实施方式中,所有时钟信号线100的线宽相同,位于第一扫描驱动电路200同侧的时钟信号线100的线间距相同,可以保持时钟信号线100之间的电阻一致。示例性的,线宽可以是16μm,线间距可以是9μm。
在一些实施方式中,参考图10,公共电极COM与距离最近的第二时钟信号线120的距离大于相邻第二时钟信号线120之间的距离。可以为第二跨连线223的通孔避让空间,另外可以避免公共电压信号与时钟信号之间的干扰。需要说明的是,公共电极COM与距离最近的第二时钟信号线120之间的绝缘层上的通孔可以在间隔区域中居中设置,即通孔距离公共电极COM的距离与距离所述第二时钟信号线120的距离相等。
示例性的,图11为本申请实施例提供的再一种显示基板的示意性局部结构图。如图11所示,第一辅助电极121与时钟信号线同层设置,第一辅助电极121与时钟信号可以通过并连线125电连接,第一辅助电极121与对应并联的时钟信号线之间的并连线125的数量可以是多条,可以在第一辅助电极121的两端设置并连线125,时钟信号线和第一辅助电极121设置并连线125的附近可以设置第二辅助电极122和第二通孔105,第二辅助电极122和第二通孔105的数量可以根据具体需要进行设置,图11只是示意性的。示例性的,一组并联的时钟信号线与第一辅助电极121之间的并连线125的数量可以是大于1且小于10,并连线125的数量大于1是避免单根并连线125的断裂影响时钟信号线与第一辅助电极121的电连接,并连线125的数量小于10可以避免对时钟信号线的加粗影响。
需要说明的是,图10和图11所示的时钟信号线与对应并联的第一辅助电极121的连接方式只是示意性的,还可以是其他连接方式,本申请实施例不作具体限定。
示例性的,图12为本申请实施例提供的一种第一静电保护结构的连接设计版图。如图12所示,连接第一静电保护结构ESD1的还有帧起始信号线STV,时钟信号线通过静电引线600与第一静电保护结构ESD1电连接。帧起始信号线STV,时钟信号线和公共电极COM均电连接有驱动信号引线500。复位信号TRST、高电平信号VDD、低电平信号VGL和发送器开启信号对应的信号线与第一静电保护结构ESD1通过静电引线600电连接。参考图12,第三辅助电极设置于第二金属层103,第三辅助电极与驱动信号引线500设置于不同的金属层。第三辅助电极与对应的驱动信号引线500通过第三通孔501并联,第三通孔501设置于绝缘层。第三辅助电极的设置可以降低驱动信号引线500的电阻,起到降低驱动信号引线500的压降的作用。
参考图12,时钟信号线100通过静电引线600与静电保护结构电连接,静电引线600设置于第二金属层103,静电引线600通过第四通孔601与时钟信号线100电连接,第四通孔601设置于绝缘层。
示例性的,图13为本申请实施例提供的一种第二静电保护结构的连接设计版图。如图13所示,第二静电保护结构ESD2通过静电引线600与时钟信号线电连接。
本申请实施例的第二方面,提供一种显示基板的驱动方法,应用于如第一方面所述的显示基板,图14为本申请实施例提供的一种显示基板的驱动方法的示意性流程图。如图14所示,所述驱动方法包括:
S001:分别向第一时钟信号线和第二时钟信号线传输时钟信号。
S002:以及,向第一个第一扫描驱动电路传输帧起始信号,以基于时钟信号和帧起始信号对电连接的像素电路进行扫描驱动。帧起始信号用于驱动第一个第一扫描驱动电路的使能晶体管开启,并通过级连信号线向后面的第一扫描驱动电路传输,帧起始信号用于启动行扫描。在帧起始信号和时钟信号的驱动下,开始显示基板的行扫描。
在一些示例中,显示基板的驱动方法,还包括:
调节时钟信号的高电平幅值和低电平幅值,以降低存在线路交叉的时钟信号之间的压差。降低压差,可以降低存在时钟信号交叉位置的绝缘层击穿的可能性,从而减少由于绝缘层击穿造成的不良。
示例性的,可以降低时钟信号的高电平信号,以及提高向扫描驱动电路传输的低电平信号。
本申请实施例的第三方面,提供一种显示面板,图15为本申请实施例提供的一种显示面板的示意性结构框图。如图15所示,显示面板包括如第一方面所述的显示基板1000。
本申请实施例的第四方面,提供一种显示装置,图16为本申请实施例提供的一种显示装置的示意性结构框图。如图16所示,显示装置包括如第三方面所述的显示面板2000。
需要说明的是,显示装置可以是智能手机、笔记本电脑、电视、平板电脑或其他显示器,本申请实施例不作具体限定。
显示基板的显示驱动电路可以包括有存储器和处理器,存储器可以存储计算机程序,处理器可以执行计算机程序以实现第二方面所述的显示基板的驱动方法。
需要说明的是,在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详细描述的部分,可以参见其它实施例的相关描述。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可读程序代码的计算机可读存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式计算机或者其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
本申请实施例还提供了一种计算机程序产品,该计算机程序产品包括计算机软件指令,当计算机软件指令在处理设备上运行时,使得处理设备执行显示基板的驱动方法的流程。
计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行计算机程序指令时,全部或部分地产生按照本申请实施例的流程或功能。计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一计算机可读存储介质传输,例如,计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(digitalsubscriberline,DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。计算机可读存储介质可以是计算机能够存储的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,DVD)、或者半导体介质(例如固态硬盘(solid state disk,SSD))等。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的设备,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
以上实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围。
尽管已描述了本说明书的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本说明书范围的所有变更和修改。
显然,本领域的技术人员可以对本说明书进行各种改动和变型而不脱离本说明书的精神和范围。这样,倘若本说明书的这些修改和变型属于本说明书权利要求及其等同技术的范围之内,则本说明书也意图包含这些改动和变型在内。

Claims (25)

1.一种显示基板,其特征在于,包括:
多个像素电路;
多个第一扫描驱动电路,与所述像素电路电连接;
时钟信号线,包括第一时钟信号线和第二时钟信号线,所述第一时钟信号线和所述第二时钟信号线分别电连接不同的所述第一扫描驱动电路;
所述第一时钟信号线、所述第二时钟信号线和所述第一扫描驱动电路设置于所述像素电路的同侧,所述第一时钟信号线和所述第二时钟信号线分别设置于所述第一扫描驱动电路的不同侧。
2.根据权利要求1所述的显示基板,其特征在于,
所述第一时钟信号线传输的时钟信号与所述第二时钟信号线传输的时钟信号的时序不同。
3.根据权利要求2所述的显示基板,其特征在于,
所述第一时钟信号线传输的时钟信号与所述第二时钟信号线传输的时钟信号的时序相反。
4.根据权利要求3所述的显示基板,其特征在于,
在所述第一时钟信号线传输的时钟信号的时序为高电平信号周期的情况下,所述第二时钟信号线传输的时钟信号的时序为低电平信号周期;
在所述第一时钟信号线传输的时钟信号的时序为低电平信号周期的情况下,所述第二时钟信号线传输的时钟信号的时序为高电平信号周期。
5.根据权利要求3所述的显示基板,其特征在于,
所述第一时钟信号线包括第一子信号线至第n子信号线,所述第二时钟信号线包括第n+1子信号线至第2n子信号线,其中,n是大于1的自然数;
所述第一子信号线至所述第2n子信号线分别电连接不同的所述第一扫描驱动电路;
所述第一子信号线传输的时钟信号与所述第n+1子信号线传输的时钟信号的时序相反,所述第n子信号线传输的时钟信号与所述第2n子信号线传输的时钟信号的时序相反。
6.根据权利要求1所述的显示基板,其特征在于,
所述第一时钟信号线与所述第二时钟信号线关于所述第一扫描驱动电路相对设置。
7.根据权利要求6所述的显示基板,其特征在于,还包括:
衬底层;
第一金属层,所述时钟信号线设置于所述第一金属层;
第二金属层,所述第一金属层设置于所述衬底层与所述第二金属层之间;
绝缘层,设置于所述第一金属层与所述第二金属层之间,所述绝缘层包括第一通孔;
所述第一扫描驱动电路通过输入引线与对应的所述时钟信号线电连接,所述输入引线设置于所述第二金属层,所述输入引线通过所述第一通孔与对应的所述时钟信号线电连接。
8.根据权利要求7所述的显示基板,其特征在于,
所述第二时钟信号线设置于所述第一扫描驱动电路与所述像素电路之间;
级连的所述第一扫描驱动电路之间通过级连信号线电连接,所述级连信号线用于传输复位信号或帧起始信号,所述级连信号线设置于所述第二金属层;
所述输入引线包括第一段输入引线和第二段输入引线,所述第一段输入引线与所述第二段输入引线通过第一跨连线电连接,所述第一跨连线设置于所述第一金属层,所述第一跨连线在所述衬底层上的正投影与所述级连信号线在所述衬底层上的正投影存在交叉。
9.根据权利要求7所述的显示基板,其特征在于,
所述第一扫描驱动电路与所述像素电路通过输出引线电连接,所述输出引线设置于所述第一金属层,所述输出引线包括第一段输出引线和第二段输出引线;
所述第一段输出引线与所述第二段输出引线通过第二跨连线电连接,所述第二跨连线设置于所述第二金属层,所述第二跨连线在所述衬底层上的正投影与所述第二时钟信号线在所述衬底层上的正投影存在交叉。
10.根据权利要求7所述的显示基板,其特征在于,还包括:
第一辅助电极,设置于所述第一金属层,所述第一辅助电极与相邻的所述时钟信号线并联,所述第一辅助电极用于接入与并联的所述时钟信号线相同的时钟信号;和/或,
第二辅助电极,设置于所述第二金属层,所述第二辅助电极与对应的所述时钟信号线通过第二通孔并联,所述第二通孔设置于所述绝缘层,所述第二辅助电极在所述衬底层上的正投影与并联的所述时钟信号线在所述衬底层上的正投影至少部分交叠。
11.根据权利要求10所述的显示基板,其特征在于,还包括:
块状电极,设置于所述第二金属层,所述块状电极覆盖且填充于所述第一通孔,所述块状电极与所述输入引线电连接,所述块状电极通过所述第一通孔与所述时钟信号线电连接,所述块状电极在所述衬底层上的正投影落入电连接的所述时钟信号线在所述衬底层上的正投影;
在所述显示基板包括所述第二辅助电极的情况下,所述第二辅助电极在所述衬底层上的正投影落入并联的所述时钟信号线在所述衬底层上的正投影;
所述块状电极的周侧围绕至少两个所述第二辅助电极。
12.根据权利要求11所述的显示基板,其特征在于,
一个所述块状电极覆盖至少两个所述第一通孔;和/或,
一个所述第二辅助电极覆盖至少两个所述第二通孔;和/或,
相邻的所述块状电极与所述第二辅助电极之间的距离小于相邻的所述时钟信号线之间的距离。
13.根据权利要求10所述的显示基板,其特征在于,
在所述显示基板包括所述第一辅助电极的情况下,所述时钟信号线与所述第一辅助电极一一对应;和/或,
在所述显示基板包括所述第二辅助电极的情况下,一个所述时钟信号线对应至少两个所述第二辅助电极,与同一个所述时钟信号线并联的所述第二辅助电极之间不连续。
14.根据权利要求10所述的显示基板,其特征在于,还包括:
显示驱动电路;
驱动信号引线,设置于所述第一金属层,所述显示驱动电路通过所述驱动信号引线与所述时钟信号线电连接;
第三辅助电极,设置于所述第二金属层,所述第三辅助电极与对应的所述驱动信号引线通过第三通孔并联,所述第三通孔设置于所述绝缘层。
15.根据权利要求14所述的显示基板,其特征在于,还包括:
静电保护结构,所述时钟信号线通过静电引线与所述静电保护结构电连接,所述静电引线设置于所述第二金属层,所述静电引线通过第四通孔与所述时钟信号线电连接,所述第四通孔设置于所述绝缘层。
16.根据权利要求15所述的显示基板,其特征在于,
所述静电保护结构包括第一静电保护结构和第二静电保护结构,所述第一静电保护结构和所述第二静电保护结构分别设置于所述像素电路的不同侧;
所述时钟信号线包括第一端和第二端,所述第一端分别与所述驱动信号引线和所述第一静电保护结构电连接,所述第二端与所述第二静电保护结构电连接;
在所述时钟信号线的长度延伸方向上,所述第一辅助电极不超出所述第一端和所述第二端。
17.根据权利要求1所述的显示基板,其特征在于,
所有所述时钟信号线的线宽相同;和/或,
位于所述第一扫描驱动电路同侧的所述时钟信号线的线间距相同。
18.根据权利要求1所述的显示基板,其特征在于,还包括:
公共电极,设置于所述第二时钟信号线与所述像素电路之间,所述第二时钟信号线设置于所述第一扫描驱动电路与所述像素电路之间;
所述公共电极与距离最近的所述第二时钟信号线的距离大于相邻所述第二时钟信号线之间的距离。
19.根据权利要求1-18中任一项所述的显示基板,其特征在于,还包括:
多个第二扫描驱动电路,与所述像素电路电连接,所述第一扫描驱动电路和所述第二扫描驱动电路分别设置于所述像素电路的不同侧;
所述时钟信号线还包括第三时钟信号线和第四时钟信号线,所述第三时钟信号线和所述第四时钟信号线分别电连接不同的所述第二扫描驱动电路,所述第三时钟信号线传输的时钟信号与所述第四时钟信号线传输的时钟信号的时序不同;
所述第三时钟信号线、所述第四时钟信号线和所述第二扫描驱动电路设置于所述像素电路的同侧,所述第三时钟信号线和所述第四时钟信号线分别设置于所述第二扫描驱动电路的不同侧。
20.根据权利要求19所述的显示基板,其特征在于,
所述第二时钟信号线设置于所述第一扫描驱动电路与所述像素电路之间,所述第四时钟信号线设置于所述第二扫描驱动电路与所述像素电路之间,多个所述像素电路呈阵列排布;
每个扫描驱动电路电连接一行所述像素电路,所述扫描驱动电路包括所述第一扫描驱动电路和所述第二扫描驱动电路;
所述第一时钟信号线与所述第三时钟信号线分别电连接相同行的所述像素电路,所述第二时钟信号线与所述第四时钟信号线分别电连接相同行的所述像素电路;或,所述第一时钟信号线与所述第三时钟信号线分别电连接不同行的所述像素电路,所述第二时钟信号线与所述第四时钟信号线分别电连接不同行的所述像素电路。
21.一种显示基板的驱动方法,其特征在于,应用于如权利要求1-20中任一项所述的显示基板,所述驱动方法包括:
分别向第一时钟信号线和第二时钟信号线传输时钟信号,
以及,向所述第一个第一扫描驱动电路传输帧起始信号,以基于所述时钟信号和所述帧起始信号对电连接的像素电路进行扫描驱动。
22.根据权利要求21所述的显示基板的驱动方法,其特征在于,还包括:
调节所述时钟信号的高电平幅值和低电平幅值,以降低存在线路交叉的所述时钟信号之间的压差。
23.根据权利要求22所述的显示基板的驱动方法,其特征在于,
所述调节所述时钟信号的高电平幅值和低电平幅值,以降低存在线路交叉的所述时钟信号之间的压差,包括:
降低所述时钟信号的所述高电平信号,以及提高向所述扫描驱动电路传输的所述低电平信号。
24.一种显示面板,其特征在于,包括:
如权利要求1-20中任一项所述的显示基板。
25.一种显示装置,其特征在于,包括:
如权利要求24所述的显示面板。
CN202211400994.7A 2022-11-09 2022-11-09 显示基板、驱动方法、显示面板及显示装置 Pending CN115662362A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211400994.7A CN115662362A (zh) 2022-11-09 2022-11-09 显示基板、驱动方法、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211400994.7A CN115662362A (zh) 2022-11-09 2022-11-09 显示基板、驱动方法、显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN115662362A true CN115662362A (zh) 2023-01-31

Family

ID=85015745

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211400994.7A Pending CN115662362A (zh) 2022-11-09 2022-11-09 显示基板、驱动方法、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN115662362A (zh)

Similar Documents

Publication Publication Date Title
CN108874194B (zh) 内嵌式触控显示装置及其测试方法和制作方法
US11514845B2 (en) Light-emitting diode display panel and light-emitting diode display device
US20120086682A1 (en) Driving apparatus and driving method
EP3102999B1 (en) Displays with intra-frame pause
US10983404B2 (en) Display device
US11276712B2 (en) Array substrate, method of fabricating array substrate, display device, and method of fabricating display device
US9418582B2 (en) Test cell structure of display panel and related display panel
EP3249458B1 (en) Display apparatus
KR20130049592A (ko) 표시 장치 및 이의 제조 방법
CN107121853B (zh) 一种液晶显示面板和液晶显示装置
CN112987959B (zh) 一种触控面板、其驱动方法及显示装置
US10991726B2 (en) Pixel array substrate
US10394356B2 (en) Display device
CN110692139A (zh) 显示装置和栅极驱动电路
KR20210075441A (ko) 투명 표시 패널 및 이를 포함하는 투명 표시 장치
KR20200046913A (ko) 링크 배선의 구조 및 이를 이용한 표시패널
US10545385B2 (en) Display device
CN113284443B (zh) 显示面板及其测试方法和显示装置
KR102365917B1 (ko) 표시장치
CN112014986B (zh) 电路基板和显示面板
CN109426043B (zh) 用于液晶显示装置的阵列衬底
KR102278805B1 (ko) 표시장치
CN115662362A (zh) 显示基板、驱动方法、显示面板及显示装置
KR20210045127A (ko) 터치 디스플레이 장치 및 디스플레이 패널
CN110780499B (zh) 像素阵列基板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination