CN115658036A - 一种寄存器模型验证输出方法、装置、设备及存储介质 - Google Patents

一种寄存器模型验证输出方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN115658036A
CN115658036A CN202211278322.3A CN202211278322A CN115658036A CN 115658036 A CN115658036 A CN 115658036A CN 202211278322 A CN202211278322 A CN 202211278322A CN 115658036 A CN115658036 A CN 115658036A
Authority
CN
China
Prior art keywords
register
detection
information
field range
correct
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211278322.3A
Other languages
English (en)
Inventor
李芙茗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changsha Jingmei Integrated Circuit Design Co ltd
Changsha Jingjia Microelectronics Co ltd
Original Assignee
Changsha Jingmei Integrated Circuit Design Co ltd
Changsha Jingjia Microelectronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changsha Jingmei Integrated Circuit Design Co ltd, Changsha Jingjia Microelectronics Co ltd filed Critical Changsha Jingmei Integrated Circuit Design Co ltd
Priority to CN202211278322.3A priority Critical patent/CN115658036A/zh
Publication of CN115658036A publication Critical patent/CN115658036A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

本申请实施例提供一种寄存器模型验证输出方法、装置、设备及存储介质,涉及计算机技术领域。其中,本申请的方法包括:读取寄存器表格中的表格信息,并将所述表格信息存入字典;对所述表格信息进行第一检测,所述第一检测包括关键寄存器信息缺省检测和字段范围检测;若检测正确,则:进行第二检测,所述第二检测包括根据设计代码对所述寄存器的名称与所述字段范围进行比对;若检测正确,则:输出UVM代码和/或设计说明文档。通过本申请提供的方法,能够在仿真前能够发现Excel表格信息错误或缺省和与设计代码不符之处,提前定位部分由于人为填表引进的问题,减少了寄存器模型的验证时间;能够一步自动化生成代码和文档,提高验证人员验证效率。

Description

一种寄存器模型验证输出方法、装置、设备及存储介质
技术领域
本申请涉及计算机技术领域,具体地,涉及一种寄存器模型验证输出方法、装置、设备及存储介质。
背景技术
UVM寄存器模型代码编写及寄存器信息是验证中必不可少的步骤。而由于复杂模块的寄存器多,导致验证人员手动编写UVM寄存器模型验证代码时间长且易出错;且技术人员提供的信息也存在内容缺或者与实际设计代码不符的问题,导致验证人员多次修改寄存器模型代码,验证效率低下。同时在寄存器多的情况下,设计人员在手动撰写说明文档中也需要花费很多时间,在这种过程中容易出现错误。
现有技术中可通过perl脚本读取设计人员提供的Excel寄存器表格输出第一文本的寄存器表格信息后解析第一文本格式的表格再输出寄存器模型信息。但现有技术的缺点在于,通过人为检查存在人为疏忽而导致错误的风险,耗时较长,效率低,并且当顶层连接发生改动时,不能快速的进行回归验证。此外,生成寄存器模型代码需要进行两步,生成了中间文件,占用了空间及时间;设计人员提供的寄存器表格无法保证准确,可能出现笔误及寄存器位数计算错误及信息缺失等问题,导致在寄存器模型代码测试时发现后进行重新生成代码,花费更多的时间;现有技术不会比对RTL代码与表格之间的差异,如果出现寄存器少写或者寄存器名字不匹配,字段名称不对的情况无法检测出来,只能在仿真验证时才能查出信息不对称的情况。
现有技术还可从寄存器汇总文件中提取与带开发寄存器代码文件的对应信息,利用文本转换工具间信息转化成寄存器代码并得到寄存器代码文件。但无法消除寄存器汇总文件中人为引入的填写错误影响,只能在后续验证仿真中找出此类问题,造成时间损失。
发明内容
为了解决上述技术缺陷之一,本申请实施例中提供了一种寄存器模型验证输出方法、装置、设备及存储介质。
根据本申请实施例的第一个方面,提供了一种寄存器模型验证输出方法,该方法包括:
读取寄存器表格中的表格信息,并将表格信息存入字典;
对表格信息进行第一检测,第一检测包括关键寄存器信息缺省检测和字段范围检测;
若检测正确,则:
进行第二检测,第二检测包括根据设计代码对寄存器的名称与字段范围进行比对;
若检测正确,则:
输出UVM代码和/或设计说明文档。
在本申请一个可选的实施例中,该方法中第一检测还包括:默认值位数检测和寄存器位数检测。
在本申请一个可选的实施例中,该方法中字段范围检测进一步包括:
当寄存器字段范围为a:b格式时,判断表格信息中任意一字段n是否满足an>bn以及是否满足bn+1=bn+1,若均满足,则检测正确。
在本申请一个可选的实施例中,该方法中默认值位数检测进一步包括:
当寄存器字段范围为a:b格式时,判断表格信息中任意一字段n的位数是否为a-b+1,若是,则检测正确。
在本申请一个可选的实施例中,该方法中默认值位数检测进一步包括:
当寄存器字段范围为a格式时,判断表格信息中默认值位数是否为1,若是,则检测正确。
在本申请一个可选的实施例中,该方法中寄存器位数检测进一步包括:
以寄存器中字段位数之和为计算寄存器位数,并判断计算寄存器位数是否与表格信息中的提供寄存器位数一致,若是,则检测正确。
在本申请一个可选的实施例中,该方法中第二检测进一步包括:
提取设计代码中的寄存器信息,比对表格信息与设计代码中的寄存器信息,若比对无误,则检测正确。
根据本申请实施例的第二个方面,提供了一种寄存器模型验证输出装置,该装置包括表格读取模块、第一检测模块、第二检测模块和输出模块;其中,
表格读取模块,用于读取寄存器表格中的表格信息;
第一检测模块,用于对表格信息进行第一检测,第一检测包括关键寄存器信息缺省检测和字段范围检测;
第二检测模块,用于当第一检测正确时,进行第二检测,第二检测包括根据设计代码对寄存器的名称与字段范围进行比对;
输出模块,用于当第二检测正确时,输出UVM代码和/或设计说明文档。
根据本申请实施例的第三个方面,提供了一种计算机设备,包括:存储器;处理器;以及计算机程序;其中,计算机程序存储在存储器中,并被配置为由处理器执行以实现如本申请实施例的第一个方面任一项方法的步骤。
根据本申请实施例的第四个方面,提供了一种计算机可读存储介质,其上存储有计算机程序;计算机程序被处理器执行以实现如本申请实施例的第一个方面任一项方法的步骤。
采用本申请的寄存器模型验证输出方法,通过读取设计人员的Excel表格和设计代码,对表格进行数据处理并输出验证人员所需的UVM寄存器模型代码、表格检测出的错误校验信息,同时可选的输出设计人员所需的寄存器设计说明文档。基于本申请的方法,在仿真前能够发现Excel表格信息错误或缺省,和与设计代码不符之处,提前定位部分由于人为填表引进的问题,并且能够查到错误信息记录,减少了寄存器模型的验证时间;能够一步自动化生成代码和文档,提高验证人员验证效率。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1为本申请实施例提供的寄存器模型验证输出方法的流程图;
图2为本申请实施例提供的寄存器模型验证输出装置的结构图;
图3为本申请一个实施例提供的计算机设备结构示意图。
具体实施方式
为了使本申请实施例中的技术方案及优点更加清楚明白,以下结合附图对本申请的示例性实施例进行进一步详细的说明,显然,所描述的实施例仅是本申请的一部分实施例,而不是所有实施例的穷举。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
本申请发明人发现,UVM寄存器模型代码编写及寄存器信息是验证中必不可少的步骤。而由于复杂模块的寄存器多,导致验证人员手动编写UVM寄存器模型验证代码时间长且易出错;且技术人员提供的信息也存在内容缺失,或者与实际设计代码不符的问题,导致验证人员多次修改寄存器模型代码,验证效率低下。同时在寄存器多的情况下,设计人员在手动撰写说明文档中也需要花费很多时间,在这种过程中容易出现错误。而寄存器是模块之间交谈的窗口,一是可以通过读寄存器状态知道硬件的情况,二是可以通过配置寄存器,让硬件工作在一定的模式下,在验证的清单中,寄存器验证也排在了前列,因为只有保证了寄存器功能的正确,才会让硬件之间的沟通是“语义一致的”,因此,做好验证是至关重要的。
本申请实现了一种寄存器模型验证输出方法,通过读取设计人员的Excel表格和设计代码,对表格进行数据处理并输出验证人员所需的UVM寄存器模型代码、表格检测出的错误校验信息,同时可选的输出设计人员所需的寄存器设计说明文档。
请参见图1,本申请的寄存器模型验证输出方法包括:
S1:读取寄存器表格中的表格信息,并将表格信息存入字典。
在具体实施中,本申请实施例读取设计人员所提交的Excel表格文档形式的寄存器表格,并将读取到的表格信息存入字典。
在本申请的实施例中,前述及下述步骤可通过Python实现,可选的,还可通过能实现本申请的其他编程语言实现,如Java、C++、C#等任意一种面向对象程序设计语言。
可选的,本申请实施例还可对其他格式或形式的表格文档进行读取,本申请实施例所提出的Excel表格仅为示例性描述,并不造成限定。
S2:对表格信息进行第一检测,第一检测包括关键寄存器信息缺省检测、字段范围检测;可选的,还可包括默认值位数检测和寄存器位数检测。
在具体实施中,首先对寄存器名称进行判断,具体的,一个寄存器为一个存储单元,偏移量、字段名称、字段范围、默认值作为属性存入,因此,当读取到下一个寄存器时则存储进下一单元。
在具体实施中,进行关键寄存器信息缺省检测,当偏移量、字段名称、字段范围或者默认值中未出现NAN,则检测正确,否则将该寄存器缺省信息输出至错误信息日志。
在具体实施中,若前一步骤检测正确,则继续进行字段范围检测。
在具体实施中,在寄存器中,字段范围有两种表示格式,第一种为a:b,如4:0,第二种为a,如0。
基于此,在本申请的其中一些实施例中,当寄存器字段范围为a:b格式时,判断表格信息中任意一字段n是否满足an>bn以及是否满足bn+1=bn+1,若均满足,则检测正确,否则将该寄存器缺省信息输出至错误信息日志。
在具体实施中,若前一步骤检测正确,则继续进行默认值位数检测,当寄存器字段范围为a:b格式时,判断表格信息中任意一字段n的位数是否为a-b+1,若是,则检测正确。当寄存器字段范围为a格式时,判断表格信息中默认值位数是否为1,若是,则检测正确,否则将该寄存器缺省信息输出至错误信息日志。
具体的,进行核验时,默认值位数需字段位数相等,当字段范围为a:b格式时,字段位数为a-b+1,当字段范围为a格式时,字段位数为1,此时默认值位数应等于字段位数。
在具体实施中,若前一步骤检测正确,则继续进行寄存器位数检测,以寄存器中字段位数之和为计算寄存器位数,即寄存器位数=字段位数1+字段位数2+......+字段位数n。
进一步的,判断计算寄存器位数是否与表格信息中的提供寄存器位数一致,若是,则检测正确,否则将该寄存器缺省信息输出至错误信息日志。
在现有技术中,设计人员提供的Excel表格无法保证准确,可能出现笔误及寄存器位数计算错误及信息缺失等问题,导致在寄存器模型代码测试时发现后进行重新生成代码,花费更多的时间。因此,基于本步骤的第一检测,可以避免上述问题的发生,提高验证准确度,提高工作效率。
S3:若第一检测中的检测项均检测正确,则进行第二检测,第二检测包括根据设计代码对寄存器的名称与字段范围进行比对。
具体的,第二检测进一步包括:提取设计代码中的寄存器信息,比对表格信息与设计代码中的寄存器信息,若比对无误,则检测正确,并储存寄存器所在路径与模块,输出与表格比对结果至日志,否则将该寄存器缺省信息输出至错误信息日志。
在现有技术中,现有的技术不会比对RTL代码与表格之间的差异,如果出现寄存器少写或者寄存器名字不匹配,字段名称不对的情况无法检测出来,只能在仿真验证时才能查出信息不对称的情况。因此,基于本步骤的第二检测,可以避免上述问题的发生,提高验证准确度,提高工作效率。
S4:若第二检测中的检测项均检测正确,则根据已存储内容选择自动化输出结果为UVM寄存器模型代码和/或设计说明word文档。
具体的,输出的UVM代码与word文档格式可以根据需求进行调整。
综上所述,本申请能够一步生成寄存器模型代码和生成设计说明文档的方法,能够检查设计人员Excel中的缺失项和错误项;能够读取设计人员代码,比对代码内部对应的寄存器模型信息和表格中所提供的信息,输出差异点至日志中;能够存储表格中的信息,并可选择输出一份设计所需的说明文档。
基于此,在使用本申请前,当Excel文档出现信息缺省或者信息错误,或与设计代码不符时,需要生成代码后运行验证仿真代码才能发现错误,花费大量仿真时间且生成代码需要两步,在代码生成上花费了部分时间。使用本申请后,在仿真前能够发现Excel表格信息错误或缺省,和与设计代码不符之处,提前定位部分由于人为填表引进的问题,并且能够查到错误信息记录,减少了寄存器模型的验证时间;能够一步自动化生成代码和文档,提高验证人员验证效率。
应该理解的是,虽然流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
请参见图2,本申请一个实施例提供了寄存器模型验证输出装置,包括表格读取模块10、第一检测模块20、第二检测模块30和输出模块40;其中,
表格读取模块10,用于读取寄存器表格中的表格信息。
第一检测模块20,用于对表格信息进行第一检测,第一检测包括关键寄存器信息缺省检测和字段范围检测;可选的,还可包括默认值位数检测和寄存器位数检测。
第二检测模块30,用于当第一检测正确时,进行第二检测,第二检测包括根据设计代码对寄存器的名称与字段范围进行比对。
具体的,第二检测进一步包括:提取设计代码中的寄存器信息,比对表格信息与设计代码中的寄存器信息,若比对无误,则检测正确,并储存寄存器所在路径与模块,输出与表格比对结果至日志,否则将该寄存器缺省信息输出至错误信息日志。
输出模块40,用于当第二检测正确时,输出UVM代码和/或设计说明文档。
关于上述寄存器模型验证输出装置的具体限定可以参见上文中对于寄存器模型验证输出方法的限定,在此不再赘述。上述寄存器模型验证输出装置中的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于计算机设备中的处理器中,也可以以软件形式存储于计算机设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
在一个实施例中,提供了一种计算机设备,该计算机设备的内部结构图可以如图3所示。该计算机设备包括通过系统总线连接的处理器、存储器、网络接口和数据库。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统、计算机程序和数据库。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的数据库用于存储数据。该计算机设备的网络接口用于与外部的终端通过网络连接通信。该计算机程序被处理器执行时以实现如上的一种寄存器模型验证输出方法。包括:存储器和处理器,存储器存储有计算机程序,处理器执行计算机程序时实现如上寄存器模型验证输出方法中的任一步骤。
在一个实施例中,提供了一种计算机可读存储介质,其上存储有计算机程序,该计算机程序被处理器执行时可以实现如上寄存器模型验证输出方法中的任一步骤。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。本申请实施例中的方案可以采用各种计算机语言实现,例如,C语言、VHDL语言、Verilog语言、面向对象的程序设计语言Java和直译式脚本语言JavaScript等。
本申请是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
尽管已描述了本申请的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本申请范围的所有变更和修改。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (10)

1.一种寄存器模型验证输出方法,其特征在于,包括:
读取寄存器表格中的表格信息,并将所述表格信息存入字典;
对所述表格信息进行第一检测,所述第一检测包括关键寄存器信息缺省检测和字段范围检测;
若检测正确,则:
进行第二检测,所述第二检测包括根据设计代码对所述寄存器的名称与所述字段范围进行比对;
若检测正确,则:
输出UVM代码和/或设计说明文档。
2.根据权利要求1所述的寄存器模型验证输出方法,其特征在于,所述第一检测还包括:默认值位数检测和寄存器位数检测。
3.根据权利要求2所述的寄存器模型验证输出方法,其特征在于,所述字段范围检测进一步包括:
当所述寄存器字段范围为a:b格式时,判断所述表格信息中任意一字段n是否满足an>bn以及是否满足bn+1=bn+1,若均满足,则检测正确。
4.根据权利要求3所述的寄存器模型验证输出方法,其特征在于,所述默认值位数检测进一步包括:
当所述寄存器字段范围为a:b格式时,判断所述表格信息中任意一字段n的位数是否为a-b+1,若是,则检测正确。
5.根据权利要求4所述的寄存器模型验证输出方法,其特征在于,所述默认值位数检测进一步包括:
当所述寄存器字段范围为a格式时,判断所述表格信息中默认值位数是否为1,若是,则检测正确。
6.根据权利要求5所述的寄存器模型验证输出方法,其特征在于,所述寄存器位数检测进一步包括:
以所述寄存器中字段位数之和为计算寄存器位数,并判断所述计算寄存器位数是否与所述表格信息中的提供寄存器位数一致,若是,则检测正确。
7.根据权利要求6所述的寄存器模型验证输出方法,其特征在于,所述第二检测进一步包括:
提取所述设计代码中的寄存器信息,比对所述表格信息与所述设计代码中的所述寄存器信息,若比对无误,则检测正确。
8.一种寄存器模型验证输出装置,其特征在于,包括表格读取模块、第一检测模块、第二检测模块和输出模块;其中,
表格读取模块,用于读取寄存器表格中的表格信息;
第一检测模块,用于对所述表格信息进行第一检测,所述第一检测包括关键寄存器信息缺省检测和字段范围检测;
第二检测模块,用于当所述第一检测正确时,进行第二检测,所述第二检测包括根据设计代码对所述寄存器的名称与所述字段范围进行比对;
输出模块,用于当所述第二检测正确时,输出UVM代码和/或设计说明文档。
9.一种计算机设备,其特征在于,包括:
存储器;
处理器;以及
计算机程序;
其中,所述计算机程序存储在所述存储器中,并被配置为由所述处理器执行以实现如权利要求1-7任一项所述的方法。
10.一种计算机可读存储介质,其特征在于,其上存储有计算机程序;所述计算机程序被处理器执行以实现如权利要求1-7任一项所述的方法。
CN202211278322.3A 2022-10-19 2022-10-19 一种寄存器模型验证输出方法、装置、设备及存储介质 Pending CN115658036A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211278322.3A CN115658036A (zh) 2022-10-19 2022-10-19 一种寄存器模型验证输出方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211278322.3A CN115658036A (zh) 2022-10-19 2022-10-19 一种寄存器模型验证输出方法、装置、设备及存储介质

Publications (1)

Publication Number Publication Date
CN115658036A true CN115658036A (zh) 2023-01-31

Family

ID=84988928

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211278322.3A Pending CN115658036A (zh) 2022-10-19 2022-10-19 一种寄存器模型验证输出方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN115658036A (zh)

Similar Documents

Publication Publication Date Title
CN109783558A (zh) Excel数据的导入方法、装置、计算机设备和存储介质
CN112181854B (zh) 一种生成流程自动化脚本的方法、装置、设备及存储介质
CN114327476A (zh) 芯片设计文件生成方法、装置、芯片设计方法及装置
JP2012150535A (ja) プログラム検証方法及び検証プログラム
CN112925524A (zh) 一种检测驱动程序中不安全直接存储器访问的方法及装置
CN115858336A (zh) 测试向量生成方法及装置、计算设备和存储介质
CN111680463A (zh) 一种文件检查方法和装置
CN114091383A (zh) 测试序列生成方法、装置、系统及相关设备
CN115495082B (zh) Tlv格式数据自动转换方法及相关设备
CN110688823A (zh) Xml文件验证方法及装置
CN115658036A (zh) 一种寄存器模型验证输出方法、装置、设备及存储介质
CN112631852B (zh) 宏检查方法、装置、电子设备和计算机可读存储介质
CN108304330A (zh) 内容提取方法、装置和计算机设备
CN111258838B (zh) 验证组件生成方法、装置、存储介质及验证平台
CN113434734A (zh) 一种生成文件、读取文件的方法、装置、设备及存储介质
CN112733199A (zh) 数据处理方法、装置、电子设备及可读存储介质
CN112463633A (zh) 一种片上存储器的地址译码校验方法、装置、设备及介质
CN112445461B (zh) 一种业务规则生成方法、装置、电子设备和可读存储介质
CN112765250B (zh) 一种支持json数据转化为关系型数据库的方法和装置
CN114756440B (zh) 智能卡的数据写入方法、装置、设备及存储介质
CN116644703B (zh) 一种位图文件的生成方法及装置
CN117555931A (zh) 一种通用数据检验方法、系统、设备及计算机存储介质
CN115858363A (zh) 接口测试的方法、系统、存储介质及计算机设备
CN114443487A (zh) 通用计算模块资源配置测试方法
CN118036523A (zh) 用于集成电路的验证装置与方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination