CN115565494A - 显示面板和显示装置 - Google Patents
显示面板和显示装置 Download PDFInfo
- Publication number
- CN115565494A CN115565494A CN202211213446.3A CN202211213446A CN115565494A CN 115565494 A CN115565494 A CN 115565494A CN 202211213446 A CN202211213446 A CN 202211213446A CN 115565494 A CN115565494 A CN 115565494A
- Authority
- CN
- China
- Prior art keywords
- sub
- row
- pixel
- data
- pixels
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000009286 beneficial effect Effects 0.000 abstract description 10
- 238000010586 diagram Methods 0.000 description 30
- 230000000694 effects Effects 0.000 description 27
- 101150015395 TAF12B gene Proteins 0.000 description 17
- 230000033228 biological regulation Effects 0.000 description 11
- 239000003990 capacitor Substances 0.000 description 10
- 238000000034 method Methods 0.000 description 8
- 230000008569 process Effects 0.000 description 6
- 229910044991 metal oxide Inorganic materials 0.000 description 5
- 150000004706 metal oxides Chemical class 0.000 description 5
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 5
- 229920005591 polysilicon Polymers 0.000 description 5
- 239000010409 thin film Substances 0.000 description 5
- 230000002349 favourable effect Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 238000004020 luminiscence type Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
- 230000002035 prolonged effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2074—Display of intermediate tones using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种显示面板和显示装置,属于显示技术领域,显示面板包括多个子像素,子像素包括像素电路和发光元件;像素电路至少包括驱动晶体管和数据写入模块,子像素中数据写入模块复用为偏压调节模块;在数据写入阶段,数据写入模块用于向驱动晶体管提供数据电压信号;在偏压调节阶段,数据写入模块用于向驱动晶体管提供偏压调节信号,调节驱动晶体管的偏置状态;第n+1行子像素的数据写入阶段的工作时间段与第n行子像素的偏压调节阶段的工作时间段至少部分交叠。显示装置包括上述显示面板。本发明可以改善驱动晶体管偏置状态下的阈值漂移现象,还可以解决在画面切换时显示亮度不稳定造成的闪烁问题,有利于提升面板的显示品质。
Description
技术领域
本发明涉及显示技术领域,更具体地,涉及一种显示面板和显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)具有自发光、响应快、色域宽、视角大、亮度高等特点,能够制作薄型化显示装置、以及柔性显示装置,而逐渐成为目前显示技术领域研究的重点。有机发光二极管需要电流驱动,应用在显示领域时,通过控制像素电路中的驱动晶体管向有机发光二极管提供驱动电流以使得有机发光二极管发光,而且需要向有机发光二极管提供稳定的驱动电流以保证在应用中的显示性能。而像素电路中的驱动晶体管在长期工作后会存在阈值电压漂移的问题,影响显示效果。现有技术中像素电路中驱动晶体管工作在正偏置状态以向发光元件提供驱动电流,在驱动晶体管长期工作在偏置状态时会导致阈值偏移,导致在画面切换时显示亮度不稳定,容易出现闪烁现象,进而影响显示效果。
因此如何更好的通过调整驱动晶体管的偏置状态,改善驱动晶体管的阈值漂移现象,解决现有显示屏在画面切换时显示亮度不稳定的问题,是本领域技术人员亟待解决的技术问题。
发明内容
有鉴于此,本发明提供了一种显示面板和显示装置,以解决现有技术中的显示屏在画面切换时显示亮度不稳定,容易出现闪烁现象,进而影响显示效果的问题。
本发明公开了一种显示面板,包括:多个阵列排布的子像素,子像素包括电连接的像素电路和发光元件;像素电路至少包括驱动晶体管和数据写入模块,驱动晶体管的第一极与数据写入模块电连接,驱动晶体管的第二极与发光元件电连接;一个子像素中,数据写入模块复用为偏压调节模块;在数据写入阶段,数据写入模块用于向驱动晶体管提供数据电压信号;在偏压调节阶段,数据写入模块用于向驱动晶体管提供偏压调节信号,调节驱动晶体管的偏置状态;第n+1行子像素的数据写入阶段的工作时间段与第n行子像素的偏压调节阶段的工作时间段至少部分交叠;其中,n为正整数。
基于同一发明构思,本发明还公开了一种显示装置,该显示装置包括上述显示面板。
与现有技术相比,本发明提供的显示面板和显示装置,至少实现了如下的有益效果:
本发明的显示面板包括多个子像素,子像素可以包括电连接的像素电路和发光元件,像素电路用于控制发光元件发光。像素电路至少包括驱动晶体管和数据写入模块,数据写入模块用于向驱动晶体管提供数据电压信号。本发明设置一个子像素中,数据写入模块复用为偏压调节模块,即同一个子像素的数据写入模块既可在像素电路的数据写入阶段用于向驱动晶体管提供数据电压信号,也可在像素电路的偏压调节阶段用于向驱动晶体管提供偏压调节信号,调节驱动晶体管的偏置状态,通过复用像素电路中本身存在的模块进行对驱动晶体管的偏置状态的调节,有利于减少像素电路在显示面板中占用的空间大小,有利于提升面板分辨率。本发明设置第n+1行子像素的数据写入阶段的工作时间段与第n行子像素的偏压调节阶段的工作时间段至少部分交叠,在当前行即第n行的子像素通过当前行本身包括的数据写入模块完成数据写入阶段的工作后,进入偏压调节阶段,此时第n+1行子像素通过第n+1行的子像素本身包括的数据写入模块进行数据写入阶段的工作,并且连接在第n+1行的子像素本身包括的数据写入模块上的数据线提供的数据电压信号同时复用作为第n行的子像素的偏压调节信号,传输至第n行的子像素的数据写入模块中,对第n行的子像素的驱动晶体管进行偏置状态的调节。由于第n行和第n+1行为相邻行,因此连接在第n+1行的子像素本身包括的数据写入模块上的数据线提供的数据电压信号作为第n行的子像素的偏压调节信号时,与第n行的子像素本身写入的数据电压信号差异较小,进而能够尽可能避免当偏压调节模块与数据写入模块复用时,出现采用后面几行的数据电压信号值作为当前行的驱动晶体管提供偏压调节信号值时,后面几行的数据电压信号值与当前行的数据电压信号值差异较大,影响偏置调节效果的问题。本发明设置第n+1行子像素的数据写入阶段的工作时间段与第n行子像素的偏压调节阶段的工作时间段至少部分交叠,不仅可以实现同一个子像素中数据写入模块与偏压调节模块的复用,改善驱动晶体管偏置状态下的阈值漂移现象,还可以解决在画面切换时显示亮度不稳定造成的闪烁问题,有利于提升面板的显示品质。
当然,实施本发明的任一产品不必特定需要同时达到以上所述的所有技术效果。
通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。
附图说明
被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。
图1是本发明实施例提供的显示面板的一种平面结构示意图;
图2是图1中部分子像素的电连接结构示意图;
图3是图2中相邻两行子像素的部分工作阶段的时序图;
图4是图1中部分子像素的另一种电连接结构示意图;
图5是图4中相邻两行子像素的部分工作阶段的时序图;
图6是图4中相邻两行子像素的部分工作阶段的另一种时序图;
图7是本发明实施例提供的显示面板的另一种平面结构示意图;
图8是图7中部分子像素的电连接结构示意图;
图9是图7中部分子像素的另一种电连接结构示意图;
图10是图9中相邻两行子像素的部分工作阶段的时序图;
图11是图9中相邻两行子像素的部分工作阶段的另一种时序图;
图12是本发明实施例提供的显示面板的另一种平面结构示意图;
图13是图12中部分子像素的电连接结构示意图;
图14是图13中相邻两行子像素的部分工作阶段的时序图;
图15是图12中部分子像素的电连接结构示意图;
图16是图9中相邻两行子像素的部分工作阶段的另一种时序图;
图17是本发明实施例提供的显示装置的平面结构示意图。
具体实施方式
现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
在不脱离本发明的精神或范围的情况下,在本发明中能进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本发明意在覆盖落入所对应权利要求(要求保护的技术方案)及其等同物范围内的本发明的修改和变化。需要说明的是,本发明实施例所提供的实施方式,在不矛盾的情况下可以相互组合。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
请结合参考图1-图3,图1是本发明实施例提供的显示面板的一种平面结构示意图,图2是图1中部分子像素的电连接结构示意图,图3是图2中相邻两行子像素的部分工作阶段的时序图,本实施例提供的显示面板000,包括:多个阵列排布的子像P素,子像素P包括电连接的像素电路10和发光元件20;
像素电路10至少包括驱动晶体管DT和数据写入模块101,驱动晶体管DT的第一极与数据写入模块101电连接,驱动晶体管DT的第二极与发光元件20电连接;一个子像素P中,数据写入模块101复用为偏压调节模块102;
在数据写入阶段,数据写入模块101用于向驱动晶体管DT提供数据电压信号Vdata;
在偏压调节阶段,数据写入模块101用于向驱动晶体管DT提供偏压调节信号Vobs,调节驱动晶体管DT的偏置状态;
第n+1行子像素P的数据写入阶段的工作时间段T(n+1)data与第n行子像素P的偏压调节阶段的工作时间段T(n)obs至少部分交叠;其中,n为正整数。
具体而言,本实施例的显示面板000可以为有机发光二极管显示面板,显示面板000包括多个子像素P,可选的,本实施例中的多个子像素P可以为阵列排布,即多个子像素P沿第一方向X排布形成子像素行,多个子像素行沿第二方向Y排布,多个子像素P沿第二方向Y排布形成子像素列,多个子像素列沿第一方向X排布,形成阵列排布的子像素P结构;其中第一方向X和第二方向Y可以理解为在平行于显示面板000所在平面的方向上相交或者相互垂直。或者在其他一些可选实施例中,多个子像素P还可以为其他排布方式,本实施例对此不作限定。每个子像素P可以包括电连接的像素电路10和发光元件20,像素电路10用于控制发光元件20发光。由于有机发光二极管显示面板中的发光元件20一般可以为有机发光二极管,有机发光二极管属于电流驱动型元件,需要设置相应的像素电路10为发光元件20提供驱动电流,以使发光元件20能够发光。本实施例的像素电路10至少包括驱动晶体管DT和数据写入模块101,数据写入模块101用于向驱动晶体管DT提供数据电压信号Vdata。可选的,像素电路10还可以包括其他结构,如用于补偿驱动晶体管DT阈值电压的阈值补偿模块、用于复位的复位模块等,本实施例在此不作赘述,具体可参考相关技术中有机发光二极管显示面板的电路结构进行理解。
现有技术中,在像素电路10驱动发光元件20进行显示的驱动周期中,在像素电路10工作在发光阶段时,驱动晶体管DT的栅极电位高于其第二极(漏极)电位,驱动晶体管DT正向偏置导致驱动晶体管DT产生迟滞效应,长期这样设置会导致驱动晶体管DT内部的离子极性化,进而驱动晶体管DT内部形成内建电场,导致驱动晶体管DT的阈值电压不断增大,阈值电压漂移导致在画面切换时显示亮度不稳定,人眼就能察觉到画面闪烁,即驱动晶体管DT的迟滞效应是影响显示效果的重要因素。迟滞效应引起的阈值电压偏移为ns(纳秒)级别的,而现有技术中像素电路中的阈值补偿模块进行的补偿阈值为μs(微秒)级或者ms(毫秒)级,由此可知现有常规的像素电路中的阈值补偿模块已经不能够对迟滞效应引起的阈值电压偏移进行较好的补偿。由于像素电路10中驱动晶体管DT工作在正偏置状态以向发光元件20提供驱动电流,在驱动晶体管DT长期工作在偏置状态时会导致阈值偏移,进而影响显示效果。
基于此本实施例在像素电路10中增加偏压调节模块102,偏压调节模块102与驱动晶体管DT的第一极电连接,通过控制偏压调节模块102在像素电路10工作的部分时刻向驱动晶体管DT的第一极写入电平信号,以调整驱动晶体管DT的偏置状态,改善驱动晶体管DT的阈值漂移问题,提升显示效果。并且本实施例设置一个子像素P中,数据写入模块101复用为偏压调节模块102,即同一个子像素P的数据写入模块101既可在像素电路10的数据写入阶段用于向驱动晶体管DT提供数据电压信号Vdata,也可在像素电路10的偏压调节阶段用于向驱动晶体管DT提供偏压调节信号Vobs,调节驱动晶体管DT的偏置状态,通过复用像素电路10中本身存在的模块进行对驱动晶体管DT的偏置状态的调节,有利于减少像素电路10在显示面板000中占用的空间大小,有利于提升面板分辨率。
但是相关技术中当偏压调节模块与数据写入模块复用时,一般会采用后面行的数据电压信号值输入当前行的数据写入模块内,即采用后面行的数据电压信号值作为当前行的驱动晶体管提供偏压调节信号值。当显示画面差异较大时,后面行的数据电压信号值和前一行的数据电压信号值会有明显差异,容易导致采用后面行的数据电压信号值作为当前行的驱动晶体管提供偏压调节信号值时,偏置调节的效果不好,影响数据写入模块复用为偏压调节模块时对当前行的偏压调节效果。
为了解决上述问题,本实施例设置第n+1行子像素P的数据写入阶段的工作时间段T(n+1)data与第n行子像素P的偏压调节阶段的工作时间段T(n)obs至少部分交叠,其中n为正整数,第n行子像素P可以理解为当前行,第n+1行子像素P可以理解为下一行,设置第n+1行子像素P的数据写入阶段的工作时间段T(n+1)data与第n行子像素P的偏压调节阶段的工作时间段T(n)obs至少部分交叠,即在当前行即第n行的子像素P通过当前行本身包括的数据写入模块101完成数据写入阶段的工作后,开始进入偏压调节阶段,此时第n+1行子像素P通过第n+1行的子像素P本身包括的数据写入模块101进行数据写入阶段的工作,并且第n+1行的子像素P本身包括的数据写入模块101在进行数据写入阶段工作的同时,连接在第n+1行的子像素P本身包括的数据写入模块101上的数据线S提供的数据电压信号Vdata(n+1),同时复用作为第n行的子像素P的偏压调节信号Vobs(n),传输至第n行的子像素P的数据写入模块101中,对第n行的子像素P的驱动晶体管DT进行偏置状态的调节。由于第n行和第n+1行为相邻行,因此连接在第n+1行的子像素P本身包括的数据写入模块101上的数据线S提供的数据电压信号Vdata(n+1)作为第n行的子像素P的偏压调节信号Vobs(n)时,与第n行的子像素P本身写入的数据电压信号Vdata(n)差异较小,即相邻行的数据电压信号Vdata(n+1)和Vdata(n)两者差异一般较小,进而能够尽可能避免当偏压调节模块102与数据写入模块101复用时,出现采用后面几行的数据电压信号值作为当前行的驱动晶体管提供偏压调节信号值时,后面几行的数据电压信号值与当前行的数据电压信号值差异较大,影响偏置调节效果的问题。本实施例设置第n+1行子像素P的数据写入阶段的工作时间段T(n+1)data与第n行子像素P的偏压调节阶段的工作时间段T(n)obs至少部分交叠,不仅可以实现同一个子像素P中数据写入模块101与偏压调节模块102的复用,改善驱动晶体管DT偏置状态下的阈值漂移现象,还可以解决在画面切换时显示亮度不稳定造成的闪烁问题,有利于提升面板的显示品质。
可以理解的是,当显示面板000为有机发光二极管显示面板时,显示面板000中的信号线布局较为复杂,显示面板000中除了可以包括数据线S,还可以包括扫描线和电源信号线等其他信号线(图中未示意),一个子像素行可能对应多条扫描线,具体实施时,可根据实际情况进行理解本实施例中信号走线的布局结构。
需要说明的是,本实施例提供的显示面板000可以为有机发光二极管显示面板,本实施例的图中仅是示例性画出显示面板的结构,具体实施时,显示面板000的结构包括但不局限于此,还可以包括其他能够实现显示功能的结构,具体可参考相关技术中有机发光二极管显示面板的结构进行理解,本实施例在此不作赘述。
在一些可选实施例中,请继续结合参考图1-图3,本实施例中,数据写入模块101的第一端与驱动晶体管DT的第一极电连接,数据写入模块101的第二端与数据线S电连接;
同一列子像素P的数据写入模块101的第二端连接同一条数据线S。
本实施例解释说明了显示面板000中的多个子像素P可以为阵列排布,即多个子像素P沿第一方向X排布形成子像素行,多个子像素行沿第二方向Y排布,多个子像素P沿第二方向Y排布形成子像素列,多个子像素列沿第一方向X排布,形成阵列排布的子像素P结构;其中第一方向X和第二方向Y可以理解为在平行于显示面板000所在平面的方向上相交或者相互垂直。数据写入模块101的第一端与驱动晶体管DT的第一极电连接,数据写入模块101的第二端与数据线S电连接,通过数据线S提供的数据电压信号Vdata输入至数据写入模块101进行数据信号的写入,或者在数据写入模块101复用为偏压调节模块102时,数据线S提供的数据电压信号作为偏压调节信号使用,对驱动晶体管DT的偏置状态进行调节。本实施例设置同一列子像素P的数据写入模块101的第二端连接同一条数据线S,即一列子像素P对应连接一条数据线S,一列子像素P的多个不同行的子像素P的数据电压信号或者偏压调节信号由同一条数据线S提供。因此在当前行即第n行的子像素P通过当前行本身包括的数据写入模块101完成数据写入阶段的工作后,开始进入偏压调节阶段,此时第n+1行子像素P通过第n+1行的子像素P本身包括的数据写入模块101进行数据写入阶段的工作,并且第n+1行的子像素P本身包括的数据写入模块101在进行数据写入阶段工作的同时,连接在第n+1行的子像素P本身包括的数据写入模块101上的同一条数据线S提供的数据电压信号Vdata(n+1)继续通过该数据线S提供至第n行的子像素P的数据写入模块101,即同一条数据线S提供的数据电压信号Vdata(n+1)继续通过该数据线S复用作为第n行的子像素P的偏压调节信号Vobs(n),传输至第n行的子像素P的数据写入模块101中,对第n行的子像素P的驱动晶体管DT进行偏置状态的调节。由于第n行和第n+1行为相邻行,因此连接在第n+1行的子像素P本身包括的数据写入模块101上的由同一条数据线S提供的数据电压信号Vdata(n+1)作为第n行的子像素P的偏压调节信号Vobs(n)时,与同一条数据线S原本提供至第n行的子像素P本身的数据电压信号Vdata(n)之间差异较小,相邻行的数据电压信号Vdata(n+1)和Vdata(n)两者差异一般较小,进而能够尽可能避免当偏压调节模块102与数据写入模块101复用时,出现采用后面几行的数据电压信号值作为当前行的驱动晶体管提供偏压调节信号值时,后面几行的数据电压信号值与当前行的数据电压信号值差异较大,影响偏置调节效果的问题,改善在画面切换时显示亮度不稳定造成的闪烁问题,提升面板的显示品质。
可选的,如图1、图4和图5所示,图4是图1中部分子像素的另一种电连接结构示意图,图5是图4中相邻两行子像素的部分工作阶段的时序图,本实施例以子像素P的像素电路10为7T1C(7个薄膜晶体管和1个电容)的结构为例进行示例说明。像素电路10还包括第一复位模块103、第二复位模块104、阈值补偿模块105、第一发光控制模块106、第二发光控制模块107,其中:
数据写入模块101包括第一晶体管M1,第一晶体管M1的栅极连接第一扫描信号SP1,第一晶体管M1的第一极连接驱动晶体管DT的第一极,第一晶体管M1的第二极连接数据线S,驱动晶体管DT的第一极连接第一电源信号Vpvdd;
第一复位模块103包括第二晶体管M2,第二晶体管M2的栅极连接第三扫描信号S1N,第二晶体管M2的第一极连接第一复位信号Vref1,第二晶体管M2的第二极连接驱动晶体管DT的栅极;
第二复位模块104包括第三晶体管M3,第三晶体管M3的栅极连接第五扫描信号SP*,第三晶体管M3的第一极连接第二复位信号Vref2,第三晶体管M3的第二极连接发光元件20的阳极;
阈值补偿模块105包括第四晶体管M4,第四晶体管M4的栅极连接第四扫描信号S2N,第四晶体管M4的第一极连接驱动晶体管DT的栅极,第四晶体管M4的第二极连接驱动晶体管DT的第二极;
第一发光控制模块106包括第五晶体管M5,第二发光控制模块107包括第六晶体管M6,第五晶体管M5的栅极和第六晶体管M6的栅极连接发光控制信号EM,第五晶体管M5的第一极连接第一电源信号Vpvdd,第五晶体管M5的第二极连接驱动晶体管DT的第一极;第六晶体管M6的第一极连接驱动晶体管DT的第二极,第六晶体管M6的第二极连接发光元件20的阳极,发光元件20的阴极连接第二电源信号Vpvee。可选的,本实施例以像素电路10中第一复位模块103的第二晶体管M2和阈值补偿模块105的第四晶体管M4为N型金属氧化物晶体管,像素电路10中的其余晶体管为P型低温多晶硅晶体管为例进行示例说明,具体实施时,晶体管的类型包括但不局限于此。
进一步可选的,像素电路10还包括存储电容C,存储电容C的一端与第一电源信号Vpvdd连接,存储电容C的另一端与驱动晶体管DT的栅极连接,存储电容C用于稳定驱动晶体管DT的栅极的电位,有利于驱动晶体管DT保持导通。
可以理解的是,本实施例对于像素电路10为7T1C结构时的工作原理和工作过程不作赘述,具体可参考相关技术中7T1C结构的像素电路的工作原理进行理解。
如图5所示,第n行子像素的像素电路10的数据帧的工作阶段至少包括复位阶段T1(n)、数据写入和阈值补偿阶段T2(n)、偏压调节阶段T3(n)、发光阶段T4(n);第n+1行子像素的像素电路10的工作阶段包括复位阶段T1(n+1)、数据写入和阈值补偿阶段T2(n+1)、偏压调节阶段T3(n+1)、发光阶段T4(n+1)。本实施例设置第n+1行子像素P的数据写入阶段的工作时间段T2(n+1)与第n行子像素P的偏压调节阶段的工作时间段T3(n)至少部分交叠,不仅可以实现同一个子像素P中数据写入模块101与偏压调节模块102的复用,改善驱动晶体管DT偏置状态下的阈值漂移现象,还可以解决在画面切换时显示亮度不稳定造成的闪烁问题,有利于提升面板的显示品质。具体工作过程为:第n行子像素P的第三扫描信号S1N(n)控制第一复位模块103的第二晶体管M2导通,为第n行子像素P的驱动晶体管DT的栅极复位,第n+1行子像素P的第三扫描信号S1N(n+1)控制第一复位模块103的第二晶体管M2导通,为第n+1行子像素P的驱动晶体管DT的栅极复位;第n行子像素P的第四扫描信号S2N(n)控制阈值补偿模块105的第四晶体管M4导通,第n行子像素P的第一扫描信号SP1(n)控制数据写入模块101的第一晶体管M1导通,数据线S为第n行子像素P提供数据电压信号Vdata(n),第n+1行子像素P的第四扫描信号S2N(n+1)控制阈值补偿模块105的第四晶体管M4导通,第n+1行子像素P的第一扫描信号SP1(n+1)控制数据写入模块101的第一晶体管M1导通,数据线S为第n+1行子像素P提供数据电压信号Vdata(n+1),同时,第n行子像素P的第一扫描信号SP1(n)继续控制第n行子像素P的数据写入模块101的第一晶体管M1导通,数据线S上的数据电压信号Vdata(n+1)作为第n行子像素P的的偏压调节信号Vobs(n)提供至第n行子像素P,此时第n行子像素P的数据写入模块101复用为偏压调节模块102,通过数据线S上的数据电压信号Vdata(n+1)对第n行子像素P的驱动晶体管DT进行偏置状态的调节。由于第n行和第n+1行为相邻行,同一条数据线S提供的数据电压信号Vdata(n+1)作为第n行的子像素P的偏压调节信号Vobs(n)时,与同一条数据线S原本提供至第n行的子像素P本身的数据电压信号Vdata(n)之间差异较小,即相邻行的数据电压信号Vdata(n+1)和Vdata(n)两者差异一般较小,进而能够尽可能避免当偏压调节模块102与数据写入模块101复用时,出现采用后面几行的数据电压信号值作为当前行的驱动晶体管提供偏压调节信号值时,后面几行的数据电压信号值与当前行的数据电压信号值差异较大,影响偏置调节效果的问题,改善在画面切换时显示亮度不稳定造成的闪烁问题,提升面板的显示品质。
需要说明的是,本实施例的图4仅是以像素电路10中的各个晶体管包括P型低温多晶硅薄膜晶体管和N型金属氧化物晶体管为例进行示例说明,具体实施时,像素电路10的结构包括但不仅限于此,像素电路10还可以为其他数量的晶体管和电容构成的电连接结构,或者像素电路10还可以为其他类型的晶体管构成的电连接结构,本实施例对此不作限定。
可选的,如图6所示,图6是图4中相邻两行子像素的部分工作阶段的另一种时序图,本实施例中的利用同一条数据线S上对第n+1行的子像素P写入的数据电压信号Vdata(n+1)对第n行子像素P的驱动晶体管DT进行偏置状态的调节,由于第n行和第n+1行为相邻行,同一条数据线S提供的数据电压信号Vdata(n+1)作为第n行的子像素P的偏压调节信号Vobs(n),则第n行的子像素在保持帧阶段时,第n行子像素P的第一扫描信号SP1(n)仍然是打开那么长时间,而此时保持帧阶段已不需要对第n行的子像素P写入数据电压信号了,因此第n行子像素P的第一扫描信号SP1(n)在保持帧阶段控制的数据写入模块101打开的时间可以均用于对第n行的子像素P做偏压调节,相当于第n行子像素对应的第一扫描信号SP1(n)打开的时间和第n+1行子像素对应的第一扫描信号SP1(n)打开的时间均为偏压调节的时间阶段,进而有利于增加偏压调节的时间,有利于提升对驱动晶体管DT的偏置状态的调节效果,进而可以进一步提高显示品质。
在一些可选实施例中,请继续结合参考图1、图4和图5,本实施例中,同一列的多个子像素P中:第n+1行子像素P的数据写入阶段T2(n+1),一条数据线S上的数据电压信号Vdata(n+1)提供至第n+1行的子像素P的驱动晶体管DT;此时,同一条数据线S上的数据电压信号Vdata(n+1)提供至第n行的子像素P的驱动晶体管DT。
可选的,数据写入模块101的控制端与第一扫描信号SP电连接;同一列的多个子像素P中:
第n行子像素P对应的第一扫描信号SP(n)控制对应的第n行数据写入模块101导通,一条数据线S向第n行子像素P的驱动晶体管DT提供第一数据电压信号Vdata(n);
第n+1行子像素P对应的第一扫描信号SP(n+1)控制对应的第n+1行数据写入模块101导通,同一条数据线S向第n+1行子像素P的驱动晶体管DT提供第二数据电压信号Vdata(n+1);同时,第n行子像素对应的第一扫描信号SP(n)继续控制对应的第n行数据写入模块101导通,同一条数据线S上的第二数据电压信号Vdata(n+1)提供至第n行子像素P的驱动晶体管DT进行偏压调节阶段的工作。
本实施例解释说明了第n+1行子像素P的第四扫描信号S2N(n+1)控制阈值补偿模块105的第四晶体管M4导通,第n+1行子像素P的第一扫描信号SP1(n+1)控制数据写入模块101的第一晶体管M1导通,数据线S为第n+1行子像素P提供第二数据电压信号Vdata(n+1),同时,第n行子像素P的第一扫描信号SP1(n)继续控制第n行子像素P的数据写入模块101的第一晶体管M1导通,该条数据线S上的第二数据电压信号Vdata(n+1)作为第n行子像素P的的偏压调节信号Vobs(n)提供至第n行子像素P,此时第n行子像素P的数据写入模块101复用为偏压调节模块102,通过数据线S上的第二数据电压信号Vdata(n+1)对第n行子像素P的驱动晶体管DT进行偏置状态的调节。由于第n行和第n+1行为相邻行,同一条数据线S提供的数据电压信号Vdata(n+1)作为第n行的子像素P的偏压调节信号Vobs(n)时,与同一条数据线S原本提供至第n行的子像素P本身的第一数据电压信号Vdata(n)之间差异较小,即相邻行的第二数据电压信号Vdata(n+1)和第一数据电压信号Vdata(n)两者差异一般较小,进而能够尽可能避免当偏压调节模块102与数据写入模块101复用时,出现采用后面几行的数据电压信号值作为当前行的驱动晶体管提供偏压调节信号值时,后面几行的数据电压信号值与当前行的数据电压信号值差异较大,影响偏置调节效果的问题,改善在画面切换时显示亮度不稳定造成的闪烁问题,提升面板的显示品质。
在一些可选实施例中,请结合参考图7和图8,图7是本发明实施例提供的显示面板的另一种平面结构示意图,图8是图7中部分子像素的电连接结构示意图,本实施例中,数据写入模块101的第一端与驱动晶体管DT的第一极电连接,数据写入模块101的第二端与数据线S电连接;
同一列子像素P的数据写入模块101的第二端连接两条不同的数据线S,同一列子像素P对应的两条不同的数据线S包括第一数据线S1和第二数据线S2;
同一列的多个子像素P中,第n行子像素P的数据写入模块101的第二端连接第一数据线S1,第n+1行子像素P的数据写入模块101的第二端连接第二数据线S2。
本实施例设置显示面板000中,相邻两列子像素之间包括两条数据线S,同一列子像素连接两条数据线S,同一列的多个子像素P电连接的两条数据线S分别以第一数据线S1和第二数据线S2命名。同一列的多个子像素P中,部分子像素P连接第一数据线S1,其余部分子像素P连接第二数据线S2,可选的,同一列的多个子像素P中的一半数量的子像素P可以连接第一数据线S1,同一列的多个子像素P中的其余一半数量的子像素P可以连接第二数据线S2,从而有利于保证各条数据线S对同一列子像素充入数据电压信号的均匀性。本实施例设置一列子像素的多个子像素P由两条数据线S进行数据写入工作,可以设置沿第二方向Y,同一列子像素的第A个子像素P连接第一数据线S1,第A+1个子像素P连接第二数据线S2(A为正整数),如沿第二方向Y,奇数个的子像素P连接第一数据线S1,偶数个的子像素P连接第二数据线S2;或者奇数个的子像素P连接第二数据线S2,偶数个的子像素P连接第一数据线S1,从而可以使得同一列子像素对应连接两条数据线S各自连接的子像素P的数量基本相等,保证充电均匀性的同时,还可以尽量使得同一列子像素对应连接两条数据线S为第二方向Y上相邻两个子像素P传输信号的阻抗基本一致,尽可能保证第二方向Y上相邻两个子像素P的显示尽可能均一,进而有利于提高显示品质。由于每列子像素对应设置两条数据线S,即第一数据线S1和第二数据线S2,且同一列相邻的两个子像素P电路连接不同的数据线S(分别连接第一数据线S1和第二数据线S2),因此,相邻两行子像素P的像素电路10的数据写入互不影响,从而可以在对第n行子像素P的像素电路10进行数据写入阶段时,继续对第n+1行子像素P的像素电路10进行数据写入,增加数据电压信号的写入时长,有利于改善高频、高分辨率产品的显示不均的问题。
可选的,在其他一些可选实施例中,显示面板000还可以通过设置同一行相邻的两个子像素P的像素电路10连接不同的数据线S(未附图示意,分别连接第一数据线S1和第二数据线S2),可以在第一数据线S1和第二数据线S2上的负载存在差异的情况下,避免显示出现横纹问题,改善显示效果。
在一些可选实施例中,请继续结合参考图7和图8,本实施例中,同一列的多个子像素P中:
第n+1行子像素的数据写入阶段,第二数据线S2上的数据电压信号Vdata(n+1)提供至第n+1行的子像素P的驱动晶体管DT;
第一数据线S1上的数据电压信号Vdata(n)提供至第n行的子像素P的驱动晶体管DT。
本实施例解释说明了由于本实施例的数据写入模块101复用为偏压调节模块102,因此将同一列子像素连接两条数据线S,两条数据线S可以分别用于提供数据电压信号和偏压调节信号,比如当第n+1行子像素的数据写入阶段,第二数据线S2上的数据电压信号Vdata(n+1)提供至第n+1行的子像素P的驱动晶体管DT,此时控制第n行的子像素P中的数据写入模块101仍然导通,则第n行的子像素P的数据写入模块101复用为该行子像素P的偏压调节模块102使用,第一数据线S1上已经写入的数据电压信号Vdata(n)作为第n行的子像素P的偏压调节信号Vobs(n),可以继续通过第n行的子像素P的数据写入模块101提供至第n行的子像素P的驱动晶体管DT,对第n行的子像素P的驱动晶体管DT进行偏置状态的调节,由于相邻行的两个子像素P对应连接不同的两条数据线S,因此在第二数据线S2上的数据电压信号Vdata(n+1)写入第n+1行的子像素P的驱动晶体管DT的第n+1行子像素的数据写入阶段,仍然可以利用第一数据线S1将其线上已经写入的数据电压信号Vdata(n)对上一行即第n行的子像素P的驱动晶体管DT进行偏压调节,即利用当前行本身写入的数据电压信号作为当前行的偏压调节信号,有利于进一步缩小后面几行的数据电压信号值作为当前行的偏压调节信号值时产生的差异,进一步提升对子像素P中驱动晶体管DT的偏置状态的调节效果,进而可以更有效的改善在画面切换时显示亮度不稳定造成的闪烁问题,更好的提升面板的显示品质。
可选的,如图7、图8、图9和图10所示,图9是图7中部分子像素的另一种电连接结构示意图,图10是图9中相邻两行子像素的部分工作阶段的时序图,本实施例以子像素P的像素电路10为7T1C(7个薄膜晶体管和1个电容)的结构为例进行示例说明。像素电路10还包括第一复位模块103、第二复位模块104、阈值补偿模块105、第一发光控制模块106、第二发光控制模块107,其中:
数据写入模块101包括第一晶体管M1,第一晶体管M1的栅极连接第二扫描信号Scan,第一晶体管M1的第一极连接驱动晶体管DT的第一极,第一晶体管M1的第二极连接数据线S,驱动晶体管DT的第一极连接第一电源信号Vpvdd;其中,第n行子像素P对应的第一晶体管M1的第二极连接第一数据线S1,第n+1行子像素P对应的第一晶体管M1的第二极连接第二数据线S2;
第一复位模块103包括第二晶体管M2,第二晶体管M2的栅极连接第三扫描信号S1N,第二晶体管M2的第一极连接第一复位信号Vref1,第二晶体管M2的第二极连接驱动晶体管DT的栅极;
第二复位模块104包括第三晶体管M3,第三晶体管M3的栅极连接第二扫描信号Scan,第三晶体管M3的第一极连接第二复位信号Vref2,第三晶体管M3的第二极连接发光元件20的阳极;
阈值补偿模块105包括第四晶体管M4,第四晶体管M4的栅极连接第四扫描信号S2N,第四晶体管M4的第一极连接驱动晶体管DT的栅极,第四晶体管M4的第二极连接驱动晶体管DT的第二极;
第一发光控制模块106包括第五晶体管M5,第二发光控制模块107包括第六晶体管M6,第五晶体管M5的栅极和第六晶体管M6的栅极连接发光控制信号EM,第五晶体管M5的第一极连接第一电源信号Vpvdd,第五晶体管M5的第二极连接驱动晶体管DT的第一极;第六晶体管M6的第一极连接驱动晶体管DT的第二极,第六晶体管M6的第二极连接发光元件20的阳极,发光元件20的阴极连接第二电源信号Vpvee。可选的,本实施例以像素电路10中第一复位模块103的第二晶体管M2和阈值补偿模块105的第四晶体管M4为N型金属氧化物晶体管,像素电路10中的其余晶体管为P型低温多晶硅晶体管为例进行示例说明,具体实施时,晶体管的类型包括但不局限于此。
可以理解的是,本实施例对于像素电路10为7T1C结构时的工作原理和工作过程不作赘述,具体可参考相关技术中7T1C结构的像素电路的工作原理进行理解。
如图10所示的相邻两行子像素P(以第n行子像素和第n+1行子像素为例)的部分工作阶段的时序图,数据写入模块101的控制端(即数据写入模块101中第一晶体管M1的栅极)与第二扫描信号Scan电连接;同一列的多个子像素P中:第n行子像素对应的第二扫描信号Scan(n)控制对应的第n行数据写入模块101导通,第一数据线S1向第n行子像素的驱动晶体管提供第三数据电压信号Vdata(n);第n+1行子像素对应的第二扫描信号Scan(n+1)控制对应的第n+1行数据写入模块101导通,第二数据线S2向第n+1行子像素的驱动晶体管DT提供第四数据电压信号Vdata(n+1);同时,第n行子像素对应的第二扫描信号Scan(n)继续控制对应的第n行数据写入模块101导通,第一数据线S1上的第三数据电压信号Vdata(n)继续提供至第n行子像素的驱动晶体管DT进行偏压调节阶段的工作;第n+2行子像素对应的第二扫描信号Scan(n+2)控制对应的第n+2行数据写入模块101导通,第一数据线S1向第n+2行子像素的驱动晶体管DT提供第五数据电压信号Vdata(n+2);同时,第n+1行子像素对应的第二扫描信号Scan(n+1)继续控制对应的第n+1行数据写入模块101导通,第二数据线S2上的第四数据电压信号Vdata(n+1)继续提供至第n+1行子像素的驱动晶体管DT进行偏压调节阶段的工作。具体工作过程如下:
在图10中的J1阶段,第n行子像素的第三扫描信号S1N(n)控制第n行子像素的第一复位模块103的第二晶体管M2导通,为第n行子像素P的驱动晶体管DT的栅极复位;同时,第n+1行子像素的第三扫描信号S1N(n+1)控制第n+1行子像素的第一复位模块103的第二晶体管M2导通,为第n+1行子像素P的驱动晶体管DT的栅极复位;
在图10中的J2阶段,第n行子像素的第四扫描信号S2N(n)控制阈值补偿模块105的第四晶体管M4导通;
在图10中的J3阶段,第n+1行子像素的第四扫描信号S2N(n+1)控制阈值补偿模块105的第四晶体管M4导通;同时第n行子像素的第二扫描信号Scan(n)控制第n行子像素的数据写入模块101的第一晶体管M1导通,数据电压信号Vdata(n)通过第一数据线S1写入至第n行子像素,即第一数据线S1为第n行子像素P提供数据电压信号Vdata(n);
在图10中的J4阶段,第n+1行子像素的第二扫描信号Scan(n+1)控制第n+1行子像素的数据写入模块101的第一晶体管M1导通,数据电压信号Vdata(n+1)通过第二数据线S2写入至第n+1行子像素,即第二数据线S2为第n+1行子像素P提供数据电压信号Vdata(n+1);
此时第n行子像素的第二扫描信号Scan(n)仍然控制第n行子像素的数据写入模块101的第一晶体管M1导通,第一数据线S1继续将已写入该第一数据线S1上的数据电压信号Vdata(n)作为偏压调节信号Vobs(n)对第n行子像素的驱动晶体管DT进行偏置状态的调节;
在图10中的J5阶段,第n+2行子像素的第二扫描信号Scan(n+2)控制第n+2行子像素的数据写入模块101的第一晶体管M1导通,数据电压信号Vdata(n+2)通过第一数据线S1写入至第n+2行子像素,即第一数据线S1为第n+2行子像素P提供数据电压信号Vdata(n+2);
此时第n+1行子像素的第二扫描信号Scan(n+1)仍然控制第n+1行子像素的数据写入模块101的第一晶体管M1导通,第二数据线S2继续将已写入该第二数据线S2上的数据电压信号Vdata(n+1)作为偏压调节信号Vobs(n+1)对第n+1行子像素的驱动晶体管DT进行偏置状态的调节;以此类推,进而实现利用当前行本身写入的数据电压信号作为当前行的偏压调节信号,有利于进一步缩小后面几行的数据电压信号值作为当前行的偏压调节信号值时产生的差异,进一步提升对子像素P中驱动晶体管DT的偏置状态的调节效果,进而可以更有效的改善在画面切换时显示亮度不稳定造成的闪烁问题,更好的提升面板的显示品质。
需要说明的是,本实施例的图9和图10仅是以像素电路10中的各个晶体管包括P型低温多晶硅薄膜晶体管和N型金属氧化物晶体管为例进行示例说明,具体实施时,像素电路10的结构包括但不仅限于此,像素电路10还可以为其他数量的晶体管和电容构成的电连接结构,或者像素电路10还可以为其他类型的晶体管构成的电连接结构,本实施例对此不作限定。
可选的,如图11所示,图11是图9中相邻两行子像素的部分工作阶段的另一种时序图,本实施例中的利用一条数据线S对同一列的第n+1行的子像素P写入的数据电压信号Vdata(n+1)的同时,利用另一条数据线S将已写入该数据线上的数据电压信号Vdata(n)作为偏压调节信号Vobs(n)对第n行子像素的驱动晶体管DT进行偏置状态的调节,则第n行的子像素在保持帧阶段时,第n行子像素P的第二扫描信号Scan(n)仍然是打开那么长时间,而此时保持帧阶段已不需要对第n行的子像素P写入数据电压信号了,因此第n行子像素P的第二扫描信号Scan(n)在保持帧阶段控制的数据写入模块101打开的时间可以均用于对第n行的子像素P做偏压调节,相当于第n行子像素对应的第二扫描信号Scan(n)打开的时间均为偏压调节的时间阶段;同理第n+1行的子像素在保持帧阶段时,第n+1行子像素P的第二扫描信号Scan(n+1)仍然是打开那么长时间,而此时保持帧阶段已不需要对第n+1行的子像素P写入数据电压信号了,因此第n+1行子像素P的第二扫描信号Scan(n+1)在保持帧阶段控制的数据写入模块101打开的时间可以均用于对第n+1行的子像素P做偏压调节,相当于第n+1行子像素对应的第二扫描信号Scan(n+1)打开的时间均为偏压调节的时间阶段,依次类推,进而有利于增加偏压调节的时间,提升对驱动晶体管DT的偏置状态的调节效果,进而可以进一步提高显示品质。
在一些可选实施例中,请结合参考图12、图13、图14,图12是本发明实施例提供的显示面板的另一种平面结构示意图,图13是图12中部分子像素的电连接结构示意图,图14是图13中相邻两行子像素的部分工作阶段的时序图,本实施例以子像素P的像素电路10为7T1C(7个薄膜晶体管和1个电容)的结构为例进行示例说明。本实施例的同一列子像素P,第一数据线S1与第一选择晶体管MC1的第一极连接,第二数据线S2与第二选择晶体管MC2的第一极连接;
第一选择晶体管MC1的第二极与第二选择晶体管MC2的第二极连接;
第一选择晶体管MC1的栅极连接第一选择控制信号CKH1,第二选择晶体管MC2的栅极连接第二选择控制信号CKH2。
本实施例解释说明了显示面板000中同一列子像素P对应的两条数据线S即第一数据线S1和第二数据线S2可以通过选通晶体管,来实现一个像素电路10中第一数据线S1与其连接的数据写入模块101、第二数据线S2与其连接的数据写入模块101的导通与否。可选的,显示面板000可以包括显示区AA和非显示区NA,可以在非显示区NA设置与第一数据线S1连接的第一选择晶体管MC1和第二选择晶体管MC2,同一列的子像素列对应连接的两条数据线S中,位于显示区AA的第一数据线S1与位于非显示区NA的第一选择晶体管MC1的第一极连接,位于显示区AA的第二数据线S2与位于非显示区NA的第二选择晶体管MC2的第一极连接,第一选择晶体管MC1的第二极与第二选择晶体管MC2的第二极连接,可选的第一选择晶体管MC1的第二极与第二选择晶体管MC2的第二极可以连接至非显示区NA中的同一个绑定焊盘(图中未示意)上,通过同一个绑定焊盘为同一列子像素对应的两条数据线S分时提供所需电压信号。第一选择晶体管MC1的栅极连接第一选择控制信号CKH1,第二选择晶体管MC2的栅极连接第二选择控制信号CKH2,第一选择控制信号CKH1用于控制第一选择晶体管MC1的导通与否,在第一选择控制信号CKH1给入第一选择晶体管MC1的栅极的信号为使能信号使得第一选择晶体管MC1处于导通状态时,第一选择晶体管MC1的第二极与第一选择晶体管MC1的第一极之间导通,从第一选择晶体管MC1的第二极输入的电压信号可以经第一选择晶体管MC1的第一极传输至第一数据线S1上,进而在数据写入模块101导通时给入对应子像素P的像素电路10中。同理,第二选择控制信号CKH2用于控制第二选择晶体管MC2的导通与否,在第二选择控制信号CKH2给入第二选择晶体管MC2的栅极的信号为使能信号使得第二选择晶体管MC2处于导通状态时,第二选择晶体管MC2的第二极与第二选择晶体管MC2的第一极之间导通,从第二选择晶体管MC2的第二极输入的电压信号可以经第二选择晶体管MC2的第一极传输至第二数据线S2上,进而在数据写入模块101导通时给入对应子像素P的像素电路10中。
可选的,本实施例中的第一选择控制信号CKH1和第二选择控制信号CKH2可以分别连接显示面板000中的选择控制信号线(图中未示意),通过第一选择控制信号CKH1和第二选择控制信号CKH2控制第一选择晶体管MC1和第二选择晶体管MC2不同时导通,进而可以实现与第一数据线S1连接的数据写入模块101、与第二数据线S2连接的数据写入模块101的导通,比如在第二数据线S2写入数据电压信号Vdata(n+1),即第n+1行的数据写入模块101对第n+1行子像素的像素电路10的数据电压信号写入时,第一数据线S1仍然可以通过第n行的数据写入模块101对第n行子像素的像素电路10的驱动晶体管DT可以进行偏置状态的调节,以保证数据电压信号充分写入驱动晶体管DT的同时,还可以通过偏置调节提升发光阶段该像素电路10连接的发光元件20的发光显示效果。
可选的,如图13和图14所示,以第一选择晶体管MC1与第二选择晶体管MC2类型相同,如第一选择晶体管MC1与第二选择晶体管MC2均为P型晶体管为例,在图14中的J3阶段,第一选择控制信号CKH1为低电平,第二选择控制信号CKH2为高电平,第一选择晶体管MC1导通,第一数据线S1与第一选择晶体管MC1的第二极导通,第二选择晶体管MC2截止,第二数据线S2与第二选择晶体管MC2的第二极断开,第n行子像素的第二扫描信号Scan(n)控制第n行子像素的数据写入模块101的第一晶体管M1导通,数据电压信号Vdata(n)通过第一数据线S1写入至第n行子像素,即第一数据线S1为第n行子像素P提供数据电压信号Vdata(n);
在图14中的J4阶段,第一选择控制信号CKH1为高电平,第二选择控制信号CKH2为低电平,第一选择晶体管MC1截止,第一数据线S1与第一选择晶体管MC1的第二极断开,第二选择晶体管MC2导通,第二数据线S2与第二选择晶体管MC2的第二极导通,第n+1行子像素的第二扫描信号Scan(n+1)控制第n+1行子像素的数据写入模块101的第一晶体管M1导通,数据电压信号Vdata(n+1)通过第二数据线S2写入至第n+1行子像素,即第二数据线S2为第n+1行子像素P提供数据电压信号Vdata(n+1);
虽然此时第一选择晶体管MC1截止,第一数据线S1与第一选择晶体管MC1的第二极断开,但是第n行子像素的第二扫描信号Scan(n)仍然控制第n行子像素的数据写入模块101的第一晶体管M1导通,第一数据线S1继续将已写入该第一数据线S1上的数据电压信号Vdata(n)作为偏压调节信号Vobs(n)对第n行子像素的驱动晶体管DT进行偏置状态的调节;
在图10中的J5阶段,第一选择控制信号CKH1为低电平,第二选择控制信号CKH2为高电平,第一选择晶体管MC1导通,第一数据线S1与第一选择晶体管MC1的第二极导通,第二选择晶体管MC2截止,第二数据线S2与第二选择晶体管MC2的第二极断开,第n+2行子像素的第二扫描信号Scan(n+2)控制第n+2行子像素的数据写入模块101的第一晶体管M1导通,数据电压信号Vdata(n+2)通过第一数据线S1写入至第n+2行子像素,即第一数据线S1为第n+2行子像素P提供数据电压信号Vdata(n+2);
虽然此时第二选择晶体管MC2截止,第二数据线S2与第二选择晶体管MC2的第二极断开,但是第n+1行子像素的第二扫描信号Scan(n+1)仍然控制第n+1行子像素的数据写入模块101的第一晶体管M1导通,第二数据线S2继续将已写入该第二数据线S2上的数据电压信号Vdata(n+1)作为偏压调节信号Vobs(n+1)对第n+1行子像素的驱动晶体管DT进行偏置状态的调节;以此类推,进而实现利用当前行本身写入的数据电压信号作为当前行的偏压调节信号,有利于进一步缩小后面几行的数据电压信号值作为当前行的偏压调节信号值时产生的差异,进一步提升对子像素P中驱动晶体管DT的偏置状态的调节效果,进而可以更有效的改善在画面切换时显示亮度不稳定造成的闪烁问题,更好的提升面板的显示品质。
可选的,如图13和图14所示,本实施例中的第一选择晶体管MC1与第二选择晶体管MC2类型相同,如第一选择晶体管MC1与第二选择晶体管MC2均为P型晶体管,或者第一选择晶体管MC1与第二选择晶体管MC2均为N型晶体管(未附图示意),从而可以通过设置在同一时间段,第一选择控制信号CKH1与第二选择控制信号CKH2极性相反,当第一选择控制信号CKH1为可以使得第一选择晶体管MC1导通的使能信号时,第二选择控制信号CKH2为可以使得第二选择晶体管MC2截止的非使能信号,则此时第一选择晶体管MC1的第二极与第一数据线S1之间形成通路,在数据写入模块101导通的基础上,第一选择晶体管MC1的第二极连接的绑定焊盘提供数据电压信号或者偏压调节信号,可以通过第一数据线S1为像素电路10写入数据电压信号。当第一选择控制信号CKH1为可以使得第一选择晶体管MC1截止的非使能信号时,第二选择控制信号CKH2为可以使得第二选择晶体管MC2导通的使能信号,则此时第二选择晶体管MC2的第二极与第二数据线S2之间形成通路,在数据写入模块101导通的基础上,第二选择晶体管MC2的第二极连接的绑定焊盘提供数据电压信号或者偏压调节信号。
可以理解的是,当第一选择晶体管MC1与第二选择晶体管MC2类型相同时,第一选择控制信号CKH1与第二选择控制信号CKH2可以连接至显示面板000中不同的选择控制信号线,即第一选择晶体管MC1和第二选择晶体管MC2可以通过两条不同的选择控制信号线单独控制导通和截止状态,有利于保证同一列子像素对应的两条数据线S的分时传输信号,提升信号传输的稳定性。
可选的,如图13和图15所示,图15是图12中部分子像素的电连接结构示意图,第一选择晶体管MC1与第二选择晶体管MC2类型相反,如第一选择晶体管MC1为P型晶体管,第二选择晶体管MC2为N型晶体管(如图15所示),或者第一选择晶体管MC1为N型晶体管,第二选择晶体管MC2为P型晶体管(未附图示意),此时第一选择晶体管MC1的栅极与第二选择晶体管MC2的栅极连接,从而可以通过设置在同一时间段,第一选择控制信号CKH1与第二选择控制信号CKH2极性相同,例如当第一选择晶体管MC1为P型晶体管,第二选择晶体管MC2为N型晶体管,第一选择控制信号CKH1与第二选择控制信号CKH2均为负电压信号时,第一选择晶体管MC1导通,第二选择晶体管MC2截止,则此时第一选择晶体管MC1的第二极与第一数据线S1之间形成通路,在数据写入模块101导通的基础上,第一选择晶体管MC1的第二极连接的绑定焊盘提供数据电压信号,可以通过第一数据线S1为像素电路10写入数据电压信号或者偏压调节信号。当第一选择晶体管MC1为P型晶体管,第二选择晶体管MC2为N型晶体管(如图15所示),第一选择控制信号CKH1与第二选择控制信号CKH2均为正电压信号时,第一选择晶体管MC1截止,第二选择晶体管MC2导通,则此时第二选择晶体管MC2的第二极与第二数据线S2之间形成通路,在数据写入模块101导通的基础上,第二选择晶体管MC2的第二极连接的绑定焊盘提供数据电压信号或者偏压调节信号。
进一步可选的,本实施例中,在同一时间段,第一选择控制信号CKH1与第二选择控制信号CKH2极性相同,即第一选择晶体管MC1的栅极与第二选择晶体管MC2的栅极可以连接至同一条选择控制信号线,从而可以减少显示面板中选择控制信号线的数量,有利于缩小显示面板000的非显示区NA的边框布局空间,实现窄边框设计。
在一些可选实施例中,请结合参考图7、图9和图16,图16是图9中相邻两行子像素的部分工作阶段的另一种时序图,本实施例以子像素P的像素电路10为7T1C(7个薄膜晶体管和1个电容)的结构为例进行示例说明。像素电路10还包括第一复位模块103、第二复位模块104、阈值补偿模块105、第一发光控制模块106、第二发光控制模块107,其中:数据写入模块101包括第一晶体管M1,第一晶体管M1的栅极连接第二扫描信号Scan,第一晶体管M1的第一极连接驱动晶体管DT的第一极,第一晶体管M1的第二极连接数据线S,驱动晶体管DT的第一极连接第一电源信号Vpvdd;其中,第n行子像素P对应的第一晶体管M1的第二极连接第一数据线S1,第n+1行子像素P对应的第一晶体管M1的第二极连接第二数据线S2;
第一复位模块103包括第二晶体管M2,第二晶体管M2的栅极连接第三扫描信号S1N,第二晶体管M2的第一极连接第一复位信号Vref1,第二晶体管M2的第二极连接驱动晶体管DT的栅极;
第二复位模块104包括第三晶体管M3,第三晶体管M3的栅极连接第二扫描信号Scan,第三晶体管M3的第一极连接第二复位信号Vref2,第三晶体管M3的第二极连接发光元件20的阳极;
阈值补偿模块105包括第四晶体管M4,第四晶体管M4的栅极连接第四扫描信号S2N,第四晶体管M4的第一极连接驱动晶体管DT的栅极,第四晶体管M4的第二极连接驱动晶体管DT的第二极;
第一发光控制模块106包括第五晶体管M5,第二发光控制模块107包括第六晶体管M6,第五晶体管M5的栅极和第六晶体管M6的栅极连接发光控制信号EM,第五晶体管M5的第一极连接第一电源信号Vpvdd,第五晶体管M5的第二极连接驱动晶体管DT的第一极;第六晶体管M6的第一极连接驱动晶体管DT的第二极,第六晶体管M6的第二极连接发光元件20的阳极,发光元件20的阴极连接第二电源信号Vpvee。可选的,本实施例以像素电路10中第一复位模块103的第二晶体管M2和阈值补偿模块105的第四晶体管M4为N型金属氧化物晶体管,像素电路10中的其余晶体管为P型低温多晶硅晶体管为例进行示例说明,具体实施时,晶体管的类型包括但不局限于此。
可以理解的是,本实施例对于像素电路10为7T1C结构时的工作原理和工作过程不作赘述,具体可参考相关技术中7T1C结构的像素电路的工作原理进行理解。
本实施例设置同一列的多个子像素P中,第n行子像素对应的阈值补偿模块105接入的第四扫描信号S2N(n)与第n+1行子像素P对应的第一复位模块103接入的第三扫描信号S1N(n+1)共用。结合图9和图16所示,该显示面板000的具体工作过程如下:
在图16中的J1阶段,第n行子像素的第三扫描信号S1N(n)控制第n行子像素的第一复位模块103的第二晶体管M2导通,为第n行子像素P的驱动晶体管DT的栅极复位;
在图16中的J2阶段,第n行子像素的第四扫描信号S2N(n)控制阈值补偿模块105的第四晶体管M4导通,第一复位信号传输至第n行子像素P的驱动晶体管DT的第二极,为驱动晶体管DT的第二极复位;
此时第n行子像素的第四扫描信号S2N(n)复用为第n+1行子像素的第三扫描信号S1N(n+1),控制第n+1行子像素的第一复位模块103的第二晶体管M2导通,为第n+1行子像素P的驱动晶体管DT的栅极复位;
在图16中的J3阶段,第n行子像素的第二扫描信号Scan(n)控制第n行子像素的数据写入模块101的第一晶体管M1导通,数据电压信号Vdata(n)通过第一数据线S1写入至第n行子像素,即第一数据线S1为第n行子像素P提供数据电压信号Vdata(n);
在图16中的J4阶段,第n+1行子像素的第二扫描信号Scan(n+1)控制第n+1行子像素的数据写入模块101的第一晶体管M1导通,数据电压信号Vdata(n+1)通过第二数据线S2写入至第n+1行子像素,即第二数据线S2为第n+1行子像素P提供数据电压信号Vdata(n+1);
此时第n行子像素的第二扫描信号Scan(n)仍然控制第n行子像素的数据写入模块101的第一晶体管M1导通,第一数据线S1继续将已写入该第一数据线S1上的数据电压信号Vdata(n)作为偏压调节信号Vobs(n)对第n行子像素的驱动晶体管DT进行偏置状态的调节;
在图16中的J5阶段,第n+2行子像素的第二扫描信号Scan(n+2)控制第n+2行子像素的数据写入模块101的第一晶体管M1导通,数据电压信号Vdata(n+2)通过第一数据线S1写入至第n+2行子像素,即第一数据线S1为第n+2行子像素P提供数据电压信号Vdata(n+2);
此时第n+1行子像素的第二扫描信号Scan(n+1)仍然控制第n+1行子像素的数据写入模块101的第一晶体管M1导通,第二数据线S2继续将已写入该第二数据线S2上的数据电压信号Vdata(n+1)作为偏压调节信号Vobs(n+1)对第n+1行子像素的驱动晶体管DT进行偏置状态的调节;以此类推,进而实现利用当前行本身写入的数据电压信号作为当前行的偏压调节信号,有利于进一步缩小后面几行的数据电压信号值作为当前行的偏压调节信号值时产生的差异,进一步提升对子像素P中驱动晶体管DT的偏置状态的调节效果,进而可以更有效的改善在画面切换时显示亮度不稳定造成的闪烁问题,更好的提升面板的显示品质。
本实施例通过将同一列的多个子像素P中,相邻行的第n行子像素对应的阈值补偿模块105接入的第四扫描信号S2N(n)与第n+1行子像素P对应的第一复位模块103接入的第三扫描信号S1N(n+1)共用,同理,相邻行的第n+1行子像素对应的阈值补偿模块105接入的第四扫描信号S2N(n+1)与第n+2行子像素P对应的第一复位模块103接入的第三扫描信号S1N(n+2)也可以共用。由于显示面板000的像素电路10中扫描信号均可以由非显示区NA设置的扫描驱动电路提供,可选的扫描驱动电路一般包括多个级联的移位寄存器(未附图示意),当本实施例设置同一列的多个子像素P中,相邻行的第n行子像素对应的阈值补偿模块105接入的第四扫描信号S2N(n)复用为第n+1行子像素P对应的第一复位模块103接入的第三扫描信号S1N(n+1)时,即表示同一列的多个子像素P中相邻行的第n行子像素对应的阈值补偿模块105接入的第四扫描信号S2N(n)和第n+1行子像素P对应的第一复位模块103接入的第三扫描信号S1N(n+1)可以由同一个移位寄存器输出提供,进而有利于减少扫描驱动电路中移位寄存器的数量,进而可以减少扫描驱动电路占据的边框尺寸,更好的实现窄边框设计。
在一些可选实施例中,请参考图17,图17是本发明实施例提供的显示装置的平面结构示意图,本实施例提供的显示装置111,包括本发明上述实施例提供的显示面板000。图17实施例仅以手机为例,对显示装置111进行说明,可以理解的是,本发明实施例提供的显示装置111,可以是电脑、电视、车载显示装置等其他具有显示功能的显示装置111,本发明对此不作具体限制。本发明实施例提供的显示装置111,具有本发明实施例提供的显示面板000的有益效果,具体可以参考上述各实施例对于显示面板000的具体说明,本实施例在此不再赘述。
通过上述实施例可知,本发明提供的显示面板和显示装置,至少实现了如下的有益效果:
本发明的显示面板包括多个子像素,子像素可以包括电连接的像素电路和发光元件,像素电路用于控制发光元件发光。像素电路至少包括驱动晶体管和数据写入模块,数据写入模块用于向驱动晶体管提供数据电压信号。本发明设置一个子像素中,数据写入模块复用为偏压调节模块,即同一个子像素的数据写入模块既可在像素电路的数据写入阶段用于向驱动晶体管提供数据电压信号,也可在像素电路的偏压调节阶段用于向驱动晶体管提供偏压调节信号,调节驱动晶体管的偏置状态,通过复用像素电路中本身存在的模块进行对驱动晶体管的偏置状态的调节,有利于减少像素电路在显示面板中占用的空间大小,有利于提升面板分辨率。本发明设置第n+1行子像素的数据写入阶段的工作时间段与第n行子像素的偏压调节阶段的工作时间段至少部分交叠,在当前行即第n行的子像素通过当前行本身包括的数据写入模块完成数据写入阶段的工作后,进入偏压调节阶段,此时第n+1行子像素通过第n+1行的子像素本身包括的数据写入模块进行数据写入阶段的工作,并且连接在第n+1行的子像素本身包括的数据写入模块上的数据线提供的数据电压信号同时复用作为第n行的子像素的偏压调节信号,传输至第n行的子像素的数据写入模块中,对第n行的子像素的驱动晶体管进行偏置状态的调节。由于第n行和第n+1行为相邻行,因此连接在第n+1行的子像素本身包括的数据写入模块上的数据线提供的数据电压信号作为第n行的子像素的偏压调节信号时,与第n行的子像素本身写入的数据电压信号差异较小,进而能够尽可能避免当偏压调节模块与数据写入模块复用时,出现采用后面几行的数据电压信号值作为当前行的驱动晶体管提供偏压调节信号值时,后面几行的数据电压信号值与当前行的数据电压信号值差异较大,影响偏置调节效果的问题。本发明设置第n+1行子像素的数据写入阶段的工作时间段与第n行子像素的偏压调节阶段的工作时间段至少部分交叠,不仅可以实现同一个子像素中数据写入模块与偏压调节模块的复用,改善驱动晶体管偏置状态下的阈值漂移现象,还可以解决在画面切换时显示亮度不稳定造成的闪烁问题,有利于提升面板的显示品质。
虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。
Claims (12)
1.一种显示面板,其特征在于,包括:多个阵列排布的子像素,所述子像素包括电连接的像素电路和发光元件;
所述像素电路至少包括驱动晶体管和数据写入模块,所述驱动晶体管的第一极与所述数据写入模块电连接,所述驱动晶体管的第二极与所述发光元件电连接;一个所述子像素中,所述数据写入模块复用为偏压调节模块;
在数据写入阶段,所述数据写入模块用于向所述驱动晶体管提供数据电压信号;
在偏压调节阶段,所述数据写入模块用于向所述驱动晶体管提供偏压调节信号,调节所述驱动晶体管的偏置状态;
第n+1行所述子像素的所述数据写入阶段的工作时间段与第n行所述子像素的所述偏压调节阶段的工作时间段至少部分交叠;其中,n为正整数。
2.根据权利要求1所述的显示面板,其特征在于,所述数据写入模块的第一端与所述驱动晶体管的第一极电连接,所述数据写入模块的第二端与数据线电连接;
同一列所述子像素的所述数据写入模块的第二端连接同一条所述数据线。
3.根据权利要求2所述的显示面板,其特征在于,
同一列的多个所述子像素中:
第n+1行所述子像素的所述数据写入阶段,一条所述数据线上的数据电压信号提供至第n+1行的所述子像素的所述驱动晶体管;
同一条所述数据线上的所述数据电压信号提供至第n行的所述子像素的所述驱动晶体管。
4.根据权利要求2所述的显示面板,其特征在于,所述数据写入模块的控制端与第一扫描信号电连接;同一列的多个所述子像素中:
第n行所述子像素对应的所述第一扫描信号控制对应的第n行所述数据写入模块导通,一条所述数据线向所述第n行所述子像素的所述驱动晶体管提供第一数据电压信号;
第n+1行所述子像素对应的所述第一扫描信号控制对应的第n+1行所述数据写入模块导通,同一条所述数据线向所述第n+1行所述子像素的所述驱动晶体管提供第二数据电压信号;同时,第n行所述子像素对应的所述第一扫描信号继续控制对应的第n行所述数据写入模块导通,同一条所述数据线上的所述第二数据电压信号提供至第n行所述子像素的所述驱动晶体管进行所述偏压调节阶段的工作。
5.根据权利要求1所述的显示面板,其特征在于,所述数据写入模块的第一端与所述驱动晶体管的第一极电连接,所述数据写入模块的第二端与数据线电连接;
同一列所述子像素的所述数据写入模块的第二端连接两条不同的所述数据线,同一列所述子像素对应的两条不同的所述数据线包括第一数据线和第二数据线;
同一列的多个所述子像素中,第n行所述子像素的所述数据写入模块的第二端连接所述第一数据线,第n+1行所述子像素的所述数据写入模块的第二端连接所述第二数据线。
6.根据权利要求5所述的显示面板,其特征在于,
同一列的多个所述子像素中:
第n+1行所述子像素的所述数据写入阶段,所述第二数据线上的数据电压信号提供至第n+1行的所述子像素的所述驱动晶体管;
所述第一数据线上的数据电压信号提供至第n行的所述子像素的所述驱动晶体管。
7.根据权利要求5所述的显示面板,其特征在于,所述数据写入模块的控制端与第二扫描信号电连接;同一列的多个所述子像素中:
第n行所述子像素对应的所述第二扫描信号控制对应的第n行所述数据写入模块导通,所述第一数据线向所述第n行所述子像素的所述驱动晶体管提供第三数据电压信号;
第n+1行所述子像素对应的所述第二扫描信号控制对应的第n+1行所述数据写入模块导通,所述第二数据线向所述第n+1行所述子像素的所述驱动晶体管提供第四数据电压信号;同时,第n行所述子像素对应的所述第二扫描信号继续控制对应的第n行所述数据写入模块导通,所述第一数据线上的所述第三数据电压信号继续提供至第n行所述子像素的所述驱动晶体管进行所述偏压调节阶段的工作;
第n+2行所述子像素对应的所述第二扫描信号控制对应的第n+2行所述数据写入模块导通,所述第一数据线向所述第n+2行所述子像素的所述驱动晶体管提供第五数据电压信号;同时,第n+1行所述子像素对应的所述第二扫描信号继续控制对应的第n+1行所述数据写入模块导通,所述第二数据线上的所述第四数据电压信号继续提供至第n+1行所述子像素的所述驱动晶体管进行所述偏压调节阶段的工作。
8.根据权利要求5所述的显示面板,其特征在于,同一列所述子像素,所述第一数据线与第一选择晶体管的第一极连接,所述第二数据线与第二选择晶体管的第一极连接;
所述第一选择晶体管的第二极与所述第二选择晶体管的第二极连接;
所述第一选择晶体管的栅极连接第一选择控制信号,所述第二选择晶体管的栅极连接第二选择控制信号。
9.根据权利要求8所述的显示面板,其特征在于,所述第一选择晶体管与所述第二选择晶体管类型相同,在同一时间段,所述第一选择控制信号与所述第二选择控制信号极性相反。
10.根据权利要求8所述的显示面板,其特征在于,所述第一选择晶体管与所述第二选择晶体管类型相反,所述第一选择晶体管的栅极与所述第二选择晶体管的栅极连接。
11.根据权利要求5所述的显示面板,其特征在于,所述像素电路还包括第一复位模块和阈值补偿模块;
所述第一复位模块的第一端连接第一复位信号,所述第一复位模块的第二端与所述驱动晶体管的栅极电连接,所述第一复位模块的控制端连接第三扫描信号;
所述阈值补偿模块的第一端与所述驱动晶体管的栅极电连接,所述阈值补偿模块的第二端与所述驱动晶体管的第二极电连接,所述阈值补偿模块的控制端连接第四扫描信号;
同一列的多个所述子像素中,第n行所述子像素对应的所述阈值补偿模块接入的所述第四扫描信号与第n+1行所述子像素对应的所述第一复位模块接入的所述第三扫描信号共用。
12.一种显示装置,其特征在于,包括权利要求1-11任一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211213446.3A CN115565494B (zh) | 2022-09-29 | 2022-09-29 | 显示面板和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211213446.3A CN115565494B (zh) | 2022-09-29 | 2022-09-29 | 显示面板和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115565494A true CN115565494A (zh) | 2023-01-03 |
CN115565494B CN115565494B (zh) | 2024-07-23 |
Family
ID=84744894
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211213446.3A Active CN115565494B (zh) | 2022-09-29 | 2022-09-29 | 显示面板和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115565494B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116153264A (zh) * | 2023-02-20 | 2023-05-23 | 武汉天马微电子有限公司 | 一种显示面板的驱动方法、显示面板及显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112289249A (zh) * | 2019-07-22 | 2021-01-29 | 三星显示有限公司 | 像素 |
KR20210013509A (ko) * | 2019-07-26 | 2021-02-04 | 삼성디스플레이 주식회사 | 표시 장치 |
CN113707080A (zh) * | 2021-04-28 | 2021-11-26 | 厦门天马微电子有限公司 | 显示面板和显示装置 |
CN216793268U (zh) * | 2020-10-15 | 2022-06-21 | 厦门天马微电子有限公司 | 显示面板以及显示装置 |
CN114863872A (zh) * | 2022-05-27 | 2022-08-05 | 武汉华星光电半导体显示技术有限公司 | 显示模组及显示装置 |
-
2022
- 2022-09-29 CN CN202211213446.3A patent/CN115565494B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112289249A (zh) * | 2019-07-22 | 2021-01-29 | 三星显示有限公司 | 像素 |
KR20210013509A (ko) * | 2019-07-26 | 2021-02-04 | 삼성디스플레이 주식회사 | 표시 장치 |
CN216793268U (zh) * | 2020-10-15 | 2022-06-21 | 厦门天马微电子有限公司 | 显示面板以及显示装置 |
CN113707080A (zh) * | 2021-04-28 | 2021-11-26 | 厦门天马微电子有限公司 | 显示面板和显示装置 |
CN114863872A (zh) * | 2022-05-27 | 2022-08-05 | 武汉华星光电半导体显示技术有限公司 | 显示模组及显示装置 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116153264A (zh) * | 2023-02-20 | 2023-05-23 | 武汉天马微电子有限公司 | 一种显示面板的驱动方法、显示面板及显示装置 |
CN116153264B (zh) * | 2023-02-20 | 2024-05-31 | 武汉天马微电子有限公司 | 一种显示面板的驱动方法、显示面板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN115565494B (zh) | 2024-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11508298B2 (en) | Display panel and driving method thereof and display device | |
CN108206008B (zh) | 像素电路、驱动方法、电致发光显示面板及显示装置 | |
US10504427B2 (en) | Pixel driving circuit and driving method thereof, and display panel | |
US11205381B2 (en) | Display panel, display device and compensation method | |
CN110853576B (zh) | 显示基板和显示装置 | |
US11450270B2 (en) | Pixel circuit and method of driving the same, display device | |
CN110111738B (zh) | 像素电路、显示基板、显示装置及驱动方法 | |
CN104658480A (zh) | 像素电路及其驱动方法、显示装置 | |
CN111445863A (zh) | 一种像素驱动电路及其驱动方法、显示装置 | |
WO2020253315A1 (en) | Pixel circuit, display panel, and display apparatus | |
JP2015014763A (ja) | 表示装置、表示装置の駆動方法、及び、電子機器 | |
CN106971691A (zh) | 一种像素电路、驱动方法及显示装置 | |
WO2021217468A1 (zh) | 显示面板、驱动方法及显示装置 | |
CN111276096A (zh) | 像素驱动电路及其驱动方法、显示装置 | |
CN115565494B (zh) | 显示面板和显示装置 | |
CN109308875A (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
KR20230104985A (ko) | 화소 회로, 표시 패널 | |
CN112987421B (zh) | 阵列基板及其驱动方法、显示模组、显示装置 | |
CN115312000B (zh) | 显示面板和显示装置 | |
US20240177666A1 (en) | Pixel driving circuit, array substrate and display device | |
CN116072076B (zh) | 显示面板及其驱动方法、显示装置 | |
KR100829751B1 (ko) | 5 단자 트랜지스터 및 이를 포함하는 발광 표시장치 | |
CN115312005A (zh) | 显示面板和显示装置 | |
CN103971627A (zh) | 显示装置、显示装置的驱动方法和电子装置 | |
CN116403529A (zh) | 显示面板、驱动方法及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |