CN115499997A - 屏蔽结构及电路板 - Google Patents
屏蔽结构及电路板 Download PDFInfo
- Publication number
- CN115499997A CN115499997A CN202110678484.5A CN202110678484A CN115499997A CN 115499997 A CN115499997 A CN 115499997A CN 202110678484 A CN202110678484 A CN 202110678484A CN 115499997 A CN115499997 A CN 115499997A
- Authority
- CN
- China
- Prior art keywords
- strip
- circuit board
- shielding
- shielding structure
- shaped
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000903 blocking effect Effects 0.000 claims abstract description 11
- 230000008054 signal transmission Effects 0.000 abstract description 34
- 238000000034 method Methods 0.000 abstract description 4
- 230000008569 process Effects 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 9
- 238000004519 manufacturing process Methods 0.000 description 7
- 239000000463 material Substances 0.000 description 6
- 238000012360 testing method Methods 0.000 description 6
- 238000012986 modification Methods 0.000 description 5
- 230000004048 modification Effects 0.000 description 5
- 230000000149 penetrating effect Effects 0.000 description 5
- 230000005855 radiation Effects 0.000 description 5
- 230000002452 interceptive effect Effects 0.000 description 4
- 238000013461 design Methods 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
- H05K1/0219—Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors
- H05K1/0222—Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors for shielding around a single via or around a group of vias, e.g. coaxial vias or vias surrounded by a grounded via fence
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
- H05K1/0219—Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
- H05K1/0224—Patterned shielding planes, ground planes or power planes
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
- H05K1/0224—Patterned shielding planes, ground planes or power planes
- H05K1/0225—Single or multiple openings in a shielding, ground or power plane
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/07—Electric details
- H05K2201/0707—Shielding
Abstract
本发明实施例提供一种屏蔽结构及电路板,用于屏蔽电磁波,其中,屏蔽结构包括至少一个条形段,条形段设置在信号线连接端的周围,用于阻挡预设波长的电磁波;屏蔽结构具有用于引出信号线的开口。本发明实施例提出的屏蔽结构及电路板,其能够有效屏蔽电磁波,以屏蔽与连接器连接的信号线连接端向外界辐射的信号波以及外界辐射的干扰波,从而减少信号传输过程中的回波损耗,还能够提高信号传输的稳定性。
Description
技术领域
本发明涉及通讯技术领域,具体地,涉及一种屏蔽结构及电路板。
背景技术
随着大数据时代的来临,为了满足大的数据通讯交互,数字芯片的单通道信号速率不断增加,而信号的速率越高其传输需要的通道带宽就越大,常用做数字芯片的印刷电路板(Printed Circuit Board,以下简称PCB)设计的密度也越来越高,板厚和层数也随之增加。数字信号在电路中都是以一个闭合回路的形式存在,所以在信号通过导线从输出端送到接收端后,还要借助于PCB的地平面来完成回流。
在现有PCB的连接器过孔中,由于加工能力及PCB的材料特性的限制,有连接过孔向外辐射出的信号波不能经过地孔回流到地网络,进而造成极大的回波损耗。以频率在50GHz以上的高频电场为例,若采用现有的连接器,回波损耗会达到-5dB甚至超过-5dB,这就导致了现有技术中的测量带宽无法达到50GHz,一般多为40GHz左右。
发明内容
本发明实施例旨在至少解决现有技术中存在的技术问题之一,提出了一种屏蔽结构及电路板,其能够有效屏蔽电磁波,以有效屏蔽由信号线连接端向外界辐射的信号波以及外界辐射的干扰波,从而减少信号传输过程中的回波损耗,还能够提高信号传输的稳定性。
为实现本发明的目的而提供一种电路板的屏蔽结构,用于屏蔽电磁波,其特征在于,所述屏蔽结构包括至少一个条形段,所述条形段设置在信号线连接端的周围,用于阻挡预设波长的所述电磁波;所述屏蔽结构具有用于引出所述信号线的开口。
可选的,所述条形段为一个,且环绕在所述信号线连接端的周围,并且所述条形段的两端之间构成所述开口。
可选的,所述条形段包括沿垂直于所述电路板的方向贯通所述电路板的第一屏蔽过孔,所述第一屏蔽过孔的孔壁上设置有导电层,所述导电层接地。
可选的,所述条形段为多个,且多个所述条形段中有相邻的两个所述条形段之间构成所述开口,其余的所述条形段中有至少一对相邻的所述条形段之间具有间隔,所述间隔满足阻挡预设波长的所述电磁波;或者,其余的所述条形段中每相邻的两个所述条形段之间均不具有间隔。
可选的,每个所述条形段均包括沿垂直于所述电路板的方向贯通所述电路板的第二屏蔽过孔,
所述第二屏蔽过孔的内壁上设置有导电层,所述导电层接地。
可选的,所述第二屏蔽过孔为三个,且三个所述第二屏蔽过孔均为条形孔;其中,与所述开口相邻的两个所述第二屏蔽过孔相平行,且均与余下的所述第二屏蔽过孔相垂直。
可选的,所述屏蔽结构还包括辅助屏蔽结构,用于辅助所述条形段屏蔽所述电磁波;所述辅助屏蔽结构包括沿垂直于所述电路板的方向贯通所述电路板的辅助屏蔽过孔,所述辅助屏蔽过孔设置在所述多个所述条形段的与所述信号线连接端的不同一侧;所述辅助屏蔽过孔中设置有导电层,所述导电层接地。
可选的,在与每个所述间隔对应的位置处均设置有至少一个所述辅助屏蔽过孔。
作为另一种技术方案本发明实施例还提供一种电路板,其特征在于,包括:至少一条信号线,用于与连接器电连接;以及,
屏蔽结构,采用本发明实施例提供的上述屏蔽结构。
可选的,所述电路板的接地层为接地网络,所述条形段在平行于所述电路板的平面上围出的区域与所述接地网络的网孔位置相对应;或者,所述接地层上设置有缺口,所述缺口与所述条形段在平行于所述电路板的平面上围出的区域位置相对应。
本发明实施例具有以下有益效果:
本发明实施例提供的屏蔽结构,其包括设置在信号线连接端周围的至少一个用于阻挡预设波长的电磁波的条形段;由于条形段为条形,其在制造时能够克服电路板的材料特性及制造工艺的限制,尽可能地减少屏蔽结构中存在的间隔,因此,当信号线连接端与连接器连接、并与连接器进行信号传输时,屏蔽结构能够有效屏蔽信号传输产生的电磁波(例如信号波),从而能够降低信号传输的回波损耗;而且,屏蔽结构还能够对其围出的区域之外的预设波长的电磁波(例如外界辐射的干扰波)进行阻挡,以有效避免外界辐射的干扰波进入条形段围出的区域之中,从而避免干扰波干扰连接端与连接器之间传输的电信号,以确保信号线连接端与连接器之间信号传输的稳定性。
本发明实施例提供的电路板,通过采用上述实施例提供的屏蔽结构来对电磁波进行屏蔽,从而在电路板与连接器进行信号传输时屏蔽向外辐射的信号波以及外界辐射的干扰波,以降低信号传输的回波损耗并确保信号传输的稳定性;而且,当电路板包括多对差分信号线时,采用实施例提供的屏蔽结构对电磁波进行屏蔽能够避免不同对的差分信号线之间发生信号串扰,而且能够使不同对的差分信号线之间的间距无需过大,进而使电路板的布局结构更加紧凑。
附图说明
图1为本发明实施例1提供的电路板的屏蔽结构的结构图;
图2为本发明实施例1提供的屏蔽结构包括两个辅助屏蔽过孔时的一种结构图;
图3为本发明实施例1提供的屏蔽结构包括一个辅助屏蔽过孔时的结构图;
图4为本发明实施例1提供的屏蔽结构包括两个辅助屏蔽过孔时的另一种结构图;
图5为本发明实施例1提供的屏蔽结构的导电层设置在第二屏蔽过孔部分内壁上时的结构图;
图6为本发明实施例1提供的屏蔽结构的第二屏蔽过孔的横截面形状为矩形时的结构图;
图7为本发明实施例1提供的屏蔽结构的多个第二屏蔽过孔的横截面形状不相同时的结构图;
图8为本发明实施例2提供的电路板的屏蔽结构的结构图;
图9为本发明实施例3提供的电路板与连接器连接时的结构简图;
图10为本发明实施例3提供的电路板与测试仪器连接时的结构简图;
图11为本发明实施例3提供的电路板与现有技术中的电路板的回波损耗曲线图。
具体实施方式
为使本领域的技术人员更好地理解本发明的技术方案,下面结合附图来对本发明提供的屏蔽结构及电路板进行详细描述。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
回波损耗,又称为反射损耗,是由于阻抗不匹配所产生的信号反射。而由于阻抗不匹配主要发生在连接器处,在现有的印刷电路板(PCB)中,用于连接连接器的模块在与连接器之间进行信号传输时回波损耗严重,尤其在连接器进行高频信号的传输时回波损耗会加剧,进而造成现有的PCB及连接器组件无法满足112Gbps及以上速率的信号传输需求。
实施例1
请参考图1,为解决上述技术问题,本实施例提供一种电路板的屏蔽结构,用于屏蔽电磁波。具体的,前述需要被屏蔽的电磁波例如为信号线3的连接端在与连接器电连接并进行信号传输时向外界辐射的信号波,其既可能在连接器3向信号线发送信号时产生,也可能在信号线3向连接器发送信号时产生;前述需要被屏蔽的电磁波还例如为由外界辐射向连接端的干扰波,例如电路噪声。具体的,在一些实施例中,为了能够与连接器电连接且能够形成一定强度的机械连接,如图1所示,信号线3的连接端可以为填充有导体材料的信号过孔31,以便于与连接器可插拔地连接。
上述屏蔽结构包括至少一个条形段,条形段设置在信号线3的连接端的周围,用于阻挡预设波长的电磁波。需要说明的是,上述至少一个条形段应满足能够使所有信号线3从条形段所围空间中引出。
具体的,前述“条形”是指长度与宽度之比大于1的形状,其例如为自椭圆形、长方形或者圆形的轮廓线上截取的任意一段,或者为圆弧形、波浪形或者不规则形等的任意形状。由于条形段为条形,其在制造时能够克服电路板的材料特性及制造工艺的限制,与例如由多个圆形过孔组成的屏蔽结构相比,本实施例提供的屏蔽结构能够尽可能地减少其中存在的间隔,以有效地对信号线3的连接端与连接器进行信号传输时产生电磁波的进行屏蔽,从而降低回波损耗而且能够对其围出的区域之外的干扰波(例如电路噪声)进行阻挡,从而避免干扰波干扰连接端与连接器之间传输的电信号,以确保信号线3的连接端与连接器之间信号传输的稳定性。
在一些实施例中,屏蔽结构可以与电路板1的地平面电连接,以将连接端与连接器进行信号传输时向外辐射的信号波(电磁波)导入电路板1的地平面,从而配合地平面完成信号波回流,降低回波损耗。
在一些实施例中,如图1所示,屏蔽结构包括的条形段为多个,例如,条形段可为两个、三个、四个、五个、六个……但需要说明的是,为了不违背本发明实施例的初衷,条形段的数量应当受限制于实际工艺条件,不应当过多,以减少屏蔽结构中存在的缝隙或间隔。多个条形段中有相邻两个条形段,两者端部之间构成开口A;其余的多个条形段中有至少一对相邻的条形段之间具有间隔,该间隔满足阻挡预设波长的所述电磁波,以如图1所示的屏蔽结构为例,其余的多个条形段中每相邻两个条形段之间均具有间隔;在实际应用中,其余的多个条形段中也可以是一部分至少一对相邻的条形段之间具有间隔,而另一部分至少一对相邻的条形段之间不具有间隔。或者,其余的条形段中还可以是每相邻的两个条形段之间均不具有间隔,即,每相邻的两个条形段的相邻的端部相接。具体的,开口A的数量可以为一个,以使所有信号线3的走线主体均由此引出;或者,前述开口数量可以为多个,以使多条信号线的走线主体分别从多个开口引出。以如图1所示的屏蔽结构为例,屏蔽结构包括多个条形段,其中两个相邻的条形段之间形成前述开口A,与该开口A相对设置的条形段与用于形成开口A两个条形段之间均具有间隔B。
而且,为了实现间隔满足阻挡预设波长的电磁波,间隔的宽度可以根据要屏蔽的电磁波波长进行调整,例如,间隔的宽度均小于或者等于信号波和干扰波的预设波长,其中,由于信号线3与连接器信号传递过程中产生的信号波通常具有多种不同的波长,因此前述预设波长可以被设定为与多种不同的波长中的最小波长相等,以能够对大部分信号波进行屏蔽,从而有效降低回波损耗。
在一些实施例中,如图1所示,每个条形段均包括沿垂直于电路板1的方向(电路板1的厚度方向)贯通电路板1的第二屏蔽过孔22;而且第二屏蔽过孔22的内壁上设置有导电层23,导电层23接地。具体的,导电层23可以通过与电路板1的接地层电连接以接地,从而在信号波传播至导电层23后,由导电层23导入电路板1的接地层,从而利用电路板1的地平面完成信号波回流,以有效降低回波损耗。
在一些实施例中,如图1所示,第二屏蔽过孔22例如为三个,且三个第二屏蔽过孔22均为条形孔。其中,与开口A相邻的两个第二屏蔽过孔22相对设置且相互平行,且均垂直于与开口相对的第二屏蔽过孔。但本实施例并不仅限于此,第二屏蔽过孔22的数量、形状以及排布方式均可以根据实际需求进行调整;例如,在另一些实施例中,前述第二屏蔽过孔22不限仅为条形孔,其还可以例如包括截面为椭圆形、矩形、弧形或者波浪形等形状的过孔。在一些实施例中,如图1所示,第二屏蔽过孔22的横截面呈两端为半圆形的长条形,在此条件下,为了使上述间隔B满足阻挡预设波长的电磁波,相邻的两个第二屏蔽过孔22的两端的半圆形的圆心距离d1应大于两个半圆形的半径(r1,r2)之和,并小于两个半圆形的半径(r1,r2)与预设值之和,从而使相邻的第二屏蔽过孔22之间的间隔既不会过小而造成难以加工的问题,也不会过大而不足以限制信号波或干扰波通过,具体的,该预设值可为15mil;或者,如图6所示,第二屏蔽过孔22的横截面还可以呈矩形;而且,如图7所示,多个第二屏蔽过孔22的横截面形状可以相同,也可以不同。
在一些实施例中,如图1所示,导电层23可以设置在第二屏蔽过孔22的所有内壁上。但是,由于导电层23的作用为将电磁波导入电路板1的接地层中以实现对电磁波的屏蔽,所以其能够在前述信号波及干扰波的传播方向进行阻挡即可,因此,导电层23可以不必布满第二屏蔽过孔22的所有内壁,从而能够降低制造成本。以如图5所示的多个第二屏蔽过孔22为例,导电层23可以设置于第二屏蔽过孔22的靠近信号线3的一侧内壁以及两端部的弧形内壁上;另外,导电层23还可以设置于第二屏蔽过孔22的远离信号线3的一侧内壁以及两端部的弧形内壁上。
在一些实施例中,如图2和图3所示,屏蔽结构还包括用于辅助前述条形段对进行电磁波屏蔽的辅助屏蔽结构。具体的,该辅助屏蔽结构例如包括沿垂直于电路板1的方向贯通电路板1的辅助屏蔽过孔24。辅助屏蔽过孔24位于条形段围出区域的外侧,即条形段的与信号线3的连接端的不同一侧,辅助屏蔽过孔24中设置有导电层,该导电层接地,以阻挡由条形段之间的间隔中泄漏的电磁波,并将电磁波导入电路板1的接地层,从而使信号波由地平面回流至信号孔,降低回波损耗,并避免干扰波由间隔进入由条形段围出的区域。
如图3所示,在部分(非全部)间隔的对应的位置处,设置有至少一个辅助屏蔽过孔24。优选的,在一些实施例中,如图2所示,在与每个间隔对应的位置处均设置有至少一个辅助屏蔽过孔24,从而阻挡由所有间隔泄漏的前述信号波以及外界的干扰波。需要说明的是,本实施例不限于如图2所示的在两个间隔对应的位置处各设置一个辅助屏蔽过孔24,具体的,间隔数量不限于为两个,而且设置在与每个间隔对应的位置处的辅助屏蔽过孔24还可以为两个、三个、四个……相应的,不同间隔处对应的辅助屏蔽过孔24数量既可相同也可不同。
本实施例中的辅助屏蔽过孔24不限于如图2-4所示的圆形孔,在一些实施例中,辅助屏蔽过孔24还可以为横截面为条形、矩形或者椭圆形等形状的过孔。
需要说明的是,图1-3均示出了包括多个条形段的屏蔽结构用以对两条信号线3进行电磁波屏蔽的实施例,但本实施例并不限于此,在一些实施例中,如图4所示,包括多个条形段的屏蔽结构还可以用以对一条信号线3进行电磁波屏蔽;或者,包括多个条形段的屏蔽结构还可以用以对两条以上的信号线3进行电磁波屏蔽。
本实施例提供的屏蔽结构,其包括设置在信号线连接端周围的至少一个用于阻挡预设波长的电磁波的条形段;由于条形段为条形,其在制造时能够克服电路板的材料特性及制造工艺的限制,尽可能地减少屏蔽结构中存在的间隔,因此,当信号线连接端与连接器连接、并与连接器进行信号传输时,屏蔽结构能够有效屏蔽信号传输产生的电磁波(例如信号波),从而能够降低信号传输的回波损耗;而且,屏蔽结构还能够对其围出的区域之外的预设波长的电磁波(例如外界辐射的干扰波)进行阻挡,以有效避免外界辐射的干扰波进入条形段围出的区域之中,从而避免干扰波干扰连接端与连接器之间传输的电信号,以确保信号线连接端与连接器之间信号传输的稳定性。
实施例2
本实施例为基于实施例1的改进方案。如图8所示,本实施例提供一种屏蔽结构,其包括一个条形段,该条形段环绕在信号线3的连接端的周围,形成“一体式”的屏蔽结构,该屏蔽结构在信号线3的连接端向外界辐射的信号波的传播方向上不存在任何缝隙或间隔,从而能够最大程度地阻挡信号波。条形段的两端之间构成使信号线3引出的开口A,用以使连接端位于该条形段所围空间中的所有信号线3的走线主体均从该开口A引出。
在一些实施例中,如图8所示,该条形段包括第一屏蔽过孔21。具体的,第一屏蔽过孔21为沿垂直于电路板1的方向贯通电路板1的过孔。第一屏蔽过孔21的孔壁上设置有导电层23,导电层23接地,由于其上不存在任何缝隙或间隔,所以第一屏蔽过孔21的孔壁上设置的导电层23能够最大程度地将信号线3的连接端向外界辐射的信号波导入电路板1的地平面,并经由地平面传输至信号线3的连接端,从而完成信号波回流,进而能够有效降低回波损耗。
在一些实施例中,如图8所示,第一屏蔽过孔21在平行于电路板1的横截面形状例如近似为“U”形。当然,在实际应用中,第一屏蔽过孔21在平行于电路板1的横截面形状还可以采用其他任意形状,例如,第一屏蔽过孔21还可以例如近似为“L”形,或者为圆弧形。
在一些实施例中,可选的,第一屏蔽过孔21中的导电层23既可以覆盖第一屏蔽过孔21的整个内壁,或者也可以覆盖第一屏蔽过孔21的内壁的部分区域,例如,覆盖靠近信号线3的连接端的一侧的内壁上或者设置在远离信号线3的连接端的另一侧的内壁上。
需要说明的是,图8示出了包括一个条形段的屏蔽结构用以对一条信号线3进行电磁波屏蔽的实施例,但本实施例并不仅限于此,在一些实施例中,包括一个条形段的屏蔽结构还可以用以对两条及以上的信号线3进行电磁波屏蔽。而且,当屏蔽结构对两条及以上的信号线进行电磁波屏蔽时,本实施例还可以与上述实施例1结合,例如在一些实施例中,屏蔽结构包括设置在多个信号线连接端周围的一个条形段和对应设置在多条信号线的走线主体间隔处的条形段,以形成多个前述开口,用以使多条信号线的走线主体分别从对应的开口引出,从而避免电磁波由多条信号线的走线主体之间的间隔泄漏。
本实施例提供的屏蔽结构,其包括设置在信号线连接端周围的一个条形段,形成“一体式”的屏蔽结构,所以屏蔽结构中并不存在间隔,因此,当信号线连接端与连接器连接、并与连接器进行信号传输时,屏蔽结构能够最大程度地对信号传输产生的电磁波进行屏蔽,从而能够降低信号传输的回波损耗;而且,屏蔽结构还能够最大程度地对其围出的区域之外干扰波进行阻挡,从而避免干扰波干扰连接端与连接器之间传输的电信号,以确保信号线连接端与连接器之间信号传输的稳定性。
实施例3
基于上述实施例1或实施例2所提供的屏蔽结构,作为另一种技术方案,本实施例提出一种电路板,具体的,如图1所示,电路板1包括至少一条信号线3和屏蔽结构。其中,信号线3用于与连接器电连接,具体的,在一些实施例中,信号线3位于电路板1的走线层中;屏蔽结构用于屏蔽电磁波,例如由信号线3的连接端向外界辐射的信号波以及外界辐射的干扰波,其环绕于一条或多条信号线3的连接端的周围。屏蔽结构采用上述任意一个实施例提供的屏蔽结构,其包括至少一个设置在连接端周围的条形段;而且,屏蔽结构既可为一个也可为多个,以采用一个屏蔽结构对至少一条信号线3进行电磁波屏蔽,或采用多个屏蔽结构对多条信号线3进行电磁波屏蔽。
如图9所示,在一些实施例中,电路板1可以用于连接连接器5,以与其他设备进行信号传输;或者,在另一些实施例中,如图10所示,电路板1可以用于连接测试仪器6,以对信号传输速率、带宽等信号传输能力进行测试。
在一些实施例中,信号线3为多条,且多条信号线3并列间隔排布。如图1所示,信号线3例如为两条,形成差分信号线。多条信号线3的连接端均被屏蔽结构围绕。由于在现有的PCB中,通常将多对差分信号线并列设置,因此为了避免不同对的差分信号线之间发生信号干扰,不同对的差分信号线之间通常需要设置较大的间距。与此相比,本实施例提供的在多条信号线3的连接端的外围均设置屏蔽结构的设置方式,能够避免不同对的差分信号线3之间发生信号干扰,而且不同对的差分信号线3之间可以采用较小的间距,从而使电路板1的布局结构更加紧凑。
在一些实施例中,前述屏蔽结构在平行于电路板1的平面上的围成的区域内不存在地平面。具体的,在一些实施例中,电路板1的接地层为接地网络,条形段在平行电路板1的平面上围出的区域与接地网络的网孔位置相对应。或者,在另一些实施例中,接地层上设置有缺口,该缺口与条形段在平行于电路板1的平面上围出的区域位置相对应,以使屏蔽结构包围的区间内没有地平面。这样设置的原因是:若屏蔽结构所包围的区域内设置有地平面,会导致信号线在信号传输时回波损耗与信号线3的连接端周围的地平面的反焊盘尺寸强相关;然而在对电路板进行整体设计时,由于不同的叠层的材质、厚度以及功能都不尽相同,所以不同的叠层中的反焊盘的尺寸都需要作相应的调整,而该调整过程需要大量的仿真分析和不断的迭代测试,导致设计成本大大升高;而本实施例中,信号线3的连接端周围不存在地平面,所以回波损耗与连接端周围的地平面的反焊盘尺寸无关,因此不必对电路板1不同的叠层中的反焊盘的尺寸的作仿真分析和测试,节省了大量设计成本。
请参考图11,其显示了本实施例提供电路板与现有技术中的电路板的回波损耗对比数据。经过多次测试后,发明人发现,相较于现有的电路板,本实施例提供的电路板,回波损耗减少了5-10dB;而且,现有技术中电路板的只能传输45GHz的高频信号,而本实施例提供电路板能够传输67GHz频率范围内的高频信号。
本实施例提供的电路板,通过采用上述实施例提供的屏蔽结构来对电磁波进行屏蔽,从而在电路板与连接器进行信号传输时屏蔽向外辐射的信号波以及外界辐射的干扰波,以降低信号传输的回波损耗并确保信号传输的稳定性;而且,当电路板包括多对差分信号线时,采用实施例提供的屏蔽结构对电磁波进行屏蔽能够避免不同对的差分信号线之间发生信号串扰,而且能够使不同对的差分信号线之间的间距无需过大,进而使电路板的布局结构更加紧凑。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
Claims (10)
1.一种电路板的屏蔽结构,用于屏蔽电磁波,其特征在于,所述屏蔽结构包括至少一个条形段,所述条形段设置在信号线连接端的周围,用于阻挡预设波长的所述电磁波;所述屏蔽结构具有用于引出所述信号线的开口。
2.根据权利要求1所述的屏蔽结构,其特征在于,所述条形段为一个,且环绕在所述信号线连接端的周围,并且所述条形段的两端之间构成所述开口。
3.根据权利要求2所述的屏蔽结构,其特征在于,所述条形段包括第一屏蔽过孔,所述第一屏蔽过孔沿垂直于所述电路板的方向贯通所述电路板,所述第一屏蔽过孔的孔壁上设置有导电层,所述导电层接地。
4.根据权利要求1所述的屏蔽结构,其特征在于,所述条形段为多个,且多个所述条形段中有相邻的两个所述条形段之间构成所述开口;
其余的所述条形段中有至少一对相邻的所述条形段之间具有间隔,所述间隔满足阻挡预设波长的所述电磁波;或者,其余的所述条形段中每相邻的两个所述条形段之间均不具有间隔。
5.根据权利要求4所述的屏蔽结构,其特征在于,每个所述条形段均包括沿垂直于所述电路板的方向贯通所述电路板的第二屏蔽过孔,
所述第二屏蔽过孔的内壁上设置有导电层,所述导电层接地。
6.根据权利要求5所述的屏蔽结构,其特征在于,所述第二屏蔽过孔为三个,且三个所述第二屏蔽过孔均为条形孔;其中,与所述开口相邻的两个所述第二屏蔽过孔相平行,且均与余下的所述第二屏蔽过孔相垂直。
7.根据权利要求4-6任意一项所述的屏蔽结构,其特征在于,所述屏蔽结构还包括辅助屏蔽结构,用于辅助所述条形段屏蔽所述电磁波;
所述辅助屏蔽结构包括沿垂直于所述电路板的方向贯通所述电路板的辅助屏蔽过孔,所述辅助屏蔽过孔设置在所述多个所述条形段的与所述信号线连接端的不同一侧;
所述辅助屏蔽过孔中设置有导电层,所述导电层接地。
8.根据权利要求7所述的屏蔽结构,其特征在于,在与每个所述间隔对应的位置处均设置有至少一个所述辅助屏蔽过孔。
9.一种电路板,其特征在于,包括:
至少一条信号线,用于与连接器电连接;以及,
屏蔽结构,采用权利要求1-8任意一项所述的屏蔽结构。
10.根据权利要求9所述的电路板,其特征在于,所述电路板的接地层为接地网络,所述条形段在平行于所述电路板的平面上围出的区域与所述接地网络的网孔位置相对应;或者,所述接地层上设置有缺口,所述缺口与所述条形段在平行于所述电路板的平面上围出的区域位置相对应。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110678484.5A CN115499997A (zh) | 2021-06-18 | 2021-06-18 | 屏蔽结构及电路板 |
PCT/CN2022/080934 WO2022262335A1 (zh) | 2021-06-18 | 2022-03-15 | 屏蔽结构及电路板 |
EP22823826.7A EP4355035A1 (en) | 2021-06-18 | 2022-03-15 | Shielding structure and circuit board |
KR1020237044447A KR20240012537A (ko) | 2021-06-18 | 2022-03-15 | 차폐 구조 및 회로기판 |
CA3222726A CA3222726A1 (en) | 2021-06-18 | 2022-03-15 | Shielding structure and circuit board |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110678484.5A CN115499997A (zh) | 2021-06-18 | 2021-06-18 | 屏蔽结构及电路板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115499997A true CN115499997A (zh) | 2022-12-20 |
Family
ID=84465440
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110678484.5A Pending CN115499997A (zh) | 2021-06-18 | 2021-06-18 | 屏蔽结构及电路板 |
Country Status (5)
Country | Link |
---|---|
EP (1) | EP4355035A1 (zh) |
KR (1) | KR20240012537A (zh) |
CN (1) | CN115499997A (zh) |
CA (1) | CA3222726A1 (zh) |
WO (1) | WO2022262335A1 (zh) |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040096171A (ko) * | 2003-05-07 | 2004-11-16 | 주식회사 팬택 | 정전기 방전 개선을 위한 인쇄회로기판 |
KR20090096174A (ko) * | 2008-03-07 | 2009-09-10 | 주식회사 하이닉스반도체 | 회로 기판 및 이를 이용한 반도체 패키지 |
KR20100000242A (ko) * | 2008-06-24 | 2010-01-06 | 삼성전기주식회사 | 인쇄회로기판의 제조방법 |
JP5326455B2 (ja) * | 2008-09-18 | 2013-10-30 | 日本電気株式会社 | プリント配線基板及びその製造方法 |
CN104378912A (zh) * | 2014-12-05 | 2015-02-25 | 浪潮集团有限公司 | 一种pcb阻抗可控的通孔设计方法 |
JP6600176B2 (ja) * | 2015-06-19 | 2019-10-30 | ホシデン株式会社 | 多層プリント配線板及び多層プリント配線板とコネクタとの接続構造 |
KR20170019023A (ko) * | 2015-08-10 | 2017-02-21 | 에스케이하이닉스 주식회사 | 전자기 간섭 차폐부를 갖는 반도체 패키지 및 제조 방법 |
IL256447B (en) * | 2017-12-20 | 2022-07-01 | Elta Systems Ltd | Printed circuit and methods and computer software products for their production |
-
2021
- 2021-06-18 CN CN202110678484.5A patent/CN115499997A/zh active Pending
-
2022
- 2022-03-15 CA CA3222726A patent/CA3222726A1/en active Pending
- 2022-03-15 EP EP22823826.7A patent/EP4355035A1/en active Pending
- 2022-03-15 WO PCT/CN2022/080934 patent/WO2022262335A1/zh active Application Filing
- 2022-03-15 KR KR1020237044447A patent/KR20240012537A/ko unknown
Also Published As
Publication number | Publication date |
---|---|
EP4355035A1 (en) | 2024-04-17 |
CA3222726A1 (en) | 2022-12-22 |
WO2022262335A1 (zh) | 2022-12-22 |
KR20240012537A (ko) | 2024-01-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9577394B2 (en) | RJ-45 communications plug having a printed circuit board within a housing and a lossy dielectric material inbetween | |
US20100182105A1 (en) | Impedance-controlled coplanar waveguide system for the three-dimensional distribution of high-bandwidth signals | |
US9806469B2 (en) | Electrical connectors including electromagnetic interference (EMI) absorbing material | |
US10178762B2 (en) | Device and method for transmitting differential data signals | |
US9124037B2 (en) | High speed input/output connection interface element, cable assembly and interconnection system with reduced cross-talk | |
US11234326B2 (en) | Printed circuit board, optical module, and optical transmission equipment | |
JP2684502B2 (ja) | ソケット | |
US10879575B2 (en) | Embedded filtering in PCB integrated ultra high speed dielectric waveguides using photonic band gap structures | |
US20130177150A1 (en) | Crosstalk reducing conductor and contact configuration in a communication system | |
US10288825B2 (en) | Optical module | |
KR20040084780A (ko) | 회로 기판 및 회로 기판 내 공진 감소 방법 | |
JP2002117726A (ja) | フレキシブルケーブル | |
US6281451B1 (en) | Electrical cable device | |
US6727777B2 (en) | Apparatus and method for angled coaxial to planar structure broadband transition | |
CN115499997A (zh) | 屏蔽结构及电路板 | |
US20100061072A1 (en) | Multi-layer printed circuit board | |
JP2003114265A (ja) | 高周波回路及び該高周波回路を用いたシールディドループ型磁界検出器 | |
US10403569B2 (en) | Semiconductor device | |
KR20170055905A (ko) | 마이크로스트립 회로 및 이를 포함하는 칩-대-칩 인터페이스 장치 | |
WO2022135362A1 (zh) | 一种连接器、功能板及板级架构 | |
CN115811826A (zh) | 一种多层电路板、电路板组件及电子设备 | |
JP2021193767A (ja) | 中空導波管への入出力装置および入出力装置付き中空導波管 | |
JP2005249744A (ja) | 透過特性測定装置及び方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |