CN115441702A - 一种应用于反激式电源电路的自适应屏蔽时间生成系统 - Google Patents

一种应用于反激式电源电路的自适应屏蔽时间生成系统 Download PDF

Info

Publication number
CN115441702A
CN115441702A CN202211387875.2A CN202211387875A CN115441702A CN 115441702 A CN115441702 A CN 115441702A CN 202211387875 A CN202211387875 A CN 202211387875A CN 115441702 A CN115441702 A CN 115441702A
Authority
CN
China
Prior art keywords
primary side
logic
capacitor
input end
gate controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202211387875.2A
Other languages
English (en)
Other versions
CN115441702B (zh
Inventor
陈志军
李瑜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Zhirong Microelectronics Co ltd
Original Assignee
Chengdu Zhirong Microelectronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Zhirong Microelectronics Co ltd filed Critical Chengdu Zhirong Microelectronics Co ltd
Priority to CN202211387875.2A priority Critical patent/CN115441702B/zh
Publication of CN115441702A publication Critical patent/CN115441702A/zh
Application granted granted Critical
Publication of CN115441702B publication Critical patent/CN115441702B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • H02M1/083Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters for the ignition at the zero crossing of the voltage or the current
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0038Circuits or arrangements for suppressing, e.g. by masking incorrect turn-on or turn-off signals, e.g. due to current spikes in current mode control
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/33507Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of the output voltage or current, e.g. flyback converters
    • H02M3/33523Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of the output voltage or current, e.g. flyback converters with galvanic isolation between input and output of both the power stage and the feedback loop
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

本发明提出了一种应用于反激式电源电路的自适应屏蔽时间生成系统,属于集成电路技术领域,除了将导致退磁时间开启的原边开关管控制信号作为屏蔽时间信号生成的基础条件之外,考虑到原边电压峰值的大小与用电负载呈正相关,通过采集原边电压并保持在原边电压峰值输出,作为屏蔽时间信号生成的决定性条件之一,在退磁时间内,可以随接入负载的改变而自适应的生成屏蔽时间信号;最终生成的屏蔽时间信号高电平持续时间与ZCD信号的尖峰持续时间基本相同,将其结合到现有的ZCD信号采集中,能够达到屏蔽掉ZCD信号平台起始时刻存在的电压尖峰和谐振的效果,保障了采样ZCD信号平台值时的准确度,进一步保证了退磁时间的精准测量。

Description

一种应用于反激式电源电路的自适应屏蔽时间生成系统
技术领域
本发明涉及集成电路技术领域,特别是涉及一种应用于反激式电源电路的自适应屏蔽时间生成系统。
背景技术
零电流检测(ZCD)作为反激式电源电路的重要参数,其VZCD电压波形信息是变压器退磁时间、输出过流保护、输出过压保护、输出欠压保护等技术环节的基础。以退磁时间侦测为例,其基本实现思路是通过辅助绕组(Na)和电阻分压网络(R1,R2)获取VZCD电压波形。VZCD电压从其平台起始时刻下降到其平台值Vstage(在变压器副边退磁时间内,VZCD电压曲线近似水平部分的直线所对应的电压值)的k(0<k<1)倍时所经历的时间即退磁时间(Tdemag)。因此,在具体的执行过程中准确的采样VZCD电压的平台值Vstage是该方法的关键。但是,在实际的电路中由于器件的非理想特性,使得VZCD电压的平台起始时刻存在电压尖峰和谐振,而且该电压尖峰的峰值和谐振时间随副边接入负载的改变而改变。因此,在采样VZCD电压的平台值Vstage时需要屏蔽VZCD的谐振的区间。然而,如何自适应选择屏蔽时间以规避该谐振电压是该方法的重要技术难点。
发明内容
本发明的目的是提供一种应用于反激式电源电路的自适应屏蔽时间生成系统,能够随接入负载的改变而自适应的生成屏蔽时间信号,以规避VZCD的谐振电压区间。
为实现上述目的,本发明提供了如下方案:
一种应用于反激式电源电路的自适应屏蔽时间生成系统,反激式电源电路包括原边绕组单元;原边绕组单元包括原边绕组和原边开关管;原边绕组一端连接供电电压,另一端连接原边开关管的输入端;自适应屏蔽时间生成系统包括:
原边电压检测电路,用于采集原边绕组单元的原边电压值;所述原边电压值用于表征原边电流。
原边电压峰值保持电路,输入端与所述原边电压检测电路的输出端连接,用于在原边开关管导通时,输出原边电压值,在原边开关管断开时,保持并输出原边电压峰值。
比较电压值输出电路,用于在所述原边开关管断开时,利用恒流电源对一比较电容器进行充电,在所述原边开关管导通时,对所述比较电容器进行放电;所述比较电压值的峰值大于等于所述原边电压峰值。
第一比较器,正输入端连接所述原边电压峰值保持电路的输出端,负输入端连接所述比较电容器的第一端板,用于在所述正输入端的电压值高于所述负输入端的电压值时,输出高电平,否则输出低电平。
逻辑判断电路,用于根据所述第一比较器的输出和所述原边开关管控制信号,生成屏蔽时间信号。
可选地,所述原边电压峰值保持电路包括:
运算放大器,正输入端与所述原边电压检测电路的输出端连接。
MOS管,栅极和漏极均与所述运算放大器的输出端连接,源极分别与所述运算放大器的负输入端和第一电容器的第一端板连接;用于在所述运算放大器正输入端的原边电压值高于所述运算放大器负输入端的跟随电压值时,对所述第一电容器进行充电,在所述运算放大器正输入端的原边电压值低于所述运算放大器负输入端的跟随电压值时,使所述第一电容器处的电压保持在所述跟随电压值。
第一电容器放电开关,一端接所述第一电容器的第一端板,另一端接地;所述第一电容器的第二端板接地,所述第一电容器放电开关导通时,所述第一电容器接地并迅速完成放电。
复位电路,根据所述原边开关管控制信号,控制所述第一电容器放电开关的导通或断开。
可选地,所述逻辑判断电路包括:逻辑非门控制器和逻辑与门控制器。
所述逻辑非门控制器,输入端获取所述原边开关管控制信号,输出端与所述逻辑与门控制器的第一输入端连接。
所述逻辑与门控制器,第二输入端与所述第一比较器的输出端连接。
可选地,所述自适应屏蔽时间生成系统还包括:
第二比较器,正输入端连接所述比较电容器的第一端板,负输入端连接一恒定参考电压值,用于在所述正输入端的电压值高于所述负输入端的电压值时,输出高电平,否则输出低电平;所述恒定参考电压值与预设最小屏蔽时间正相关;所述比较电压值的峰值大于等于所述恒定参考电压值。
逻辑判断电路,用于根据所述第一比较器的输出、第二比较器的输出和所述原边开关管控制信号,生成屏蔽时间信号。
可选地,所述逻辑判断电路包括:第一逻辑非门控制器、第二逻辑非门控制器、逻辑或门控制器和逻辑与门控制器。
所述第一逻辑非门控制器,输入端采集所述原边开关管控制信号,输出端与所述逻辑与门控制器的第一输入端连接。
所述第二逻辑非门控制器,输入端与所述第二比较器的输出端连接,输出端与所述逻辑或门控制器的第一输入端连接。
所述逻辑或门控制器,第二输入端与所述第一比较器的输出端连接,输出端与所述逻辑与门控制器的第二输入端连接。
可选地,所述比较电压值输出电路包括:恒流电源、比较电容器、比较电容器充电开关、比较电容器放电开关和第三逻辑非门控制器。
所述比较电容器充电开关,一端与所述恒流电源连接,另一端与所述比较电容器的第一端板连接。
所述第三逻辑非门控制器,输入端采集所述原边开关管控制信号,输出端与所述比较电容器充电开关控制连接,在所述原边开关管控制信号为低电平时,控制所述比较电容器充电开关导通。
所述比较电容器放电开关,一端与所述比较电容器的第一端板连接,另一端与所述比较电容器的第二端板连接并接地,受所述原边开关管控制信号控制,在所述原边开关管控制信号为高电平时,所述比较电容器放电开关导通。
可选地,所述比较电容器的容量选取需满足以下公式:
Figure 794670DEST_PATH_IMAGE001
其中,V MIN_BLANK 为一恒定参考电压值,Δt为预设最小屏蔽时间,I charge 为所述恒流电源的电流大小,C charge 为所述比较电容器的容量。
可选地,所述原边电压检测电路包括:第一电阻。
所述第一电阻,一端与所述原边开关管的输出端连接,另一端接地。
可选地,所述原边电压检测电路包括:并联连接的第一电阻和一分支电路。
所述第一电阻,一端与所述原边开关管连接,另一端接地。
所述分支电路,一端与所述原边开关管和所述第一电阻的连接点连接,另一端与所述第一电阻接地端连接;所述分支电路用于对所述原边开关管和所述第一电阻连接点处的原边电压值进行滤波并输出。
可选地,所述分支电路包括串联连接的第二电阻和第二电容器。
所述第二电阻,一端与所述原边开关管和所述第一电阻的连接点连接,另一端与所述第二电容器的第一端板连接;所述第二电容器的第二端板与所述第一电阻的接地端连接。
根据本发明提供的具体实施例,本发明公开了以下技术效果:
本发明提供的一种应用于反激式电源电路的自适应屏蔽时间生成系统,包括:原边电压检测电路,用于采集原边绕组单元的原边电压值;原边电压峰值保持电路,输入端与所述原边电压检测电路的输出端连接,用于在原边开关管导通时,输出原边电压值,在原边开关管断开时,保持并输出原边电压峰值;比较电压值输出电路,用于在所述原边开关管断开时,利用恒流电源对一比较电容器进行充电,在所述原边开关管导通时,对所述比较电容器进行放电;所述比较电压值的峰值大于等于所述原边电压峰值;第一比较器,正输入端连接所述原边电压峰值保持电路的输出端,负输入端连接所述比较电容器的第一端板,用于在所述正输入端的电压值高于所述负输入端的电压值时,输出高电平,否则输出低电平;逻辑判断电路,用于根据所述第一比较器的输出和所述原边开关管控制信号,生成屏蔽时间信号。本发明中除了将导致退磁时间开启的原边开关管控制信号作为屏蔽时间信号生成的基础条件之外,考虑到原边电压峰值的大小与用电负载呈正相关,通过采集原边电压并保持在原边电压峰值输出,作为屏蔽时间信号生成的决定性条件之一,在退磁时间内,可以随接入负载的改变而自适应的生成屏蔽时间信号;最终生成的屏蔽时间信号高电平持续时间与ZCD信号的尖峰持续时间基本相同,将其结合到现有的ZCD信号采集中,能够达到屏蔽掉ZCD信号平台起始时刻存在的电压尖峰和谐振的效果,保障了采样ZCD信号平台值时的准确度,进一步保证了退磁时间的精准测量。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为用于检测退磁时间的退磁时间检测电路的示意图,(a)为退磁时间检测电路的结构示意图,(b)为ZCD信号的波形图;
图2为本发明提供的一种应用于反激式电源电路的自适应屏蔽时间生成系统的结构示意图;
图3为本发明提供的自适应屏蔽时间生成系统中原边电压峰值保持电路的结构示意图;
图4为本发明提供的自适应屏蔽时间生成系统中仅包括第一比较器时的波形图;
图5为本发明提供的自适应屏蔽时间生成系统中仅包括第一比较器时逻辑判断电路的结构示意图;
图6为本发明提供的自适应屏蔽时间生成系统中包括第一比较器和第二比较器时的波形图(V CS_PEAK V MIN_BLANK 的情况);
图7为本发明提供的自适应屏蔽时间生成系统中包括第一比较器和第二比较器时的波形图(V MIN_BLANK V CS_PEAK 的情况);
图8为本发明提供的自适应屏蔽时间生成系统中包括第一比较器和第二比较器时逻辑判断电路的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在反激式电源电路中还包括辅助绕组单元和退磁时间检测电路,辅助绕组单元中包括辅助绕组N a 和串联电阻R 1和电阻R 2,辅助绕组一端接地,另一端通过电阻R 1和电阻R 2的串联结构后接地,退磁时间检测电路从电阻R 1和电阻R 2连接点处获取ZCD信号,输出退磁时间信号。而由于在实际的电路中由于器件的非理想特性(主要是变压器的漏感),使得ZCD电压的平台起始时刻存在明显的电压尖峰和谐振,如图1所示的,而且该电压尖峰的峰值和谐振时间随负载情况改变而改变。因此,需要在ZCD采样时需要屏蔽其电压谐振的区间。
本发明的目的是提供一种应用于反激式电源电路的自适应屏蔽时间生成系统,能够随接入负载的改变而自适应的生成屏蔽时间信号,以规避VZCD的谐振电压区间。
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
实施例1:
本实施例提供了一种应用于反激式电源电路的自适应屏蔽时间生成系统,如图2所示的结构示意图,反激式电源电路包括原边绕组单元;原边绕组单元包括原边绕组和原边开关管Q 1;原边绕组一端连接供电电压V IN ,另一端连接原边开关管Q 1的输入端。自适应屏蔽时间生成系统包括:
原边电压检测电路,用于采集原边绕组单元的原边电压值V CS ;所述原边电压值V CS 用于表征原边电流。
原边电压峰值保持电路,输入端与所述原边电压检测电路的输出端连接,用于在原边开关管Q 1导通时,输出原边电压值V CS ,在原边开关管Q 1断开时,保持并输出原边电压峰值V CS_PEAK
比较电压值输出电路,用于在所述原边开关管Q 1断开时,利用恒流电源I charge 对一比较电容器C charge 进行充电,比较电压值输出电路输出的比较电压值V charge 逐渐上升,在所述原边开关管Q 1导通时,对所述比较电容器C charge 进行放电,比较电压值输出电路输出的比较电压值V charge 迅速下降;比较电压值V charge 的峰值大于等于原边电压峰值V CS_PEAK
第一比较器,正输入端连接所述原边电压峰值保持电路的输出端,负输入端连接所述比较电容器C charge 的第一端板,用于在所述正输入端的电压值高于所述负输入端的电压值时,输出高电平,否则输出低电平。
逻辑判断电路,用于根据所述第一比较器的输出和所述原边开关管控制信号,生成屏蔽时间信号;屏蔽时间信号的高电平持续时间与ZCD信号的尖峰持续时间相同,可用于对ZCD信号中尖峰的屏蔽。
原边电压峰值保持电路用于提取V CS 电压并保持在其峰值输出,所以原边电压峰值保持电路的输出电压(V CS_HOLD )在PWM信号持续为高电平开始逐渐上升,并最终稳压至V CS_PEAK ,在PWM信号降为低电平时仍保持峰值输出,直到PWM由低电平升为高电平的极短时间内进行放电,但在PWM信号持续为高电平时又开始逐渐上升,并再次稳压在V CS_PEAK 。具体在本实施例中,如图3所示,原边电压峰值保持电路包括:
运算放大器,正输入端与所述原边电压检测电路的输出端连接。
MOS管Q 2,栅极和漏极均与所述运算放大器的输出端连接,源极分别与所述运算放大器的负输入端和第一电容器C 1的第一端板连接;用于在所述运算放大器正输入端的原边电压值高于所述运算放大器负输入端的跟随电压值时,对所述第一电容器C 1进行充电,在所述运算放大器正输入端的原边电压值低于所述运算放大器负输入端的跟随电压值时,使所述第一电容器C 1处的电压保持在所述跟随电压值。
第一电容器放电开关S 3,一端接所述第一电容器C 1的第一端板,另一端接地;所述第一电容器C 1的第二端板接地,所述第一电容器放电开关S 3导通时,所述第一电容器C 1接地并迅速完成放电。
复位电路,根据所述原边开关管控制信号,控制所述第一电容器放电开关S 3的导通或断开。原边电压峰值保持电路的复位由PWM信号的上升沿触发产生一个纳秒级别的高电平脉冲信号使第一电容器放电开关S 3闭合,第一电容器C 1迅速进行放电,从而完成复位操作。
如图4所示,由于ZCD信号尖峰起始点是自原边开关管控制信号切换为低电平开始的,且大致是在第一比较器正输入端的电压值高于其负输入端的电压值时结束的,因此本实施例中的逻辑判断电路包括:如图5所示,逻辑非门控制器和逻辑与门控制器。
所述逻辑非门控制器,输入端获取所述原边开关管控制信号,输出端与所述逻辑与门控制器的第一输入端连接。
所述逻辑与门控制器,第二输入端与所述第一比较器的输出端连接,根据两个输入端输入的电平信号,持续输出高电平或低电平。
也就是说,本实施例中逻辑判断电路根据下式生成屏蔽时间信号V blank
Figure 512090DEST_PATH_IMAGE002
其中,V blank 即为屏蔽时间信号,PWM为原边开关管控制信号,
Figure 579403DEST_PATH_IMAGE003
表示为对PWM信号取反,V COMP1为第一比较器的输出信号。
为了保障增强系统的逻辑安全性和适应性,在一些实施方式中,自适应屏蔽时间生成系统还包括:
第二比较器,正输入端连接所述比较电容器C charge 的第一端板,负输入端连接一恒定参考电压值V MIN_BLANK ,用于在所述正输入端的电压值高于所述负输入端的电压值时,输出高电平,否则输出低电平;所述恒定参考电压值V MIN_BLANK 与预设最小屏蔽时间Δt正相关;所述比较电压值V charge 的峰值大于等于所述恒定参考电压值V MIN_BLANK
逻辑判断电路,用于根据所述第一比较器的输出、第二比较器的输出和所述原边开关管控制信号,生成屏蔽时间信号。
在设置了与预设最小屏蔽时间对应的恒定参考电压后,屏蔽时间信号存在两种情况,一种是在原边电压峰值高于该恒定参考电压时的情况,另一种是在原边电压峰值低于该恒定参考电压时的情况。
由于ZCD信号尖峰起始点是自原边开关管控制信号切换为低电平开始的,因此无论是哪种情况,屏蔽时间信号的一个高电平周期起点均是原边开关管控制信号的一个下降沿的时间点,而屏蔽时间信号的高电平周期终点却不尽相同;如图6所示,在原边电压峰值高于该恒定参考电压时的情况,屏蔽时间信号的一个高电平周期的终点以比较电压值高于原边电压峰值的时间节点为准;而如图7所示,在原边电压峰值低于该恒定参考电压时的情况,屏蔽时间信号的一个高电平周期的终点则以比较电压值高于恒定参考电压的时间节点为准,因此,如图8所示,逻辑判断电路包括:第一逻辑非门控制器、第二逻辑非门控制器、逻辑或门控制器和逻辑与门控制器。
所述第一逻辑非门控制器,输入端采集所述原边开关管控制信号,输出端与所述逻辑与门控制器的第一输入端连接。
所述第二逻辑非门控制器,输入端与所述第二比较器的输出端连接,输出端与所述逻辑或门控制器的第一输入端连接。
所述逻辑或门控制器,第二输入端与所述第一比较器的输出端连接,输出端与所述逻辑与门控制器的第二输入端连接。
逻辑与门扩展性根据两个输入端输入的电平信号,持续输出高电平或低电平。
在上述这种实施方式中,逻辑判断电路根据下式生成屏蔽时间信号V blank
Figure 128196DEST_PATH_IMAGE004
其中,V blank 即为屏蔽时间信号,PWM为原边开关管控制信号,
Figure 888342DEST_PATH_IMAGE005
表示为对PWM信号取反,V COMP1为第一比较器的输出信号,V COMP2为第二比较器的输出信号,
Figure 93058DEST_PATH_IMAGE006
表示为对V COMP2信号取反。
具体在本实施例中,比较电压值输出电路包括:恒流电源I charge 、比较电容器C charge 、比较电容器充电开关S 1、比较电容器放电开关S 2和第三逻辑非门控制器。
比较电容器充电开关S 1,一端与恒流电源I charge 连接,另一端与比较电容器C charge 的第一端板连接。
第三逻辑非门控制器,输入端采集原边开关管控制信号,输出端与比较电容器充电开关S 1控制连接,在原边开关管控制信号为低电平时,控制比较电容器充电开关S 1导通。
比较电容器放电开关S 2,一端与比较电容器C charge 的第一端板连接,另一端与比较电容器C charge 的第二端板连接并接地,受原边开关管控制信号控制,在原边开关管控制信号为高电平时,比较电容器放电开关S 2导通。
根据比较电压值输出电路的原理,可以发现比较电压值的上升趋势决定了第一比较器和第二比较器高电平或低电平持续时间,比较电容器C charge 的容量选取需满足以下公式:
Figure 226712DEST_PATH_IMAGE007
其中,V MIN_BLANK 为一恒定参考电压值,Δt为预设最小屏蔽时间,I charge 为所述恒流电源的电流大小,C charge 为所述比较电容器C charge 的容量;通常情况下,反激式AC/DC开关变换器的最小屏蔽时间约为0.7uS~1uS(即上式中的Δt),对应的恒定参考电压V MIN_BLANK 也随系统实现而为某一定值(如0.1V、0.15V);此时V MIN_BLANK Δt为一固定比值,恒流电源I charge 和比较电容器C charge 的参数选取则有一一对应的关系,在恒流电源I charge 确定后,比较电容器C charge 也自然能够确定。
变压器原边电流检测的基本原理是通过测量与变压器原边绕组串联的第一电阻R 3的电压降,实现间接测量变压器原边电压值的目的。具体到本实施例中,如图2所示的,原边电压检测电路包括:第一电阻R 3,第一电阻R 3的一端与原边开关管Q 1的输出端连接,另一端接地。
实际应用中,变压器原边开关管Q 1在正常工作时总处于高速开关状态,进而导致第一电阻R 3的端电压存在较大高频噪声。因此,通常对V CS 信号中的高频噪声进行滤除,以提高采样精度,具体在本实施例中,原边电压检测电路包括:并联连接的第一电阻R 3和一分支电路。
第一电阻R 3,一端与原边开关管Q 1连接,另一端接地。
分支电路,一端与原边开关管Q 1和所述第一电阻R 3的连接点连接,另一端与第一电阻R 3接地端连接;分支电路用于对所述原边开关管Q 1和所述第一电阻R 3连接点处的原边电压值V CS 进行滤波并输出。
具体来说,分支电路包括串联连接的第二电阻R 4和第二电容器C 2
第二电阻R 4,一端与所述原边开关管Q 1和所述第一电阻R 3的连接点连接,另一端与所述第二电容器C 2的第一端板连接;所述第二电容器C 2的第二端板与所述第一电阻R 3的接地端连接;第二电阻R 4和第二电容器C 2构成的低通RC滤波电路滤除了V CS 信号的高频噪声,提高了采样精度。
本实施例中,除了将导致退磁时间开启的原边开关管控制信号作为屏蔽时间信号生成的基础条件之外,考虑到原边电压峰值的大小与用电负载呈正相关,通过采集原边电压并保持在原边电压峰值输出,作为屏蔽时间信号生成的决定性条件之一,在退磁时间内,可以随接入负载的改变而自适应的生成屏蔽时间信号;最终生成的屏蔽时间信号高电平持续时间与ZCD信号的尖峰持续时间基本相同,将其结合到现有的ZCD信号采集中,能够达到屏蔽掉ZCD信号平台起始时刻存在的电压尖峰和谐振的效果,保障了采样ZCD信号平台值时的准确度,进一步保证了退磁时间的精准测量。
本文中应用了具体个例,但以上描述仅是对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;本领域的技术人员应该理解,上述本发明的各模块或各步骤可以用通用的计算机装置来实现,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。本发明不限制于任何特定的硬件和软件的结合。
同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处。综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种应用于反激式电源电路的自适应屏蔽时间生成系统,所述反激式电源电路包括原边绕组单元;所述原边绕组单元包括原边绕组和原边开关管;所述原边绕组一端连接供电电压,另一端连接原边开关管的输入端;其特征在于,所述自适应屏蔽时间生成系统包括:
原边电压检测电路,用于采集原边绕组单元的原边电压值;所述原边电压值用于表征原边电流;
原边电压峰值保持电路,输入端与所述原边电压检测电路的输出端连接,用于在原边开关管导通时,输出原边电压值,在原边开关管断开时,保持并输出原边电压峰值;
比较电压值输出电路,用于在所述原边开关管断开时,利用恒流电源对一比较电容器进行充电,在所述原边开关管导通时,对所述比较电容器进行放电;所述比较电压值的峰值大于等于所述原边电压峰值;
第一比较器,正输入端连接所述原边电压峰值保持电路的输出端,负输入端连接所述比较电容器的第一端板,用于在所述正输入端的电压值高于所述负输入端的电压值时,输出高电平,否则输出低电平;
逻辑判断电路,用于根据所述第一比较器的输出和所述原边开关管控制信号,生成屏蔽时间信号。
2.根据权利要求1所述的自适应屏蔽时间生成系统,其特征在于,所述原边电压峰值保持电路包括:
运算放大器,正输入端与所述原边电压检测电路的输出端连接;
MOS管,栅极和漏极均与所述运算放大器的输出端连接,源极分别与所述运算放大器的负输入端和第一电容器的第一端板连接;用于在所述运算放大器正输入端的原边电压值高于所述运算放大器负输入端的跟随电压值时,对所述第一电容器进行充电,在所述运算放大器正输入端的原边电压值低于所述运算放大器负输入端的跟随电压值时,使所述第一电容器处的电压保持在所述跟随电压值;
第一电容器放电开关,一端接所述第一电容器的第一端板,另一端接地;所述第一电容器的第二端板接地,所述第一电容器放电开关导通时,所述第一电容器接地并迅速完成放电;
复位电路,根据所述原边开关管控制信号,控制所述第一电容器放电开关的导通或断开。
3.根据权利要求1所述的自适应屏蔽时间生成系统,其特征在于,所述逻辑判断电路包括:逻辑非门控制器和逻辑与门控制器;
所述逻辑非门控制器,输入端获取所述原边开关管控制信号,输出端与所述逻辑与门控制器的第一输入端连接;
所述逻辑与门控制器,第二输入端与所述第一比较器的输出端连接。
4.根据权利要求1所述的自适应屏蔽时间生成系统,其特征在于,所述自适应屏蔽时间生成系统还包括:
第二比较器,正输入端连接所述比较电容器的第一端板,负输入端连接一恒定参考电压值,用于在所述正输入端的电压值高于所述负输入端的电压值时,输出高电平,否则输出低电平;所述恒定参考电压值与预设最小屏蔽时间正相关;所述比较电压值的峰值大于等于所述恒定参考电压值;
逻辑判断电路,用于根据所述第一比较器的输出、第二比较器的输出和所述原边开关管控制信号,生成屏蔽时间信号。
5.根据权利要求4所述的自适应屏蔽时间生成系统,其特征在于,所述逻辑判断电路包括:第一逻辑非门控制器、第二逻辑非门控制器、逻辑或门控制器和逻辑与门控制器;
所述第一逻辑非门控制器,输入端采集所述原边开关管控制信号,输出端与所述逻辑与门控制器的第一输入端连接;
所述第二逻辑非门控制器,输入端与所述第二比较器的输出端连接,输出端与所述逻辑或门控制器的第一输入端连接;
所述逻辑或门控制器,第二输入端与所述第一比较器的输出端连接,输出端与所述逻辑与门控制器的第二输入端连接。
6.根据权利要求1所述的自适应屏蔽时间生成系统,其特征在于,所述比较电压值输出电路包括:恒流电源、比较电容器、比较电容器充电开关、比较电容器放电开关和第三逻辑非门控制器;
所述比较电容器充电开关,一端与所述恒流电源连接,另一端与所述比较电容器的第一端板连接;
所述第三逻辑非门控制器,输入端采集所述原边开关管控制信号,输出端与所述比较电容器充电开关控制连接,在所述原边开关管控制信号为低电平时,控制所述比较电容器充电开关导通;
所述比较电容器放电开关,一端与所述比较电容器的第一端板连接,另一端与所述比较电容器的第二端板连接并接地,受所述原边开关管控制信号控制,在所述原边开关管控制信号为高电平时,所述比较电容器放电开关导通。
7.根据权利要求6所述的自适应屏蔽时间生成系统,其特征在于,所述比较电容器的容量选取需满足以下公式:
Figure 781399DEST_PATH_IMAGE001
其中,V MIN_BLANK 为一恒定参考电压值,Δt为预设最小屏蔽时间,I charge 为所述恒流电源的电流大小,C charge 为所述比较电容器的容量。
8.根据权利要求1所述的自适应屏蔽时间生成系统,其特征在于,所述原边电压检测电路包括:第一电阻;
所述第一电阻,一端与所述原边开关管的输出端连接,另一端接地。
9.根据权利要求1所述的自适应屏蔽时间生成系统,其特征在于,所述原边电压检测电路包括:并联连接的第一电阻和一分支电路;
所述第一电阻,一端与所述原边开关管连接,另一端接地;
所述分支电路,一端与所述原边开关管和所述第一电阻的连接点连接,另一端与所述第一电阻接地端连接;所述分支电路用于对所述原边开关管和所述第一电阻连接点处的原边电压值进行滤波并输出。
10.根据权利要求9所述的自适应屏蔽时间生成系统,其特征在于,所述分支电路包括串联连接的第二电阻和第二电容器;
所述第二电阻,一端与所述原边开关管和所述第一电阻的连接点连接,另一端与所述第二电容器的第一端板连接;所述第二电容器的第二端板与所述第一电阻的接地端连接。
CN202211387875.2A 2022-11-08 2022-11-08 一种应用于反激式电源电路的自适应屏蔽时间生成系统 Active CN115441702B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211387875.2A CN115441702B (zh) 2022-11-08 2022-11-08 一种应用于反激式电源电路的自适应屏蔽时间生成系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211387875.2A CN115441702B (zh) 2022-11-08 2022-11-08 一种应用于反激式电源电路的自适应屏蔽时间生成系统

Publications (2)

Publication Number Publication Date
CN115441702A true CN115441702A (zh) 2022-12-06
CN115441702B CN115441702B (zh) 2023-02-17

Family

ID=84252266

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211387875.2A Active CN115441702B (zh) 2022-11-08 2022-11-08 一种应用于反激式电源电路的自适应屏蔽时间生成系统

Country Status (1)

Country Link
CN (1) CN115441702B (zh)

Citations (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050024898A1 (en) * 2003-07-28 2005-02-03 Ta-Yung Yang Primary-side controlled flyback power converter
WO2007054886A2 (en) * 2005-11-11 2007-05-18 Bobinados De Transformadores S.L. Boost converter for power factor correction
CN101404455A (zh) * 2008-11-03 2009-04-08 深圳市联德合微电子有限公司 三端式功率开关电源电路
CN101594048A (zh) * 2009-03-19 2009-12-02 深圳市联德合微电子有限公司 一种具有过流保护功能的pwm型降压变换器
CN105471270A (zh) * 2016-01-22 2016-04-06 矽力杰半导体技术(杭州)有限公司 一种具有自适应消隐时间的控制电路及控制方法
CN105629171A (zh) * 2015-12-31 2016-06-01 国电南瑞科技股份有限公司 一种应用于励磁系统的灭磁及过电压性能测试仪和其测试方法
US20160301317A1 (en) * 2015-04-13 2016-10-13 Magnachip Semiconductor, Ltd. Pulse-width modulation (pwm) controlling apparatus for flyback converter
CN109256942A (zh) * 2018-11-01 2019-01-22 电子科技大学 一种适用于原边反馈反激变换器的自适应启动电路
CN110224619A (zh) * 2019-06-13 2019-09-10 无锡猎金半导体有限公司 一种逐周期自适应驱动电压调整的次级边同步整流控制器电路
CN209963955U (zh) * 2016-09-12 2020-01-17 半导体元件工业有限责任公司 电源控制器
CN110829383A (zh) * 2019-11-15 2020-02-21 成都启臣微电子股份有限公司 一种双绕组副边反馈开关电源多模式保护电路
CN111200365A (zh) * 2020-03-02 2020-05-26 上海南芯半导体科技有限公司 一种反激变换器的控制方法及其控制电路
CN210776358U (zh) * 2019-09-20 2020-06-16 芯好半导体(成都)有限公司 一种恒流控制电路和恒流控制装置
CN111865094A (zh) * 2020-08-18 2020-10-30 上海新进芯微电子有限公司 一种反激式开关电源及其同步整流驱动电路
TW202040922A (zh) * 2018-12-28 2020-11-01 荷蘭商露明控股公司 用於直流-直流轉換器電路之零電流偵測及啟動之系統、設備及方法
CN112928924A (zh) * 2021-02-01 2021-06-08 杭州电子科技大学 一种谐振型反激变换器控制器
CN113037087A (zh) * 2019-12-25 2021-06-25 三美电机株式会社 谐振电压衰减检测电路、开关电源用半导体装置以及开关电源装置
CN113541503A (zh) * 2021-02-26 2021-10-22 南京航空航天大学 一种零电流开关有源钳位电流型推挽直流变换器
CN113572364A (zh) * 2021-07-29 2021-10-29 昂宝电子(上海)有限公司 开关电源系统及其同步整流控制器
CN113595414A (zh) * 2021-06-15 2021-11-02 袁源兰 一种ac/dc反激变换器
CN113728412A (zh) * 2019-04-24 2021-11-30 浦卓科技创新服务有限公司 用于等离子体加工设备的电压波形发生器
CN114362274A (zh) * 2020-09-29 2022-04-15 意法半导体股份有限公司 放电控制电路、对应的系统、车辆和方法

Patent Citations (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050024898A1 (en) * 2003-07-28 2005-02-03 Ta-Yung Yang Primary-side controlled flyback power converter
WO2007054886A2 (en) * 2005-11-11 2007-05-18 Bobinados De Transformadores S.L. Boost converter for power factor correction
CN101404455A (zh) * 2008-11-03 2009-04-08 深圳市联德合微电子有限公司 三端式功率开关电源电路
CN101594048A (zh) * 2009-03-19 2009-12-02 深圳市联德合微电子有限公司 一种具有过流保护功能的pwm型降压变换器
US20160301317A1 (en) * 2015-04-13 2016-10-13 Magnachip Semiconductor, Ltd. Pulse-width modulation (pwm) controlling apparatus for flyback converter
CN105629171A (zh) * 2015-12-31 2016-06-01 国电南瑞科技股份有限公司 一种应用于励磁系统的灭磁及过电压性能测试仪和其测试方法
CN105471270A (zh) * 2016-01-22 2016-04-06 矽力杰半导体技术(杭州)有限公司 一种具有自适应消隐时间的控制电路及控制方法
CN209963955U (zh) * 2016-09-12 2020-01-17 半导体元件工业有限责任公司 电源控制器
CN109256942A (zh) * 2018-11-01 2019-01-22 电子科技大学 一种适用于原边反馈反激变换器的自适应启动电路
TW202040922A (zh) * 2018-12-28 2020-11-01 荷蘭商露明控股公司 用於直流-直流轉換器電路之零電流偵測及啟動之系統、設備及方法
CN113728412A (zh) * 2019-04-24 2021-11-30 浦卓科技创新服务有限公司 用于等离子体加工设备的电压波形发生器
CN110224619A (zh) * 2019-06-13 2019-09-10 无锡猎金半导体有限公司 一种逐周期自适应驱动电压调整的次级边同步整流控制器电路
CN210776358U (zh) * 2019-09-20 2020-06-16 芯好半导体(成都)有限公司 一种恒流控制电路和恒流控制装置
CN110829383A (zh) * 2019-11-15 2020-02-21 成都启臣微电子股份有限公司 一种双绕组副边反馈开关电源多模式保护电路
CN113037087A (zh) * 2019-12-25 2021-06-25 三美电机株式会社 谐振电压衰减检测电路、开关电源用半导体装置以及开关电源装置
CN111200365A (zh) * 2020-03-02 2020-05-26 上海南芯半导体科技有限公司 一种反激变换器的控制方法及其控制电路
CN111865094A (zh) * 2020-08-18 2020-10-30 上海新进芯微电子有限公司 一种反激式开关电源及其同步整流驱动电路
CN114362274A (zh) * 2020-09-29 2022-04-15 意法半导体股份有限公司 放电控制电路、对应的系统、车辆和方法
CN112928924A (zh) * 2021-02-01 2021-06-08 杭州电子科技大学 一种谐振型反激变换器控制器
CN113541503A (zh) * 2021-02-26 2021-10-22 南京航空航天大学 一种零电流开关有源钳位电流型推挽直流变换器
CN113595414A (zh) * 2021-06-15 2021-11-02 袁源兰 一种ac/dc反激变换器
CN113572364A (zh) * 2021-07-29 2021-10-29 昂宝电子(上海)有限公司 开关电源系统及其同步整流控制器

Also Published As

Publication number Publication date
CN115441702B (zh) 2023-02-17

Similar Documents

Publication Publication Date Title
CN102882377B (zh) 一种同步整流控制方法及其同步整流控制电路
CN108521115B (zh) 一种开关电源的原边控制器及开关电源
CN102761265B (zh) 开关电源控制器和操作开关电源的方法
US20170229969A1 (en) Constant voltage output circuit, flyback switching power supply and electronic device
CN112510983B (zh) 用于开关电源的短路保护电路、芯片及系统
CN203661377U (zh) 双绕组单级原边反馈的led灯驱动电路
CN109921624B (zh) 一种开关电源控制器、开关电源及其过压检测方法
CN209134299U (zh) 开关电源转换器及其负载电流检测电路
CN105244848A (zh) 过压保护方法及电路
KR20100000667A (ko) 스위치 제어 장치 및 이를 포함하는 컨버터
CN105375798A (zh) 自适应采样电路、原边反馈恒压系统及开关电源系统
CN102055311B (zh) 线性稳压电源装置及其软启动方法
CN205160398U (zh) 自适应采样电路、印刷电路板、原边反馈恒压系统及开关电源系统
JP4575224B2 (ja) スイッチング電源
CN113702688B (zh) 截止电流检测电路、截止电流检测方法以及开关充电电路
CN105305798A (zh) 应用于降压变换器的限流保护电路及限流保护方法
CN115441702B (zh) 一种应用于反激式电源电路的自适应屏蔽时间生成系统
CN111786556B (zh) 一种用于峰值电流控制模式升压变换器的双模补偿系统
CN116667505B (zh) 充电控制方法、装置、系统及电子设备
CN110381637B (zh) 一种过温保护电路及led灯具
CN108880252A (zh) 线性恒流电路
CN108153366A (zh) 一种过压保护电路
CN114189132B (zh) 用于功率因数校正的控制方法和电路
CN112469165A (zh) Led驱动电路及方法
CN116581984A (zh) 一种控制方法、装置、控制芯片及开关电源

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant