CN115395972A - 一种两级滤波的方法 - Google Patents

一种两级滤波的方法 Download PDF

Info

Publication number
CN115395972A
CN115395972A CN202211077639.0A CN202211077639A CN115395972A CN 115395972 A CN115395972 A CN 115395972A CN 202211077639 A CN202211077639 A CN 202211077639A CN 115395972 A CN115395972 A CN 115395972A
Authority
CN
China
Prior art keywords
frequency
channel
channels
pass filter
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202211077639.0A
Other languages
English (en)
Other versions
CN115395972B (zh
Inventor
李强
程志福
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Henan Puda Information Technology Co ltd
Original Assignee
Henan Puda Information Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Henan Puda Information Technology Co ltd filed Critical Henan Puda Information Technology Co ltd
Priority to CN202211077639.0A priority Critical patent/CN115395972B/zh
Publication of CN115395972A publication Critical patent/CN115395972A/zh
Application granted granted Critical
Publication of CN115395972B publication Critical patent/CN115395972B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Superheterodyne Receivers (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明涉及无线电通信的技术领域,尤其是涉及一种两级滤波的方法。其采用ADC采集中频信号,采集之后的频谱图,在一定带宽信号条件下,可以划分为多路信道,不同的信道中包含不同的信息,之后将多路信道分为多个不同的整体,每个整体包括若干个信道;从信道的起始频点开始,将最靠近起始频点的整体的中心频点逐个搬移到0频位置,然后通过低通滤波器滤波,将每个整体的具体信道再逐一搬频到0频;最后经过低通滤波器处理和抽取降速之后,将数据送至DSP处理器件,就获取到每个信道的数据。本发明通过采用一种特殊的搬频方式,大大减少了FPGA内部的DSP资源消耗。

Description

一种两级滤波的方法
技术领域
本发明涉及无线电通信的技术领域,尤其是涉及一种两级滤波的方法。
背景技术
软件无线电的核心思想是对天线感应的射频模拟信号尽可能的直接数字化,将其变换为适合DSP器件或者计算机容易处理的数据流,然后通过软件来完成各种功能。在现阶段,由于受到各种关键器件,特别是ADC(模数变换器)采样速率,工作带宽和通用DSP处理速度的限制。在目前大多数软件无线电接收机中,一般先经过模拟下变频至适当的中频,然后在中频用ADC数字化后输出高速数字中频信号,再经过数字下变频器的变频,抽取和低通滤波处理之后变为低速的基带信号,最后将基带信号送给通用DSP器件作为后续的解调,解码抗干扰,抗衰落,自适应均衡等处理,这样大大降低了对ADC和DSP器件性能的要求。
在实际应用中通常选用FPGA来实现将ADC数字化后输出的高速中频信号进行数字下变频。在以往的数字DDC中,通常利用DDS核来实现数字DDC,在实现设计的过程中,通过需要对信号进行在很多路不同频点位置下的变频处理。通常情况下,天线接收的信号经过模拟下变频器处理后,变换到中频,再利用ADC直接进行采集即可,因此处理一定带宽信号的时候,只需要满足带通采样定理即可。最后将不同位置的信号各自独立搬频到0频位置,再经过低通滤波器处理,抽取降速之后,将数据送至DSP处理器件。但是这种频谱搬移的方式严重消耗FPGA内部的DSP资源,对FPGA内部资源消耗是一个很大的挑战。与此同时带来功耗的上升,设备温度的过高等情况。
如图1-图4所示,原有的技术方案中需要将每个信道独立的频移至0中频,即将所有信道中心逐一移频到0频位置,然后再进行低通滤波和抽取处理。在实际设计中一定带宽的信号通常包含几十路甚至上百路信道信息,FPGA编程中通常需要对上下变频、滤波、抽取代码进行几十次甚至上百次重复调用,会导致布局布线紧张,从另一个层面上面分析,程序涉及到FIR滤波器,该滤波器在FPGA实现中可以调用FIR核来实现,这种IP核会消耗FPGA内部的DSP资源,而DSP资源在FPGA内部是非常稀缺的。
发明内容
为解决上述问题,本发明提供了一种两级滤波的方法,其给出了一种特殊的搬频方式,大大减少了FPGA内部的DSP资源消耗。
本发明的上述发明目的是通过以下技术方案得以实现的:
一种两级滤波的方法,包括无线电接收机、模拟下变频器、ADC和低通滤波器,包括如下步骤:
S1.经过所述模拟下变频器,对进入到所述无线电接收机内的无线信号进行下变频处理,使其成为中频信号;
S2.采用所述ADC采集中频信号,采集之后的频谱图,在一定带宽信号条件下,可以划分为多路信道,不同的所述信道中包含不同的信息,之后将多路所述信道分为多个不同的整体,每个所述整体包括若干个信道;
S3.从所述信道的起始频点开始,将最靠近起始频点的所述整体的中心频点逐个搬移到0频位置,然后通过所述低通滤波器滤波,将每个所述整体的具体信道再逐一搬频到0频;
S4.最后经过低通滤波器处理和抽取降速之后,将数据送至DSP处理器件,就获取到每个所述信道的数据。
优选地,在进行下变频处理时,直接使用FPGA中DDS IP核来产生离散的正余弦信号,用于和离散化的数字信号相乘,进而实现下变频。
综上所述,本发明的有益技术效果为:
通过采用新的搬频方式,大大减少了FPGA内部的DSP资源消耗,另一方面可以使用成本更低的FPGA芯片,节省功耗。同时,改变原有的下变频方式,直接使用FPGA中DDS IP核来产生离散的正余弦信号,用于和离散化的数字信号相乘,实现起来较为简单,程序架构设计更加简洁。
附图说明
图1是现有技术中频谱搬移前的频谱图;
图2是图1中将信道1中心位置搬频至0频时的频谱图;
图3是图1中将信道2中心位置搬频至0频时的频谱图;
图4是图1中将最后一个信道中心位置搬频至0频时的频谱图;
图5是本发明的第一个整体信道中心位置搬频至0频时的频谱图;
图6是本发明的第二个整体信道中心位置搬频至0频时的频谱图;
图7是采用传统搬频方式时FIR核资源消耗预估报告;
图8是采用本发明的搬频方式时FIR核资源消耗预估报告。
具体实施方式
以下结合附图对本发明作进一步详细说明。
参考图5和图6,为本发明公开的一种两级滤波的方法,包括无线电接收机、模拟下变频器、ADC和低通滤波器。在对进入到无线电接收机内的无线信号进行处理时,先经过模拟下变频器进行模拟下变频处理,使其成为中频信号。接着采用ADC对中频信号进行采集,采集之后的频谱图,在一定带宽信号条件下,可以划分为多路信道,不同的信道中包含不同的信息,之后将多路信道分为多个不同的整体,每个整体包括若干个信道。然后从信道的起始频点开始,将最靠近起始频点的整体的中心频点逐个搬移到0频位置,然后通过低通滤波器滤波,将每个整体的具体信道再逐一搬频到0频。最后经过低通滤波器处理和抽取降速之后,将数据送至DSP处理器件,就获取到每个信道的数据。采用这种搬频方式,大大减少了FPGA内部的DSP资源消耗。
另外,NCO是决定DDC性能的主要因素之一,NCO的目标是产生频率可变的正余弦样本信号。NCO采用直接数字合成(DDS)的方法实现,目前常见的技术有查表法和CORDIC计算法,在软件无线电超高速的信号采样频率的情况下,NCO产生的正弦样本最有效和最简单的方法就是查表法,即事先根据各个NCO正弦波相位计算好相应的正弦值,并按相位角度作为地址存储该相位的正弦值数据。采用现有的查表法和CORDIC计算法在FPGA中实现起来较为复杂,程序设计上面容易出错。为解决上述问题,在下变频方式上也有所改变。其直接使用FPGA中DDS IP核来产生离散的正余弦信号,用于和离散化的数字信号相乘,进而实现下变频。
采用传统的搬频方式,在使用FPGA中的FIR核的时候,通过UI界面可以清楚看到资源消耗情况。同时FIR核所消耗的DSP资源与工作时钟频率和采样时钟频率的比值有关系,若工作时钟越高,采样时钟频率越小,则所消耗的DSP资源越少。如图7所示,当设置工作时钟为230.4MHz,信号采样频率为38.4MHz时,FIR资源评估报告显示当前设计需要消耗DSPslice数量为23个。而采用新的频谱搬移方式时,如图8所示,经过第一次频谱搬移之后,再进行第二次搬频时候,FIR核在设置的时候,工作时钟频率保持不变,依然为230.4MHz,但是信号采样时钟由于经过第一次频谱搬移之后,采样时钟由原来的38.4MHz降到4.8MHz,此时按照这个参数设置FIR核可以发现所消耗的DSP资源大量减少。由原来的23个降到了4个,通常在软件无线电信号处理过程中,信号存在实部和虚部,即I路和Q路。因为I路和Q路均需要进行FIR滤波,因此每一个信道的滤波所消耗的DSP资源将从原来的46个降至8个。在对几十路甚至上百路信道信号进行处理的时候,这种逻辑资源普遍采用重复调用的方式,因此程序总体设计可以将资源大幅度降低,这种方式在另一方面可以使用成本更低的FPGA芯片,节省功耗,程序架构设计更加简洁。
显然,上述实施例仅仅是为清楚地说明本发明所作的举例,而并非是对本发明的实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而这些属于本发明的精神所引伸出的显而易见的变化或变动仍处于本发明的保护范围之中。

Claims (2)

1.一种两级滤波的方法,包括无线电接收机、模拟下变频器、ADC和低通滤波器,其特征在于:包括如下步骤:
S1.经过所述模拟下变频器,对进入到所述无线电接收机内的无线信号进行下变频处理,使其成为中频信号;
S2.采用所述ADC采集中频信号,采集之后的频谱图,在一定带宽信号条件下,可以划分为多路信道,不同的所述信道中包含不同的信息,之后将多路所述信道分为多个不同的整体,每个所述整体包括若干个信道;
S3.从所述信道的起始频点开始,将最靠近起始频点的所述整体的中心频点逐个搬移到0频位置,然后通过所述低通滤波器滤波,将每个所述整体的具体信道再逐一搬频到0频;
S4.最后经过低通滤波器处理和抽取降速之后,将数据送至DSP处理器件,就获取到每个所述信道的数据。
2.根据权利要求1所述的一种两级滤波的方法,其特征在于:在进行下变频处理时,直接使用FPGA中DDS IP核来产生离散的正余弦信号,用于和离散化的数字信号相乘,进而实现下变频。
CN202211077639.0A 2022-09-05 2022-09-05 一种两级滤波的方法 Active CN115395972B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211077639.0A CN115395972B (zh) 2022-09-05 2022-09-05 一种两级滤波的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211077639.0A CN115395972B (zh) 2022-09-05 2022-09-05 一种两级滤波的方法

Publications (2)

Publication Number Publication Date
CN115395972A true CN115395972A (zh) 2022-11-25
CN115395972B CN115395972B (zh) 2023-11-10

Family

ID=84123955

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211077639.0A Active CN115395972B (zh) 2022-09-05 2022-09-05 一种两级滤波的方法

Country Status (1)

Country Link
CN (1) CN115395972B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101908858A (zh) * 2010-07-26 2010-12-08 四川九洲电器集团有限责任公司 一种宽带接收数字前端处理方法
CN103888404A (zh) * 2014-04-10 2014-06-25 厦门大学 一种基于频谱搬移的全频谱载波调制方法
CN104079310A (zh) * 2014-06-18 2014-10-01 华东师范大学 基于软件无线电架构的超短波数传接收系统及其接收方法
CN107976572A (zh) * 2017-12-18 2018-05-01 中国科学院深圳先进技术研究院 一种信道化高精度实时频谱分析方法及其系统
CN109889213A (zh) * 2019-03-07 2019-06-14 西安电子科技大学 一种信道化的方法、装置及计算机存储介质
CN114172527A (zh) * 2021-12-13 2022-03-11 武汉中元通信股份有限公司 数字信道化并行接收方法、装置、电子设备及存储介质

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101908858A (zh) * 2010-07-26 2010-12-08 四川九洲电器集团有限责任公司 一种宽带接收数字前端处理方法
CN103888404A (zh) * 2014-04-10 2014-06-25 厦门大学 一种基于频谱搬移的全频谱载波调制方法
CN104079310A (zh) * 2014-06-18 2014-10-01 华东师范大学 基于软件无线电架构的超短波数传接收系统及其接收方法
CN107976572A (zh) * 2017-12-18 2018-05-01 中国科学院深圳先进技术研究院 一种信道化高精度实时频谱分析方法及其系统
CN109889213A (zh) * 2019-03-07 2019-06-14 西安电子科技大学 一种信道化的方法、装置及计算机存储介质
CN114172527A (zh) * 2021-12-13 2022-03-11 武汉中元通信股份有限公司 数字信道化并行接收方法、装置、电子设备及存储介质

Also Published As

Publication number Publication date
CN115395972B (zh) 2023-11-10

Similar Documents

Publication Publication Date Title
CN1269306C (zh) 无线电接收机
CN101510756A (zh) 基于mimo实时测试平台的数字信号下变频处理系统
CN105024650A (zh) 基于超高速模数转换的多波束信号交织数字下变频方法
CN110943712A (zh) 数字下变频滤波系统
CN102035503B (zh) 滤波装置及级联积分梳状滤波器的滤波方法
EP2362550B1 (en) Digital front-end circuit and method for using the same
KR100654450B1 (ko) 소프트웨어 방식에 의한 통신 방법 및 상기 방법에 의해동작하는 통신 장치
CN107210985B (zh) 一种接收机及信号处理的方法
EP1603297A2 (en) Method and system for analog and digital RF receiver interface
CN101594159B (zh) 一种数字前端滤波的方法及装置
EP1753134B1 (en) Enhanced data rate receiver with an ADC clock rate being a fractional multiple of the receiving symbol rate
US6647075B1 (en) Digital tuner with optimized clock frequency and integrated parallel CIC filter and local oscillator
CN110208755A (zh) 一种基于fpga的动态雷达回波数字下变频系统及方法
CN115395972A (zh) 一种两级滤波的方法
CN106872948B (zh) 基于两级数字下变频的雷达工作信道采集系统及其方法
JP2000505636A (ja) 同一チャネル干渉低減用選択濾波方法
CN101917376B (zh) 一种多载波数字接收机中数字下变频系统的两级变频方法
CN113381777B (zh) 一种数字可重构信道化单比特接收机及其实现方法
US20020025007A1 (en) Receiver
KR100959229B1 (ko) 데이터 수신 장치
Amulya et al. Design and implementation of a reconfigurable digital down converter for 4G systems using MATLAB and FPGA-a review
Li Analysis and design of software defined radio
JP2003037641A (ja) フィルタ・デシメーション装置及びデジタル直交復調器
CN112910475A (zh) 应对复杂信号监测的数字接收机
CN115276674A (zh) 基于fpga多通道的频域数字下变频实时处理方法及系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant