CN115373456B - 一种输出极点动态跟踪补偿的并联调制低压差线性稳压器 - Google Patents

一种输出极点动态跟踪补偿的并联调制低压差线性稳压器 Download PDF

Info

Publication number
CN115373456B
CN115373456B CN202211143091.5A CN202211143091A CN115373456B CN 115373456 B CN115373456 B CN 115373456B CN 202211143091 A CN202211143091 A CN 202211143091A CN 115373456 B CN115373456 B CN 115373456B
Authority
CN
China
Prior art keywords
mos tube
electrode
tube
resistor
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211143091.5A
Other languages
English (en)
Other versions
CN115373456A (zh
Inventor
廖鹏飞
蒲林
杨丰
李鹏
雷旭
黄晓宗
王国强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 24 Research Institute
Original Assignee
CETC 24 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 24 Research Institute filed Critical CETC 24 Research Institute
Priority to CN202211143091.5A priority Critical patent/CN115373456B/zh
Publication of CN115373456A publication Critical patent/CN115373456A/zh
Application granted granted Critical
Publication of CN115373456B publication Critical patent/CN115373456B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/561Voltage to current converters
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Amplifiers (AREA)

Abstract

本发明属于模拟集成电路中的稳压器技术领域,具体涉及一种输出极点动态跟踪补偿的并联调制低压差线性稳压器,该器件包括:带隙基准、误差放大器、反馈放大器、零点产生电路、缓冲器、高通滤波电路、采样功率管MS、电流源IB、功率管MP以及电阻反馈网络;其中误差放大器、零点产生电路、缓冲器、功率管MP以及电阻反馈网络组成第一环路;反馈放大器、零点产生电路、缓冲器、采样功率管MS以及高通滤波电路组成第二环路;本发明在LDO电路中通过新增一个反馈环路,两个环路并联可以在环路中产生一个零点,该零点可以跟随输出极点的变化而变化,实现动态跟踪的作用,从而维持不同负载电容、不同负载电流条件下的环路的稳定性。

Description

一种输出极点动态跟踪补偿的并联调制低压差线性稳压器
技术领域
本发明属于模拟集成电路中的稳压器技术领域,具体涉及一种输出极点动态跟踪补偿的并联调制低压差线性稳压器。
背景技术
随着集成电路技术的进步,芯片的时钟频率和数据通信速率提高的同时对抖动的要求也同步提升。根据固态技术协会发布的DDR4的标准,在3200MHz频率下,要求时钟的周期抖动要低于32ps。为了满足源同步系统中的时钟抖动要求,需要具有高电源抑制比的电源管理芯片抑制电源纹波和噪声。
低压差线性稳压器(low-dropout regulators,LD0)是对噪声敏感的系统中最常用的电源管理芯片之一,具有输出稳定、响应速度快、易于集成、体积小等特点,使得其在航空、生物医疗、显示设备等应用领域具有巨大优势。典型的LDO结构中将功率管MP可以看作可变电阻,当输入电压或输出电流发生变化时,通过误差放大器来控制功率管MP的栅极电压,从而维持输出电压的稳定;而在电路结构中通过调整反馈电阻可以得到预设的输出电压。但是传统的LDO环路中包含两个极点,当接入电路的电流减小时功率管的跨导降低,使得两个极点频率减小,从而导致整个系统不稳定。
为了解决负载减小时系统的稳定性问题,可以在环路中引入一个串联的RC产生一个零点进行补偿提升相位裕度,串联的RC产生了一个零点,零点的位置由串联的RC值确定,当负载电流很小时,需要较大的R、C,因此需要占据很大的芯片面积。此外,该结构产生的零点为固定值,不能跟随输出极点的变化而变化,基于该结构的极点跟踪补偿方式,通过采样输出电流能实现零点的动态调整,但是需要电流检测电路,此外产生的零点不能跟随负载电容的变化而变化;造成器件检测准确度差的问题。
发明内容
为解决以上现有技术存在的问题,本发明提出了一种输出极点动态跟踪补偿的并联调制低压差线性稳压器,该器件包括:带隙基准、误差放大器、反馈放大器、零点产生电路、缓冲器、高通滤波电路、采样功率管MS、电流源IB、功率管MP以及电阻反馈网络;
带隙基准分别连接误差放大器的正极输入端、采样功率管MS的漏极以及功率管MP的漏极;误差放大器的负极输入端连接电阻反馈网络,输出端分别与零点产生电路和缓冲器连接;缓冲器的输出端分别与采样功率管MS和功率管MP的栅极连接;采样功率管MS的源极分别连接高通滤波电路和电流源IB的输入端;电流源IB的输出端接地;高通滤波电路的输出端连接反馈放大器的负极输入端,反馈放大器的正极输入端接地,输出端连接零点产生电路;功率管MP的源极连接电阻反馈网络;其中,误差放大器、零点产生电路、缓冲器、功率管MP以及电阻反馈网络组成第一环路;反馈放大器、零点产生电路、缓冲器、采样功率管MS以及高通滤波电路组成第二环路;第一环路和第二环路并联。
优选的,误差放大器包括电流源IB1、MOS管Mi1、MOS管Mi2以及增益电路;电流源IB1分别与MOS管Mi1和MOS管Mi2的源极连接;MOS管Mi1的栅极外接带隙基准,漏极连接增益电路;MOS管Mi2的栅极连接电阻反馈网络,漏极连接增益电路。
进一步的,增益电路包括8个MOS管,MOS管M3的源极连接MOS管M4的源极,栅极与M4的栅极连接后再与MOS管M5的漏极连接,漏极与M5的源极连接;MOS管M4的漏极连接MOS管M6的源极;MOS管M5的栅极连接MOS管M6的栅极,漏极连接MOS管M7的漏极;MOS管M6的漏极连接MOS管M8的漏极;MOS管M7的栅极连接MOS管M8的栅极、源极连接MOS管M9的漏极;MOS管M8的源极连接MOS管M10的漏极;MOS管M9的栅极连接M10的栅极,源极接地;MOS管M10的漏极接地。
进一步的,误差放大器中各个MOS管与增益电路的连接关系为:MOS管Mi1的漏极分别与增益电路的MOS管M7的源极和M9的漏极连接,MOS管Mi2的漏极分别与增益电路的MOS管M8的源极和M10的漏极连接。
优选的,反馈放大器电流源IB2、MOS管Ma1、MOS管Ma2以及增益电路电流源IB2分别与MOS管Ma1和MOS管Ma2的源极连接;MOS管Ma1的栅极接地,漏极连接增益电路;MOS管Ma2的栅极连接高通滤波电路,漏极连接增益电路。
进一步的,反馈放大器与误差放大器公用同一个增益电路,且反馈放大器中各个MOS管与增益电路的连接方式与误差放大器中各个MOS管与增益电路的连接关系相同。
优选的,零点产生电路由电阻RZ和电容CZ组成,电阻RZ的一端接入连接缓冲器的输入端,另一端连接电容CZ的正极;电容的负极接地。
优选的,高通滤波电路由电阻RF和电容CF组成,其中电容CF的负极连接采样功率管MS的源极和电流源IB,正极分别连接电阻RF和反馈放大器的负极输入端;电阻RF的另一端接地。
优选的,电阻反馈网络由电阻RF1和电阻RF2组成,其中电阻RF1连接功率管MP的源极,另一端分别与电阻RF2和误差放大器的负极输入端连接;电阻RF2的另一端接地。
本发明的有益效果:
本发明设计的双环路低压差线性稳压器通过双环调制,产生一个与输出电流、负载电容相关的零点;该零点与功率管的跨导gmp、负载电容CL有关,可以随着负载电流、负载电容的变化而变化,该零点可补偿输出极点对环路带来的影响,实现输出极点动态跟踪,在不同负载电容、不同负载电流下维持环路稳定性。
附图说明
图1为现有技术中的典型的LDO电路结构图;
图2为现有的引入一个串联的RC产生一个零点进行补偿提升相位裕度的电路结构图;
图3为本发明的输出极点动态跟踪补偿的双环路低压差线性稳压器电路结构图;
图4为本发明的整体电路结构图;
图5为本发明的LDO的幅频响应图;
图6为本发明的LDO的相频响应图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
一种低压差线性稳压器,如图1所示,该器件包括带隙基准、误差放大器、电阻R1、电容C1、采样功率管Mp、电阻反馈网络以及负载;带隙基准的输出端分别连接误差放大器的正极输入端和采样功率管MS的漏极,误差放大器的负极输入端连接电阻反馈网络,输出分别连接电阻R1、电容C1的正极以及采样功率管Mp的栅极;电阻R1的另一端接地,电容C1的负极接地;采样功率管Mp的源极分别连接电阻反馈网络和负载。其中电阻反馈网络由两个电阻构成,且其中一个电阻与电阻R1相同。负载包括电容CL和电阻RL;电容CL和电阻RL并联,且电容CL的负极、电阻RL的一端均接地。
在上述电路结构中,该电路的输出电压可以计算为:
Figure BDA0003854497880000041
根据上述表达式,通过调整反馈电阻R1、R2可以得到预设的输出电压。在该LDO环路中包含两个极点,分别为:
Figure BDA0003854497880000042
Figure BDA0003854497880000043
当负载电流减小时,功率管MP的跨导gmp较小,因此输出极点P2也处于低频,环路中两个极点频率都较低,相位裕度减小,LDO系统会趋于不稳定。
一种低压差线性稳压器,如图2所示,该器件在传统的低压差线性稳压器的基础上增加了一个零点补偿电路;零点补偿电路由电阻RZ和电容CZ串联组成;其中电阻RZ的另一端接入误差放大电路的输出端,电容CZ的负极接地。
在本实施例中,环路中的零极点可计算为:
Figure BDA0003854497880000051
Figure BDA0003854497880000052
Figure BDA0003854497880000053
Figure BDA0003854497880000054
其中,R1为电阻R1的阻值,p1表示第一极点,z1表示第一零点,RZ为零点补偿电路中电阻的阻值,CZ为零点补偿电路中电容的容值,p2为第二极点,gmp为功率管MP的跨导,p3为第三极点。
串联的RC产生了一个零点,零点的位置由RZ、CZ的值确定,当负载电流很小时,为了抵输出极点(P2)对环路的影响,需要较大的RZ、CZ,需要占据很大的芯片面积。此外,该结构产生的零点为固定值,不能跟随输出极点(P2)的变化而变化,基于该结构的极点跟踪补偿方式,通过采样输出电流能实现零点的动态调整,但是需要电流检测电路,此外产生的零点不能跟随负载电容的变化而变化。
一种输出极点动态跟踪补偿的并联调制低压差线性稳压器,依次包括带隙基准、误差放大器、反馈放大器、零点产生电路、缓冲器、高通滤波电路、采样功率管MS、电流源IB、功率管MP。误差放大器、反馈放大器的等效输出电阻和电容分别为R1、C1,跨导分别为gmi、gma,如附图3所示。
一种输出极点动态跟踪补偿的并联调制低压差线性稳压器的具体实施方式,该器件包括带隙基准、误差放大器、反馈放大器、零点产生电路、缓冲器、高通滤波电路、采样功率管MS、电流源IB、功率管MP以及电阻反馈网络;其中带隙基准分别连接误差放大器的正极输入端、采样功率管MS的漏极以及功率管MP的漏极;误差放大器的负极输入端连接电阻反馈网络,输出端分别与零点产生电路和缓冲器连接;缓冲器的输出端分别与采样功率管MS和功率管MP的栅极连接;采样功率管MS的源极分别连接高通滤波电路和电流源IB的输入端;电流源IB的输出端接地;高通滤波电路的输出端连接反馈放大器的负极输入端,反馈放大器的正极输入端接地,输出端连接零点产生电路;功率管MP的源极连接电阻反馈网络;其中,误差放大器、零点产生电路、缓冲器、功率管MP以及电阻反馈网络组成第一环路;反馈放大器、零点产生电路、缓冲器、采样功率管MS以及高通滤波电路组成第二环路;第一环路和第二环路并联。
在本实施例中,本发明整体电路具体电路如附图4所示。整个LDO电路主要包括带隙基准电路、误差放大器电路、反馈放大器电路、缓冲器、高通滤波电路、功率管、采样功率管电路组成。其中误差放大器由电流源IB1、Mi1、Mi2、M3-10组成,反馈放大器由电流源IB2、Ma1、Ma2、M3-10组成,反馈放大器和误差放大器共用输出增益级M3-10
具体的,误差放大器包括电流源IB1、MOS管Mi1、MOS管Mi2以及增益电路;电流源IB1分别与MOS管Mi1和MOS管Mi2的源极连接;MOS管Mi1的栅极外接带隙基准,漏极连接增益电路;MOS管Mi2的栅极连接电阻反馈网络,漏极连接增益电路。
在本实施例中,增益电路包括8个MOS管,MOS管M3的源极连接MOS管M4的源极,栅极与M4的栅极连接后再与MOS管M5的漏极连接,漏极与M5的源极连接;MOS管M4的漏极连接MOS管M6的源极;MOS管M5的栅极连接MOS管M6的栅极,漏极连接MOS管M7的漏极;MOS管M6的漏极连接MOS管M8的漏极;MOS管M7的栅极连接MOS管M8的栅极、源极连接MOS管M9的漏极;MOS管M8的源极连接MOS管M10的漏极;MOS管M9的栅极连接M10的栅极,源极接地;MOS管M10的漏极接地。
误差放大器中各个MOS管与增益电路的连接关系为:MOS管Mi1的漏极分别与增益电路的MOS管M7的源极和M9的漏极连接,MOS管Mi2的漏极分别与增益电路的MOS管M8的源极和M10的漏极连接。
在本实施例中,反馈放大器电流源IB2、MOS管Ma1、MOS管Ma2以及增益电路电流源IB2分别与MOS管Ma1和MOS管Ma2的源极连接;MOS管Ma1的栅极接地,漏极连接增益电路;MOS管Ma2的栅极连接高通滤波电路,漏极连接增益电路。其中,反馈放大器与误差放大器共用同一个增益电路,且反馈放大器中各个MOS管与增益电路的连接方式与误差放大器中各个MOS管与增益电路的连接关系相同。
零点产生电路由电阻RZ和电容CZ组成,电阻RZ的一端接入连接缓冲器的输入端,另一端连接电容CZ的正极;电容的负极接地。
高通滤波电路由电阻RF和电容CF组成,其中电容CF的负极连接采样功率管MS的源极和电流源IB,正极分别连接电阻RF和反馈放大器的负极输入端;电阻RF的另一端接地。
电阻反馈网络由电阻RF1和电阻RF2组成,其中电阻RF1连接功率管MP的源极,另一端分别与电阻RF2和误差放大器的负极输入端连接;电阻RF2的另一端接地。
在本实施例中,从缓冲器的输出A点断开环路,LDO电路包含两个环路,由功率管MP、电阻反馈网络、误差放大器、缓冲器组成的环路1和由采样功率管MS、高通滤波电路、反馈放大器、缓冲器组成的环路2,两个环路并联产生一个零点,零点可计算为:
Figure BDA0003854497880000071
通过上述表达式可知该零点与功率管的跨导gmp、负载电容CL有关,可以随着负载电容、负载电流的变化而变化,该零点可补偿输出极点对环路带来的影响,实现输出极点动态跟踪,在不同负载电容、不同负载电流下维持环路稳定性。
为了验证该方案的合理性,当gmi=400μS、RZ=1kΩ,CZ=50pF、gmp=10mS、CL=1μF、gma=0时(无输出极点动态跟踪补偿)和gmi=40μS(带输出极点动态跟踪补偿)时LDO的幅频和相频响应分别如附图5和附图6所示。仿真结果显示:不带输出极点动态跟踪补偿的单环LDO相位裕度约为5°,闭环系统趋于不稳定。加入输出极点动态跟踪补偿的单环LDO相位裕度可达83°,闭环系统可稳定工作。
本发明通过新增一个反馈环路,两个环路并联可以在环路中产生一个零点,该零点可以跟随输出极点的变化而变化,实现动态跟踪的作用,从而维持不同负载电容、不同负载电流条件下的环路的稳定性。
以上所举实施例,对本发明的目的、技术方案和优点进行了进一步的详细说明,所应理解的是,以上所举实施例仅为本发明的优选实施方式而已,并不用以限制本发明,凡在本发明的精神和原则之内对本发明所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (9)

1.一种输出极点动态跟踪补偿的并联调制低压差线性稳压器,其特征在于,包括:带隙基准、误差放大器、反馈放大器、零点产生电路、缓冲器、高通滤波电路、采样N沟道型功率管MS、电流源IB、N沟道型功率管MP以及电阻反馈网络;
带隙基准分别连接误差放大器的正极输入端、采样N沟道型功率管MS的漏极以及N沟道型功率管MP的漏极;误差放大器的负极输入端连接电阻反馈网络,输出端分别与零点产生电路和缓冲器连接;缓冲器的输出端分别与采样N沟道型功率管MS和N沟道型功率管MP的栅极连接;采样N沟道型功率管MS的源极分别连接高通滤波电路和电流源IB的输入端;电流源IB的输出端接地;高通滤波电路的输出端连接反馈放大器的负极输入端,反馈放大器的正极输入端接地,输出端连接零点产生电路;N沟道型功率管MP的源极连接电阻反馈网络;其中,误差放大器、零点产生电路、缓冲器、N沟道型功率管MP以及电阻反馈网络组成第一环路;反馈放大器、零点产生电路、缓冲器、采样N沟道型功率管MS以及高通滤波电路组成第二环路;第一环路和第二环路并联。
2.根据权利要求1所述的一种输出极点动态跟踪补偿的并联调制低压差线性稳压器,其特征在于,误差放大器包括电流源IB1、MOS管Mi1、MOS管Mi2以及增益电路;电流源IB1分别与MOS管Mi1和MOS管Mi2的源极连接;MOS管Mi1的栅极外接带隙基准,漏极连接增益电路;MOS管Mi2的栅极连接电阻反馈网络,漏极连接增益电路。
3.根据权利要求2所述的一种输出极点动态跟踪补偿的并联调制低压差线性稳压器,其特征在于,增益电路包括8个MOS管,MOS管M3的源极连接MOS管M4的源极,栅极与M4的栅极连接后再与MOS管M5的漏极连接,漏极与M5的源极连接;MOS管M4的漏极连接MOS管M6的源极;MOS管M5的栅极连接MOS管M6的栅极,漏极连接MOS管M7的漏极;MOS管M6的漏极连接MOS管M8的漏极;MOS管M7的栅极连接MOS管M8的栅极、源极连接MOS管M9的漏极;MOS管M8的源极连接MOS管M10的漏极;MOS管M9的栅极连接M10的栅极,源极接地;MOS管M10的漏极接地。
4.根据权利要求2所述的一种输出极点动态跟踪补偿的并联调制低压差线性稳压器,其特征在于,误差放大器中各个MOS管与增益电路的连接关系为:MOS管Mi1的漏极分别与增益电路的MOS管M7的源极和M9的漏极连接,MOS管Mi2的漏极分别与增益电路的MOS管M8的源极和M10的漏极连接。
5.根据权利要求1所述的一种输出极点动态跟踪补偿的并联调制低压差线性稳压器,其特征在于,反馈放大器电流源IB2、MOS管Ma1、MOS管Ma2以及增益电路电流源IB2分别与MOS管Ma1和MOS管Ma2的源极连接;MOS管Ma1的栅极接地,漏极连接增益电路;MOS管Ma2的栅极连接高通滤波电路,漏极连接增益电路。
6.根据权利要求5所述的一种输出极点动态跟踪补偿的并联调制低压差线性稳压器,其特征在于,反馈放大器与误差放大器共用同一个增益电路,且反馈放大器中各个MOS管与增益电路的连接方式与误差放大器中各个MOS管与增益电路的连接关系相同。
7.根据权利要求1所述的一种输出极点动态跟踪补偿的并联调制低压差线性稳压器,其特征在于,零点产生电路由电阻RZ和电容CZ组成,电阻RZ的一端接入连接缓冲器的输入端,另一端连接电容CZ的正极;电容的负极接地。
8.根据权利要求1所述的一种输出极点动态跟踪补偿的并联调制低压差线性稳压器,其特征在于,高通滤波电路由电阻RF和电容CF组成,其中电容CF的负极连接采样N沟道型功率管MS的源极和电流源IB,正极分别连接电阻RF和反馈放大器的负极输入端;电阻RF的另一端接地。
9.根据权利要求1所述的一种输出极点动态跟踪补偿的并联调制低压差线性稳压器,其特征在于,电阻反馈网络由电阻RF1和电阻RF2组成,其中电阻RF1连接N沟道型功率管MP的源极,另一端分别与电阻RF2和误差放大器的负极输入端连接;电阻RF2的另一端接地。
CN202211143091.5A 2022-09-20 2022-09-20 一种输出极点动态跟踪补偿的并联调制低压差线性稳压器 Active CN115373456B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211143091.5A CN115373456B (zh) 2022-09-20 2022-09-20 一种输出极点动态跟踪补偿的并联调制低压差线性稳压器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211143091.5A CN115373456B (zh) 2022-09-20 2022-09-20 一种输出极点动态跟踪补偿的并联调制低压差线性稳压器

Publications (2)

Publication Number Publication Date
CN115373456A CN115373456A (zh) 2022-11-22
CN115373456B true CN115373456B (zh) 2023-07-07

Family

ID=84071768

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211143091.5A Active CN115373456B (zh) 2022-09-20 2022-09-20 一种输出极点动态跟踪补偿的并联调制低压差线性稳压器

Country Status (1)

Country Link
CN (1) CN115373456B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116225117B (zh) * 2022-12-30 2024-09-24 思瑞浦微电子科技(苏州)股份有限公司 基于零点补偿的低压差线性稳压器
CN116338509B (zh) * 2023-03-20 2023-08-29 武汉芯必达微电子有限公司 用于快速变化的电源信号的测试方法及测试电路
CN116707467B (zh) * 2023-08-04 2023-12-05 核芯互联科技(青岛)有限公司 一种适于大电容负载的class-AB结构电压缓冲器
CN117075669A (zh) * 2023-09-20 2023-11-17 江苏帝奥微电子股份有限公司 一种无需启动电路的高psrr基准电流产生电路及方法
CN117075673B (zh) * 2023-10-16 2024-01-05 深圳前海深蕾半导体有限公司 一种嵌套环路低压差线性稳压器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107992140A (zh) * 2017-11-22 2018-05-04 珠海格力电器股份有限公司 数字闭环稳压控制电路
CN114510107A (zh) * 2022-04-21 2022-05-17 江苏长晶科技股份有限公司 一种改善全负载稳定性的ldo电路

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI377460B (en) * 2008-09-02 2012-11-21 Faraday Tech Corp Reference current generator circuit for low-voltage applications
CN102541134A (zh) * 2011-05-11 2012-07-04 电子科技大学 一种基于动态零极点跟踪技术的ldo
US11340641B2 (en) * 2018-11-07 2022-05-24 Mediatek Inc. Hybrid voltage regulator using bandwidth suppressed series regulator and associated voltage regulating method
CN111399578A (zh) * 2020-04-22 2020-07-10 安徽华夏显示技术股份有限公司 一种机载低压稳压控制电路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107992140A (zh) * 2017-11-22 2018-05-04 珠海格力电器股份有限公司 数字闭环稳压控制电路
CN114510107A (zh) * 2022-04-21 2022-05-17 江苏长晶科技股份有限公司 一种改善全负载稳定性的ldo电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
一种动态补偿、高稳定性的LDO设计;常昌远;王青;杨敏;赵荣飞;;固体电子学研究与进展(第02期);181-184 *

Also Published As

Publication number Publication date
CN115373456A (zh) 2022-11-22

Similar Documents

Publication Publication Date Title
CN115373456B (zh) 一种输出极点动态跟踪补偿的并联调制低压差线性稳压器
US10019023B2 (en) Low-dropout linear regulator with super transconductance structure
US7106033B1 (en) Quick-recovery low dropout linear regulator
CN102298407A (zh) 基于电流控制环路的低输出电压快速响应ldo电路
US9256233B2 (en) Generating a root of an open-loop freqency response that tracks an opposite root of the frequency response
CN111665895B (zh) 低压差线性稳压器电路
CN115328254B (zh) 一种基于多种频率补偿方式的高瞬态响应ldo电路
CN105138062A (zh) 改善低压差线性稳压器负载调整率的系统
CN113342110B (zh) 一种带动态零点补偿的误差放大器电路
US20220137655A1 (en) Dual loop voltage regulator utilizing gain and phase shaping
CN113467559B (zh) 一种应用于ldo的自适应动态零点补偿电路
CN104977960A (zh) 一种电源系统及具有该电源系统的电子设备
CN111736652B (zh) 电容倍增电路和线性稳压器
CN114265460A (zh) 一种片内集成式频率补偿可调的低压差线性稳压器
CN113342108B (zh) 并联运放零点补偿电路
CN107305399B (zh) Pmos功率电晶体线性降压稳压电路
CN113190076A (zh) 满足不同负载下自适应线性稳压器的相位补偿电路与方法
CN111273720B (zh) 一种用于线性稳压器的补偿零点产生电路
CN110825157B (zh) 基于重载补偿的低压差线性稳压器
CN116069107B (zh) 一种瞬态响应的低压差线性稳压器、芯片和电子设备
CN113672019B (zh) 动态偏置高psrr低压差线性稳压器
CN214623446U (zh) 一种可变零点补偿的ldo的电路
CN114879792A (zh) 一种翻转电压跟随器结构的双环路低压差线性稳压器
CN115016586A (zh) 低压差线性稳压器与其控制系统
US11635778B2 (en) Voltage regulator circuit

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant