CN107992140A - 数字闭环稳压控制电路 - Google Patents

数字闭环稳压控制电路 Download PDF

Info

Publication number
CN107992140A
CN107992140A CN201711175451.9A CN201711175451A CN107992140A CN 107992140 A CN107992140 A CN 107992140A CN 201711175451 A CN201711175451 A CN 201711175451A CN 107992140 A CN107992140 A CN 107992140A
Authority
CN
China
Prior art keywords
voltage
closed loop
digital
main control
regulator block
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201711175451.9A
Other languages
English (en)
Inventor
朱晓蒙
戴彪
宋爱
程海松
杨坚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Gree Electric Appliances Inc of Zhuhai
Original Assignee
Gree Electric Appliances Inc of Zhuhai
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gree Electric Appliances Inc of Zhuhai filed Critical Gree Electric Appliances Inc of Zhuhai
Priority to CN201711175451.9A priority Critical patent/CN107992140A/zh
Publication of CN107992140A publication Critical patent/CN107992140A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/561Voltage to current converters

Abstract

本申请公开了一种数字闭环稳压控制电路。该数字闭环稳压控制电路包括:采样电路,用于对稳压块输入端的电压进行采样,对采样到的稳压块输入端的电压进行处理,得到输入电压,其中,输入电压用于输入至主控芯片;主控芯片,与采样电路连接,用于对输入电压进行处理,确定待输出的数字电压,通过主控芯片的输出端输出数字电压;三极管,用于根据主控芯片输出的数字电压转换成的模拟电压控制三极管的集电极输出的电流及极射间压降,以调节稳压块输入端的电压。通过本申请,解决了相关技术中电压闭环电路中稳压块后端负载加重,前端电压纹波过大的问题。

Description

数字闭环稳压控制电路
技术领域
本申请涉及控制电路技术领域,具体而言,涉及一种数字闭环稳压控制电路。
背景技术
目前,稳压块输入端电压闭环电路中,输入端电压值的纹波会影响稳压块后端的电源能否稳定输出,进而影响电源供电系统的稳定性。如图1所示,稳压块输出端Uo所接负载加重时,负载电流的加大会导致稳压块前端电流相应增加,电阻R分压会随之加大,则稳压块输入电压Ui会减小,负载波动越大,Ui纹波会越大。若Ui降到(Uoq+q)V以内,(其中,Uoq为稳压块的期望输出值,例如7805的Uoq为5V,q为稳压块的输入与输出最小差值),则稳压块会存在无法稳定输出Uoq的风险。
针对相关技术中电压闭环电路中稳压块后端负载加重,前端电压纹波过大的问题,目前尚未提出有效的解决方案。
发明内容
本申请的主要目的在于提供一种数字闭环稳压控制电路,以解决相关技术中电压闭环电路中稳压块后端负载加重,前端电压纹波过大的问题。
为了实现上述目的,本申请的提供了一种数字闭环稳压控制电路。该数字闭环稳压控制电路包括:采样电路,用于对稳压块输入端的电压进行采样,对采样到的稳压块输入端的电压进行处理,得到输入电压,其中,所述输入电压用于输入至主控芯片;主控芯片,与所述采样电路连接,用于对所述输入电压进行处理,确定待输出的数字电压,通过所述主控芯片的输出端输出所述数字电压;三极管,用于根据所述主控芯片输出的数字电压转换成的模拟电压控制三极管的集电极输出的电流及极射间压降,以调节所述稳压块输入端的电压。
进一步地,所述采样电路包括:第一采样电阻,一端与所述稳压块输入端连接,另一端与第二采样电阻连接;第二采样电阻,一端与所述主控芯片的输入端连接,另一端接地;第一电容,一端与所述第二采样电阻连接,另一端接地,用于对所述第二采样电阻的电压进行滤波处理。
进一步地,所述主控芯片还包括:判断单元,用于判断所述稳压块输入端的电压是否大于预设电压;控制单元,用于在所述稳压块输入端的电压大于所述预设电压的情况下,控制所述主控芯片的输出端输出第一数字电压,所述第一数字电压对应的模拟电压用于控制所述三极管的集电极输出的电流。
进一步地,所述控制单元还用于在所述稳压块输入端的电压小于所述预设电压的情况下,控制所述主控芯片的输出端输出第二数字电压。
进一步地,所述预设电压根据所述稳压块的期望输出值、所述稳压块的输入与输出的最小电压差值确定。
进一步地,所述数字闭环稳压控制电路还包括:数模转换单元,一端与所述主控芯片的输出端连接,另一端与所述三极管的基极连接,用于将所述主控芯片的输出端输出的数字电压转换为对应的模拟电压。
进一步地,所述数字闭环稳压控制电路还包括:基极电阻,一端与所述数模转换单元连接,另一端与所述三极管的基极连接,用于配置基极电流。
进一步地,所述数字闭环稳压控制电路还包括:集电极电阻,与所述三极管的集电极连接,用于进行分压。
进一步地,所述数字闭环稳压控制电路还包括:极射间并联电阻,一端与所述集电极电阻连接,另一端与所述三极管的发射极连接,用于进行分流。
通过本申请的数字闭环稳压控制电路,通过采样电路对稳压块输入端的电压进行采样,对采样到的稳压块输入端的电压进行处理,得到输入电压,其中,输入电压用于输入至主控芯片;主控芯片,与采样电路连接,用于对输入电压进行处理,确定待输出的数字电压,通过主控芯片的输出端输出数字电压;三极管,用于根据主控芯片输出的数字电压转换成的模拟电压控制三极管的集电极输出的电流及极射间压降,以调节稳压块输入端的电压,解决了相关技术中电压闭环电路中稳压块后端负载加重,前端电压纹波过大的问题。通过根据主控芯片输出的数字电压转换成的模拟电压控制三极管的集电极输出的电流及极射间压降调节稳压块输入端的电压,从而控制前端电压的纹波,进而达到了增强电源工作的稳定性的效果。
附图说明
构成本申请的一部分的附图用来提供对本申请的进一步理解,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1是相关技术中稳压块输入端分压电阻的原理的示意图;
图2是根据本申请实施例提供的数字闭环稳压控制电路的示意图;
图3是根据本申请实施例提供的可选的数字闭环稳压控制电路的示意图;
图4是根据本申请实施例提供的数字闭环稳压控制电路中电流的流程关系图;以及
图5是根据本申请实施例提供的可选的数字闭环稳压控制电路中电流的流程关系图。
具体实施方式
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
根据本申请的实施例,提供了一种数字闭环稳压控制电路。
图2是根据本申请实施例的数字闭环稳压控制电路的示意图。如图2所示,该数字闭环稳压控制电路包括以下:
采样电路,用于对稳压块输入端的电压进行采样,对采样到的稳压块输入端的电压进行处理,得到输入电压,其中,输入电压用于输入至主控芯片;
主控芯片,与采样电路连接,用于对输入电压进行处理,确定待输出的数字电压,通过主控芯片的输出端输出数字电压;
三极管,用于根据主控芯片输出的数字电压转换成的模拟电压控制三极管的集电极输出的电流及极射间压降,以调节稳压块输入端的电压。
本申请实施例提供的数字闭环稳压控制电路,通过采样电路对稳压块输入端的电压进行采样,对采样到的稳压块输入端的电压进行处理,得到输入电压,其中,输入电压用于输入至主控芯片;主控芯片,与采样电路连接,用于对输入电压进行处理,确定待输出的数字电压,通过主控芯片的输出端输出数字电压;三极管,用于根据主控芯片输出的数字电压转换成的模拟电压控制三极管的集电极输出的电流及极射间压降,以调节稳压块输入端的电压,解决了相关技术中电压闭环电路中稳压块后端负载加重,前端电压纹波过大的问题。通过根据主控芯片输出的数字电压转换成的模拟电压控制三极管的集电极输出的电流及极射间压降调节稳压块输入端的电压,从而控制前端电压的纹波,进而达到了增强电源工作的稳定性的效果。
可选地,在本申请实施例提供的数字闭环稳压控制电路中,采样电路包括:第一采样电阻,一端与稳压块输入端连接,另一端与第二采样电阻连接;第二采样电阻,一端与主控芯片的输入端连接,另一端接地;第一电容,一端与第二采样电阻连接,另一端接地,用于对第二采样电阻的电压进行滤波处理。
如图3所示,R1对应上述的第一分压电阻,R2对应上述的第二分压电阻,C1对应上述的第二分压电阻。
可选地,在本申请实施例提供的数字闭环稳压控制电路中,主控芯片还包括:判断单元,用于判断稳压块输入端的电压是否大于预设电压;控制单元,用于在稳压块输入端的电压大于预设电压的情况下,控制主控芯片的输出端输出第一数字电压,第一数字电压对应的模拟电压用于控制三极管的集电极输出的电流。
可选地,在本申请实施例提供的数字闭环稳压控制电路中,控制单元还用于在稳压块输入端的电压小于预设电压的情况下,控制主控芯片的输出端输出第二数字电压。
可选地,在本申请实施例提供的数字闭环稳压控制电路中,预设电压根据稳压块的期望输出值、稳压块的输入与输出的最小电压差值确定。
可选地,在本申请实施例提供的数字闭环稳压控制电路中,数字闭环稳压控制电路还包括:数模转换单元,一端与主控芯片的输出端连接,另一端与三极管的基极连接,用于将主控芯片的输出端输出的数字电压转换为对应的模拟电压。
可选地,在本申请实施例提供的数字闭环稳压控制电路中,数字闭环稳压控制电路还包括:基极电阻,一端与数模转换单元连接,另一端与三极管的基极连接,用于配置基极电流。
如图3所示,RB对应上述的基极电阻。
可选地,在本申请实施例提供的数字闭环稳压控制电路中,数字闭环稳压控制电路还包括:集电极电阻,与三极管的集电极连接,用于进行分压。
如图3所示,Rc对应上述的集电极电阻。
可选地,在本申请实施例提供的数字闭环稳压控制电路中,数字闭环稳压控制电路还包括:极射间并联电阻,一端与集电极电阻连接,另一端与三极管的发射极连接,用于进行分流。
如图3所示,Rc对应上述的极射间并联电阻。
图3是根据本申请实施例提供的可选的数字闭环稳压控制电路的示意图,稳压块输入端电压为Ui,输出端电压为Uo,Uo接工作负载,若工作负载加重,则负载电流加大,稳压块前端电流会相应增加,电阻R的分压会随之增大,则Ui(Ui=Us–UR)会减小,US为供电直流电压。若Ui降到(Uoq+q)V(Uoq为稳压块的期望输出值,q为稳压块的输入与输出最小电压差值)以内,则后端的Uo就会存在大幅跌落的风险。
设(Uoq+p)V(其中,Uoq为稳压块的期望输出值,例如,7805的Uoq为5V,p为稳压块输入与输出的优化电压差值)为设定的输入稳压值。R1、R2为分压采样电阻,设a为送入DSP主芯片的电压采样值,如式(1)所示。设电路系统运行中,a=[R2/(R1+R2)]*(Uoq+p)时,工作在线性区的三极管Q1对应的极射电压、集电极电流、基极电流分别为VCEp、icp、iBp,可称三极管Q1的最佳线性工作状态。
a=[R2/(R1+R2)]*Ui (1)
Uoq+p=Us–(icp*Rc+VCEp) (2)
icp=β*iBp (3)
若电压采样值a=[R2/(R1+R2)]*(Uoq+p)(其中,a对应上述的输入电压,其中,[R2/(R1+R2)]*(Uoq+p)对应上述的预设电压,)时,说明稳压块前端电压Ui等于设定的最优值(Uoq+p)。主芯片DA口不改变模拟驱动信号,三极管Q1处于最佳线性工作状态。
若电压采样值a>[R2/(R1+R2)]*(Uoq+p)时,说明稳压块前端电压Ui大于设定的最优值(Uoq+p),即(ic*Rc+VCE)<(icp*Rc+VCEp),可得ic<icp,iB<iBp,此时主芯片按式(2)(3)调整DA口输出的模拟驱动信号,加大输出驱动电压,使iB趋近iBp,ic趋近iCp,VCE趋近VCEp,即三极管Q1趋于最佳线性工作状态,从而使Ui趋于最优值(Uoq+p),流程关系图如图4所示。
若电压采样值a<[R2/(R1+R2)]*(Uoq+p)时,说明稳压块前端电压Ui小于设定的最优值(Uoq+p),即(ic*Rc+VCE)>(icp*Rc+VCEp),可得ic>icp,iB>iBp,此时主芯片按式(2)(3)调整DA口输出的模拟驱动信号,减小输出驱动电压,使iB趋近iBp,ic趋近iCp,VCE趋近VCEp,即三极管Q1趋于最佳线性工作状态,从而使Ui趋于最优值(Uoq+p),流程图流程关系图如图5所示。
需要说明的是,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行,并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
在一个典型的配置中,计算设备包括一个或多个处理器(CPU)、输入/输出接口、网络接口和内存。
存储器可能包括计算机可读介质中的非永久性存储器,随机存取存储器(RAM)和/或非易失性内存等形式,如只读存储器(ROM)或闪存(flash RAM)。存储器是计算机可读介质的示例。
计算机可读介质包括永久性和非永久性、可移动和非可移动媒体可以由任何方法或技术来实现信息存储。信息可以是计算机可读指令、数据结构、程序的模块或其他数据。计算机的存储介质的例子包括,但不限于相变内存(PRAM)、静态随机存取存储器(SRAM)、动态随机存取存储器(DRAM)、其他类型的随机存取存储器(RAM)、只读存储器(ROM)、电可擦除可编程只读存储器(EEPROM)、快闪记忆体或其他内存技术、只读光盘只读存储器(CD-ROM)、数字多功能光盘(DVD)或其他光学存储、磁盒式磁带,磁带磁磁盘存储或其他磁性存储设备或任何其他非传输介质,可用于存储可以被计算设备访问的信息。按照本文中的界定,计算机可读介质不包括暂存电脑可读媒体(transitory media),如调制的数据信号和载波。
还需要说明的是,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括要素的过程、方法、商品或者设备中还存在另外的相同要素。
本领域技术人员应明白,本申请的实施例可提供为方法、系统或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
以上仅为本申请的实施例而已,并不用于限制本申请。对于本领域技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本申请的权利要求范围之内。

Claims (9)

1.一种数字闭环稳压控制电路,其特征在于,包括:
采样电路,用于对稳压块输入端的电压进行采样,对采样到的稳压块输入端的电压进行处理,得到输入电压,其中,所述输入电压用于输入至主控芯片;
主控芯片,与所述采样电路连接,用于对所述输入电压进行处理,确定待输出的数字电压,通过所述主控芯片的输出端输出所述数字电压;
三极管,用于根据所述主控芯片输出的数字电压转换成的模拟电压控制三极管的集电极输出的电流及极射间压降,以调节所述稳压块输入端的电压。
2.根据权利要求1所述的数字闭环稳压控制电路,其特征在于,所述采样电路包括:
第一采样电阻,一端与所述稳压块输入端连接,另一端与第二采样电阻连接;
第二采样电阻,一端与所述主控芯片的输入端连接,另一端接地;
第一电容,一端与所述第二采样电阻连接,另一端接地,用于对所述第二采样电阻的电压进行滤波处理。
3.根据权利要求1所述的数字闭环稳压控制电路,其特征在于,所述主控芯片还包括:
判断单元,用于判断所述稳压块输入端的电压是否大于预设电压;
控制单元,用于在所述稳压块输入端的电压大于所述预设电压的情况下,控制所述主控芯片的输出端输出第一数字电压,所述第一数字电压对应的模拟电压用于控制所述三极管的集电极输出的电流。
4.根据权利要求3所述的数字闭环稳压控制电路,其特征在于,所述控制单元还用于在所述稳压块输入端的电压小于所述预设电压的情况下,控制所述主控芯片的输出端输出第二数字电压。
5.根据权利要求3所述的数字闭环稳压控制电路,其特征在于,所述预设电压根据所述稳压块的期望输出值、所述稳压块的输入与输出的最小电压差值确定。
6.根据权利要求1所述的数字闭环稳压控制电路,其特征在于,所述数字闭环稳压控制电路还包括:
数模转换单元,一端与所述主控芯片的输出端连接,另一端与所述三极管的基极连接,用于将所述主控芯片的输出端输出的数字电压转换为对应的模拟电压。
7.根据权利要求6所述的数字闭环稳压控制电路,其特征在于,所述数字闭环稳压控制电路还包括:
基极电阻,一端与所述数模转换单元连接,另一端与所述三极管的基极连接,用于配置基极电流。
8.根据权利要求1所述的数字闭环稳压控制电路,其特征在于,所述数字闭环稳压控制电路还包括:
集电极电阻,与所述三极管的集电极连接,用于进行分压。
9.根据权利要求8所述的数字闭环稳压控制电路,其特征在于,所述数字闭环稳压控制电路还包括:
极射间并联电阻,一端与所述集电极电阻连接,另一端与所述三极管的发射极连接,用于进行分流。
CN201711175451.9A 2017-11-22 2017-11-22 数字闭环稳压控制电路 Pending CN107992140A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711175451.9A CN107992140A (zh) 2017-11-22 2017-11-22 数字闭环稳压控制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711175451.9A CN107992140A (zh) 2017-11-22 2017-11-22 数字闭环稳压控制电路

Publications (1)

Publication Number Publication Date
CN107992140A true CN107992140A (zh) 2018-05-04

Family

ID=62031975

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711175451.9A Pending CN107992140A (zh) 2017-11-22 2017-11-22 数字闭环稳压控制电路

Country Status (1)

Country Link
CN (1) CN107992140A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109634339A (zh) * 2018-12-18 2019-04-16 深圳市华星光电半导体显示技术有限公司 电压调整电路及电压调整方法
CN115373456A (zh) * 2022-09-20 2022-11-22 中国电子科技集团公司第二十四研究所 一种输出极点动态跟踪补偿的并联调制低压差线性稳压器

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201364510Y (zh) * 2008-12-19 2009-12-16 天津师范大学 工业使用的无线控制高精度稳压稳流源系统
CN102006532A (zh) * 2010-10-09 2011-04-06 北京昆腾微电子有限公司 供电设备、用于数字麦克风的处理芯片和数字麦克风
CN103226369A (zh) * 2012-01-31 2013-07-31 富士通天株式会社 电源电路
CN103312155A (zh) * 2012-03-16 2013-09-18 鸿富锦精密工业(深圳)有限公司 稳压电路及电子装置
CN203324873U (zh) * 2013-06-03 2013-12-04 滁州继保电气科技有限公司 一种直流稳压电源系统
US20140312866A1 (en) * 2013-04-19 2014-10-23 Linear Technology Corporation Linear regulator ic with versatile ground pin
CN104122919A (zh) * 2013-04-27 2014-10-29 海洋王(东莞)照明科技有限公司 一种直流稳压电路
CN104133513A (zh) * 2013-05-03 2014-11-05 深圳市海洋王照明工程有限公司 一种稳压电路

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201364510Y (zh) * 2008-12-19 2009-12-16 天津师范大学 工业使用的无线控制高精度稳压稳流源系统
CN102006532A (zh) * 2010-10-09 2011-04-06 北京昆腾微电子有限公司 供电设备、用于数字麦克风的处理芯片和数字麦克风
CN103226369A (zh) * 2012-01-31 2013-07-31 富士通天株式会社 电源电路
CN103312155A (zh) * 2012-03-16 2013-09-18 鸿富锦精密工业(深圳)有限公司 稳压电路及电子装置
US20140312866A1 (en) * 2013-04-19 2014-10-23 Linear Technology Corporation Linear regulator ic with versatile ground pin
CN104122919A (zh) * 2013-04-27 2014-10-29 海洋王(东莞)照明科技有限公司 一种直流稳压电路
CN104133513A (zh) * 2013-05-03 2014-11-05 深圳市海洋王照明工程有限公司 一种稳压电路
CN203324873U (zh) * 2013-06-03 2013-12-04 滁州继保电气科技有限公司 一种直流稳压电源系统

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109634339A (zh) * 2018-12-18 2019-04-16 深圳市华星光电半导体显示技术有限公司 电压调整电路及电压调整方法
CN115373456A (zh) * 2022-09-20 2022-11-22 中国电子科技集团公司第二十四研究所 一种输出极点动态跟踪补偿的并联调制低压差线性稳压器
CN115373456B (zh) * 2022-09-20 2023-07-07 中国电子科技集团公司第二十四研究所 一种输出极点动态跟踪补偿的并联调制低压差线性稳压器

Similar Documents

Publication Publication Date Title
CN106787055A (zh) 一种充电电路、系统、方法及终端
CN102946195B (zh) 开关调节器及其控制方法
CN203909531U (zh) 一种模拟信号采集装置
CN107992140A (zh) 数字闭环稳压控制电路
CN105357017A (zh) 稳定poe供电电压的系统及方法
CN106849270A (zh) 终端及充电方法
CN104765600A (zh) 一种页面处理方法
CN103412637A (zh) 一种可变相数的cpu vr的节能方法
CN106293541A (zh) 一种存储系统的日志管理方法和系统
CN103729340A (zh) 网页中编辑表格的方法和装置
CN104219747B (zh) 一种根据电量信息调整唤醒时间的方法、装置及终端
CN106797179A (zh) 一种芯片供电方法及芯片
CN105955439A (zh) 一种供电的装置及方法
CN105743163A (zh) 充电器是否标配的检测方法及自适应充电方法
CN103092246A (zh) 一种供电监控系统和方法
CN105786072B (zh) 低压差稳压器、稳压装置及其驱动方法
CN106774585A (zh) 一种输出电压调节装置及方法
CN110224479A (zh) 一种掉电保护装置、控制系统及其掉电保护方法
CN206313477U (zh) 一种支持qc2.0功能的多通道车载快充芯片
CN108108004A (zh) 移动终端及otg控制配置方法、及存储介质
CN115940362B (zh) 自适应调节电源电路及自适应调节方法
CN206726080U (zh) 稳压电路及具有该稳压电路的供电电路、遥控器
CN207369057U (zh) 众智网络精准需求及精准供给智能管理系统
CN105576643A (zh) 一种负载均流的方法及装置
CN111799804B (zh) 基于运行数据的电力系统电压调节分析方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20180504