CN115359982A - 一种叠片式静电抑制器及封装方法 - Google Patents
一种叠片式静电抑制器及封装方法 Download PDFInfo
- Publication number
- CN115359982A CN115359982A CN202211121738.4A CN202211121738A CN115359982A CN 115359982 A CN115359982 A CN 115359982A CN 202211121738 A CN202211121738 A CN 202211121738A CN 115359982 A CN115359982 A CN 115359982A
- Authority
- CN
- China
- Prior art keywords
- electrodes
- metal connecting
- positioning
- laminated
- static suppressor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000003068 static effect Effects 0.000 title claims abstract description 38
- 238000000034 method Methods 0.000 title claims abstract description 17
- 238000004806 packaging method and process Methods 0.000 title claims abstract description 13
- 239000002184 metal Substances 0.000 claims abstract description 36
- 238000003466 welding Methods 0.000 claims abstract description 27
- 229920000642 polymer Polymers 0.000 claims abstract description 19
- 238000003780 insertion Methods 0.000 claims description 5
- 230000037431 insertion Effects 0.000 claims description 5
- 230000000670 limiting effect Effects 0.000 claims description 5
- 238000003825 pressing Methods 0.000 claims description 5
- 238000005538 encapsulation Methods 0.000 claims description 2
- 125000006850 spacer group Chemical group 0.000 claims 3
- 229910000679 solder Inorganic materials 0.000 claims 1
- 238000005516 engineering process Methods 0.000 abstract description 4
- 230000002829 reductive effect Effects 0.000 abstract description 4
- 230000005611 electricity Effects 0.000 description 4
- 239000004020 conductor Substances 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000005452 bending Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 210000000078 claw Anatomy 0.000 description 1
- 230000002427 irreversible effect Effects 0.000 description 1
- 230000036961 partial effect Effects 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01C—RESISTORS
- H01C7/00—Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material
- H01C7/10—Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material voltage responsive, i.e. varistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01C—RESISTORS
- H01C17/00—Apparatus or processes specially adapted for manufacturing resistors
- H01C17/02—Apparatus or processes specially adapted for manufacturing resistors adapted for manufacturing resistors with envelope or housing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01C—RESISTORS
- H01C7/00—Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material
- H01C7/10—Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material voltage responsive, i.e. varistors
- H01C7/12—Overvoltage protection resistors
Abstract
本发明涉及叠片式静电抑制器及封装方法,包括两个外电极,两个外电极的相对一侧表面连接有多个并排的内电极,两个外电极之间设置有聚合物层,还包括两个外部支条,外部支条上设置有多个一一对应供内电极穿过的过孔,内电极的一端设置有与外电极电连接的金属连接片,金属连接片的宽度大于过孔宽度;外电极呈凹形,且凹形的两内壁均设置有对外部支条的端部定位的定位槽,外部支条靠近外电极的一侧表面设有多个连接外电极的环形的微波焊接层,微波焊接层的内孔处设置有多个金属连接片,位于同一微波焊接层的内孔的多个金属连接片相连接;应用本申请的方式方法,极大的优化了现有的加工工艺,减少工序的同时,加工也极为方便。
Description
技术领域
本发明涉及静电抑制技术领域,更具体地说,涉及一种叠片式静电抑制器及封装方法。
背景技术
静电产生通常是由于两个不良导体之间的摩擦,使得电子从一个不良导体向另一不良导体迁移而产生,静电电压可达数千伏。对于很多电子设备,其输入和输出接口与外界电子存储设备之间的插拔次数非常多,因而经常造成对输入和输出连接电子部件施加静电情况,当所产生的静电对电压敏感的电子元器件放电时,可导致电子元器件的损坏,从而破坏整个电子线路。静电所导致电子元器件以及电路系统属于不可逆转的损害,使电子产品无法正常工作。因此,一般电子电路中都需求装配防护静电抑制器;
传统的抑制器由于尺寸过大,压敏电压过高,响应速度慢,能量耐受能力小等缺点,不能满足新型电子产品ESD保护的需求,目前叠层片式电阻器抑制器开始逐渐替代圆形压敏电阻器,该类型的代表专利有申请号201621055335.4一种叠层片式聚合物静电抑制器、申请号202010452870.8一种叠层片式聚合物静电抑制器等,但是目前的该类型静电抑制器,因为内电极与外电极的特殊布局结构,在加工时会十分的困难,导致工序较为复杂,同时加工成本也较高。
发明内容
本发明要解决的技术问题在于,针对现有技术的上述缺陷,提供一种叠片式静电抑制器,还提供了一种叠片式静电抑制器封装方法。
本发明解决其技术问题所采用的技术方案是:
构造一种叠片式静电抑制器,包括两个并排设置的外电极,两个所述外电极的相对一侧表面连接有多个并排的内电极,两个所述外电极之间设置有包裹多个所述内电极的聚合物层,两个所述外电极上的内电极交错设置,其中,还包括两个外部支条,所述外部支条上设置有多个一一对应供所述内电极穿过的过孔,所述内电极的一端设置有与所述外电极电连接的金属连接片,所述金属连接片的宽度大于所述过孔宽度;所述外电极呈凹形,且凹形的两内壁均设置有对所述外部支条的端部定位的定位槽,所述外部支条靠近所述外电极的一侧表面设有多个连接所述外电极的环形的微波焊接层,所述微波焊接层的内孔处设置有多个所述金属连接片,位于同一所述微波焊接层的内孔的多个所述金属连接片相连接。
本发明所述的叠片式静电抑制器,其中,所述外部支条背离所述外电极的一侧表面设置有多个扁形的定位圈,所述定位圈穿设在所述外部支条上,所述定位圈的内孔为所述过孔。
本发明所述的叠片式静电抑制器,其中,所述定位圈的两端和与之相正对的所述微波焊接层相连接。
本发明所述的叠片式静电抑制器,其中,所述外部支条上设置有安装孔,所述安装孔内壁设置有多个连接所述定位圈的易撕连接条。
本发明所述的叠片式静电抑制器,其中,多个所述易撕连接条在所述定位圈的外部均匀分布。
本发明所述的叠片式静电抑制器,其中,所述微波焊接层包括相连接的连接层和焊接层;所述连接层仅与相应的所述定位圈固定连接。
本发明所述的叠片式静电抑制器,其中,同一所述微波焊接层的内孔设置有两个所述金属连接片,且两个所述金属连接片一体成型。
一种叠片式静电抑制器封装方法,应用于如上述的叠片式静电抑制器,其实现方法如下:
将多组金属连接片相连接的内极片组中的内极片一一对应插入外部支条上的过孔,并依靠金属连接片进行插入限位;
将外部支条放入到外电极的凹形区域内,外部支条的两端分别通过两个定位槽进行定位;
对内极片施加压力使得内极片保持与外极片相垂直的状态下进行压持,同时对微波焊接层进行微波处理,连接金属连接片的边缘与外极片;
将加工连接有外部支条的两个外极片放入到封装腔体内定位,而后注入调制好的聚合物来成型聚合物层。
本发明的有益效果在于:封装时,将多组金属连接片相连接的内极片组中的内极片一一对应插入外部支条上的过孔,并依靠金属连接片进行插入限位;将外部支条放入到外电极的凹形区域内,外部支条的两端分别通过两个定位槽进行定位;对内极片施加压力使得内极片保持与外极片相垂直的状态下进行压持,同时对微波焊接层进行微波处理,连接金属连接片的边缘与外极片;将加工成型的两个外部支条放入到封装腔体内定位,而后注入调制好的聚合物来成型聚合物层;应用本申请的方式方法,极大的优化了现有的加工工艺,减少工序的同时,加工也极为方便,成品强度大可靠性高。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将结合附图及实施例对本发明作进一步说明,下面描述中的附图仅仅是本发明的部分实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他附图:
图1是本发明较佳实施例的叠片式静电抑制器装配后剖视图;
图2是本发明较佳实施例的叠片式静电抑制器未撕掉外部支条时局部剖视图。
具体实施方式
为了使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的技术方案进行清楚、完整的描述,显然,所描述的实施例是本发明的部分实施例,而不是全部实施例。基于本发明的实施例,本领域普通技术人员在没有付出创造性劳动的前提下所获得的所有其他实施例,都属于本发明的保护范围。
本发明较佳实施例的叠片式静电抑制器,如图1所示,同时参阅图2,包括两个并排设置的外电极1,两个外电极1的相对一侧表面连接有多个并排的内电极2,两个外电极1之间设置有包裹多个内电极的聚合物层3,两个外电极1上的内电极2交错设置,还包括两个外部支条4,外部支条4上设置有多个一一对应供内电极2穿过的过孔,内电极2的一端设置有与外电极1电连接的金属连接片20,金属连接片20的宽度大于过孔宽度;外电极1呈凹形,且凹形的两内壁均设置有对外部支条4的端部定位的定位槽10,外部支条4靠近外电极1的一侧表面设有多个连接外电极1的环形的微波焊接层40,微波焊接层40的内孔处设置有多个金属连接片20,位于同一微波焊接层40的内孔的多个金属连接片20相连接;
封装时,将多组金属连接片20相连接的内极片组中的内极片2一一对应插入外部支条4上的过孔,并依靠金属连接片20进行插入限位;将外部支条4放入到外电极1的凹形区域内,外部支条4的两端分别通过两个定位槽10进行定位;对内极片2施加压力使得内极片2保持与外极片1相垂直的状态下进行压持,同时对微波焊接层40进行微波处理,连接金属连接片20的边缘与外极片1;将加工连接有外部支条的两个外极片2放入到封装腔体内定位,而后注入调制好的聚合物来成型聚合物层;
应用本申请的方式方法,极大的优化了现有的加工工艺,减少工序的同时,加工也极为方便,成品强度大可靠性高。
优选的,同一微波焊接层40的内孔设置有两个金属连接片20,且两个金属连接片20一体成型;将一长条形的金属片进行弯折呈凹型,凹型的两臂均为内电极,凹型的底部为两个金属连接片。
在上述实施方式的基础上,进一步进行优化的实施方式说明如下:
在外部支条4背离外电极1的一侧表面设置有多个扁形的定位圈41,定位圈41穿设在外部支条4上,定位圈41的内孔为过孔,定位圈41的两端和与之相正对的微波焊接层40相连接,外部支条4上设置有安装孔42,安装孔42内壁设置有多个连接定位圈的易撕连接条43,多个易撕连接条43在定位圈41的外部均匀分布,微波焊接层40包括相连接的连接层400和焊接层401;连接层400仅与相应的定位圈41固定连接;
应用该种优化后的实施方式,在将微波焊接层40与外电极1焊接后,将外部支条4撕除,此时易撕连接条断开,微波焊接层40、定位圈41以及内电极2留在外电极1上,并空出定位槽10;再进行后续的成型聚合物层时,聚合物会进一步的使得内电极2和外电极1贴紧的同时,还会进入到定位槽10内形成钩爪结构,保障整体结构的强度和稳定性。
一种叠片式静电抑制器封装方法,应用于如上述的叠片式静电抑制器,其实现方法如下:
将多组金属连接片相连接的内极片组中的内极片一一对应插入外部支条上的过孔,并依靠金属连接片进行插入限位;
将外部支条放入到外电极的凹形区域内,外部支条的两端分别通过两个定位槽进行定位;
对内极片施加压力使得内极片保持与外极片相垂直的状态下进行压持,同时对微波焊接层进行微波处理,连接金属连接片的边缘与外极片;
将加工连接有外部支条的两个外极片放入到封装腔体内定位,而后注入调制好的聚合物来成型聚合物层;
应用本申请的方式方法,极大的优化了现有的加工工艺,减少工序的同时,加工也极为方便,成品强度大可靠性高。
应当理解的是,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,而所有这些改进和变换都应属于本发明所附权利要求的保护范围。
Claims (8)
1.一种叠片式静电抑制器,包括两个并排设置的外电极,两个所述外电极的相对一侧表面连接有多个并排的内电极,两个所述外电极之间设置有包裹多个所述内电极的聚合物层,两个所述外电极上的内电极交错设置,其特征在于,还包括两个外部支条,所述外部支条上设置有多个一一对应供所述内电极穿过的过孔,所述内电极的一端设置有与所述外电极电连接的金属连接片,所述金属连接片的宽度大于所述过孔宽度;所述外电极呈凹形,且凹形的两内壁均设置有对所述外部支条的端部定位的定位槽,所述外部支条靠近所述外电极的一侧表面设有多个连接所述外电极的环形的微波焊接层,所述微波焊接层的内孔处设置有多个所述金属连接片,位于同一所述微波焊接层的内孔的多个所述金属连接片相连接。
2.根据权利要求1所述的叠片式静电抑制器,其特征在于,所述外部支条背离所述外电极的一侧表面设置有多个扁形的定位圈,所述定位圈穿设在所述外部支条上,所述定位圈的内孔为所述过孔。
3.根据权利要求2所述的叠片式静电抑制器,其特征在于,所述定位圈的两端和与之相正对的所述微波焊接层相连接。
4.根据权利要求3所述的叠片式静电抑制器,其特征在于,所述外部支条上设置有安装孔,所述安装孔内壁设置有多个连接所述定位圈的易撕连接条。
5.根据权利要求4所述的叠片式静电抑制器,其特征在于,多个所述易撕连接条在所述定位圈的外部均匀分布。
6.根据权利要求4所述的叠片式静电抑制器,其特征在于,所述微波焊接层包括相连接的连接层和焊接层;所述连接层仅与相应的所述定位圈固定连接。
7.根据权利要求1-6任一所述的叠片式静电抑制器,其特征在于,同一所述微波焊接层的内孔设置有两个所述金属连接片,且两个所述金属连接片一体成型。
8.一种叠片式静电抑制器封装方法,应用于如权利要求1-7任一所述的叠片式静电抑制器,其特征在于,实现方法如下:
将多组金属连接片相连接的内极片组中的内极片一一对应插入外部支条上的过孔,并依靠金属连接片进行插入限位;
将外部支条放入到外电极的凹形区域内,外部支条的两端分别通过两个定位槽进行定位;
对内极片施加压力使得内极片保持与外极片相垂直的状态下进行压持,同时对微波焊接层进行微波处理,连接金属连接片的边缘与外极片;
将加工连接有外部支条的两个外极片放入到封装腔体内定位,而后注入调制好的聚合物来成型聚合物层。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211121738.4A CN115359982B (zh) | 2022-09-15 | 2022-09-15 | 一种叠片式静电抑制器及封装方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211121738.4A CN115359982B (zh) | 2022-09-15 | 2022-09-15 | 一种叠片式静电抑制器及封装方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115359982A true CN115359982A (zh) | 2022-11-18 |
CN115359982B CN115359982B (zh) | 2023-11-14 |
Family
ID=84006923
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211121738.4A Active CN115359982B (zh) | 2022-09-15 | 2022-09-15 | 一种叠片式静电抑制器及封装方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115359982B (zh) |
Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1328689A (zh) * | 1998-11-13 | 2001-12-26 | 伯恩斯公司 | 多层导电聚合物器件及其制造方法 |
CN203967405U (zh) * | 2014-07-07 | 2014-11-26 | 深圳市槟城电子有限公司 | 一种接口连接器 |
US20150364258A1 (en) * | 2014-06-12 | 2015-12-17 | Murata Manufacturing Co., Ltd | Laminated capacitor and laminated capacitor series and laminated capacitor mounted body including capacitor |
US20160149398A1 (en) * | 2014-11-20 | 2016-05-26 | Amotech Co., Ltd | Electric shock device and portable electronic device including the same |
KR101781573B1 (ko) * | 2016-03-30 | 2017-09-27 | 주식회사 모다이노칩 | 적층형 소자 |
KR20170141631A (ko) * | 2017-12-13 | 2017-12-26 | 삼성전기주식회사 | 복합 전자부품, 제조방법, 그 실장 기판 및 포장체 |
CN108269688A (zh) * | 2017-01-02 | 2018-07-10 | 三星电机株式会社 | 电容器组件以及制造电容器组件的方法 |
CN108695069A (zh) * | 2017-04-11 | 2018-10-23 | 三星电机株式会社 | 多层电容器及其上安装有多层电容器的板 |
CN109524240A (zh) * | 2018-11-27 | 2019-03-26 | 西安西电电气研究院有限责任公司 | 脉冲电容器 |
CN109872854A (zh) * | 2019-04-15 | 2019-06-11 | 深圳市阿赛姆科技有限公司 | 一种叠层片式聚合物静电抑制器 |
CN110176354A (zh) * | 2018-02-19 | 2019-08-27 | 三星电机株式会社 | 多层电容器 |
CN111584174A (zh) * | 2020-05-26 | 2020-08-25 | 泉州市鑫创园智能科技有限公司 | 一种叠层片式聚合物静电抑制器 |
CN111682103A (zh) * | 2020-05-29 | 2020-09-18 | 深圳振华富电子有限公司 | 一种带电极片式压电驱动器堆栈的制备方法 |
CN114586120A (zh) * | 2019-10-18 | 2022-06-03 | 阿莫技术有限公司 | 复合器件 |
-
2022
- 2022-09-15 CN CN202211121738.4A patent/CN115359982B/zh active Active
Patent Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1328689A (zh) * | 1998-11-13 | 2001-12-26 | 伯恩斯公司 | 多层导电聚合物器件及其制造方法 |
US20150364258A1 (en) * | 2014-06-12 | 2015-12-17 | Murata Manufacturing Co., Ltd | Laminated capacitor and laminated capacitor series and laminated capacitor mounted body including capacitor |
CN203967405U (zh) * | 2014-07-07 | 2014-11-26 | 深圳市槟城电子有限公司 | 一种接口连接器 |
US20160149398A1 (en) * | 2014-11-20 | 2016-05-26 | Amotech Co., Ltd | Electric shock device and portable electronic device including the same |
KR101781573B1 (ko) * | 2016-03-30 | 2017-09-27 | 주식회사 모다이노칩 | 적층형 소자 |
CN108269688A (zh) * | 2017-01-02 | 2018-07-10 | 三星电机株式会社 | 电容器组件以及制造电容器组件的方法 |
CN108695069A (zh) * | 2017-04-11 | 2018-10-23 | 三星电机株式会社 | 多层电容器及其上安装有多层电容器的板 |
KR20170141631A (ko) * | 2017-12-13 | 2017-12-26 | 삼성전기주식회사 | 복합 전자부품, 제조방법, 그 실장 기판 및 포장체 |
CN110176354A (zh) * | 2018-02-19 | 2019-08-27 | 三星电机株式会社 | 多层电容器 |
CN109524240A (zh) * | 2018-11-27 | 2019-03-26 | 西安西电电气研究院有限责任公司 | 脉冲电容器 |
CN109872854A (zh) * | 2019-04-15 | 2019-06-11 | 深圳市阿赛姆科技有限公司 | 一种叠层片式聚合物静电抑制器 |
CN114586120A (zh) * | 2019-10-18 | 2022-06-03 | 阿莫技术有限公司 | 复合器件 |
CN111584174A (zh) * | 2020-05-26 | 2020-08-25 | 泉州市鑫创园智能科技有限公司 | 一种叠层片式聚合物静电抑制器 |
CN111682103A (zh) * | 2020-05-29 | 2020-09-18 | 深圳振华富电子有限公司 | 一种带电极片式压电驱动器堆栈的制备方法 |
Also Published As
Publication number | Publication date |
---|---|
CN115359982B (zh) | 2023-11-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5583733A (en) | Electrostatic discharge protection device | |
US11289617B2 (en) | Method of interconnecting shingled PV cells | |
EP2109148A2 (en) | Wafer level interconnection and method | |
US4188714A (en) | Rigid termination for flexible printed circuits | |
CN101557069B (zh) | 在小型连接器中加入静电保护 | |
CN112789735A (zh) | 生产在两个方向上弯曲的太阳能面板的方法 | |
CN110021922A (zh) | 超低电容瞬态电压抑制器 | |
CN204885150U (zh) | 瞬态电压抑制器封装组件 | |
CN115359982A (zh) | 一种叠片式静电抑制器及封装方法 | |
US3663866A (en) | Back plane | |
CN211788997U (zh) | Tft阵列基板和显示面板 | |
KR20200124178A (ko) | 리지드 절연 버스바 제조 공정 | |
CA2376475C (en) | Internally-fused capacitor | |
US4600960A (en) | Four terminal pulse suppressor | |
US9661757B2 (en) | Connecting power leads to circuit board | |
US20110297219A1 (en) | Method and materials for the fabrication of current collecting structures for photovoltaic devices | |
CN209627827U (zh) | 尖端放电型焊盘结构 | |
KR20160001720A (ko) | 에프피씨비를 이용한 다중의 소형 태양전지 및 다중의 소형 태양전지 연결 방법 | |
CN107635355B (zh) | 一种印制电路板的制作方法及模具 | |
CN215681005U (zh) | 一种防止金手指剥离的扁平线 | |
CN219419053U (zh) | 光伏组件 | |
KR101610042B1 (ko) | 에프피씨비를 이용한 다중의 소형 태양전지 및 다중의 소형 태양전지 연결 방법 | |
CN209843698U (zh) | 半导体元件 | |
CN216053585U (zh) | 一种防静电不干胶标签 | |
CN103474405A (zh) | 防电磁干扰的过压保护装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |