CN115335892A - 驱动电路、显示装置和驱动方法 - Google Patents

驱动电路、显示装置和驱动方法 Download PDF

Info

Publication number
CN115335892A
CN115335892A CN202180022892.3A CN202180022892A CN115335892A CN 115335892 A CN115335892 A CN 115335892A CN 202180022892 A CN202180022892 A CN 202180022892A CN 115335892 A CN115335892 A CN 115335892A
Authority
CN
China
Prior art keywords
voltage
circuit
video signal
signal line
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202180022892.3A
Other languages
English (en)
Inventor
桥柿光一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Semiconductor Solutions Corp
Original Assignee
Sony Semiconductor Solutions Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Semiconductor Solutions Corp filed Critical Sony Semiconductor Solutions Corp
Publication of CN115335892A publication Critical patent/CN115335892A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0294Details of sampling or holding circuits arranged for use in a driver for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2014Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements

Abstract

本申请的发明提供一种实现功耗降低的驱动电路、显示装置和驱动方法。该驱动电路配备有:设定电路,对与第一晶体管连接的视频信号线预充电到第一电压,视频信号线连接到用于对视频信号线的电压进行采样的第一晶体管;以及调整电路,通过在与视频信号线所设定的第二电压对应的时间段期间,对预充电到第一电压的视频信号线进行充电或放电,来调整视频信号线的电压。

Description

驱动电路、显示装置和驱动方法
技术领域
本公开涉及驱动电路、显示装置和驱动方法。
背景技术
由诸如有机EL的微显示器表示的显示装置包括:像素阵列,通过多个像素显示图像;水平驱动电路,将视频信号写入像素阵列的每个像素;垂直驱动电路,选择写入视频信号的视频信号线;水平逻辑电路,被配置为控制水平驱动电路;以及垂直逻辑电路,被配置为控制垂直驱动电路。显示装置进一步包括:接口,将至显示装置的输入信号转换成逻辑电平输出信号;以及控制器,基于由接口转换的输出信号控制垂直驱动电路和水平驱动电路的操作定时。
下面的专利文献1公开了通过恒定电流PWM驱动来提高图像质量的像素的驱动实例。在该文献中公开的技术中,首先,将根据输入信号电压的电压保持在像素中的开关控制晶体管的栅极处,然后,将偏置电压保持在有机EL的驱动晶体管的栅极处。此后,斜坡(RAMP)波经由电容器施加至节点。电路将恒定电流施加至有机EL发光元件,直至节点的电压响应于斜波的施加而增大并且节点的电压达到开关控制晶体管的阈值电压。因为像素需要用于有机EL发光元件的PWM控制的RAMP波,所以存在功耗增加、横向阴影以及横向串扰劣化的问题。
现有技术文献专利文献
专利文献1:JP2013-76812
发明内容
本发明要解决的问题
本公开提供一种用于降低功耗的驱动电路、显示装置和驱动方法。
问题的解决方案
本公开的驱动电路包括:设定电路,被配置为将视频信号线预充电至第一电压,该视频信号线连接至被配置为对所述视频信号线的电压进行采样的第一晶体管;以及调整电路,被配置为通过在与设定在所述视频信号线中的第二电压相对应的时间段期间,对预充电至所述第一电压的所述视频信号线进行充电或放电,来调整所述视频信号线的电压。
设定电路可以包括将视频信号线连接到第一电压的第一开关,并且调整电路包括电流源和第二开关,电流源包括第二晶体管,第二开关将视频信号线与电流源连接。
驱动电路可以包括检测电路和保持电路,检测电路包括连接到第二电压的第一端子和连接到视频信号线的第二端子,并且被配置为检测第二电压和视频信号线的电压之间的差,保持电路被配置为保持根据差的电压并将电压供应至电流源的控制端子。
检测电路可包括放大器,放大器被配置为根据第二电压与视频信号线的电压之间的差生成电流,保持电路包括电容器,该电容器被配置为累计根据电流的电荷。
驱动电路包括连接第一端子和第二端子的第三开关,并且调整电路在放大器的操作之前接通第三开关一段时间。
检测电路可包括:比较器,被配置为检测视频信号线的电压变为第二电压的定时;相位比较器,被配置为检测定时与根据第二电压的定时之间的差;以及充电泵,被配置为根据差生成电流,保持电路可包括:电容器,被配置为累计根据电流的电荷。
检测电路可包括转换电路,转换电路被配置为将第二电压与视频信号线的电压之间的差转换为数字信号,并且保持电路可包括数模转换器,数模转换器被配置为将根据数字信号的电压供应至控制端子。
第一电压可以是与最大灰度或最小灰度对应的电压。
第二电压可以是与使包括第一晶体管的像素电路显示的灰度对应的电压。
第二电压可包括用于校正用于驱动包括第一晶体管的像素电路中的发光元件的第二晶体管的阈值电压的偏移电压。
所述驱动电路可以包括扫描电路,所述扫描电路被配置为导通所述第一晶体管并且将设定为所述偏移电压的所述视频信号线的电压供应至所述像素电路内的节点,所述设定电路可以在向像素电路供应偏移电压之后,将所述视频信号线预充电至所述第一电压,所述调整电路可以通过在根据与灰度对应的电压的时间段期间对预充电至所述第一电压的所述视频信号线进行充电或放电,来将所述视频信号线调整到与所述灰度对应的电压,并且所述扫描电路可以导通所述第一晶体管以将所述视频信号线的电压供应至所述像素电路内的节点。
驱动电路可以包括多个子驱动电路和电流生成电路,每个子驱动电路包括设置电路和调整电路,电流生成电路被配置为生成基准电流,多个子驱动电路可以连接到多个视频信号线,多个子驱动电路中的每个的调整电路可以包括被配置为对基准电流进行采样的第三晶体管,多个子驱动电路中的每个的调整电路可以利用由第三晶体管采样的电流对由设定电路预充电的视频信号线进行充电或放电。
电流生成电路可包括:第一电容器,连接至第三电压;电流源,包括第四晶体管;第四开关,连接第一电容器和电流源;第五开关,连接第一电容器的两端;检测电路,包括连接至第四电压的第一端子和连接至第四开关的第二端子,检测电路被配置为检测第一端子的电压与第二端子的电压之间的差;保持电路,被配置为保持根据差的电压并且将电压供应至电流源的控制端子;第六开关,二极管连接多个子驱动电路中的每个的第三晶体管;以及第七开关,连接多个子驱动电路中的每个的二极管连接的第三晶体管和电流源。
第四开关和第五开关可以接通以对第一电容器预充电,第五开关可以断开以使第一电容器放电以生成参考电流,第四开关可以断开以操作检测电路一段时间,并且第六开关和第七开关可以接通以对子驱动电路中的基准电流进行采样。
在第一晶体管截止期间,设定电路将视频信号线预充电到第一电压,调整电路将视频信号线调整到第二电压。
第一晶体管截止的周期可包括消隐周期,消隐周期包括包含第一晶体管的像素电路不发光的周期。
本公开的显示装置包括:视频信号线,被配置为提供视频信号;像素电路,包括连接至视频信号线的第一晶体管,第一晶体管被配置为对视频信号线的电压进行采样;驱动电路,包括:设定电路,被配置为将视频信号线预充电至第一电压;以及调整电路,被配置为通过与视频信号线中设定的第二电压相对应的时间段期间,对预充电至第一电压的视频信号线充电或放电,来调整视频信号线的电压;以及扫描电路,被配置为控制第一晶体管的导通和截止。
本公开的驱动方法包括将连接到被配置为对视频信号线的电压进行采样的第一晶体管的视频信号线预充电到第一电压;以及通过在与视频信号线中设置的第二电压相对应的时间段期间,对预充电所述第一电压的所述视频信号线进行充电或放电,来调整视频信号线的电压。
附图说明
图1是示意性示出根据本公开的第一实施方式的显示装置中的水平驱动电路和像素阵列的配置实例的示图。
图2是示出水平驱动电路中的驱动电路和像素的示图。
图3是示出了像素及其外围电路的配置的框图。
图4是示出图2的驱动电路的时序图的示图。
图5是示出在输出电流源是PMOS晶体管的情况下的驱动电路的实例的示图。
图6是图5的驱动电路的时序图。
图7是示出驱动电路的另一配置实例的框图。
图8是图7的驱动电路的时序图。
图9是示出根据第一特定实例的驱动电路的配置实例的图。
图10是示出图7中的OTA的电路配置的实例的示图。
图11是示出在N信道驱动的情况下的OTA的电路配置的实例的示图。
图12是示出根据第二特定实例的驱动电路的配置实例的图。
图13是示出根据第三特定实例的驱动电路的配置实例的图。
图14是示出根据第二实施方式的像素及其外围电路的框图。
图15是根据第二实施方式的驱动电路的时序图。
图16是根据第三实施方式的驱动电路的框图。
图17是示出电流生成电路和子驱动电路的配置实例的图。
图18是图17的驱动电路的时序图。
图19示意性示出了作为有源矩阵型显示装置中的水平驱动电路的电压跟随器驱动系统的配置。
图20是示意性地示出使用RAMPDAC方法的水平逻辑电路和水平驱动电路的配置的示图。
具体实施方式
在下文中,将参照附图描述本公开的实施方式。在本申请公开的一个或多个实施例中,各实施例包含的元素可以相互组合,组合结果也构成本申请一部分实施例。
首先,将描述本公开的实施方式的技术背景。
图19示意性示出了作为有源矩阵型显示装置中的水平驱动电路的电压跟随器驱动系统的配置。水平驱动电路1002从水平逻辑电路1001接收用于像素电路(在下文中,像素)的数据信号,并且通过电平移位器(LS)1003将数据信号校正为根据伽马特性的电压。校正后的电压由数模转换器(DAC)电路1004转换成模拟信号。模拟信号通过施加了预定偏置电压的运算放大器(缓冲放大器)1005进行阻抗变换。阻抗变换之后的信号的电压被施加到像素阵列1007中的由输出选择器(解复用器)1006选择的像素列的视频信号线(像素信号线)。在所选择的像素列中,通过垂直驱动电路(未示出)选择将被写入信号的像素。
在图19的电压跟随器系统中,水平驱动电路1002包括对应于多个像素列的一个水平驱动电路(LS、DAC、运算放大器、输出选择器),并且对输出选择器1006执行时分控制以抑制功耗和电路面积的增加。在该系统中,由于电压跟随器缓冲用于驱动像素的电压,所以存在在高清晰度的情况下相对不太可能发生图像质量劣化的优点。然而,随着清晰度更高,新道的数量(像素列的数量)增加,并且每个像素列(信道)的电压跟随器的DC偏置电力增加。
使用称为RAMPDAC方法的视频信号写入方法也是已知的,而不是图19中的电压跟随器方法。
图20示意性地示出了在有源矩阵型显示装置中使用RAMPDAC方法的水平逻辑电路和水平驱动电路的配置。水平逻辑电路包括移位寄存器1100、第一锁存电路1101和第二锁存电路1102。水平驱动电路包括数字比较器1103、同步计数器1104、PWM生成电路1105、电平移位器1106、开关电路1107和斜坡电路1108(模拟缓冲器,RAMPDAC)。
第一锁存器电路1101中的N+1锁存器在时钟LATCK[0]到LATCK[N]从移位寄存器1100输入到CLK端子的定时采样并锁存与每个像素对应的数据信号(数字灰度数据)。
第二锁存电路1102中包括的N+1个锁存器在共用线时钟(LINECLK)被输入到CLK端子的定时读取并锁存第一锁存电路中的N+1个锁存器中保持的信号。锁存的数据信号被输入到数字比较器1103中的N+1个比较器。
同步计数器1104在LINECLK被输入到第二锁存电路时的定时被复位,并且开始对从外部提供的灰度时钟进行计数。同步计数器1104对在一个水平扫描周期期间生成的灰度时钟进行计数,以将计数值输出至每个比较器。
与各个数字比较器1103对应地设置PWM生成电路1105。每个PWM生成电路1105在输入到比较器的数据信号(对应于灰度值)与输入到比较器的计数值相匹配的时间段期间,输出预定电平的电压作为PWM信号。因此,从每个PWM生成电路1105输出具有根据由对应数据信号指示的灰度值的长度的矩形波作为PWM信号。
电平移位器1106对应于各个PWM生成电路1105,根据伽马特性调整从PWM生成电路1105输出的矩形波(PWM信号)的长度,以输出调整后的PWM信号。
斜坡电路1108包括:RAMPDAC,被配置为生成斜波,该斜波是电压在一个水平扫描周期内从初始电压以恒定速率改变(升高或降低)的电压波;以及模拟缓冲器,缓冲该斜波。斜坡电路1108根据每个电平移位器1106的输出(或PWM生成电路的输出)的开始定时经由模拟缓冲器输出斜坡波。
开关电路1107中的开关对应于相应的电平移位器1106。当从每个电平移位器1106输出的PWM信号(矩形波)被输入以输出斜坡波同时被接通时,每个开关被接通。当PWM信号没有被输入时,每个开关被关断以停止斜波的输出。结果,根据PWM信号的长度的电压被输出到像素阵列1109作为表示相应灰度值的电压(灰度电压)。像素阵列1109使用根据灰度电压的电流经由每个开关来驱动对应像素。
图20的RAMPDAC方法比图19的电压跟随器方法需要更少的模拟电路,并且因此具有低功耗和适于小型化的配置。然而,所有像素的负载电容器是模拟缓冲器的负载,并且执行写入如斜波的瞬时变化波形的操作。因此,在向像素写入期间,产生与像素的负载电容器和斜波的斜率对应的电流。该电流导致在写入RAMP波形的电压时取决于配线的电阻的诸如横向阴影、横向串扰以及切换噪声的图像质量问题。该问题在分辨率增加的情况下特别明显。
本公开解决了与显示设备的高清晰度相关联的大DC偏置电力的问题和图像质量劣化的问题。
(第一实施例)
图1是示出根据本公开的第一实施方式的有源矩阵型显示装置中的水平驱动电路和像素阵列的框图。水平驱动电路包括移位寄存器1100、第一锁存电路1101、第二锁存电路1102、同步计数器1104、数字比较器1103、PWM生成电路1105、电平转换器1106和电流驱动电路101。块1100至1106具有类似于图20的配置。电流驱动电路101包括与每个像素列对应的驱动电路102。如上所述,通过块1100至1106的处理,对于每个像素产生具有根据数据信号(灰度)的时间宽度的电压(PWM信号),并将该电压(PWM信号)供应给与每个像素列对应的驱动电路102。驱动电路102连接到对应于每个像素列的视频信号线(像素信号线)。驱动电路102根据PWM信号生成电压(灰度电压),并将该电压供应给连接到视频信号线的像素作为视频信号的信号电压。本实施例的特征之一是通过驱动电路102以低功耗和高精度的生成信号电压。
图2是示出根据本实施方式的驱动电路102的配置的一部分和一个像素103的示图。
驱动电路102包括设定电路104、调整电路105和输出端子Vout。输出端子Vout的电压由与输出端子相同的参考标号Vout表示。设定电路104包括开关PCHG(第一开关)。调整电路105包括输出电流源IA和开关PWM(第二开关)。输出电流源IA是NMOS晶体管。输出端子Vout与视频信号线112连接。像素103连接到视频信号线112。从驱动电路102的角度来看,像素103等效地呈现为电容器。具体地,电容器是从驱动电路102至像素的配线(视频信号线)的电容器、包括在像素103中的采样晶体管的寄生电容器等。采样晶体管连接到视频信号线112,并且对视频信号的信号电压进行采样。该电容器表示为Cpix。电容器Cpix被称为像素负载电容器。将更具体地描述像素负载电容器Cpix。
图3是示出了根据本实施方式的有源矩阵型显示装置中的像素103及其外围电路的配置的框图。虽然在图3中示出了一个像素103,但是实际上像素以矩阵形式布置在像素阵列。外围电路包括水平驱动电路10、驱动扫描电路20和写入扫描电路60。驱动扫描电路20和写入扫描电路60对应于垂直驱动电路。像素103的配置是示例,可以采用各种其他配置。为每列像素提供驱动电路102。
像素103包括采样晶体管WSTr、驱动晶体管DrTr、电容器Cs、和发光元件30。假定每个晶体管是NMOS晶体管,但可以是PMOS晶体管,或者可以混合两种导电类型的晶体管。发光元件30是包括阳极和阴极的双端子型有机EL发光元件。然而,发光元件30不限于有机EL发光元件,并且通常包括通过电流驱动发光的任何装置。
驱动晶体管DrTr具有连接至节点G的栅极、连接至节点S的源极以及连接至驱动线50的漏极。发光元件30具有连接到节点S的阳极和连接到为所有像素公共布线的公共电源线70(具有电压Vcath)的阴极。采样晶体管WSTr连接在视频信号线112和节点G之间。采样晶体管WSTr的栅极连接至扫描线40。电容器Cs连接在节点G和节点S之间。在驱动线50通过驱动扫描电路20被设置为预定电位并且驱动线50被设置为预定电位的同时,执行以下操作。首先,通过写入扫描电路60将采样晶体管WSTr导通特定时间段。视频信号线112的信号电压经由节点G被写入电容器Cs,并且电容器Cs被设置为信号电位。驱动晶体管DrTr根据经由电容器Cs施加在栅极与源极之间的栅极电压使电流在漏极与源极之间流动,并且通过电流驱动发光元件30。
参考图2描述的像素负载电容器Cpix包括存在于这种视频信号线112中的配线电容器、存在于采样晶体管WStr的输入侧上的寄生电容器等。
图2的输出电流源IA连接至接地电压和开关PWM。输出端子Vout连接到视频信号线112。开关PWM经由输出端Vout连接输出电流源IA和视频信号线112。开关PCHG连接预充电电压VPCHG(第一电压)并经由输出端子Vout连接视频信号线112。设定电路104使PCHG 104导通,将视频信号线112预充电到预充电电压VPCHG。PCHG 104被断开,并且在电平移位器所提供的PWM信号的时长期间接通开关PWM。PWM信号是具有根据灰度的时间宽度的矩形电压波形。也就是说,开关PWM在根据第二电压的时间段期间接通,第二电压是要在视频信号线中设置的期望电压。因此,预充电的视频信号线112被充电或放电(即,电容器Cpix被充电或放电)。结果,视频信号线112的电压被调整到期望电压,例如,对应于由PWM信号指示的灰度的电压。在调整之后,当写入扫描电路60经由扫描线40导通像素103的采样晶体管WSTr时,信号电压被写入像素103中。
图4示出了图2的驱动电路102的时序图。时序图示出由驱动电路102生成根据从电平移位器提供的PWM信号电压(第二电压)并将所生成的电压设置为视频信号线112中的信号电压的操作的实例。横轴表示时间。在采样晶体管截止的周期期间执行图4的操作。例如,可在所有像素处于非发光周期的消隐周期中执行图4的操作。
在图2中,首先,接通开关PCHG,视频信号线112被预充电到预充电电压VPCHG一定的周期T1。即,像素负载电容器Cpix被预充电到预充电电压VPCHG。视频信号线112的电压VSIG是预充电电压VPCHG(=V1)。接着,使开关PCHG断开,在根据PWM信号(灰度值)的时间tPWM期间,使开关PWM导通。结果,预充电的视频信号线112通过输出电流源IA被充电或放电。视频信号线的电压VSIG的波形以输出电流Iout/像素负载电容器Cpix(通过将输出电流Iout除以像素负载电容器Cpix获得的值)的斜率从预充电电压V1下降。在时间tPWM之后,开关PWM被断开。此时的视频信号线112的电压VSIG是输出电压Vout。输出电压Vout可以用作根据灰度的信号电压。输出电压Vout由以下表达式定义。
Vout=VPCHG-(Iout×tPWM/Cpix)···表达式(A)。
如上所述,通过在PWM信号的时间长度内接通开关PWM,可以产生根据灰度的信号电压。此后,通过接通连接到视频信号线112的像素103的采样晶体管,信号电压被写入到像素103中。这里,作为实例,预充电电压VPCHG是对应于PWM信号的最小宽度的电压(对应于最大灰度或最小灰度的电压)。电流源IA被调整成使得当开关PCHG接通对应于PWM信号的最大宽度的时间段时,预充电视频信号线(电容器Cpix)流过达到对应于PWM信号的最大宽度的电压的电流。注意,与最大灰度对应的电压可被表示为VG255,与最小灰度对应的电压可被表示为VG0。
通过以这种方式在根据PWM信号的时间长度上对规定的预充电电压的视频信号线进行充电或放电,可以对视频信号线准确地设定根据灰度的电压。此外,在图2的驱动电路中执行模拟操作的电路仅包括输出电流源IA,不需要被配置为产生并缓冲RAMP波形的电路,因此功耗低。
图2和图4示出在输出电流源是NMOS晶体管(在N沟道驱动的情况下)的情况下的配置和操作,但是可以类似地提供其中输出电流源是PMOS晶体管(在P沟道驱动的情况下)的配置。
图5示出了在输出电流源IA是PMOS晶体管的情况下的驱动电路102的实例。
图6示出了图5的驱动电路的时序图。在该配置中,输出电压Vout由以下表达式定义。
Vout=VPCHG+(Iout×tPWM/Cpix)···表达式(B)。
因为图5和图6的描述与图2和图4的描述相似,所以将省去其描述。
图7是示出驱动电路102的另一配置的实例的框图。电流校正电路106被添加到图2的驱动电路102。电流校正电路106包括电压控制电流源电路(OTA)111、开关CAL、保持电容器Ch和参考端子VREF。在该示例中,输出电流源IA由NMOS晶体管配置。电流校正电路106具有降低与各像素列对应的驱动电路的输出电流源IA之间的电流相对变化误差的效果。
OTA 111具有-输入端子(第一端子)、+输入端子(第二端子)和使能端子。OTA 111在输入到使能端子的OTAEN信号被接通的同时操作。期望在视频信号线中设定的电压(期望电压)作为基准电压VREF被供应至OTA111的输入端。作为实例,供应对应于由PWM信号表示的灰度的电压。在由PWM信号表示的灰度是最大灰度的情况下,基准电压VREF是对应于最大灰度的电压(VG255)。+输入端子连接至输出端子Vout,并且输出电压Vout(Cpix的电压)供应至输出端子Vout。OTA 111是被配置为检测供应到-输入端子的电压与供应到+输入端子的电压之间的差的检测电路的实例。OTA 111根据检测到的差生成电流。更具体地,OTA 111计算参考电压VREF与输出电压Vout之间的差ΔVin,并且将输出电流改变通过将差ΔVin与跨导Gm相乘而获得的电流。
开关CAL连接OTA 111的输出和保持电容器Ch的一端。保持电容器Ch的另一端连接至接地电压。保持电容器Ch的一端连接至作为电流源IA的NMOS晶体管的控制端子(栅极)。保持电容器Ch是根据差保持电压并将所保持的电压供应至输出电流源IA的控制端的保持电路的实例。
由OTA 111生成的电流经由开关CAL对保持电容器Ch充电或放电。即,在保持电容器Ch中蓄积与电流相应的电荷。结果,保持电容器Ch的电压被调整。保持电容器Ch的电压被供应至NOS晶体管的栅极。保持电容器Ch具有保持输出电流源IA的栅极电压的作用。OTA111的输出电流的范围是可由包括在OTA 111中的电流源(参见稍后描述的图10中的电流源123)生成的电流的范围。具体地,使用OTA 111的输入电压差ΔVin、开关CAL被接通的时间ton以及保持电容器的电荷量Ch,由GmΔVin×ton/Ch表示输出电流的范围。
图8示出了图7的驱动电路102的时序图。横轴表示时间。作为初始状态,开关PCHG、开关PWM和开关CAL都处于断开状态。
(1)首先,使开关PCHG导通一定时间T1,使用预充电电压VPCHG对视频信号线112进行预充电,即对像素负载电容器Cpix进行预充电。预充电之后的电压表示为V1(=VPCHG)。电压V1对应于在PWM信号的最小时间宽度上期望实现的电压。注意,最小的PWM信号的时间宽度可以是0或者长于0的时间。
(2)断开开关PCHG,并且在根据从电平移位器(见图1)输入的PWM信号(灰度值)的时间tPWM期间,接通开关PWM。结果,视频信号线112经由输出电流源IA被充电或放电(即,像素负载电容器Cpix被充电或放电)。输出电流源IA的电流是通过上述表达式A确定的恒定电流。
(3)当时间tPWM流逝时,开关PWM断开。在附图的示例中,此时的输出电压Vout是电压V1d。接通输入到OTA 111的使能端子的OTAEN信号,使OTA 111处于工作状态。接着,使开关CAL接通一定时间。OTA 111将基准电压VREF(期望达到的电压)与输出电压Vout(像素负载电容器Cpix的电压)进行比较以输出根据电压差的电流。
(4)通过从OTA 111输出的电流对保持电容器Ch进行充电或放电。
(5)作为保持电容器Ch的电压的充电泵(CP)输出改变。CP输出根据保持电容器Ch的充电状态在特定电压范围RA1内改变。
可以重复(1)至(5)的操作。结果,可以将视频信号线的电压高精度地调整到期望的电压,同时抑制各像素列之间的偏差。然而,操作(1)至(5)可仅执行一次。例如,在像素的采样晶体管在所有像素不发光的消隐周期中被关断的周期中执行(1)至(5)的操作。在设定视频信号线的信号电压之后,像素的采样晶体管在写入像素的定时导通一定周期,并且视频信号线的信号电压VSIG被写入像素。
执行图7的驱动电路的模拟操作的电路仅是OTA 111和输出电流源IA。OTA 111需要仅在栅极电压调整的时段期间操作,并且输出电流源IA需要仅在开关PWM被接通的时段期间操作。因此,根据图7的驱动电路的配置,DC偏置电力仅需要消耗必要的最小周期,并且可以获得降低功耗的效果。
[第一具体示例]
在开始OTA 111中的操作之前,可以通过-输入端子与+输入端子之间的短路来执行偏移消除操作。例如,在OTAEN信号被接通之后,在CAL信号被接通之前的时间段内执行偏移消除操作。通过执行偏移消除操作,可以抑制在对应于多个像素列的每个电流校正电路的OTA的操作的偏差。因此,可以提高输出电流的偏差精度。
图9示出了根据第一具体实例的驱动电路102的配置实例。添加连接OTA 111的两个端子(-输入端子,+输入端子)的开关INI(第三开关)。
图10中(A)和图10中(B)示出了图9中的OTA 111的电路配置的实例。将参考图7描述偏移消除操作的具体实例。图10中(A)示出了在偏移消除操作期间的电路状态,并且图10中(B)示出了在偏移消除操作之后的电流输出操作期间的电路状态。
在图10中的(A)中,PMOS晶体管121的栅极(+输入端子)连接至基准电压端子VREF。开关CAL的一端(-输入端子)连接至VFB端子,输出电压Vout(像素负载电容器的电压)输入至VFB端子。VFB端子的电压描述为电压VFB。
电流源123共同连接到PMOS晶体管121的源极和PMOS晶体管122的源极。NMOS晶体管124和125的漏极连接到PMOS晶体管121的漏极和PMOS晶体管122的漏极。NMOS晶体管124和125的源极连接到接地电压。NMOS晶体管125的栅极经由电容器126连接到接地电压。PMOS晶体管122的漏极与NMOS晶体管125的漏极之间的连接节点连接到输出端子OTAOUT。PMOS晶体管121的栅极电压由VINP表示,并且PMOS晶体管122的栅极电压由VINN表示。
开关INI设置在开关CAL的另一端和参考电压VREF端子(-输入端子)之间。此外,开关132设置在电容器126与NMOS晶体管125的漏极之间。在偏移消除操作中,开关INI和132接通一定的时间段以在-输入端子和+输入端子之间短路。此外,通过接通开关132,连接NMOS晶体管125的栅极和源极。这种连接被称为二极管连接。因此,电压VINP和电压VINN两者变为相同的参考电压VREF(即,输入电位差为0V),并且生成输出电流Ical。
在这种状态下,如图10中的(B)所示,开关INI和开关132被断开,并且开关CAL被接通。因此,输出通过根据基准电压VREF和电压VFB之间的电位差的电流与输出电流Ical(负载电流)之间的差而获得的电流(gm×(VFB-VREF))。通过这样的操作,可以消除OTA 111自身的相对偏差。该转换的偏移消除操作仅仅是示例,并且可以使用其他偏移消除方法。通过以这种方式执行偏移消除操作,可以抑制在对应于多个像素列的每个电流校正电路的OTA的操作的偏差。因此,可以提高输出电流的偏差精度。
图10示出了P沟道驱动的电路配置的实例,但是N沟道驱动的电路配置也是可能的。图11示出了N沟道驱动的OTA 111的电路配置的实例。对应于图10的元件由在端部具有A的相同的参考标号表示。在图11的描述中,晶体管的极性等可在图10的描述中适当地读取,并且因此将省略详细描述。
[第二具体示例]
图12示出了根据第二具体实例的驱动电路102的配置实例。在图7和图9中,驱动电路102中的检测电路是OTA 111,但是在图12中,检测电路包括比较器141、相位比较器142和充电泵143。在图12中,未示出像素负载电容器。在图12的配置中,在不增加诸如图9的偏移消除操作的功能的情况下,通过输出电流源IA可以产生具有高精度的电流。
比较器141包括两个输入端子,一个端子连接到基准电压VREF,基准电压VREF是视频信号中期望设定的电压(期望电压),另一个端子连接到输出端子VOUT。比较器141检测输出电压VOUT与基准电压VERF匹配的定时。当开关PWM根据PWM信号被导通并且输出端子VOUT的电压被输入至比较器141时,比较器141检测输入电压与基准电压VERF匹配的定时。输出指示检测到的定时的数字信号CMPOUT。使能信号可以根据开关PWM被接通的定时被输入到比较器141,并且比较器141可以根据使能信号的输入开始操作。
相位比较器142包括两个端子,并且其中一个端子被输入指示由比较器141检测的定时的数字信号CMPOUT。指示与基准电压VERF相对应的定时的数字信号REFPWM被输入到另一端子。相位比较器142比较两个数字信号,以检测比较器141检测的定时与对应于基准电压VERF的定时之间的定时差。
充电泵143包括串联连接的上侧开关146和下侧开关147。在上侧开关146和下侧开关147之间的连接节点被连接到保持电容器Ch和输出电流源IA(晶体管)的栅极。当上侧开关146接通时,电流被供应至保持电容器Ch。当下侧开关147接通时,电流从保持电容器Ch释放。
相位比较器142根据检测到的定时差的信号选择性地接通充电泵143的上侧开关146和下侧开关147。具体地,根据定时差的信号的符号选择上侧开关146和下侧开关147中的一个,并且根据定时差的时间长度接通所选择的开关。结果,保持电容器Ch被充电或放电,并且输出电流源IA的栅极电压被调整。
[第三具体示例]
图13示出了根据第三具体实例的驱动电路102的配置实例。在图7和图9中,驱动电路102中的检测电路为OTA 111,保持单元为保持电容。在图12中,检测电路是差分放大器电路151和顺序比较电路152,并且保持单元是数模转换器(DAC)153。作为偏置电流源的NMOS晶体管154连接到输出电流源IA。NMOS晶体管154的栅极连接至偏置电压VB。在图12中,未示出像素负载电容器。在图13的配置中,在不增加诸如图9的偏移消除操作的功能的情况下,通过输出电流源IA可以产生具有高精度的电流。
差分放大器电路151的+输入端子连接至基准电压VREF,基准电压VREF是期望在视频信号中设定的电压(期望电压)。差分放大器电路151的-输入端子连接至输出端子VOUT。差分放大器电路151将基准电压VERF与输出端子VOUT的电压进行比较,以将二者之间的差分电压依次输出至相比较电路152。
顺序比较电路152基于从差分放大器电路151输入的差分电压执行顺序比较操作,并且以高精度计算差分电压。即,输出接近期望的输出电流流过的栅极电压的设定值的比较结果。顺序比较电路152根据计算出的差分电压输出数字信号。该数字信号指示期望输出电流流过的栅极电压的设定值或接近于该设定值的值。顺序比较电路152将数字信号输出到DAC 153。
DAC 153将数字信号转换成DC模拟电压。即,DAC 153保持从顺序比较电路152输出的数字信号以根据由数字信号表示的设定值生成电压。DAC 153将生成的电压提供至输出电流源IA的栅极。
在图13的电路的情况下,在调整输出电流源IA的栅极电压之后,不必每帧调整栅极电压,从而可进一步减少功耗。另外,由于驱动电路的许多部分可以通过逻辑电路来实现,所以在进程生成进展的情况下,尺寸减小效果高。
RAM、触发器电路、锁存电路、FIFO等可用作保持作为顺序比较电路152的输出的数字信号的电路。
(第二实施例)
第二实施方式的驱动电路的配置与第一实施方式的相同,但是对像素的操作部分不同。在第二实施方式中,消除驱动晶体管的阈值电压DrTr的像素之间的偏差(称为阈值校正)。因此,首先,将偏移电压的设定设定到视频信号线,并且通过采样晶体管WSTr将设定的偏移电压写入到像素103。基于偏移电压来执行阈值校正。在完成偏移电压的写入之后,如在第一实施方式中,在视频信号线中设定用于灰度的电压,并且在像素中写入视频信号的信号电压。第一实施方式的驱动电路还可以用于如上所述设置用于阈值校正的偏移电压的情况。由此,能够在抑制像素之间的偏差的同时,能够高精度地进行阈值校正。在下文中,将详细描述第二实施方式。
图14是示出了根据第二实施方式的有源矩阵型显示装置中的像素及其外围电路的框图。虽然在图14中示出了单个像素103,但是实际上像素以矩阵形式布置在像素阵列中。外围电路包括水平驱动电路10、驱动扫描电路20和写入扫描电路60。驱动扫描电路20和写入扫描电路60对应于垂直驱动电路。像素103的配置是示例,可以提供各种其他配置。水平驱动电路10设置有用于每列像素的驱动电路102。
像素103包括诸如有机EL元件的发光元件30。发光元件30的阴极连接到为所有像素公共布线的公共电源线34。此外,像素103包括驱动晶体管DrTr、采样晶体管WSTr、发光控制晶体管24、保持电容器25以及辅助电容器26。在该实例中,PMOS晶体管用于驱动晶体管DrTr、采样晶体管WSTr以及发光控制晶体管24,但是可以使用NMOS晶体管,或者可以混合两种导电类型。
采样晶体管WSTr采样通过视频信号线112从驱动电路102供应的信号电压VSIG,并且将信号电压VSIG写入保持电容器25中。发光控制晶体管24连接在电源电压Vcc的电源节点与驱动晶体管DrTr的源极之间,并且在由来自驱动扫描电路20的发光控制信号DS驱动下控制发光元件30的发光。
保持电容器25连接在驱动晶体管DrTr的栅极与源极之间。保持电容器25保持通过采样晶体管WSTr进行采样而写入的信号电压VSIG。驱动晶体管DrTr通过使根据保持电容器25的保持电压的驱动电流流过发光元件30来驱动发光元件30。辅助电容器26连接在驱动晶体管DrTr的源极与固定电位的节点(例如,电源电压Vcc的电源节点)之间。辅助电容器26在写入信号电压VSIG时抑制驱动晶体管DrTr的源极电位的波动,并且将驱动晶体管DrTr的栅极-源极电压Vgs设置为驱动晶体管DrTr的阈值电压Vth。在下文中,将描述本电路的操作。
在偏移电压VOFS从驱动电路102被设置为视频信号线112的状态下,使扫描线40的电位WS从高电位转变至低电位,并且接通采样晶体管WSTr。驱动晶体管DrTr的栅极电位Vg是偏移电压VOFS。此时,驱动线50的电位DS处于低电位状态,并且发光控制晶体管24导通。因此,驱动晶体管DrTr的源极电位Vs是电源电压Vcc。此时,驱动晶体管DrTr的栅极-源极电压Vgs是Vgs=VOFS-Vcc。
这里,为了执行稍后描述的阈值校正操作(阈值校正处理),必须使得驱动晶体管DrTr的栅极-源极电压Vgs大于驱动晶体管DrTr的阈值电压Vth。因此,每个电压值被设置为使得|Vgs|=|VOFS-Vcc|>|Vth|。
如上所述,将驱动晶体管DrTr的栅极电位Vg设置为偏移电压VOFS并且将驱动晶体管DrTr的源极电位Vs设置为电源电压Vcc的初始化操作是执行下一阈值校正操作之前的准备操作(阈值校正准备)。因此,偏移电压VOFS和电源电压Vcc分别是驱动晶体管DrTr的栅极电位Vg和源极电位Vs的初始化电压。
驱动线50的电位DS从低电位切换到高电位,并且发光控制晶体管24截止。驱动晶体管DrTr的源极电位Vs是浮动的,并且在驱动晶体管DrTr的栅极电位Vg保持在偏移电压VOFS的状态下开始阈值校正操作。即,驱动晶体管DrTr的源极电位Vs开始朝向通过从驱动晶体管DrTr的栅极电位Vg中减去阈值电压Vth而获得的电位(Vg-Vth)下降(减小)。
如上所述,以驱动晶体管DrTr的栅极电位Vg的偏移电压VOFS(初始化电压)为基准使驱动晶体管DrTr的源极电位Vs朝着通过从电压VOFS减去阈值电压Vth而获得的电位(Vg-Vth)改变的操作是阈值校正操作。随着阈值校正操作进行,驱动晶体管DrTr的栅极-源极电压Vgs收敛至驱动晶体管DrTr的阈值电压Vth。对应于阈值电压Vth的电压保持在保持电容器25中。
当扫描线40的电位WS从低电位切换到高电位并且采样晶体管WSTr截止时,阈值校正周期结束。此后,从驱动电路102对视频信号线112设定视频信号的信号电压VSIG。结果,视频信号线112的电位从偏移电压VOFS切换到信号电压VSIG。
扫描线40的电位WS从高电位切换至低电位,采样晶体管WSTr截止,并且对信号电压VSIG采样并写入像素103中。通过由采样晶体管WSTr写入信号电压VSIG的操作,驱动晶体管DrTr的栅极电位Vg变为信号电压VSIG。
当写入视频信号的信号电压VSIG时,连接在驱动晶体管DrTr的源极与电源电压Vcc的电源节点之间的辅助电容器26抑制驱动晶体管DrTr的源极电位Vs的波动。然后,当驱动晶体管DrTr由视频信号的信号电压VSIG驱动时,驱动晶体管DrTr的阈值电压Vth由与保持电容器25中保持的阈值电压Vth对应的电压抵消。
扫描线40的电位WS从低电位切换到高电位,并且采样晶体管WSTr截止,从而终止信号写入。驱动线50的电位DS从高电位切换到低电位,并且发光控制晶体管24导通。因此,电流通过发光控制晶体管24从电源电压Vcc的电源节点供应至驱动晶体管DrTr。
此时,因为保持电容器25连接在驱动晶体管DrTr的栅极与源极之间,所以栅极电位Vg也随驱动晶体管DrTr的源极电位Vs的波动一起波动。即,在保持被保持在保持电容器25中的栅极-源极电压Vgs的同时,驱动晶体管DrTr的源极电位Vs和栅极电位Vg增加。然后,驱动晶体管DrTr的源极电位Vs根据晶体管的饱和电流升高至发光元件30的发光电压。当驱动晶体管DrTr的漏极-源极电流开始流过发光元件30时,发光元件30的阳极电位增加。最终,当发光元件30的阳极电位超过发光元件30的阈值电压时,驱动电流开始流过发光元件30,使得发光元件30开始发光。
例如,在一个水平周期(1H)内执行上述信号电压VSIG的阈值校正准备、阈值校正和写入(信号写入)的每个操作。
在下文中,将参考图15描述通过在写入信号电压之前写入偏移电压来执行阈值校正的电路中的根据第二实施方式的驱动电路102的操作,如图14所示。
图15是根据第二实施方式的驱动电路102的时序图。这里,假设驱动电路102包括具有图9的偏移消除功能的OTA 111。横轴表示时间。为了便于说明,将时间轴划分为多个区间S1至S7。
首先,在区间S1中,PCHG开关接通,视频信号线112(像素负载电容器)被预充电到预定电压VPCHG(输出端子VOUT具有预充电电压)。
在区间S2中,断开开关PCHG,并且根据VOSF的预定时间接通开关PWM。此时,偏移电压VOFS被提供作为OTA 111的基准电压REF。当预充电的视频信号线112(像素负载电容器)以恒定斜率放电并且经过预定时间时,开关PWM断开。此时,输出端子VOUT的电压为VOSF或接近VOSF的电压。当PWM开关断开时,OTA 111的使能信号OTAEN接通。
当OTA 111接通时,在区间S3中,开关INI接通,并且执行偏移消除。
接下来,在区间S4中,CAL开关被接通,并且从OTA 111输出电流。此外,像素中的采样晶体管导通(WSEN1信号导通),并且偏移电压VOSF被供应至像素。在像素中,基于偏移电压VOSF执行上述阈值校正。
在区间S5中,停止OTA 111的操作。保持电容器Ch的电压施加到输出电流源IA的栅极,并且栅极电压(CP输出)相应地波动。在OTA 111断开之后,开关PCHG接通,视频信号线112(像素负载电容器)被再次预充电。输出端子VOUT被设定为预充电电压。
在区间S6中,根据从电平移位器提供的PWM信号的一段时间(根据所需分级的时间),接通开关PCHG。当预充电的视频信号线112(像素负载电容器)以恒定斜率放电并且经过根据PWM信号的时间时,开关PWM断开。此时,输出端子VOUT的电压是用于写入的信号电压VSIG。
在区间S7中,像素中的采样晶体管导通(WSEN2信号导通),并且经由采样晶体管将信号电压VSIG写入像素。
此后,操作S1至S7可以重复一次或多次。可替代地,也可以不重复。S1至S7的操作可以在消隐周期期间被执行一次或多次。
(第三实施方式)
在第三实施方式中,将描述像素是红色(R)、蓝色(G)和绿色(B)子像素的情况。调整输出电流源IA的栅极电压,使得通过使用与使用第一实施例的驱动电路的像素负载电容器不同的电容器(虚拟电容器)使虚拟电容器放电一定时间段来获得具有恒定斜率的电流(基准电流)。然后,通过电流采样操作将基准电流复制到红色(R)、蓝色(G)和绿色(B)每个子像素中的的子驱动电路。在子驱动电路中,使用从驱动电路复制的电流,在根据PWM信号的时间段期间对每个子驱动电路预充电的视频信号线进行充电或放电。由此,对RGB视频信号线中的每一条设定与灰度对应的信号电压。
图16是根据第三实施方式的驱动电路的框图。图16的驱动电路包括电流生成电路160和分别对应于红色(R)、蓝色(B)和绿色(G)的三个子驱动电路102R、102B和102G。三个子驱动电路102R、102B、102G的输出端子VOUT分别通过RBG用的视频信号线112R、112B、112G与子像素103R、103B、103G连接。电流生成电路160经由输出端子OUT连接到子驱动电路102R、102B和102G。电流生成电路160具有VERF端子,预定基准电压VER输入至该VERF端子。
图17示出了电流生成电路160和子驱动电路102R的配置实例。子驱动电路102B、102G的结构与子驱动电路102R相同,省略图示。
电流生成电路160包括输入端子VCCP、虚拟电容器Cdum、开关CS(第四开关)、开关CALPRCHG(第五开关)、开关WRT_R、WRT_B和WRT_G(第七开关)、以及输出端子OUTR、OUTB和ORTG。此外,电流生成电路160包括输出电流源IA、保持电容器Ch、OTA 111、两个开关CAL和开关INI。应注意,尽管开关CAL连接至OTA 111的输入端子,但是可以省略开关CAL并且仅可以设置OTA 111的输出侧上的开关CAL。在上述图9的配置中,开关CAL可附加地连接至OTA111的输入端子以提供两个CAL开关。因为输出电流源IA、保持电容器Ch、OTA 111、两个开关CAL以及开关INI的操作与第一实施方式的图9中的操作相似,所以将省去其详细描述。
子驱动电路102R包括开关WRT_R1(第六开关)、开关WRT_R2、PMOS晶体管161R(第三晶体管)、电容器162R、开关PWM、开关PRCG|SIG_VOFS、预充电输入端子165和输出端子VOUT。开关PRCG|SIG_VOFS对应于设定电路167R,该设定电路167R被配置为基于施加到预充电输入端子165的电压对连接到输出端子VOUT的视频信号线112R进行预充电。晶体管161R、电容器162R和开关PWM对应于调整电路168R,该调整电路168R被配置为通过在根据PWM信号的时间段期间对预先充电的视频信号线112R充电或放电来调整视频信号线112R的电压。
在电流生成电路160中,例如,VG0(对应于最小灰度的电压)被施加到输入端子VCCP,并且VG255(对应于最大灰度的电压)被施加到VERF端子作为基准电压VERF。OTA 111和保持电容器Ch用于产生具有在一定时间内从对应于最小灰度的电压达到对应于最大灰度的电压的斜率的电流作为基准电流(对应于具有最大宽度的PWM信号)。该基准电流通过电流采样被复制到子驱动电路102R、102B和102G。子驱动电路102R、102B、102G在根据PWM信号的时间段期间使用复制的参考电流对预充电的视频信号线112R、112B、112G进行充电或放电。结果,对RGB视频信号线中的每一条设定与灰度对应的电压。如在第二实施方式中,在设置视频信号之前,可以在视频信号线中设置偏移电压,并且可以在每个子像素中执行基于偏移电压的阈值校正。在操作的以下描述中,将描述执行阈值校正的情况。
图18是图17的驱动电路的时序图。横轴表示时间。在该实例中,假定通过子驱动电路102R、102B、和102G在视频信号线中设置与最小灰度对应的电压(VG0)的情况,即,子驱动电路的输出端子VOUT的电压被设置为VG0的情况。
在区间S1至S4中,并行执行电流生成电路160中用作复制源的参考电流的生成(虚拟电容器Cdum的设置)和每个子像素的偏移电压的设置和阈值校正。具体地,首先,在区间S1中,接通开关CS和开关CALPRCHG以将Cdum预充电至VG0。另外,接通在OTA 111的输入侧上的开关INI以取消偏移。
在区段S2中,开关CALPRCHG断开,并且虚拟电容器Cdum放电特定时间段。虚拟电容器Cdum的电压振幅是通过放电从VG0中减去VG255而获得的值。在某个时间段内从与最小灰度对应的电压达到与最大灰度对应的电压或与其接近的电压的具有恒定斜率的电流(参考电流)(对应于具有最大宽度的PWM信号)流动。
在区间S3中,断开开关CS,接通两个CAL开关,并且操作OTA 111。注意,虽然未示出,但是开启的使能信号OTAEN也被输入到OTA 111。虚拟电容器Cdum的输出电压与VREF电压(VG255)相比较,保持电容器Ch被充电或放电,并且输出电流源IA的栅极电压(附图中的CP输出)被调整。结果,调整像素之间的电流源IA的偏差。
在区间S4中,两个CAL开关断开,并且OTA 111的操作终止。电流生成电路160中的开关WRT_R和子驱动电路102R中的两个开关WRT_R1和WRT_R2被接通,并且由电流生成电路160生成的电流(参考电流)被复制到子驱动电路102R。即,通过接通电流生成电路160中的开关WRT_R和子驱动电路102R中的两个开关WRT_R1和WRT_R2,PMOS晶体管161R的栅极和漏极电连接到电流生成电路160的输出端子OUTR。PMOS晶体管161R的源极连接到电压VG0,并且PMOS晶体管161是二极管连接的。该电流作为流过PMOS晶体管161的源极和漏极并且流过输出电流源IA的电流产生,作为具有与参考电流相同的斜率的电流。在该状态下,电流生成电路160中的开关WRT_R和子驱动电路102R中的两个开关WRT_R1和WRT_R2被断开。栅极-源极电容器162R保持用于产生斜率与基准电流相同的电流所需的栅极-源极电压(图中的输出级VgsR)。
类似地,电流生成电路160中的开关WRT_B和子驱动电路102B中的两个开关WRT_B1和WRT_B2被接通,并且由电流生成电路160生成的基准电流被复制到子驱动电路102B。另外,电流生成电路160中的开关WRT_G和子驱动电路102G中的两个开关WRT_G1和WRT_G2接通,并且由电流生成电路160生成的基准电流被复制到子驱动电路102G。
与上述区间S1至S4中的操作并行,在每个子驱动电路中,为每个视频信号线设置偏移电压,并且在每个子像素中执行基于所设置的偏移电压的阈值校正。具体地,在区间S2至区间S4的中间,在预充电输入端子165连接至偏移电压VOFS的状态下,接通每个子驱动电路中的开关SIG_VOFS。由此,视频信号线112R、112B、112G被预充电至偏移电压VOFS。在视频信号线112R、112B、和112G被预充电的状态下,包括在每个子像素中的采样晶体管导通(WSEN1信号导通),并且偏移电压VOFS被写入每个子像素。在每个子像素中,使用偏移电压VOFS执行阈值校正操作。
当完成每个子驱动电路的偏移电压VOFS的设定和写入并且完成基准电流的复制时,每个子驱动电路中的开关PRCG被接通一定时间段,并且视频信号线112R、112B、和112G被预充电到VG255。即,视频信号线112R、112B、112G的电压从VOFS变为VG255。应注意,开关PRCG是与开关SIG_VOFS相同的开关,但是由于切换的目的不同,为了方便起见,相同的开关由不同的参考符号表示。
在区间S5中,当各子驱动电路中的开关PRCG断开时,各子驱动电路中的开关PWM接通根据PWM信号的一时间长度。图中仅示出了三个子像素中的一个(这里为子像素103R)的PWM信号。在该实例中,示出了与最小灰度对应的最大时间长度的PWM信号。当开关PWM接通时,根据保持在电容器162R中的栅极-源极电压的电流,即具有与基准电流相同的斜率的电流,经由开关PWM从晶体管161R提供给视频信号线(电流采样)。结果,预充电到VG255的视频信号线被充电或放电(在图实例中被充电)。通过对视频信号线充电,视频信号线的电压(像素负载电容器的电压)被设定为或接近对应于最小灰度的电压VG0。
当在区间S6中断开开关PWM时,每个子像素的采样晶体管导通(WSEN2信号导通),并且视频信号线的电压VSIG被写入每个子像素。在每个子像素中,根据电压VSIG驱动发光元件,并且以与信号电压VSIG对应的灰度发光。在写入信号电压之前(在采样晶体管导通之前),可以重复区间S1至S5一次或多次。结果,电流生成电路160的输出电流源IA的栅极电压被高精度地调整,并且电压VSIG可被高精度地设定为目标电压(附图的实例中的VG0)。在图中,示意性地示出了通过将操作次数从n次增加到(n+1)次,可以使电压接近电压VG0。
根据图16和图17的配置,不必为每个子像素提供如在第一实施方式中的驱动电路,并且多个子驱动电路可以共享电流生成电路,使得可减小电路面积。此外,由于仅在调整输出电流源IA时仅需要由一个电流生成电路供应DC偏置电力(VERF电压),所以可降低功耗。
应注意,上述实施方式示出了用于体现本公开的实例,并且本公开可以以各种其他形式实现。例如,在不背离本公开的要旨的情况下,可进行各种修改、替换、省略或其组合。进行这样的修改、替换、省略等的实施方式也包括在本公开的范围内,并且包括在权利要求及其等同物中描述的本发明中。
此外,在本说明书中描述的本公开的效果仅仅是实例,并且可以提供其他效果。
应注意,本公开还可具有以下配置。
[项目1]
一种驱动电路,包括
设定电路,被配置为将视频信号线预充电至第一电压,视频信号线连接至被配置为对视频信号线的电压进行采样的第一晶体管;以及
调整电路,被配置为通过在与视频信号线中设置的第二电压相对应的时间段期间,对预充电至第一电压的视频信号线进行充电或放电来调整视频信号线的电压。
[项目2]
根据项1所述的驱动电路,其中,
设定电路包括:
第一开关,将视频信号线连接至第一电压,以及
调整电路包括:
电流源,包括第二晶体管和连接视频信号线和电流源的第二开关。
[项目3]
根据项目2所述的驱动电路,进一步包括:
检测电路,包括连接至第二电压的第一端子和连接至视频信号线的第二端子,并且被配置为检测第二电压与视频信号线的电压之间的差,以及
保持电路,被配置为保持根据差的保持电压并且将电压供应至电流源的控制端子。
[项目4]
根据项目3所述的驱动电路,其中,
检测电路包括放大器,放大器被配置为根据第二电压与视频信号线的电压之间的差生成电流,以及
保持电路包括被配置为累计根据电流的电荷的电容器。
[项目5]
根据项目4所述的驱动电路,进一步包括:
第三开关,连接第一端子与第二端子,其中
调整电路在放大器的操作之前接通第三开关一段时间。
[项目6]
根据项目3所述的驱动电路,其中,
检测电路包括:
比较器,被配置为检测视频信号线的电压变为第二电压的定时;相位比较器,被配置为检测定时与根据第二电压的定时之间的差,以及
充电泵,被配置为根据差生成电流,以及
保持电路包括被配置为累积根据电流的电荷的电容器。
[项目7]
根据项目3所述的驱动电路,其中,
检测电路包括转换电路,转换电路被配置为将第二电压与视频信号线的电压之间的差转换为数字信号,以及
保持电路包括数模转换器,数模转换器被配置为将根据数字信号的电压供应至控制端子。
[项目8]
根据项1至7中任一项所述的驱动电路,其中,
第一电压包括与最大灰度或最小灰度对应的电压。
[项目9]
根据项1至8中任一项所述的驱动电路,其中,
第二电压包括与使包括第一晶体管的像素电路显示的灰度对应的电压。
[项目10]
根据项1至9中任一项所述的驱动电路,其中,
第二电压包括用于校正用于驱动包括第一晶体管的像素电路中的发光元件的第二晶体管的阈值电压的偏移电压。
[项目11]
根据项10所述的驱动电路,还包括:
扫描电路,被配置为导通第一晶体管并且将设定为偏移电压的视频信号线的电压供应至像素电路内的节点,其中
在向像素电路供应偏移电压之后,设定电路将视频信号线预充电至第一电压,
调整电路通过在根据与灰度对应的电压的时间段期间对预充电至第一电压的视频信号线进行充电或放电,来将视频信号线调整到与灰度对应的电压,以及
扫描电路导通第一晶体管以将视频信号线的电压供应至像素电路内的节点。
[项目12]
根据项目1至11中任一项所述的驱动电路,进一步包括:
多个子驱动电路,每个子驱动电路均包括设定电路和调整电路,以及
电流生成电路,被配置为生成基准电流,其中
多个子驱动电路连接至多个视频信号线,
多个子驱动电路中的每个的调整电路包括被配置为对基准电流进行采样的第三晶体管,以及
多个子驱动电路中的每个的调整电路利用由第三晶体管采样的电流对由设定电路预充电的视频信号线进行充电或放电。
[项目13]
根据项目12所述的驱动电路,其中,
电流生成电路包括:连接至第三电压的第一电容器,
电流源,包括第四晶体管,
第四开关,连接第一电容器和电流源,
第五开关,连接第一电容器的两端,
检测电路,包括连接至第四电压的第一端子和连接至第四开关的第二端子,检测电路被配置为检测第一端子的电压与第二端子的电压之间的差,
保持电路,被配置为保持根据差的电压并且将电压供应至电流源的控制端子,
第六开关,二极管连接多个子驱动电路中的每个的第三晶体管二极管,以及
第七开关,连接多个子驱动电路中的每个子驱动电路的二极管连接的第三晶体管和电流源。
[项目14]
根据项目13所述的驱动电路,其中,
第四开关和第五开关接通,以对第一电容器进行预充电,
第五开关断开,使第一电容器放电以生成基准电流,
第四开关断开以操作检测电路一段时间,并且
第六开关和第七开关接通,以对子驱动电路中的基准电流进行采样。
[项目15]
根据项目1至14中任一项所述的驱动电路,其中
在第一晶体管截止期间,设定电路将视频信号线预充电到第一电压,调整电路将视频信号线调整到第二电压。
[项目16]
根据项15所述的驱动电路,其中,
第一晶体管截止的周期包括消隐周期,消隐周期包括包含第一晶体管的像素电路不发光的周期。
[项目17]
一种显示装置,包括:
视频信号线,被配置为提供视频信号,
像素电路,包括连接至视频信号线的第一晶体管,
第一晶体管被配置为对视频信号线的电压进行采样,
驱动电路,包括:设定电路,被配置为将视频信号线预充电至第一电压;以及调整电路,被配置为通过在与视频信号线中设定的第二电压的时间段期间,对预充电至第一电压的视频信号线进行充电或放电,来调整视频信号线的电压,以及
扫描电路,被配置为控制第一晶体管的导通和截止。
[项目18]
一种驱动方法,包括:
将连接至被配置为对视频信号线的电压进行采样的第一晶体管的视频信号线预充电至第一电压,以及
通过在与视频信号线中设置的第二电压相对应的时间段期间,对预充电至第一电压的视频信号线进行充电或放电,来调整视频信号线的电压。
符号说明
10 水平驱动电路
20 驱动扫描电路
24 发光控制晶体管
26 辅助电容器
25 保持电容器
30 发光元件
34 共用电源线
60 写扫描电路
101 电流驱动电路
102 驱动电路
104 设定电路
103 像素电路(像素)
105 调整电路
103R,103B,103G 子像素
111 电压控制电流源电路(OTA)
112 视频信号线
121,122,124,125 晶体管
123 电流源
126 电容器
132 开关
142 相位比较器
143 充电泵
146 上侧开关
147 下侧开关
151 差分放大器电路
152 顺序比较电路
153 DAC
154 晶体管
160 电流生成电路
102R,102B,102G 子驱动电路
103R,103B,103G 子像素
161R 晶体管
162R 电容器
1100 移位寄存器
1101 第一锁存电路
1102 第二锁存电路
1104 同步计数器
1103 数字比较器
1105 PWM生成电路
1106 电平移位器
Vout 输出端子,输出电压
VREF 参考端子,参考电压
IA 输出电流源
WSTr 采样晶体管
DrTr 驱动晶体管
Cs 电容器
Ch 保持电容器
虚拟电容器
PWM,PCHG,CAL,INI,CS,CALPRCHG,WRT_R,WRT_B,WRT_G,WRT_R1,WRT_B1,WRT_G1,WRT_R2,WRT_B2,WRT_G2,PROG,SIG_VOFS 开关。
权利要求书(按照条约第19条的修改)
1.一种驱动电路,包括:
设定电路,包括:第一开关,将视频信号线连接至第一电压,所述视频信号线连接至被配置为对所述视频信号线的电压进行采样的第一晶体管,所述设定该电路被配置为将所述视频信号线预充电至所述第一电压;以及
调整电路,包括:电流源,包括第二晶体管;以及第二开关,连接所述视频信号线和所述电流源,所述调整电路被配置为通过在与具有根据灰度的时间长度的矩形波信号相对应的时间段期间,对预充电至所述第一电压的所述视频信号线进行充电或放电,来调整所述视频信号线的电压;
检测电路,包括连接到作为基准的所述第二电压的第一端子和连接到所述视频信号线的第二端子,并且被配置为检测所述第二电压和所述视频信号线的电压之间的差;以及
保持电路,被配置为保持根据所述差的电压并且将所述电压供应至所述电流源的控制端子。
2.
3.
4.根据权利要求1所述的驱动电路,其中,
所述检测电路包括放大器,所述放大器被配置为根据所述第二电压与所述视频信号线的电压之间的差生成电流,以及
所述保持电路包括被配置为累积根据所述电流的电荷的电容器。
5.根据权利要求4所述的驱动电路,进一步包括:
第三开关,连接所述第一端子与所述第二端子,其中
所述调整电路在所述放大器的操作之前接通所述第三开关一段时间。
6.根据权利要求1所述的驱动电路,其中,
所述检测电路包括:比较器,被配置为检测所述视频信号线的电压变为所述第二电压的定时;相位比较器,被配置为检测所述定时与根据所述第二电压的定时之间的差,以及
充电泵,被配置为根据所述差生成电流,以及
所述保持电路包括被配置为累积根据所述电流的电荷的电容器。
7.根据权利要求1所述的驱动电路,其中,
所述检测电路包括转换电路,所述转换电路被配置为将所述第二电压与所述视频信号线的电压之间的差转换为数字信号,以及
所述保持电路包括数模转换器,所述数模转换器被配置为将根据所述数字信号的电压供应至所述控制端子。
8.根据权利要求1所述的驱动电路,其中,
所述第一电压包括与最大灰度或最小灰度对应的电压。
9.根据权利要求1所述的驱动电路,其中,
所述第二电压包括与使包括所述第一晶体管的像素电路显示的灰度对应的电压。
10.根据权利要求1所述的驱动电路,其中,
所述第二电压包括用于校正用于驱动包括所述第一晶体管的像素电路中的发光元件的第二晶体管的阈值电压的偏移电压。
11.根据权利要求10所述的驱动电路,进一步包括:
扫描电路,被配置为导通所述第一晶体管并且将设定为所述偏移电压的所述视频信号线的电压供应至所述像素电路内的节点,其中
在向所述像素电路供应所述偏移电压之后,所述设定电路将所述视频信号线预充电至所述第一电压,
所述调整电路通过在根据与所述灰度对应的电压的时间段期间对预充电至所述第一电压的所述视频信号线进行充电或放电,来将所述视频信号线调整到与所述灰度对应的电压,以及
所述扫描电路导通所述第一晶体管以将所述视频信号线的电压供应至所述像素电路内的节点。
12.根据权利要求1所述的驱动电路,进一步包括:
多个子驱动电路,每个子驱动电路均包括所述设定电路和所述调整电路;以及
电流生成电路,被配置为生成基准电流,其中
所述多个子驱动电路连接至多个所述视频信号线,
所述多个子驱动电路中的每个的所述调整电路包括被配置为对基准电流进行采样的第三晶体管,以及
所述多个子驱动电路中的每个的所述调整电路利用由所述第三晶体管采样的电流对由所述设定电路预充电的所述视频信号线进行充电或放电。
13.根据权利要求12所述的驱动电路,其中,
所述电流生成电路包括:
第一电容器,连接至第三电压,
电流源,包括第四晶体管,
第四开关,连接所述第一电容器和所述电流源,
第五开关,连接所述第一电容器的两端,
检测电路,包括连接至所述第四电压的第一端子和连接至所述第四开关的第二端子,所述检测电路被配置为检测所述第一端子的电压与所述第二端子的电压之间的差,
保持电路,被配置为保持根据所述差的电压并且将所述电压供应至所述电流源的控制端子,
第六开关,二极管连接所述多个子驱动电路中的每个子驱动电路的第三晶体管,以及
第七开关,连接所述多个子驱动电路中的每个子驱动电路的所述二极管连接的所述第三晶体管和所述电流源。
14.根据权利要求13所述的驱动电路,其中,
所述第四开关和所述第五开关接通,以对所述第一电容器进行预充电,
所述第五开关断开,使所述第一电容器放电以生成所述基准电流,
所述第四开关断开以操作所述检测电路一段时间,并且
所述第六开关和所述第七开关接通,以对子驱动电路中的所述基准电流进行采样。
15.根据权利要求1所述的驱动电路,其中,
在所述第一晶体管截止期间,所述设定电路将所述视频信号线预充电到所述第一电压,所述调整电路调整所述视频信号线的电压。
16.根据权利要求15所述的驱动电路,其中,
所述第一晶体管在包括包含所述第一晶体管的像素电路不发光的周期的消隐周期期间截止。
17.一种显示装置,包括:
视频信号线,被配置为提供视频信号,
像素电路,包括连接至所述视频信号线的第一晶体管,所述第一晶体管被配置为对所述视频信号线的电压进行采样,
设定电路,包括:第一开关,将视频信号线连接至第一电压,并且所述设定电路被配置为将所述视频信号线预充电至所述第一电压;
驱动电路,包括调整电路,所述调整电路包括:电流源,包括第二晶体管;以及第二开关,连接所述视频信号线和所述电流源,所述调整电路被配置为通过在具有根据灰度的时间长度的矩形波信号相对应的时间段期间,对预充电至所述第一电压的所述视频信号线进行充电或放电,来调整所述视频信号线的电压;
检测电路,包括连接到作为基准的所述第二电压的第一端子和连接到所述视频信号线的第二端子,并且被配置为检测所述第二电压和所述视频信号线的电压之间的差;
保持电路,被配置为保持根据所述差的电压并且将所述电压供应至所述电流源的控制端子;以及
扫描电路,被配置为控制所述第一晶体管的导通和截止。
18.一种驱动方法,包括:
将连接至被配置为基于连接至第一电压的第一开关对所述视频信号线的电压进行采样的第一晶体管的视频信号线预充电至所述第一电压,以及
基于包括第二晶体管的电流源和连接所述视频信号线与所述电流源的第二开关,通过在与具有根据灰度的时间长度的矩形波信号相对应的时间段期间,对预充电至所述第一电压的所述视频信号线进行充电或放电,来调整所述视频信号线的电压;以及
在第一端子接收用作基准的第二电压,在第二端子接收所述视频信号线的电压,检测所述第二电压和所述视频信号线的电压之间的差,保持根据所述差的电压,并且将所述电压供应至所述电流源的控制端子。

Claims (18)

1.一种驱动电路,包括:
设定电路,被配置为将视频信号线预充电至第一电压,所述视频信号线连接至被配置为对所述视频信号线的电压进行采样的第一晶体管;以及
调整电路,被配置为通过在与所述视频信号线中设定的第二电压相对应的时间段期间,对预充电至所述第一电压的所述视频信号线进行充电或放电,来调整所述视频信号线的电压。
2.根据权利要求1所述的驱动电路,其中,
所述设定电路包括:
第一开关,将所述视频信号线连接至所述第一电压,以及所述调整电路包括:
电流源,包括第二晶体管;以及
第二开关,连接所述视频信号线和所述电流源。
3.根据权利要求2所述的驱动电路,进一步包括:
检测电路,包括连接到所述第二电压的第一端子和连接到所述视频信号线的第二端子,并且被配置为检测所述第二电压和所述视频信号线的电压之间的差;以及
保持电路,被配置为保持根据所述差的电压并且将所述电压供应至所述电流源的控制端子。
4.根据权利要求3所述的驱动电路,其中,
所述检测电路包括放大器,所述放大器被配置为根据所述第二电压与所述视频信号线的电压之间的差生成电流,以及
所述保持电路包括被配置为累积根据所述电流的电荷的电容器。
5.根据权利要求4所述的驱动电路,进一步包括:
第三开关,连接所述第一端子与所述第二端子,其中
所述调整电路在所述放大器的操作之前接通所述第三开关一段时间。
6.根据权利要求3所述的驱动电路,其中,
所述检测电路包括:比较器,被配置为检测所述视频信号线的电压变为所述第二电压的定时;相位比较器,被配置为检测所述定时与根据所述第二电压的定时之间的差,以及
充电泵,被配置为根据所述差生成电流,以及
所述保持电路包括被配置为累积根据所述电流的电荷的电容器。
7.根据权利要求3所述的驱动电路,其中,
所述检测电路包括转换电路,所述转换电路被配置为将所述第二电压与所述视频信号线的电压之间的差转换为数字信号,以及
所述保持电路包括数模转换器,所述数模转换器被配置为将根据所述数字信号的电压供应至所述控制端子。
8.根据权利要求1所述的驱动电路,其中,
所述第一电压包括与最大灰度或最小灰度对应的电压。
9.根据权利要求1所述的驱动电路,其中,
所述第二电压包括与使包括所述第一晶体管的像素电路显示的灰度对应的电压。
10.根据权利要求1所述的驱动电路,其中,
所述第二电压包括用于校正用于驱动包括所述第一晶体管的像素电路中的发光元件的第二晶体管的阈值电压的偏移电压。
11.根据权利要求10所述的驱动电路,进一步包括:
扫描电路,被配置为导通所述第一晶体管并且将设定为所述偏移电压的所述视频信号线的电压供应至所述像素电路内的节点,其中
在向所述像素电路供应所述偏移电压之后,所述设定电路将所述视频信号线预充电至所述第一电压,
所述调整电路通过在根据与所述灰度对应的电压的时间段期间对预充电至所述第一电压的所述视频信号线进行充电或放电,来将所述视频信号线调整到与所述灰度对应的电压,以及
所述扫描电路导通所述第一晶体管以将所述视频信号线的电压供应至所述像素电路内的节点。
12.根据权利要求1所述的驱动电路,进一步包括:
多个子驱动电路,每个子驱动电路均包括所述设定电路和所述调整电路;以及
电流生成电路,被配置为生成基准电流,其中
所述多个子驱动电路连接至多个所述视频信号线,
所述多个子驱动电路中的每个的所述调整电路包括被配置为对基准电流进行采样的第三晶体管,以及
所述多个子驱动电路中的每个的所述调整电路利用由所述第三晶体管采样的电流对由所述设定电路预充电的所述视频信号线进行充电或放电。
13.根据权利要求12所述的驱动电路,其中,
所述电流生成电路包括:
第一电容器,连接至第三电压,
电流源,包括第四晶体管,
第四开关,连接所述第一电容器和所述电流源,
第五开关,连接所述第一电容器的两端,
检测电路,包括连接至所述第四电压的第一端子和连接至所述第四开关的第二端子,所述检测电路被配置为检测所述第一端子的电压与所述第二端子的电压之间的差,
保持电路,被配置为保持根据所述差的电压并且将所述电压供应至所述电流源的控制端子,
第六开关,二极管连接所述多个子驱动电路中的每个子驱动电路的第三晶体管,以及
第七开关,连接所述多个子驱动电路中的每个子驱动电路的所述二极管连接的所述第三晶体管和所述电流源。
14.根据权利要求13所述的驱动电路,其中,
所述第四开关和所述第五开关接通,以对所述第一电容器进行预充电,
所述第五开关断开,使所述第一电容器放电以生成所述基准电流,
所述第四开关断开以操作所述检测电路一段时间,并且
所述第六开关和所述第七开关接通,以对子驱动电路中的所述基准电流进行采样。
15.根据权利要求1所述的驱动电路,其中,
在所述第一晶体管截止期间,所述设定电路将所述视频信号线预充电到所述第一电压,所述调整电路将所述视频信号线调整到所述第二电压。
16.根据权利要求15所述的驱动电路,其中,
所述第一晶体管截止的周期包括消隐周期,所述消隐周期包括包含所述第一晶体管的像素电路不发光的周期。
17.一种显示装置,包括:
视频信号线,被配置为提供视频信号,
像素电路,包括连接至所述视频信号线的第一晶体管,
所述第一晶体管被配置为对所述视频信号线的电压进行采样,
驱动电路,包括:设定电路,被配置为将所述视频信号线预充电至第一电压;以及调整电路,被配置为通过在与所述视频信号线中设定的第二电压相对应的时间段期间,对预充电至所述第一电压的所述视频信号线进行充电或放电,来调整所述视频信号线的电压,以及
扫描电路,被配置为控制所述第一晶体管的导通和截止。
18.一种驱动方法,包括:
将连接至被配置为对所述视频信号线的电压进行采样的第一晶体管的视频信号线预充电至第一电压,以及
通过在与所述视频信号线中设置的第二电压相对应的时间段期间,对预充电至所述第一电压的所述视频信号线进行充电或放电,来调整所述视频信号线的电压。
CN202180022892.3A 2020-03-27 2021-03-18 驱动电路、显示装置和驱动方法 Pending CN115335892A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2020058960 2020-03-27
JP2020-058960 2020-03-27
PCT/JP2021/011198 WO2021193371A1 (ja) 2020-03-27 2021-03-18 駆動回路、表示装置及び駆動方法

Publications (1)

Publication Number Publication Date
CN115335892A true CN115335892A (zh) 2022-11-11

Family

ID=77891737

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202180022892.3A Pending CN115335892A (zh) 2020-03-27 2021-03-18 驱动电路、显示装置和驱动方法

Country Status (4)

Country Link
US (2) US11763750B2 (zh)
JP (1) JPWO2021193371A1 (zh)
CN (1) CN115335892A (zh)
WO (1) WO2021193371A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115985237A (zh) * 2023-03-17 2023-04-18 合肥集创微电子科技有限公司 驱动电路、芯片、显示设备以及电子设备

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022075150A1 (ja) * 2020-10-07 2022-04-14 ソニーセミコンダクタソリューションズ株式会社 信号線駆動回路

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10105124A (ja) * 1996-09-30 1998-04-24 Toshiba Electron Eng Corp 液晶駆動回路
JP2001166741A (ja) * 1999-12-06 2001-06-22 Hitachi Ltd 半導体集積回路装置および液晶表示装置
JP3627710B2 (ja) * 2002-02-14 2005-03-09 セイコーエプソン株式会社 表示駆動回路、表示パネル、表示装置及び表示駆動方法
US20050259054A1 (en) * 2003-04-14 2005-11-24 Jie-Farn Wu Method of driving organic light emitting diode
JP2005134462A (ja) * 2003-10-28 2005-05-26 Seiko Epson Corp 電気光学装置の駆動方法、電気光学装置及び電子機器
KR100688800B1 (ko) * 2004-11-17 2007-03-02 삼성에스디아이 주식회사 발광 표시장치와 그의 구동방법
JP2006301220A (ja) * 2005-04-20 2006-11-02 Hitachi Displays Ltd 表示装置及びその駆動方法
US7791567B2 (en) * 2005-09-15 2010-09-07 Lg Display Co., Ltd. Organic electroluminescent device and driving method thereof
JP2013076812A (ja) 2011-09-30 2013-04-25 Sony Corp 画素回路、画素回路の駆動方法、表示装置、および、電子機器
TWI475541B (zh) * 2012-09-21 2015-03-01 Chunghwa Picture Tubes Ltd 有機發光二極體顯示裝置
US10319305B2 (en) * 2015-02-10 2019-06-11 Sharp Kabushiki Kaisha Display device and drive method therefor
KR102523171B1 (ko) * 2016-11-03 2023-04-18 주식회사 엘엑스세미콘 디스플레이 장치와 이의 패널 보상 방법
WO2020019158A1 (en) * 2018-07-24 2020-01-30 Boe Technology Group Co., Ltd. Pixel driving circuit, method, and display apparatus
JP6828756B2 (ja) * 2019-01-11 2021-02-10 セイコーエプソン株式会社 表示装置および電子機器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115985237A (zh) * 2023-03-17 2023-04-18 合肥集创微电子科技有限公司 驱动电路、芯片、显示设备以及电子设备

Also Published As

Publication number Publication date
WO2021193371A1 (ja) 2021-09-30
US11763750B2 (en) 2023-09-19
JPWO2021193371A1 (zh) 2021-09-30
US20230377521A1 (en) 2023-11-23
US20230095998A1 (en) 2023-03-30

Similar Documents

Publication Publication Date Title
US7586504B2 (en) Amplifier circuit, driving circuit of display apparatus, portable telephone and portable electronic apparatus
KR102312350B1 (ko) 전계 발광 표시장치 및 그 구동방법
US10896644B2 (en) Organic light emitting display device and pixel sensing method of the same
US9275595B2 (en) Output buffer circuit and source driving circuit including the same
US8681186B2 (en) Data driver and organic light emitting display having the same
US8471633B2 (en) Differential amplifier and data driver
US20230377521A1 (en) Drive circuit, display device, and drive method
CN110969970B (zh) 电流感测装置和包括电流感测装置的有机发光显示装置
JP2004295081A (ja) 駆動回路及びそれを用いた表示装置、及び駆動回路の評価方法
US20050174306A1 (en) Display device
US20210074198A1 (en) Digital-to-analog converter circuit and data driver
CN111756365A (zh) 半导体装置和数据驱动器
CN113409723B (zh) 差分输入电路与驱动电路
KR101603297B1 (ko) 디지털아날로그 변환부 및 이를 이용한 데이터 구동부, 이를 이용한 표시장치
KR100655778B1 (ko) 전류 피드백을 이용한 amoled 구동회로
KR20150033903A (ko) Oled 표시 장치 및 그의 구동 방법
US11514864B2 (en) Display device and driving method thereof
US11356113B2 (en) Digital-to-analog conversion circuit and data driver
CN116325504A (zh) 信号线驱动电路
US20240146263A1 (en) Differential amplifier and a data driving device
US20220246109A1 (en) Display driver, semiconductor device, and amplifier circuit
KR20240059152A (ko) 차동증폭기 및 디스플레이패널 구동을 위한 데이터구동장치
CN114070318A (zh) 数模转换电路、数据驱动器及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination