CN115270684B - 一种电路绘制方法、装置、可读介质及电子设备 - Google Patents

一种电路绘制方法、装置、可读介质及电子设备 Download PDF

Info

Publication number
CN115270684B
CN115270684B CN202211173705.4A CN202211173705A CN115270684B CN 115270684 B CN115270684 B CN 115270684B CN 202211173705 A CN202211173705 A CN 202211173705A CN 115270684 B CN115270684 B CN 115270684B
Authority
CN
China
Prior art keywords
circuit
determining
reference point
corrected
rotation angle
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211173705.4A
Other languages
English (en)
Other versions
CN115270684A (zh
Inventor
黄钧
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Ziguang Xinneng Technology Co Ltd
Original Assignee
Beijing Ziguang Xinneng Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Ziguang Xinneng Technology Co Ltd filed Critical Beijing Ziguang Xinneng Technology Co Ltd
Priority to CN202211173705.4A priority Critical patent/CN115270684B/zh
Publication of CN115270684A publication Critical patent/CN115270684A/zh
Application granted granted Critical
Publication of CN115270684B publication Critical patent/CN115270684B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Architecture (AREA)
  • Image Processing (AREA)

Abstract

本发明公开了一种电路绘制方法、装置、可读介质及电子设备,包括:确定待修正转角电路,所述待修正转角电路包括第一电路和第二电路;确定所述第一电路的第一参考点坐标,以及所述第二电路的第二参考点坐标;根据所述待修正转角电路的宽度,确定修正参数;根据所述第一参考点坐标和所述修正参数,确定第一标定点坐标;根据所述第二参考点坐标和所述修正参数,确定第二标定点坐标;根据所述第一标定点坐标和所述第二标定点坐标,确定所述待修正转角电路对应的第三电路;本发明实现了自动确定第一标定点和第二标定点的坐标,从而避免了手工绘制45°走线的低效过程,也排除了手工绘制产生的误差。

Description

一种电路绘制方法、装置、可读介质及电子设备
技术领域
本发明涉及集成电路技术领域,尤其涉及一种电路绘制方法、装置、可读介质及电子设备。
背景技术
静电释放(即Electro-Static discharge,简称ESD)可能对芯片造成严重的影响。所以在芯片设计过程中,静电防护是一项用来表征芯片可靠性的关键指标。为实现静电防护,芯片内部的电流泄放通路上的金属导线,通常在直角转角处,会增加45°走线处理,以便于实现更好的电流泄放效果。
为此,在芯片中集成电路的设计过程中,需要将该45°的走线处理绘制在电路设计图当中。然而,常用的集成电路绘制工具无法在电路图中自动的绘制生成45°走线。必须由设计师在特定位置进行手工的操作,方可绘制出45°走线。可见现有技术的缺陷在于,手工绘制45°走线的效率较为低下。而且手工绘制45°走线亦可能导致较大的误差,准确性不理想。
发明内容
本发明提供一种电路绘制方法、装置、可读介质及电子设备,以实现自动的绘制电路直角转角处的45°走线。
第一方面,本发明提供了一种电路绘制方法,包括:
确定待修正转角电路,所述待修正转角电路包括第一电路和第二电路;
确定所述第一电路的第一参考点坐标,以及所述第二电路的第二参考点坐标;
根据所述待修正转角电路的宽度,确定修正参数;
根据所述第一参考点坐标和所述修正参数,确定第一标定点坐标;根据所述第二参考点坐标和所述修正参数,确定第二标定点坐标;
根据所述第一标定点坐标和所述第二标定点坐标,确定所述待修正转角电路对应的第三电路。
优选的,还包括:
确定所述第一电路的第一基准点和第二基准点;
确定所述第二电路的第三基准点和第四基准点;
根据所述第一基准点、第二基准点、第三基准点和第四基准点,确定所述待修正转角电路的转角朝向;
根据所述转角朝向,确定补偿参数。
优选的,所述确定所述第一电路的第一参考点坐标,以及所述第二电路的第二参考点坐标包括:
根据所述补偿参数,确定所述第一参考点坐标及所述第二参考点坐标。
优选的,所述根据所述待修正转角电路的宽度,确定修正参数包括:
根据所述待修正转角电路的宽度,确定所述修正参数的绝对值;
根据所述转角朝向,确定所述修正参数的正负值。
优选的,所述根据所述待修正转角电路的宽度,确定所述修正参数的绝对值包括:
Figure 782035DEST_PATH_IMAGE001
;其中u为修正参数,w为待修正转角电路的宽度。
优选的,所述根据所述第一标定点坐标和所述第二标定点坐标,确定所述待修正转角电路对应的第三电路包括:
将所述第一标定点坐标和所述第二标定点坐标输入预设的绘制工具,以使所述绘制工具确定所述第三电路。
优选的,所述绘制工具确定所述第三电路包括:
根据所述第一标定点坐标和所述第二标定点坐标,确定所述第三电路的轴线;
根据所述待修正转角电路的宽度,确定所述第三电路的宽度;
根据所述第三电路的轴线和宽度,确定所述第三电路;所述第三电路为矩形。
第二方面,本发明提供了一种电路绘制装置,包括:
待修正转角电路确定模块,用于确定待修正转角电路,所述待修正转角电路包括第一电路和第二电路;
参考点确定模块,用于确定所述第一电路的第一参考点坐标,以及所述第二电路的第二参考点坐标;
修正参数确定模块,用于根据所述待修正转角电路的宽度,确定修正参数;
标定点确定模块,用于根据所述第一参考点坐标和所述修正参数,确定第一标定点坐标;根据所述第二参考点坐标和所述修正参数,确定第二标定点坐标;
第三电路确定模块,用于根据所述第一标定点坐标和所述第二标定点坐标,确定所述待修正转角电路对应的第三电路。
第三方面,本发明提供了一种可读介质,包括执行指令,当电子设备的处理器执行所述执行指令时,所述电子设备执行如第一方面中任一所述的方法。
第四方面,本发明提供了一种电子设备,包括处理器以及存储有执行指令的存储器,当所述处理器执行所述存储器存储的所述执行指令时,所述处理器执行如第一方面中任一所述的方法。
本发明提供了一种电路绘制方法、装置、可读介质及电子设备,实现了自动确定第一标定点和第二标定点的坐标,从而在传统的绘制工具中增设了新功能,该新功能可实现对于45°走线处理的自动绘制;由此避免了手工绘制45°走线的低效过程,也排除了手工绘制产生的误差。
上述的非惯用的优选方式所具有的进一步效果将在下文中结合具体实施方式加以说明。
附图说明
为了更清楚地说明本发明实施例或现有的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明中记载的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1A~图1B为现有技术中直角转角电路的结构示意图;
图2为本发明一实施例提供的一种电路绘制方法的流程示意图;
图3~图6为本发明一实施例提供的一种电路绘制方法中直角转角电路的结构示意图;
图7为本发明一实施例提供的一种电路绘制装置的结构示意图;
图8为本发明一实施例提供的一种电子设备的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合具体实施例及相应的附图对本发明的技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在芯片中集成电路的设计过程中,常规绘制的直角转角形态的电路结构,如图1A所示。而直角转角经过45°走线处理后,形态如图1B所示。在实际电路中,上述45°转角处理后的金属导线,可以实现更好的电流泄放效果。
常用的集成电路绘制工具当中,可以较为轻易的绘制得到如图1A所示的电路。但是通过特定的程序功能,无法自动绘制出如图1B所示的电路。类似图1B所示的电路,必须由电路的设计师通过手工操作进行绘制。而手工绘制过程效率低下,影响了集成电路设计的整体效率。并且手工绘制过程可能产生一定的误差,准确性不理想。
有鉴于此,本发明提供一种电路绘制方法。参见图2所示,为本发明提供的电路绘制方法的具体实施例。本实施例中,所述方法包括:
步骤201、确定待修正转角电路,所述待修正转角电路包括第一电路和第二电路。
待修正转角电路,即常规绘制的直角转角形态的电路结构,如图3所示。通常,待修正转角电路包括正交形态的一段横向的金属导线和一段纵向的金属导线。本实施例中,可将横向金属导线的部分称为第一电路,将纵向金属导线的部分称为第二电路。图3中,C、D、E、F共4个点围成的矩形,代表第一电路。H、I、J、K共4个点围成的矩形,代表第二电路(图3中D点与I点重合)。
显然在不同的情况下,待修正转角电路中的直角转角可以有“左上”、“左下”、“右上”以及“右下”4中不同的朝向;如图4所示。本实施例中优选的可以确定待修正转角电路的转角朝向。具体的,可以确定所述第一电路的第一基准点和第二基准点;并确定所述第二电路的第三基准点和第四基准点。
其中,第一基准点为代表第一电路的矩形左下角的点,即F点;第二基准点为代表第一电路的矩形右上角的点,即D点。第三基准点为代表第二电路的矩形左下角的点,即K点;第四基准点为代表第二电路的矩形右上角的点,即I点。若将待修正转角电路置于直角坐标系中,可认为第一基准点的坐标为(x11,y11),第二基准点的坐标为(x12,y12),第三基准点的坐标为(x21,y21),第四基准点的坐标为(x22,y22)。
根据上述第一基准点、第二基准点、第三基准点和第四基准点的坐标关系,可以确定待修正转角电路的转角朝向。具体的,当x11小于x21且y12大于等于y22时,转角朝向为右上。当x11小于x21且y12小于y22时,转交朝向为右下。当x11大于等于x21且y12大于等于y22时,转角朝向为左上。当x11大于等于x21且y12小于y22时,转角朝向为左下。
本实施例中,将以转角朝向为右上的具体情况(即图3中所示的情况)为例进行具体说明。其他情况可视为同理。
步骤202、确定所述第一电路的第一参考点坐标,以及所述第二电路的第二参考点坐标。
在常规绘制的待修正转角电路中,第一电路和第二电路的宽度均为w,且w的数值为已知。第一电路和第二电路重合的部分为一个正方形。若在待修正转角电路中去掉该重合的正方形,则可得到如图5所示的形状。图5中将新生成了两个突出的点,即M点和N点。其中,M点可称为第一参考点,N点可称为第二参考点。
结合上述的第一基准点、第二基准点、第三基准点和第四基准点的坐标,可以根据几何关系计算得到第一参考点和第二参考点的坐标。即根据所述转角朝向,确定补偿参数。然后根据所述补偿参数,确定所述第一参考点坐标及所述第二参考点坐标。具体可以利用临近的基准点坐标结合补偿参数进行运算,从而确定第一参考点和第二参考点的坐标。
例如,可以结合几何关系确定,第一参考点M临近的基准点为第二基准点D,补偿参数为-w,补偿参数将对于横坐标进行补偿。则第一参考点的坐标为(x12’,y12),x12’=x12-w。第二参考点N临近的基准点为第四基准点I,补偿参数为-w,补偿参数将对纵坐标进行补偿。则第二参考点的坐标为(x22,y22’),其中,y22’=y22-w。
步骤203、根据所述待修正转角电路的宽度,确定修正参数。
步骤204、根据所述第一参考点坐标和所述修正参数,确定第一标定点坐标;根据所述第二参考点坐标和所述修正参数,确定第二标定点坐标。
在理想的情况下,待修正转角电路的转角处的45°走线应当如图6中的虚线矩形所示。该虚线矩形的一条长边的两端,分别为第一参考点和第二参考点;且该虚线矩形的宽度为w。而按照常用的集成电路绘制工具中的功能机制,需输入第一标定点和第二标定点的坐标,方可实现自动绘制。其中,第一标定点和第二标定点,分别是上述虚线矩形的两个宽边的中点,即图6中的P1点和P2点。本实施例中,亦将基于几何关系,通过第一参考点和第二参考点的坐标,计算得到第一标定点和第二标定点的坐标。
具体的,根据所述待修正转角电路的宽度,确定所述修正参数的绝对值。显然,P1-P2的连线与直角坐标系的横轴夹角为45°,M-P1的连线与直角坐标系的横轴夹角亦为45°。P1向线段C-M垂直投影可得到P1’点。至此,P1-M-P1’三个点围成了一个等边直角三角形。虚线矩形的宽边长度为w,所以P1-M的长度为w/2。而P1-P1’及P1’-M两边的长度,则为
Figure 92931DEST_PATH_IMAGE002
。P1-P1’及P1’-M两边的长度数值,即为所述修正参数的绝对值。也就是说,
Figure 19299DEST_PATH_IMAGE001
;其中u为修正参数。
在特定的转角朝向之下,根据第一参考点M和第一标定点P1的位置关系,可进一步的确定所述修正参数的正负值。显然,P1点的横坐标小于M点,P1点的纵坐标小于M点,所以横坐标的修正参数为负值,纵坐标的修正参数为负值。根据第一参考点M的坐标(x12’,y12)和修正参数,可以计算得到P1点的坐标(xp1,yp1),其中,
Figure 364829DEST_PATH_IMAGE003
Figure 452871DEST_PATH_IMAGE004
同理的,可计算得到第二标定点P2的坐标为(xp2,yp2)。其中,
Figure 985484DEST_PATH_IMAGE005
Figure 715542DEST_PATH_IMAGE006
。本实施例中对于此计算过程不再赘述。
步骤205、根据所述第一标定点坐标和所述第二标定点坐标,确定所述待修正转角电路对应的第三电路。
在上述步骤中,描述了一种确定第一标定点坐标和第二标定点坐标的机制。以使所述绘制工具确定所述第三电路。
在确定了第一标定点和第二标定点之后,通常只需要将所述第一标定点坐标和所述第二标定点坐标输入预设的绘制工具,绘制工具即可按照其固有的功能,实现对于45°走线处理的确定。绘制得到的与正交呈45°夹角的部分电路,即第三电路。图6中虚线矩形代表的部分,即可以是本实施例中最终绘制得到的第三电路。
换言之,现有技术中无法自动的确定第一标定点和第二标定点的坐标,必须通过工作人员手工进行计算和选点。一方面效率低下,影响整体的绘制效率。另一方面有时工作人员会不经计算,依靠目测进行选点,从而造成误差。
而在本实施例中技术方案,可以认为是通过程序实现了确定第一标定点坐标和第二标定点坐标的机制,即在传统的绘制工具中增设了新功能(自动确定第一标定点坐标和第二标定点坐标的功能)。通过该新功能,本实施例实现了对于45°走线处理的自动绘制。
在一些绘制工具当中,可以按照如下的方式实现对于第三电路的绘制:根据所述第一标定点坐标和所述第二标定点坐标,确定所述第三电路的轴线;根据所述待修正转角电路的宽度,确定所述第三电路的宽度;根据所述第三电路的轴线和宽度,确定所述第三电路;所述第三电路为矩形。
显然,连接第一标定点和第二标定点,可以得到了第三电路的轴线。并且第三电路的宽度需要与第一电路和第二电路一致,均为w。所以将第三电路的轴线,分别向两侧垂直于轴线的偏移w/2的距离,便得到了(矩形的)第三电路的两条长边。进而根据两条长边,可以围成代表第三电路的矩形。
至此,本实施例中实现了对于第三电路的绘制。通过以上技术方案可知,本实施例存在的有益效果是:实现了自动确定第一标定点和第二标定点的坐标,从而在传统的绘制工具中增设了新功能,该新功能可实现对于45°走线处理的自动绘制;由此避免了手工绘制45°走线的低效过程,也排除了手工绘制产生的误差。
如图7所示,为本发明所述一种电路绘制装置的一个具体实施例。本实施例所述装置,即用于执行图2所述方法的实体装置。其技术方案本质上与上述实施例一致,上述实施例中的相应描述同样适用于本实施例中。本实施例中所述装置包括:
待修正转角电路确定模块701,用于确定待修正转角电路,所述待修正转角电路包括第一电路和第二电路。
参考点确定模块702,用于确定所述第一电路的第一参考点坐标,以及所述第二电路的第二参考点坐标。
修正参数确定模块703,用于根据所述待修正转角电路的宽度,确定修正参数。
标定点确定模块704,用于根据所述第一参考点坐标和所述修正参数,确定第一标定点坐标;根据所述第二参考点坐标和所述修正参数,确定第二标定点坐标。
第三电路确定模块705,用于根据所述第一标定点坐标和所述第二标定点坐标,确定所述待修正转角电路对应的第三电路。
另外在图7所示实施例的基础上,优选的,还包括:
转角朝向确定模块706,用于确定所述第一电路的第一基准点和第二基准点;确定所述第二电路的第三基准点和第四基准点;根据所述第一基准点、第二基准点、第三基准点和第四基准点,确定所述待修正转角电路的转角朝向。
补偿参数确定模块707,用于根据所述转角朝向,确定补偿参数。
参考点确定模块702包括:
第一坐标确定单元721,用于根据所述补偿参数,确定所述第一参考点坐标。
第二坐标确定单元722,用于根据所述补偿参数,确定所述第二参考点坐标。
修正参数确定模块703包括:
绝对值确定单元731,用于根据所述待修正转角电路的宽度,确定所述修正参数的绝对值。
正负值确定单元732,用于根据所述转角朝向,确定所述修正参数的正负值。
第三电路确定模块705包括:
轴线确定单元751,用于根据所述第一标定点坐标和所述第二标定点坐标,确定所述第三电路的轴线。
宽度确定单元752,用于根据所述待修正转角电路的宽度,确定所述第三电路的宽度。
电路确定单元753,用于根据所述第三电路的轴线和宽度,确定所述第三电路;所述第三电路为矩形。
图8是本发明实施例提供的一种电子设备的结构示意图。在硬件层面,该电子设备包括处理器,可选地还包括内部总线、网络接口、存储器。其中,存储器可能包含内存,例如高速随机存取存储器(Random-Access Memory,RAM),也可能还包括非易失性存储器(non-volatile memory),例如至少1个磁盘存储器等。当然,该电子设备还可能包括其他业务所需要的硬件。
处理器、网络接口和存储器可以通过内部总线相互连接,该内部总线可以是ISA(Industry Standard Architecture,工业标准体系结构)总线、PCI(PeripheralComponent Interconnect,外设部件互连标准)总线或EISA(Extended Industry StandardArchitecture,扩展工业标准结构)总线等。所述总线可以分为地址总线、数据总线、控制总线等。为便于表示,图8中仅用一个双向箭头表示,但并不表示仅有一根总线或一种类型的总线。
存储器,用于存放执行指令。具体地,执行指令即可被执行的计算机程序。存储器可以包括内存和非易失性存储器,并向处理器提供执行指令和数据。
在一种可能实现的方式中,处理器从非易失性存储器中读取对应的执行指令到内存中然后运行,也可从其它设备上获取相应的执行指令,以在逻辑层面上形成电路绘制装置。处理器执行存储器所存放的执行指令,以通过执行的执行指令实现本发明任一实施例中提供的电路绘制方法。
上述如本发明图7所示实施例提供的电路绘制装置执行的方法可以应用于处理器中,或者由处理器实现。处理器可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过处理器中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理器可以是通用处理器,包括中央处理器(Central Processing Unit,CPU)、网络处理器(Network Processor,NP)等;还可以是数字信号处理器(Digital SignalProcessor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本发明实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
结合本发明实施例所公开的方法的步骤可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于随机存储器,闪存、只读存储器,可编程只读存储器或者电可擦写可编程存储器、寄存器等本领域成熟的存储介质中。该存储介质位于存储器,处理器读取存储器中的信息,结合其硬件完成上述方法的步骤。
本发明实施例还提出了一种可读介质,该可读存储介质存储有执行指令,存储的执行指令被电子设备的处理器执行时,能够使该电子设备执行本发明任一实施例中提供的电路绘制方法,并具体用于执行如图2所示的方法。
前述各个实施例中所述的电子设备可以为计算机。
本领域内的技术人员应明白,本发明的实施例可提供为方法或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例,或软件和硬件相结合的形式。
本发明中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于装置实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
还需要说明的是,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、商品或者设备中还存在另外的相同要素。
以上所述仅为本发明的实施例而已,并不用于限制本发明。对于本领域技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本发明的权利要求范围之内。

Claims (5)

1.一种电路绘制方法,其特征在于,包括:
确定待修正转角电路,所述待修正转角电路包括第一电路和第二电路;
确定所述第一电路的第一参考点坐标,以及所述第二电路的第二参考点坐标;
根据所述待修正转角电路的宽度,确定修正参数;
根据所述第一参考点坐标和所述修正参数,确定第一标定点坐标;根据所述第二参考点坐标和所述修正参数,确定第二标定点坐标;
根据所述第一标定点坐标和所述第二标定点坐标,确定所述待修正转角电路对应的第三电路;
还包括:
确定所述第一电路的第一基准点和第二基准点;
确定所述第二电路的第三基准点和第四基准点;
根据所述第一基准点、第二基准点、第三基准点和第四基准点,确定所述待修正转角电路的转角朝向;
根据所述转角朝向,确定补偿参数;
所述根据所述待修正转角电路的宽度,确定修正参数包括:
根据所述待修正转角电路的宽度,确定所述修正参数的绝对值;
根据所述转角朝向,确定所述修正参数的正负值;
所述根据所述待修正转角电路的宽度,确定所述修正参数的绝对值包括:
Figure FDA0003936513950000011
其中u为修正参数,w为待修正转角电路的宽度;
所述根据所述第一标定点坐标和所述第二标定点坐标,确定所述待修正转角电路对应的第三电路包括:
将所述第一标定点坐标和所述第二标定点坐标输入预设的绘制工具,以使所述绘制工具确定所述第三电路;
所述绘制工具确定所述第三电路包括:
根据所述第一标定点坐标和所述第二标定点坐标,确定所述第三电路的轴线;
根据所述待修正转角电路的宽度,确定所述第三电路的宽度;
根据所述第三电路的轴线和宽度,确定所述第三电路;所述第三电路为矩形。
2.根据权利要求1所述方法,其特征在于,所述确定所述第一电路的第一参考点坐标,以及所述第二电路的第二参考点坐标包括:
根据所述补偿参数,确定所述第一参考点坐标及所述第二参考点坐标。
3.一种电路绘制装置,其特征在于,包括:
待修正转角电路确定模块,用于确定待修正转角电路,所述待修正转角电路包括第一电路和第二电路;
参考点确定模块,用于确定所述第一电路的第一参考点坐标,以及所述第二电路的第二参考点坐标;
修正参数确定模块,用于根据所述待修正转角电路的宽度,确定修正参数;
标定点确定模块,用于根据所述第一参考点坐标和所述修正参数,确定第一标定点坐标;根据所述第二参考点坐标和所述修正参数,确定第二标定点坐标;
第三电路确定模块,用于根据所述第一标定点坐标和所述第二标定点坐标,确定所述待修正转角电路对应的第三电路;
转角朝向确定模块,用于确定所述第一电路的第一基准点和第二基准点;确定所述第二电路的第三基准点和第四基准点;根据所述第一基准点、第二基准点、第三基准点和第四基准点,确定所述待修正转角电路的转角朝向;
补偿参数确定模块,用于根据所述转角朝向,确定补偿参数;
修正参数确定模块包括:
绝对值确定单元,用于根据所述待修正转角电路的宽度,确定所述修正参数的绝对值;所述根据所述待修正转角电路的宽度,确定所述修正参数的绝对值包括:
Figure FDA0003936513950000031
:其中u为修正参数,w为待修正转角电路的宽度;
正负值确定单元,用于根据所述转角朝向,确定所述修正参数的正负值;
第三电路确定模块包括:
轴线确定单元,用于根据所述第一标定点坐标和所述第二标定点坐标,确定所述第三电路的轴线;
宽度确定单元,用于根据所述待修正转角电路的宽度,确定所述第三电路的宽度;
电路确定单元,用于根据所述第三电路的轴线和宽度,确定所述第三电路;所述第三电路为矩形。
4.一种计算机可读存储介质,所述存储介质存储有计算机程序,所述计算机程序用于执行上述权利要求1-2任一所述的电路绘制方法。
5.一种电子设备,所述电子设备包括:
处理器;
用于存储所述处理器可执行指令的存储器;
所述处理器,用于从所述存储器中读取所述可执行指令,并执行所述指令以实现上述权利要求1-2任一所述的电路绘制方法。
CN202211173705.4A 2022-09-26 2022-09-26 一种电路绘制方法、装置、可读介质及电子设备 Active CN115270684B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211173705.4A CN115270684B (zh) 2022-09-26 2022-09-26 一种电路绘制方法、装置、可读介质及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211173705.4A CN115270684B (zh) 2022-09-26 2022-09-26 一种电路绘制方法、装置、可读介质及电子设备

Publications (2)

Publication Number Publication Date
CN115270684A CN115270684A (zh) 2022-11-01
CN115270684B true CN115270684B (zh) 2022-12-16

Family

ID=83757582

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211173705.4A Active CN115270684B (zh) 2022-09-26 2022-09-26 一种电路绘制方法、装置、可读介质及电子设备

Country Status (1)

Country Link
CN (1) CN115270684B (zh)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112951712A (zh) * 2021-01-29 2021-06-11 长鑫存储技术有限公司 集成电路结构的形成方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4230549B2 (ja) * 1997-10-03 2009-02-25 ソニー株式会社 非線形補正回路及びそれを用いた画像表示装置
CN101751488A (zh) * 2008-12-11 2010-06-23 英业达股份有限公司 自动修正铺铜区域的方法
JP2010262978A (ja) * 2009-04-30 2010-11-18 Seiko Epson Corp 集積回路装置及び電子機器
CN114254582B (zh) * 2021-11-19 2024-01-30 苏州浪潮智能科技有限公司 差分线的布线方法、装置、电子设备及可读存储介质

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112951712A (zh) * 2021-01-29 2021-06-11 长鑫存储技术有限公司 集成电路结构的形成方法

Also Published As

Publication number Publication date
CN115270684A (zh) 2022-11-01

Similar Documents

Publication Publication Date Title
CN110322513B (zh) 一种相机外参标定方法、装置及电子设备
US8201128B2 (en) Method and apparatus for approximating diagonal lines in placement
CN115270684B (zh) 一种电路绘制方法、装置、可读介质及电子设备
CN112966330A (zh) 交叉墙体的墙面生成方法、计算机设备及可读存储介质
CN112347735A (zh) 标准单元的检测方法和生成方法、介质、及设备
JP5445452B2 (ja) 非検査領域制限検証方法及び修正方法、プログラム並びに装置
CN111798517A (zh) 一种行进轨迹的确定方法、装置、可读介质及电子设备
CN116090404A (zh) 半导体器件版图设计规则的检查方法
CN115620254A (zh) 车道线检测的评估方法、装置、设备和存储介质
US6914617B2 (en) Method for determining whether two rectangles of an electronic circuit structure overlap
US20090132978A1 (en) Method for automatically modifying frame of circuit diagram
CN112985274A (zh) 邦定焊盘间距离的测量方法、装置及电子设备
CN113642286B (zh) 测试图形的验证方法、装置、设备及存储介质
CN116822106B (zh) 基于Dynamo辅助出图方法、装置和设备
CN118070745B (zh) 基于电子设计自动化的图形标注方法、装置、设备和介质
CN117391034B (zh) 版图设计文件修正方法及装置
CN116563419B (zh) 晶圆图配置数据的修正方法、装置、电子设备及存储介质
TWI792351B (zh) 瑕疵檢測方法、電子設備及儲存介質
CN110751595B (zh) 重叠影像的自动纠正方法、装置、电子设备及存储介质
US8847971B2 (en) Graphic processing device, graphic processing method, and non-transitory medium for storing graphic processing program for generating corrected graphic data
CN117406563B (zh) 套刻对准标记的位置偏移量检测方法及半导体的加工方法
CN113793386B (zh) 相机内参标定方法、装置、设备、介质及程序产品
CN114880980A (zh) 用于eda工具的位置数据处理方法、电子设备和介质
CN113627122B (zh) 测试图形的验证方法、装置、设备及存储介质
JPH0516072B2 (zh)

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant