CN115249454A - 像素 - Google Patents

像素 Download PDF

Info

Publication number
CN115249454A
CN115249454A CN202210266266.5A CN202210266266A CN115249454A CN 115249454 A CN115249454 A CN 115249454A CN 202210266266 A CN202210266266 A CN 202210266266A CN 115249454 A CN115249454 A CN 115249454A
Authority
CN
China
Prior art keywords
switching element
node
electrode connected
pixel
pixel switching
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210266266.5A
Other languages
English (en)
Inventor
宋姬林
田武经
朴喜真
李柔辰
李哲坤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN115249454A publication Critical patent/CN115249454A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

一种像素,包括发光元件、驱动开关元件、数据初始化开关元件以及补偿开关元件。所述驱动开关元件向所述发光元件施加驱动电流。所述数据初始化开关元件配置在所述驱动开关元件的控制电极和初始化电压端子之间。所述补偿开关元件配置在所述驱动开关元件的所述控制电极和所述初始化电压端子之间,并与所述数据初始化开关元件串联连接。所述补偿开关元件的控制电极和所述补偿开关元件的输入电极彼此连接。

Description

像素
技术领域
本发明涉及一种像素以及包括其的显示装置,涉及一种通过防止闪烁来提高显示质量的像素以及包括其的显示装置。
背景技术
通常,显示装置包括显示面板以及显示面板驱动部。所述显示面板包括多个栅极线、多个数据线、多个发射线以及多个像素。所述显示面板驱动部包括向所述多个栅极线提供栅极信号的栅极驱动部、向所述数据线提供数据电压的数据驱动部、向所述发射线提供发射信号的发射驱动部以及控制所述栅极驱动部、所述数据驱动部及所述发射驱动部的驱动控制部。
当显示在所述显示面板中的图像是静态图像或者所述显示面板以常亮模式(always on mode)工作时,为了降低电耗,可以降低所述显示面板的驱动频率。
当降低所述显示面板的驱动频率时,由于电流泄漏而可能产生闪烁,由此显示面板的显示质量可能变差。
当通过彼此串联连接的双晶体管形成所述显示面板的所述像素的一部分时,由于双晶体管之间的浮置节点的电压难以控制,因此存在由于所述浮置节点的电压而闪烁加剧的问题。另外,所述闪烁的程度根据所述显示面板的驱动频率以及所述像素的灰度变化很大,从而在支持变频驱动的显示装置中所述闪烁的问题可能加剧。
发明内容
本发明的目的在于提供一种能够降低显示面板的电耗并提高显示质量的像素。
本发明的另一目的在于提供一种包括所述像素的显示装置。
用于实现上述的本发明的目的的根据一实施例的像素包括发光元件、驱动开关元件、数据初始化开关元件以及补偿开关元件。所述驱动开关元件向所述发光元件施加驱动电流。所述数据初始化开关元件配置在所述驱动开关元件的控制电极和初始化电压端子之间。所述补偿开关元件配置在所述驱动开关元件的所述控制电极和所述初始化电压端子之间,并与所述数据初始化开关元件串联连接。所述补偿开关元件的控制电极和所述补偿开关元件的输入电极彼此连接。
在本发明的一实施例中,可以是,所述像素还包括:写入开关元件,向所述驱动开关元件的输入电极施加数据电压;以及发光元件初始化开关元件,初始化所述发光元件的第一电极。
在本发明的一实施例中,可以是,施加到所述数据初始化开关元件的控制电极的第一栅极信号的激活时段、施加到所述写入开关元件的控制电极的第二栅极信号的激活时段以及施加到所述发光元件初始化开关元件的控制电极的第三栅极信号的激活时段具有彼此不同的时序。
在本发明的一实施例中,可以是,施加到所述数据初始化开关元件的控制电极的第一栅极信号的激活时段具有与施加到所述写入开关元件的控制电极的第二栅极信号的激活时段彼此不同的时序。可以是,所述第二栅极信号的所述激活时段以及施加到所述发光元件初始化开关元件的控制电极的第三栅极信号的激活时段具有彼此相同的时序。
在本发明的一实施例中,可以是,施加到所述数据初始化开关元件的控制电极的第一栅极信号的激活时段具有与施加到所述写入开关元件的控制电极的第二栅极信号的激活时段彼此不同的时序。可以是,所述第一栅极信号的所述激活时段以及施加到所述发光元件初始化开关元件的控制电极的第三栅极信号的激活时段具有彼此相同的时序。
在本发明的一实施例中,可以是,所述像素还包括:第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;第3-1像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到第一浮置节点的输出电极;第3-2像素开关元件,包括被施加所述补偿栅极信号的控制电极、连接到所述第一浮置节点的输入电极以及连接到所述第三节点的输出电极;第4-1像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第二浮置节点的输入电极以及连接到所述第一节点的输出电极;第4-2像素开关元件,包括被施加所述数据初始化栅极信号的控制电极、连接到第四节点的输入电极以及连接到所述第二浮置节点的输出电极;第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,所述补偿开关元件包括连接到所述初始化电压端子的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第四节点的输出电极,所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极。可以是,所述驱动开关元件是所述第一像素开关元件。可以是,所述数据初始化开关元件是所述第4-1像素开关元件以及所述第4-2像素开关元件。
在本发明的一实施例中,可以是,所述像素还包括:存储电容器,包括被施加所述第一电源电压的第一电极以及连接到所述第一节点的第二电极。
在本发明的一实施例中,可以是,所述像素还包括:第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;第3-1像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到第一浮置节点的输出电极;第3-2像素开关元件,包括被施加所述补偿栅极信号的控制电极、连接到所述第一浮置节点的输入电极以及连接到所述第三节点的输出电极;第四像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第四节点的输入电极以及连接到所述第一节点的输出电极;第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,所述补偿开关元件包括连接到所述初始化电压端子的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第四节点的输出电极,所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极。可以是,所述驱动开关元件是所述第一像素开关元件。可以是,所述数据初始化开关元件是所述第四像素开关元件。
在本发明的一实施例中,可以是,所述像素还包括:第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;第三像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到所述第三节点的输出电极;第四像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第四节点的输入电极以及连接到所述第一节点的输出电极;第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,所述补偿开关元件包括连接到所述初始化电压端子的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第四节点的输出电极,所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极。可以是,所述驱动开关元件是所述第一像素开关元件。可以是,所述数据初始化开关元件是所述第四像素开关元件。
在本发明的一实施例中,可以是,所述像素还包括P型晶体管以及N型晶体管。可以是,所述第三像素开关元件、所述第四像素开关元件以及所述第七像素开关元件中的至少一个是所述N型晶体管。
在本发明的一实施例中,可以是,所述像素还包括:第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;第3-1像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到第一浮置节点的输出电极;第3-2像素开关元件,包括被施加所述补偿栅极信号的控制电极、连接到所述第一浮置节点的输入电极以及连接到所述第三节点的输出电极;第4-1像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第二浮置节点的输入电极以及连接到所述第一节点的输出电极;第4-2像素开关元件,包括被施加所述数据初始化栅极信号的控制电极、连接到第四节点的输入电极以及连接到所述第二浮置节点的输出电极;第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到第二初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,所述补偿开关元件包括连接到所述初始化电压端子的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第四节点的输出电极,所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极。可以是,所述驱动开关元件是所述第一像素开关元件。可以是,所述数据初始化开关元件是所述第4-1像素开关元件以及所述第4-2像素开关元件。
在本发明的一实施例中,可以是,所述像素还包括:第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;第3-1像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到第一浮置节点的输出电极;第3-2像素开关元件,包括被施加所述补偿栅极信号的控制电极、连接到所述第一浮置节点的输入电极以及连接到所述第三节点的输出电极;第四像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第四节点的输入电极以及连接到所述第一节点的输出电极;第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到第二初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,所述补偿开关元件包括连接到所述初始化电压端子的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第四节点的输出电极,所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极。可以是,所述驱动开关元件是所述第一像素开关元件。可以是,所述数据初始化开关元件是所述第四像素开关元件。
在本发明的一实施例中,可以是,所述像素还包括:第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;第三像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到所述第三节点的输出电极;第四像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第四节点的输入电极以及连接到所述第一节点的输出电极;第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到第二初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,所述补偿开关元件包括连接到所述初始化电压端子的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第四节点的输出电极,所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极。可以是,所述驱动开关元件是所述第一像素开关元件。可以是,所述数据初始化开关元件是所述第四像素开关元件。
在本发明的一实施例中,可以是,所述像素还包括:第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;第3-1像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到第一浮置节点的输出电极;第3-2像素开关元件,包括被施加所述补偿栅极信号的控制电极、连接到所述第一浮置节点的输入电极以及连接到所述第三节点的输出电极;第4-1像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第二浮置节点的输入电极以及连接到第四节点的输出电极;第4-2像素开关元件,包括被施加所述数据初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第二浮置节点的输出电极;第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,所述补偿开关元件包括连接到所述第四节点的控制电极、连接到所述第四节点的输入电极以及连接到所述第一节点的输出电极,所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极。可以是,所述驱动开关元件是所述第一像素开关元件。可以是,所述数据初始化开关元件是所述第4-1像素开关元件以及所述第4-2像素开关元件。
在本发明的一实施例中,可以是,所述像素还包括:第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;第3-1像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到第一浮置节点的输出电极;第3-2像素开关元件,包括被施加所述补偿栅极信号的控制电极、连接到所述第一浮置节点的输入电极以及连接到所述第三节点的输出电极;第四像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到第四节点的输出电极;第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极;,所述补偿开关元件包括连接到所述第四节点的控制电极、连接到所述第四节点的输入电极以及连接到所述第一节点的输出电极,所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极。可以是,所述驱动开关元件是所述第一像素开关元件。可以是,所述数据初始化开关元件是所述第四像素开关元件。
在本发明的一实施例中,所述像素还包括:第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;第三像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到所述第三节点的输出电极;第四像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到第四节点的输出电极;第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,所述补偿开关元件包括连接到所述第四节点的控制电极、连接到所述第四节点的输入电极以及连接到所述第一节点的输出电极,所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极。可以是,所述驱动开关元件是所述第一像素开关元件。可以是,所述数据初始化开关元件是所述第四像素开关元件。
用于实现上述的本发明的目的的根据一实施例的显示装置包括显示面板、栅极驱动部、数据驱动部以及发射驱动部。所述显示面板包括像素。所述栅极驱动部将栅极信号向所述像素提供。所述数据驱动部将数据电压向所述像素提供。所述发射驱动部将发射信号向所述像素提供。所述像素包括发光元件、驱动开关元件、数据初始化开关元件以及补偿开关元件。所述驱动开关元件向所述发光元件施加驱动电流。所述数据初始化开关元件配置在所述驱动开关元件的控制电极和初始化电压端子之间。所述补偿开关元件配置在所述驱动开关元件的所述控制电极和所述初始化电压端子之间,并与所述数据初始化开关元件串联连接。所述补偿开关元件的控制电极和所述补偿开关元件的输入电极彼此连接。
在本发明的一实施例中,可以是,所述数据初始化开关元件配置在所述驱动开关元件的所述控制电极和所述补偿开关元件的输出电极之间。可以是,所述补偿开关元件配置在所述数据初始化开关元件的输入电极和所述初始化电压端子之间。
在本发明的一实施例中,可以是,所述数据初始化开关元件包括串联连接的第一数据初始化开关元件以及第二数据初始化开关元件。
在本发明的一实施例中,可以是,所述数据初始化开关元件配置在所述补偿开关元件的所述输入电极和所述初始化电压端子之间。可以是,所述补偿开关元件配置在所述驱动开关元件的所述控制电极和所述数据初始化开关元件的输出电极之间。
根据这样的像素以及包括其的显示装置,当显示在所述显示面板中的图像是静态图像或者所述显示面板以常亮模式工作时,可以通过降低所述显示面板的驱动频率来降低显示装置的电耗。
所述像素包括补偿开关元件,所述补偿开关元件配置在驱动开关元件的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板的显示质量。
将配置在所述驱动开关元件和所述初始化电压端子之间的数据初始化开关元件构成为并非双晶体管的单晶体管,将所述补偿开关元件串联连接到所述数据初始化开关元件,从而所述数据初始化开关元件可以不包括所述双晶体管之间的浮置节点。因此,可以通过防止由所述双晶体管之间的浮置节点产生的闪烁来进一步提高显示面板的显示质量。
附图说明
图1是示出根据本发明的一实施例的显示装置的框图。
图2是示出图1的显示面板的像素的电路图。
图3是示出施加到图2的像素的输入信号的时序图。
图4是示出根据本发明的一实施例的施加到显示装置的显示面板的像素的输入信号的时序图。
图5是示出根据本发明的一实施例的施加到显示装置的显示面板的像素的输入信号的时序图。
图6是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
图7是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
图8是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
图9是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
图10是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
图11是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
图12是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
图13是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
图14是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
图15是示出施加到图14的像素的输入信号的时序图。
图16是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
图17是示出施加到图16的像素的输入信号的时序图。
图18是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
图19是示出施加到图18的像素的输入信号的时序图。
图20是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
图21是示出施加到图20的像素的输入信号的时序图。
(附图标记说明)
100:显示面板 200:驱动控制部
300:栅极驱动部 400:伽马基准电压生成部
500:数据驱动部 600:发射驱动部
具体实施方式
以下,参照所附附图更详细地说明本发明。
图1是示出根据本发明的一实施例的显示装置的框图。
参照图1,所述显示装置包括显示面板100以及显示面板驱动部。所述显示面板驱动部包括驱动控制部200、栅极驱动部300、伽马基准电压生成部400、数据驱动部500以及发射驱动部600。
所述显示面板100包括显示图像的显示部以及与所述显示部相邻配置的周边部。
所述显示面板100包括多个栅极线GWL、GIL、GBL、GCL、多个数据线DL、多个发射线EL以及电连接到所述栅极线GWL、GIL、GBL、GCL、所述数据线DL及所述发射线EL的每一个的多个像素。所述栅极线GWL、GIL、GBL、GCL向第一方向D1延伸,所述数据线DL向与所述第一方向D1交叉的第二方向D2延伸,所述发射线EL向所述第一方向D1延伸。
所述驱动控制部200从外部的装置接收输入图像数据IMG以及输入控制信号CONT。例如,所述输入图像数据IMG可以包括红色图像数据、绿色图像数据以及蓝色图像数据。所述输入图像数据IMG可以包括白色图像数据。所述输入图像数据IMG可以包括品红色(magenta)图像数据、黄色(yellow)图像数据以及青色(cyan)图像数据。所述输入控制信号CONT可以包括主时钟信号、数据使能信号。所述输入控制信号CONT可以还包括垂直同步信号以及水平同步信号。
所述驱动控制部200基于所述输入图像数据IMG以及所述输入控制信号CONT生成第一控制信号CONT1、第二控制信号CONT2、第三控制信号CONT3、第四控制信号CONT4以及数据信号DATA。
所述驱动控制部200基于所述输入控制信号CONT生成用于控制所述栅极驱动部300的工作的所述第一控制信号CONT1而向所述栅极驱动部300输出。所述第一控制信号CONT1可以包括垂直起始信号以及栅极时钟信号。
所述驱动控制部200基于所述输入控制信号CONT生成用于控制所述数据驱动部500的工作的所述第二控制信号CONT2而向所述数据驱动部500输出。所述第二控制信号CONT2可以包括水平起始信号以及负荷信号。
所述驱动控制部200基于所述输入图像数据IMG生成数据信号DATA。所述驱动控制部200将所述数据信号DATA向所述数据驱动部500输出。
所述驱动控制部200基于所述输入控制信号CONT生成用于控制所述伽马基准电压生成部400的工作的所述第三控制信号CONT3而向所述伽马基准电压生成部400输出。
所述驱动控制部200基于所述输入控制信号CONT生成用于控制所述发射驱动部600的工作的所述第四控制信号CONT4而向所述发射驱动部600输出。
所述栅极驱动部300响应于从所述驱动控制部200接收的所述第一控制信号CONT1而生成用于驱动所述栅极线GWL、GIL、GBL、GCL的栅极信号。所述栅极驱动部300可以将所述栅极信号向所述栅极线GWL、GIL、GBL、GCL输出。
所述伽马基准电压生成部400响应于从所述驱动控制部200接收的所述第三控制信号CONT3而生成伽马基准电压VGREF。所述伽马基准电压生成部400将所述伽马基准电压VGREF向所述数据驱动部500提供。所述伽马基准电压VGREF具有与各个数据信号DATA相对应的值。
例如,所述伽马基准电压生成部400可以配置在所述驱动控制部200中或者配置在所述数据驱动部500中。
所述数据驱动部500从所述驱动控制部200接收所述第二控制信号CONT2以及所述数据信号DATA,并从所述伽马基准电压生成部400接收所述伽马基准电压VGREF。所述数据驱动部500利用所述伽马基准电压VGREF将所述数据信号DATA转换为模拟形式的数据电压。所述数据驱动部500将所述数据电压向所述数据线DL输出。
所述发射驱动部600响应于从所述驱动控制部200接收的所述第四控制信号CONT4而生成用于驱动所述发射线EL的发射信号。所述发射驱动部600可以将所述发射信号向所述发射线EL输出。
为了便于说明,图1中示出了所述栅极驱动部300配置在所述显示面板100的第一侧且所述发射驱动部600配置在所述显示面板100的第二侧,但本发明不限于此。例如,所述栅极驱动部300以及所述发射驱动部600可以均配置在所述显示面板100的第一侧。例如,所述栅极驱动部300以及所述发射驱动部600也可以一体形成。
图2是示出图1的显示面板100的像素的电路图。图3是示出施加到图2的像素的输入信号的时序图。
参照图1至图3,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
所述像素包括发光元件EE、驱动开关元件(例如,T1)、数据初始化开关元件(例如,T4-1、T4-2)以及补偿开关元件(例如,TA)。所述驱动开关元件(例如,T1)向所述发光元件EE施加驱动电流。所述数据初始化开关元件(例如,T4-1、T4-2)配置在所述驱动开关元件(例如,T1)的控制电极和初始化电压端子之间。所述补偿开关元件(例如,TA)配置在所述驱动开关元件(例如,T1)的所述控制电极和所述初始化电压端子之间,并与所述数据初始化开关元件(例如,T4-1、T4-2)串联连接。所述补偿开关元件(例如,TA)的控制电极和所述补偿开关元件(例如,TA)的输入电极彼此连接。所述数据初始化开关元件可以包括第一数据初始化开关元件T4-1以及第二数据初始化开关元件T4-2。
所述像素可以还包括向所述驱动开关元件(例如,T1)的输入电极施加数据电压VDATA的写入开关元件(例如,T2)以及初始化所述发光元件EE的第一电极的发光元件初始化开关元件(例如,T7)。
在本实施例中,施加到所述数据初始化开关元件(例如,T4-1、T4-2)的控制电极的第一栅极信号(例如,GI)的激活时段、施加到所述写入开关元件(例如,T2)的控制电极的第二栅极信号(例如,GW)的激活时段以及施加到所述发光元件初始化开关元件(例如,T7)的控制电极的第三栅极信号(例如,GB)的激活时段可以具有彼此不同的时序。
具体地,所述像素可以包括第一至第七像素开关元件T1~T7、存储电容器CST以及所述发光元件EE。
所述第一像素开关元件T1包括连接到第一节点N1的控制电极、连接到第二节点N2的输入电极以及连接到第三节点N3的输出电极。
所述第二像素开关元件T2包括被施加所述数据写入栅极信号GW的控制电极、被施加所述数据电压VDATA的输入电极以及连接到所述第二节点N2的输出电极。
所述第三像素开关元件T3-1、T3-2包括被施加所述补偿栅极信号GC的控制电极、连接到所述第一节点N1的输入电极以及连接到所述第三节点N3的输出电极。
在本实施例中,所述第三像素开关元件T3-1、T3-2可以构成为串联连接的双晶体管。所述第三像素开关元件T3-1、T3-2可以包括第3-1像素开关元件T3-1以及第3-2像素开关元件T3-2,所述第3-1像素开关元件T3-1包括被施加所述补偿栅极信号GC的控制电极、连接到所述第一节点N1的输入电极以及连接到第一浮置节点NF1的输出电极,所述第3-2像素开关元件T3-2包括被施加所述补偿栅极信号GC的控制电极、连接到所述第一浮置节点NF1的输入电极以及连接到所述第三节点N3的输出电极。
所述第四像素开关元件T4-1、T4-2可以配置在所述第一像素开关元件T1的控制电极和初始化电压端子之间。
在本实施例中,所述第四像素开关元件T4-1、T4-2可以构成为串联连接的双晶体管。所述第四像素开关元件T4-1、T4-2可以包括第4-1像素开关元件T4-1以及第4-2像素开关元件T4-2,所述第4-1像素开关元件T4-1包括被施加所述数据初始化栅极信号GI的控制电极、连接到第二浮置节点NF2的输入电极以及连接到所述第一节点N1的输出电极,所述第4-2像素开关元件T4-2包括被施加所述数据初始化栅极信号GI的控制电极、连接到第四节点N4的输入电极以及连接到所述第二浮置节点NF2的输出电极。
所述第五像素开关元件T5包括被施加所述发射信号EM的控制电极、被施加第一电源电压ELVDD的输入电极以及连接到所述第二节点N2的输出电极。
所述第六像素开关元件T6包括被施加所述发射信号EM的控制电极、连接到所述第三节点N3的输入电极以及连接到所述发光元件EE的阳极电极的输出电极。
所述第七像素开关元件T7包括被施加所述发光元件初始化栅极信号GB的控制电极、被施加所述初始化电压VINT的输入电极以及连接到所述发光元件EE的所述阳极电极的输出电极。
例如,所述第一至第七像素开关元件T1~T7可以是P型薄膜晶体管。可以是,所述第一至第七像素开关元件T1~T7的控制电极是栅极电极,所述第一至第七像素开关元件T1~T7的输入电极是源极电极,所述第一至第七像素开关元件T1~T7的输出电极是漏极电极。
所述存储电容器CST包括被施加所述第一电源电压ELVDD的第一电极以及连接到所述第一节点N1的第二电极。
所述发光元件EE包括所述阳极电极以及被施加第二电源电压ELVSS的阴极电极。所述第二电源电压ELVSS可以小于所述第一电源电压ELVDD。
参照图3,在第一时段DU1期间,所述第一节点N1以及所述存储电容器CST被所述数据初始化栅极信号GI初始化。在第二时段DU2期间,所述第一像素开关元件T1的阈值电压(|VTH|)由所述数据写入栅极信号GW以及所述补偿栅极信号GC补偿,被补偿所述阈值电压(|VTH|)的所述数据电压VDATA写入到所述第一节点N1。在第三时段DU3期间,所述发光元件EE的所述阳极电极被所述发光元件初始化栅极信号GB初始化。在第四时段DU4期间,所述发光元件EE通过所述发射信号EM发光而所述显示面板100显示图像。
在所述第一时段DU1,所述数据初始化栅极信号GI可以具有激活电平。例如,所述数据初始化栅极信号GI的所述激活电平可以是低电平。可以是,当所述数据初始化栅极信号GI具有所述激活电平时,所述第四像素开关元件T4-1、T4-2导通而所述初始化电压VINT施加到所述第一节点N1。
在所述第二时段DU2,所述数据写入栅极信号GW以及所述补偿栅极信号GC可以具有激活电平。例如,可以是,所述数据写入栅极信号GW的所述激活电平是低电平,所述补偿栅极信号GC的激活电平是低电平。当所述数据写入栅极信号GW以及所述补偿栅极信号GC具有所述激活电平时,所述第二像素开关元件T2以及所述第三像素开关元件T3-1、T3-2导通。另外,所述第一像素开关元件T1也通过所述初始化电压VINT导通。
在本实施例中,例示了所述数据写入栅极信号GW以及所述补偿栅极信号GC具有相同的时序,但本发明不限于此。也可以是,所述数据写入栅极信号GW的激活时段以及所述补偿栅极信号GC的激活时段具有彼此重叠的时段,并且所述数据写入栅极信号GW以及所述补偿栅极信号GC不具有相同的时序。
沿着由所述导通的第一至第三像素开关元件T1、T2、T3-1、T3-2形成的路径,在所述第一节点N1中设定从所述数据电压VDATA减去所述第一像素开关元件T1的阈值电压的绝对值(|VTH|)的电压。
在所述第三时段DU3,所述发光元件初始化栅极信号GB可以具有激活电平。例如,所述发光元件初始化栅极信号GB的所述激活电平可以是低电平。可以是,当所述发光元件初始化栅极信号GB具有所述激活电平时,所述第七像素开关元件T7导通而所述初始化电压VINT施加到所述发光元件EE的阳极电极。
在所述第四时段DU4,所述发射信号EM可以具有激活电平。例如,所述发射信号EM的所述激活电平可以是低电平。当所述发射信号EM具有所述激活电平时,所述第五像素开关元件T5以及所述第六像素开关元件T6导通。另外,所述第一像素开关元件T1也通过所述数据电压VDATA导通。
驱动电流可以按照所述第五像素开关元件T5、所述第一像素开关元件T1以及所述第六像素开关元件T6的顺序流动而驱动所述发光元件EE。所述驱动电流的强度可以通过所述数据电压VDATA的电平确定。所述发光元件EE的亮度可以通过所述驱动电流的强度确定。沿着从所述第一像素开关元件T1的输入电极形成至输出电极的路径流动的驱动电流(ISD)可以如以下数式1那样表示。
[数式1]
Figure BDA0003551921660000171
在数式1中,u是所述第一像素开关元件T1的迁移率,Cox是所述第一像素开关元件T1的每单位面积电容,W/L表示所述第一像素开关元件T1的宽度和长度的比,VSG意指所述第一像素开关元件T1的输入电极N2和控制电极N1之间的电压,|VTH|意指所述第一像素开关元件T1的阈值电压。
在所述第二时段DU2,形成所述阈值电压(|VTH|)的补偿的所述第一节点N1的电压(VG)可以如数式2那样表示。
[数式2]
VG=VDATA-|VTH|
当在所述第四时段DU4中所述发光元件EE发光时,驱动电压(VOV)以及所述驱动电流(ISD)可以由下面数式3以及数式4表示。在数式3中,VS是所述第二节点N2的电压。
[数式3]
VOV=VS-VG-|VTH|=ELVDD-(VDATA-|VTH|)-|VTH|=ELVDD-VDATA
[数式4]
Figure BDA0003551921660000181
在所述第二时段DU2中所述阈值电压(|VTH|)得到补偿,因此当在所述第四时段DU4中所述发光元件EE发光时,可以与所述第一像素开关元件T1的所述阈值电压(|VTH|)成分无关地确定所述驱动电流(ISD)。
在所述发光元件EE的第三时段DU3,所述发光元件EE的所述阳极电极的电压可以具有所述初始化电压VINT的电平。
在所述发光元件EE的第四时段DU4,所述发光元件EE的所述阳极电极的电压逐渐增加。
在所述发光元件EE的第三时段DU3,所述初始化电压VINT的电平必须足够低,所述发光元件EE才不被泄漏电流导通。在这种意义上,所述发光元件EE的初始化也称为黑度改善。
在所述发光元件EE的第三时段DU3,所述初始化电压VINT的电平可以小于或等于施加到所述发光元件EE的阴极电极的所述第二电源电压ELVSS和所述发光元件EE的阈值电压之和。
例如,在所述发光元件EE的第三时段DU3,所述初始化电压VINT的电平可以具有与施加到所述发光元件EE的所述阴极电极的所述第二电源电压ELVSS相同的电平。
另一方面,当在初始化所述第一节点N1的电压以及所述存储电容器CST的所述第一时段DU1中使用的初始化电压的电平过低时,可能发生在所述第二时段DU2期间写入到所述第一节点N1的电压(VG=VDATA-|VTH|)的充电率不足且所述第一像素开关元件T1的所述阈值电压(|VTH|)没有得到充分补偿的问题。
尤其,为了高亮度发光,随着降低所述第二电源电压ELVSS的电平,所述第三时段DU3中的所述初始化电压VINT的电平降低,因此当将所述初始化电压VINT的电平还适用于所述第一时段DU1时,可能加剧所述第二时段DU2中的所述数据电压VDATA的充电率不足以及阈值电压的补偿错误的问题。当发生这种数据电压VDATA的充电率不足以及阈值电压的补偿错误时,可能在所述显示面板100中识别到斑点。
在本实施例中,所述像素包括配置在所述初始化电压端子和所述第4-2像素开关元件T4-2之间,并且控制电极以及输入电极彼此连接的所述补偿开关元件TA。所述第四节点N4的电压的电平可以增加所述补偿开关元件TA的阈值电压。
可以通过所述补偿开关元件TA分别不同地设定初始化所述第一像素开关元件T1的所述控制电极的电压和初始化所述发光元件EE的阳极电极的电压来执行所述显示面板100的黑度改善、充电率改善以及阈值电压补偿改善。另外,可以防止所述显示面板100中产生斑点。
另外,在本实施例中,由于所述第四节点N4的电压的电平增加所述补偿开关元件TA的阈值电压,因此可以降低所述第四像素开关元件T4-1、T4-2的漏极-源极电压的电平。若所述第四像素开关元件T4-1、T4-2的漏极-源极电压的电平降低,则可以减少所述第四像素开关元件T4-1、T4-2的电流泄漏。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
图4是示出根据本发明的一实施例的施加到显示装置的显示面板的像素的输入信号的时序图。
根据本实施例的显示装置除了栅极信号的时序之外,与图1至图3的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1、图2以及图4,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
在本实施例中,施加到所述数据初始化开关元件(例如,T4-1、T4-2)的控制电极的第一栅极信号(例如,GI)的激活时段可以具有与施加到所述写入开关元件(例如,T2)的控制电极的第二栅极信号(例如,GW)的激活时段彼此不同的时序。
所述第二栅极信号(例如,GW)的所述激活时段以及施加到所述发光元件初始化开关元件(例如,T7)的控制电极的第三栅极信号(例如,GB)的激活时段可以具有彼此相同的时序。
在本实施例中,所述写入开关元件(例如,T2)的控制电极以及所述发光元件初始化开关元件(例如,T7)的控制电极可以彼此连接。
参照图4,在第一时段DU1期间,所述第一节点N1以及所述存储电容器CST被所述数据初始化栅极信号GI初始化。在第二时段DU2期间,所述第一像素开关元件T1的阈值电压(|VTH|)由所述数据写入栅极信号GW以及所述补偿栅极信号GC补偿,被补偿所述阈值电压(|VTH|)的所述数据电压VDATA写入到所述第一节点N1。在所述第二时段DU2期间,所述发光元件EE的所述阳极电极被所述发光元件初始化栅极信号GB初始化。在第三时段DU3期间,所述发光元件EE通过所述发射信号EM发光而所述显示面板100显示图像。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
图5是示出根据本发明的一实施例的施加到显示装置的显示面板的像素的输入信号的时序图。
根据本实施例的显示装置除了栅极信号的时序之外,与图1至图3的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1、图2以及图5,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
在本实施例中,施加到所述数据初始化开关元件(例如,T4-1、T4-2)的控制电极的第一栅极信号(例如,GI)的激活时段可以具有与施加到所述写入开关元件(例如,T2)的控制电极的第二栅极信号(例如,GW)的激活时段彼此不同的时序。
所述第一栅极信号(例如,GI)的所述激活时段以及施加到所述发光元件初始化开关元件(例如,T7)的控制电极的第三栅极信号(例如,GB)的激活时段可以具有彼此相同的时序。
在本实施例中,所述数据初始化开关元件(例如,T4-1、T4-2)的控制电极以及所述发光元件初始化开关元件(例如,T7)的控制电极可以彼此连接。
参照图5,在第一时段DU1期间,所述第一节点N1以及所述存储电容器CST被所述数据初始化栅极信号GI初始化。在所述第一时段DU1期间,所述发光元件EE的所述阳极电极被所述发光元件初始化栅极信号GB初始化。在第二时段DU2期间,所述第一像素开关元件T1的阈值电压(|VTH|)由所述数据写入栅极信号GW以及所述补偿栅极信号GC补偿,被补偿所述阈值电压(|VTH|)的所述数据电压VDATA写入到所述第一节点N1。在第三时段DU3期间,所述发光元件EE通过所述发射信号EM发光而所述显示面板100显示图像。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
图6是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
根据本实施例的显示装置除了像素的结构之外,与图1至图3的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1以及图6,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
具体地,所述像素可以包括第一至第七像素开关元件T1~T7、补偿开关元件TA、存储电容器CST以及所述发光元件EE。
所述第一像素开关元件T1包括连接到第一节点N1的控制电极、连接到第二节点N2的输入电极以及连接到第三节点N3的输出电极。
所述第二像素开关元件T2包括被施加所述数据写入栅极信号GW的控制电极、被施加所述数据电压VDATA的输入电极以及连接到所述第二节点N2的输出电极。
所述第三像素开关元件T3-1、T3-2包括被施加所述补偿栅极信号GC的控制电极、连接到所述第一节点N1的输入电极以及连接到所述第三节点N3的输出电极。
在本实施例中,所述第三像素开关元件T3-1、T3-2可以构成为串联连接的双晶体管。所述第三像素开关元件T3-1、T3-2可以包括第3-1像素开关元件T3-1以及第3-2像素开关元件T3-2,所述第3-1像素开关元件T3-1包括被施加所述补偿栅极信号GC的控制电极、连接到所述第一节点N1的输入电极以及连接到第一浮置节点NF1的输出电极,所述第3-2像素开关元件T3-2包括被施加所述补偿栅极信号GC的控制电极、连接到所述第一浮置节点NF1的输入电极以及连接到所述第三节点N3的输出电极。
所述第四像素开关元件T4可以配置在所述第一像素开关元件T1的控制电极和初始化电压端子之间。
在本实施例中,所述第四像素开关元件T4可以构成为单晶体管。
所述第四像素开关元件T4可以包括被施加数据初始化栅极信号GI的控制电极、连接到第四节点N4的输入电极以及连接到所述第一节点N1的输出电极。
所述补偿开关元件TA配置在所述驱动开关元件(例如,T1)的所述控制电极和所述初始化电压端子之间,并与所述数据初始化开关元件T4串联连接。所述补偿开关元件TA的控制电极和所述补偿开关元件TA的输入电极彼此连接。
所述第五像素开关元件T5包括被施加所述发射信号EM的控制电极、被施加第一电源电压ELVDD的输入电极以及连接到所述第二节点N2的输出电极。
所述第六像素开关元件T6包括被施加所述发射信号EM的控制电极、连接到所述第三节点N3的输入电极以及连接到所述发光元件EE的阳极电极的输出电极。
所述第七像素开关元件T7包括被施加所述发光元件初始化栅极信号GB的控制电极、被施加所述初始化电压VINT的输入电极以及连接到所述发光元件EE的所述阳极电极的输出电极。
例如,所述第一至第七像素开关元件T1~T7可以是P型薄膜晶体管。可以是,所述第一至第七像素开关元件T1~T7的控制电极是栅极电极,所述第一至第七像素开关元件T1~T7的输入电极是源极电极,所述第一至第七像素开关元件T1~T7的输出电极是漏极电极。
所述存储电容器CST包括被施加所述第一电源电压ELVDD的第一电极以及连接到所述第一节点N1的第二电极。
所述发光元件EE包括所述阳极电极以及被施加第二电源电压ELVSS的阴极电极。所述第二电源电压ELVSS可以小于所述第一电源电压ELVDD。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
将配置在所述驱动开关元件T1和所述初始化电压端子之间的数据初始化开关元件T4构成为并非双晶体管的单晶体管,将所述补偿开关元件TA串联连接到所述数据初始化开关元件T4,从而所述数据初始化开关元件T4可以不包括所述双晶体管之间的浮置节点。因此,可以通过防止由所述双晶体管之间的浮置节点产生的闪烁来进一步提高显示面板100的显示质量。
图7是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
根据本实施例的显示装置除了像素的结构之外,与图1至图3的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1以及图7,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
具体地,所述像素可以包括第一至第七像素开关元件T1~T7、补偿开关元件TA、存储电容器CST以及所述发光元件EE。
所述第一像素开关元件T1包括连接到第一节点N1的控制电极、连接到第二节点N2的输入电极以及连接到第三节点N3的输出电极。
所述第二像素开关元件T2包括被施加所述数据写入栅极信号GW的控制电极、被施加所述数据电压VDATA的输入电极以及连接到所述第二节点N2的输出电极。
所述第三像素开关元件T3包括被施加所述补偿栅极信号GC的控制电极、连接到所述第一节点N1的输入电极以及连接到所述第三节点N3的输出电极。
在本实施例中,所述第三像素开关元件T3可以构成为单晶体管。
所述第四像素开关元件T4可以配置在所述第一像素开关元件T1的控制电极和初始化电压端子之间。
在本实施例中,所述第四像素开关元件T4可以构成为单晶体管。
所述第四像素开关元件T4可以包括被施加数据初始化栅极信号GI的控制电极、连接到第四节点N4的输入电极以及连接到所述第一节点N1的输出电极。
所述补偿开关元件TA配置在所述驱动开关元件(例如,T1)的所述控制电极和所述初始化电压端子之间,并与所述数据初始化开关元件T4串联连接。所述补偿开关元件TA的控制电极和所述补偿开关元件TA的输入电极彼此连接。
所述第五像素开关元件T5包括被施加所述发射信号EM的控制电极、被施加第一电源电压ELVDD的输入电极以及连接到所述第二节点N2的输出电极。
所述第六像素开关元件T6包括被施加所述发射信号EM的控制电极、连接到所述第三节点N3的输入电极以及连接到所述发光元件EE的阳极电极的输出电极。
所述第七像素开关元件T7包括被施加所述发光元件初始化栅极信号GB的控制电极、被施加所述初始化电压VINT的输入电极以及连接到所述发光元件EE的所述阳极电极的输出电极。
例如,所述第一至第七像素开关元件T1~T7可以是P型薄膜晶体管。可以是,所述第一至第七像素开关元件T1~T7的控制电极是栅极电极,所述第一至第七像素开关元件T1~T7的输入电极是源极电极,所述第一至第七像素开关元件T1~T7的输出电极是漏极电极。
所述存储电容器CST包括被施加所述第一电源电压ELVDD的第一电极以及连接到所述第一节点N1的第二电极。
所述发光元件EE包括所述阳极电极以及被施加第二电源电压ELVSS的阴极电极。所述第二电源电压ELVSS可以小于所述第一电源电压ELVDD。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
将配置在所述驱动开关元件T1和所述初始化电压端子之间的数据初始化开关元件T4构成为并非双晶体管的单晶体管,将所述补偿开关元件TA串联连接到所述数据初始化开关元件T4,从而所述数据初始化开关元件T4可以不包括所述双晶体管之间的浮置节点。因此,可以通过防止由所述双晶体管之间的浮置节点产生的闪烁来进一步提高显示面板100的显示质量。
图8是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
根据本实施例的显示装置除了像素的结构之外,与图1至图3的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1以及图8,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
本实施例的像素结构除了施加到所述补偿开关元件TA的初始化电压VINT和施加到所述第七像素开关元件T7的第二初始化电压AINT具有彼此不同的电平之外,与图2的像素的结构相同。
例如,所述初始化电压VINT可以具有比所述第二初始化电压AINT相对更高的电平。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
图9是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
根据本实施例的显示装置除了像素的结构之外,与图6的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1以及图9,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
本实施例的像素结构除了施加到所述补偿开关元件TA的初始化电压VINT和施加到所述第七像素开关元件T7的第二初始化电压AINT具有彼此不同的电平之外,与图6的像素的结构相同。
例如,所述初始化电压VINT可以具有比所述第二初始化电压AINT相对更高的电平。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
将配置在所述驱动开关元件T1和所述初始化电压端子之间的数据初始化开关元件T4构成为并非双晶体管的单晶体管,将所述补偿开关元件TA串联连接到所述数据初始化开关元件T4,从而所述数据初始化开关元件T4可以不包括所述双晶体管之间的浮置节点。因此,可以通过防止由所述双晶体管之间的浮置节点产生的闪烁来进一步提高显示面板100的显示质量。
图10是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
根据本实施例的显示装置除了像素的结构之外,与图7的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1以及图10,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
本实施例的像素结构除了施加到所述补偿开关元件TA的初始化电压VINT和施加到所述第七像素开关元件T7的第二初始化电压AINT具有彼此不同的电平之外,与图7的像素的结构相同。
例如,所述初始化电压VINT可以具有比所述第二初始化电压AINT相对更高的电平。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
将配置在所述驱动开关元件T1和所述初始化电压端子之间的数据初始化开关元件T4构成为并非双晶体管的单晶体管,并将所述补偿开关元件TA串联连接到所述数据初始化开关元件T4,从而所述数据初始化开关元件T4可以不包括所述双晶体管之间的浮置节点。因此,可以通过防止由所述双晶体管之间的浮置节点产生的闪烁来进一步提高显示面板100的显示质量。
图11是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
根据本实施例的显示装置除了像素的结构之外,与图1至图3的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1以及图11,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
本实施例的像素结构除了所述补偿开关元件TA配置在所述第一节点N1和所述数据初始化开关元件T4-1、T4-2之间之外,与图2的像素的结构相同。
例如,可以是,所述数据初始化开关元件T4-1、T4-2配置在所述补偿开关元件TA的所述输入电极和所述初始化电压端子之间,所述补偿开关元件TA配置在所述驱动开关元件T1的所述控制电极N1和所述数据初始化开关元件T4-1、T4-2的输出电极N4之间。所述数据初始化开关元件T4-1、T4-2可以包括第一数据初始化开关元件T4-1以及第二数据初始化开关元件T4-2。
例如,所述像素可以包括第4-1像素开关元件T4-1、第4-2像素开关元件T4-2以及所述补偿开关元件TA,所述第4-1像素开关元件T4-1包括被施加数据初始化栅极信号GI的控制电极、连接到第二浮置节点NF2的输入电极以及连接到第四节点N4的输出电极,所述第4-2像素开关元件T4-2包括被施加所述数据初始化栅极信号GI的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第二浮置节点NF2的输出电极,所述补偿开关元件TA包括连接到所述第四节点N4的控制电极、连接到所述第四节点N4的输入电极以及连接到所述第一节点N1的输出电极。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
图12是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
根据本实施例的显示装置除了像素的结构之外,与图6的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1以及图12,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
本实施例的像素结构除了所述补偿开关元件TA配置在所述第一节点N1和所述数据初始化开关元件T4之间之外,与图6的像素的结构相同。
例如,可以是,所述数据初始化开关元件T4配置在所述补偿开关元件TA的所述输入电极和所述初始化电压端子之间,所述补偿开关元件TA配置在所述驱动开关元件T1的所述控制电极N1和所述数据初始化开关元件T4的输出电极N4之间。
例如,所述像素可以包括所述数据初始化开关元件T4以及所述补偿开关元件TA,所述数据初始化开关元件T4包括被施加数据初始化栅极信号GI的控制电极、连接到所述初始化电压端子的输入电极以及连接到第四节点N4的输出电极,所述补偿开关元件TA包括连接到所述第四节点N4的控制电极、连接到所述第四节点N4的输入电极以及连接到所述第一节点N1的输出电极。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
将配置在所述驱动开关元件T1和所述初始化电压端子之间的数据初始化开关元件T4构成为并非双晶体管的单晶体管,将所述补偿开关元件TA串联连接到所述数据初始化开关元件T4,从而所述数据初始化开关元件T4可以不包括所述双晶体管之间的浮置节点。因此,可以通过防止由所述双晶体管之间的浮置节点产生的闪烁来进一步提高显示面板100的显示质量。
图13是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。
根据本实施例的显示装置除了像素的结构之外,与图7的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1以及图13,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
本实施例的像素结构除了所述补偿开关元件TA配置在所述第一节点N1和所述数据初始化开关元件T4之间之外,与图7的像素的结构相同。
例如,可以是,所述数据初始化开关元件T4配置在所述补偿开关元件TA的所述输入电极和所述初始化电压端子之间,所述补偿开关元件TA配置在所述驱动开关元件T1的所述控制电极N1和所述数据初始化开关元件T4的输出电极N4之间。
例如,所述像素可以包括所述数据初始化开关元件T4以及所述补偿开关元件TA,所述数据初始化开关元件T4包括被施加数据初始化栅极信号GI的控制电极、连接到所述初始化电压端子的输入电极以及连接到第四节点N4的输出电极,所述补偿开关元件TA包括连接到所述第四节点N4的控制电极、连接到所述第四节点N4的输入电极以及连接到所述第一节点N1的输出电极。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
将配置在所述驱动开关元件T1和所述初始化电压端子之间的数据初始化开关元件T4构成为并非双晶体管的单晶体管,将所述补偿开关元件TA串联连接到所述数据初始化开关元件T4,从而所述数据初始化开关元件T4可以不包括所述双晶体管之间的浮置节点。因此,可以通过防止由所述双晶体管之间的浮置节点产生的闪烁来进一步提高显示面板100的显示质量。
图14是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。图15是示出施加到图14的像素的输入信号的时序图。
根据本实施例的显示装置除了像素的结构以及施加到像素的输入信号之外,与图1至图3的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1、图14以及图15,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
具体地,所述像素可以包括第一至第七像素开关元件T1~T7、补偿开关元件TA、存储电容器CST以及所述发光元件EE。
在本实施例中,所述像素可以包括P型晶体管以及N型晶体管的全部。例如,所述第一、第二、第四至第七像素开关元件T1、T2、T4~T7以及补偿开关元件TA可以是P型晶体管。所述第三像素开关元件T3可以是N型晶体管。
所述第一像素开关元件T1包括连接到第一节点N1的控制电极、连接到第二节点N2的输入电极以及连接到第三节点N3的输出电极。
所述第二像素开关元件T2包括被施加所述数据写入栅极信号GW的控制电极、被施加所述数据电压VDATA的输入电极以及连接到所述第二节点N2的输出电极。
所述第三像素开关元件T3包括被施加所述补偿栅极信号GC的控制电极、连接到所述第一节点N1的输入电极以及连接到所述第三节点N3的输出电极。
如图14所示,在本实施例中,所述第三像素开关元件T3可以构成为单晶体管。所述第三像素开关元件T3可以是N型晶体管。
如图15所示,在本实施例中,由于所述第三像素开关元件T3是N型晶体管,因此所述补偿栅极信号GC的激活电平可以是高电平。在本实施例中,所述补偿栅极信号GC的激活时段可以大于或等于所述数据写入栅极信号GW的激活时段。
所述第四像素开关元件T4可以配置在所述第一像素开关元件T1的控制电极和初始化电压端子之间。
例如,所述第四像素开关元件T4可以构成为单晶体管。与此不同,如图2所示,所述第四像素开关元件也可以构成为串联连接的双晶体管。
所述第四像素开关元件T4可以包括被施加数据初始化栅极信号GI的控制电极、连接到第四节点N4的输入电极以及连接到所述第一节点N1的输出电极。
所述补偿开关元件TA配置在所述驱动开关元件(例如,T1)的所述控制电极和所述初始化电压端子之间,并与所述数据初始化开关元件T4串联连接。所述补偿开关元件TA的控制电极和所述补偿开关元件TA的输入电极彼此连接。
所述第五像素开关元件T5包括被施加所述发射信号EM的控制电极、被施加第一电源电压ELVDD的输入电极以及连接到所述第二节点N2的输出电极。
所述第六像素开关元件T6包括被施加所述发射信号EM的控制电极、连接到所述第三节点N3的输入电极以及连接到所述发光元件EE的阳极电极的输出电极。
所述第七像素开关元件T7包括被施加所述发光元件初始化栅极信号GB的控制电极、被施加所述初始化电压VINT的输入电极以及连接到所述发光元件EE的所述阳极电极的输出电极。与此不同,如图8所示,在所述第七像素开关元件T7的所述输入电极中也可以施加具有与所述初始化电压VINT不同的电平的第二初始化电压(图8的AINT)。
图15中示出了所述发光元件初始化栅极信号GB的激活时序与所述数据写入栅极信号GW以及所述数据初始化栅极信号GI的激活时序不同。与此不同,如图4所示,所述发光元件初始化栅极信号GB的激活时序可以与所述数据写入栅极信号GW的激活时序相同。与此不同,如图5所示,所述发光元件初始化栅极信号GB的激活时序可以与所述数据初始化栅极信号GI的激活时序相同。
所述存储电容器CST包括被施加所述第一电源电压ELVDD的第一电极以及连接到所述第一节点N1的第二电极。
所述发光元件EE包括所述阳极电极以及被施加第二电源电压ELVSS的阴极电极。所述第二电源电压ELVSS可以小于所述第一电源电压ELVDD。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
将配置在所述驱动开关元件T1和所述初始化电压端子之间的数据初始化开关元件T4构成为并非双晶体管的单晶体管,将所述补偿开关元件TA串联连接到所述数据初始化开关元件T4,从而所述数据初始化开关元件T4可以不包括所述双晶体管之间的浮置节点。因此,可以通过防止由所述双晶体管之间的浮置节点产生的闪烁来进一步提高显示面板100的显示质量。
图16是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。图17是示出施加到图16的像素的输入信号的时序图。
根据本实施例的显示装置除了像素的结构以及施加到像素的输入信号之外,与图1至图3的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1、图16以及图17,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
具体地,所述像素可以包括第一至第七像素开关元件T1~T7、补偿开关元件TA、存储电容器CST以及所述发光元件EE。
在本实施例中,所述像素可以包括P型晶体管以及N型晶体管的全部。例如,所述第一至第三、第五至第七像素开关元件T1~T3、T5~T7以及补偿开关元件TA可以是P型晶体管。所述第四像素开关元件T4可以是N型晶体管。
所述第一像素开关元件T1包括连接到第一节点N1的控制电极、连接到第二节点N2的输入电极以及连接到第三节点N3的输出电极。
所述第二像素开关元件T2包括被施加所述数据写入栅极信号GW的控制电极、被施加所述数据电压VDATA的输入电极以及连接到所述第二节点N2的输出电极。
所述第三像素开关元件T3包括被施加所述补偿栅极信号GC的控制电极、连接到所述第一节点N1的输入电极以及连接到所述第三节点N3的输出电极。
例如,所述第三像素开关元件T3可以构成为单晶体管。与此不同,如图2所示,所述第三像素开关元件也可以构成为串联连接的双晶体管。
所述第四像素开关元件T4可以配置在所述第一像素开关元件T1的控制电极和初始化电压端子之间。
所述第四像素开关元件T4可以包括被施加数据初始化栅极信号GI的控制电极、连接到第四节点N4的输入电极以及连接到所述第一节点N1的输出电极。
如图16所示,在本实施例中,所述第四像素开关元件T4可以构成为单晶体管。所述第四像素开关元件T4可以是N型晶体管。
如图17所示,在本实施例中,由于所述第四像素开关元件T4是N型晶体管,因此所述数据初始化栅极信号GI的激活电平可以是高电平。
所述补偿开关元件TA配置在所述驱动开关元件(例如,T1)的所述控制电极和所述初始化电压端子之间,并与所述数据初始化开关元件T4串联连接。所述补偿开关元件TA的控制电极和所述补偿开关元件TA的输入电极彼此连接。
所述第五像素开关元件T5包括被施加所述发射信号EM的控制电极、被施加第一电源电压ELVDD的输入电极以及连接到所述第二节点N2的输出电极。
所述第六像素开关元件T6包括被施加所述发射信号EM的控制电极、连接到所述第三节点N3的输入电极以及连接到所述发光元件EE的阳极电极的输出电极。
所述第七像素开关元件T7包括被施加所述发光元件初始化栅极信号GB的控制电极、被施加所述初始化电压VINT的输入电极以及连接到所述发光元件EE的所述阳极电极的输出电极。与此不同,如图8所示,在所述第七像素开关元件T7的所述输入电极中也可以施加具有与所述初始化电压VINT不同的电平的第二初始化电压(图8的AINT)。
图17中示出了所述发光元件初始化栅极信号GB的激活时序与所述数据写入栅极信号GW以及所述数据初始化栅极信号GI的激活时序不同。与此不同,如图4所示,所述发光元件初始化栅极信号GB的激活时序可以与所述数据写入栅极信号GW的激活时序相同。与此不同,如图5所示,所述发光元件初始化栅极信号GB的激活时序可以与所述数据初始化栅极信号GI的激活时序相同。
所述存储电容器CST包括被施加所述第一电源电压ELVDD的第一电极以及连接到所述第一节点N1的第二电极。
所述发光元件EE包括所述阳极电极以及被施加第二电源电压ELVSS的阴极电极。所述第二电源电压ELVSS可以小于所述第一电源电压ELVDD。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
将配置在所述驱动开关元件T1和所述初始化电压端子之间的数据初始化开关元件T4构成为并非双晶体管的单晶体管,将所述补偿开关元件TA串联连接到所述数据初始化开关元件T4,从而所述数据初始化开关元件T4可以不包括所述双晶体管之间的浮置节点。因此,可以通过防止由所述双晶体管之间的浮置节点产生的闪烁来进一步提高显示面板100的显示质量。
图18是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。图19是示出施加到图18的像素的输入信号的时序图。
根据本实施例的显示装置除了像素的结构以及施加到像素的输入信号之外,与图1至图3的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1、图18以及图19,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
具体地,所述像素可以包括第一至第七像素开关元件T1~T7、补偿开关元件TA、存储电容器CST以及所述发光元件EE。
在本实施例中,所述像素可以包括P型晶体管以及N型晶体管的全部。例如,所述第一、第二、第五至第七像素开关元件T1、T2、T5~T7以及补偿开关元件TA可以是P型晶体管。所述第三以及第四像素开关元件T3、T4可以是N型晶体管。
所述第一像素开关元件T1包括连接到第一节点N1的控制电极、连接到第二节点N2的输入电极以及连接到第三节点N3的输出电极。
所述第二像素开关元件T2包括被施加所述数据写入栅极信号GW的控制电极、被施加所述数据电压VDATA的输入电极以及连接到所述第二节点N2的输出电极。
所述第三像素开关元件T3包括被施加所述补偿栅极信号GC的控制电极、连接到所述第一节点N1的输入电极以及连接到所述第三节点N3的输出电极。
如图18所示,在本实施例中,所述第三像素开关元件T3可以构成为单晶体管。所述第三像素开关元件T3可以是N型晶体管。
如图19所示,在本实施例中,由于所述第三像素开关元件T3是N型晶体管,因此所述补偿栅极信号GC的激活电平可以是高电平。在本实施例中,所述补偿栅极信号GC的激活时段可以大于或等于所述数据写入栅极信号GW的激活时段。
所述第四像素开关元件T4可以配置在所述第一像素开关元件T1的控制电极和初始化电压端子之间。
所述第四像素开关元件T4可以包括被施加数据初始化栅极信号GI的控制电极、连接到第四节点N4的输入电极以及连接到所述第一节点N1的输出电极。
如图18所示,在本实施例中,所述第四像素开关元件T4可以构成为单晶体管。所述第四像素开关元件T4可以是N型晶体管。
如图19所示,在本实施例中,由于所述第四像素开关元件T4是N型晶体管,因此所述数据初始化栅极信号GI的激活电平可以是高电平。
所述补偿开关元件TA配置在所述驱动开关元件(例如,T1)的所述控制电极和所述初始化电压端子之间,并与所述数据初始化开关元件T4串联连接。所述补偿开关元件TA的控制电极和所述补偿开关元件TA的输入电极彼此连接。
所述第五像素开关元件T5包括被施加所述发射信号EM的控制电极、被施加第一电源电压ELVDD的输入电极以及连接到所述第二节点N2的输出电极。
所述第六像素开关元件T6包括被施加所述发射信号EM的控制电极、连接到所述第三节点N3的输入电极以及连接到所述发光元件EE的阳极电极的输出电极。
所述第七像素开关元件T7包括被施加所述发光元件初始化栅极信号GB的控制电极、被施加所述初始化电压VINT的输入电极以及连接到所述发光元件EE的所述阳极电极的输出电极。与此不同,如图8所示,在所述第七像素开关元件T7的所述输入电极中也可以施加具有与所述初始化电压VINT不同的电平的第二初始化电压(图8的AINT)。
图19中示出了所述发光元件初始化栅极信号GB的激活时序与所述数据写入栅极信号GW以及所述数据初始化栅极信号GI的激活时序不同。与此不同,如图4所示,所述发光元件初始化栅极信号GB的激活时序可以与所述数据写入栅极信号GW的激活时序相同。与此不同,如图5所示,所述发光元件初始化栅极信号GB的激活时序可以与所述数据初始化栅极信号GI的激活时序相同。
所述存储电容器CST包括被施加所述第一电源电压ELVDD的第一电极以及连接到所述第一节点N1的第二电极。
所述发光元件EE包括所述阳极电极以及被施加第二电源电压ELVSS的阴极电极。所述第二电源电压ELVSS可以小于所述第一电源电压ELVDD。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
将配置在所述驱动开关元件T1和所述初始化电压端子之间的数据初始化开关元件T4构成为并非双晶体管的单晶体管,将所述补偿开关元件TA串联连接到所述数据初始化开关元件T4,从而所述数据初始化开关元件T4可以不包括所述双晶体管之间的浮置节点。因此,可以通过防止由所述双晶体管之间的浮置节点产生的闪烁来进一步提高显示面板100的显示质量。
图20是示出根据本发明的一实施例的显示装置的显示面板的像素的电路图。图21是示出施加到图20的像素的输入信号的时序图。
根据本实施例的显示装置除了像素的结构以及施加到像素的输入信号之外,与图1至图3的显示装置实质上相同,因此对相同或者类似的构成要件使用相同的附图标记并省略重复的说明。
参照图1、图20以及图21,所述显示面板100包括多个像素,所述像素分别包括发光元件EE。
所述像素接收数据写入栅极信号GW、补偿栅极信号GC、数据初始化栅极信号GI、发光元件初始化栅极信号GB、所述数据电压VDATA以及所述发射信号EM,从而根据所述数据电压VDATA的电平使得所述发光元件EE发光并显示所述图像。
具体地,所述像素可以包括第一至第七像素开关元件T1~T7、补偿开关元件TA、存储电容器CST以及所述发光元件EE。
在本实施例中,所述像素可以包括P型晶体管以及N型晶体管的全部。例如,所述第一、第二、第五以及第六像素开关元件T1、T2、T5、T6以及补偿开关元件TA可以是P型晶体管。所述第三、第四以及第七像素开关元件T3、T4、T7可以是N型晶体管。
所述第一像素开关元件T1包括连接到第一节点N1的控制电极、连接到第二节点N2的输入电极以及连接到第三节点N3的输出电极。
所述第二像素开关元件T2包括被施加所述数据写入栅极信号GW的控制电极、被施加所述数据电压VDATA的输入电极以及连接到所述第二节点N2的输出电极。
所述第三像素开关元件T3包括被施加所述补偿栅极信号GC的控制电极、连接到所述第一节点N1的输入电极以及连接到所述第三节点N3的输出电极。
如图20所示,在本实施例中,所述第三像素开关元件T3可以构成为单晶体管。所述第三像素开关元件T3可以是N型晶体管。
如图21所示,在本实施例中,由于所述第三像素开关元件T3是N型晶体管,因此所述补偿栅极信号GC的激活电平可以是高电平。在本实施例中,所述补偿栅极信号GC的激活时段可以大于或等于所述数据写入栅极信号GW的激活时段。
所述第四像素开关元件T4可以配置在所述第一像素开关元件T1的控制电极和初始化电压端子之间。
所述第四像素开关元件T4可以包括被施加数据初始化栅极信号GI的控制电极、连接到第四节点N4的输入电极以及连接到所述第一节点N1的输出电极。
如图20所示,在本实施例中,所述第四像素开关元件T4可以构成为单晶体管。所述第四像素开关元件T4可以是N型晶体管。
如图21所示,在本实施例中,由于所述第四像素开关元件T4是N型晶体管,因此所述数据初始化栅极信号GI的激活电平可以是高电平。
所述补偿开关元件TA配置在所述驱动开关元件(例如,T1)的所述控制电极和所述初始化电压端子之间,并与所述数据初始化开关元件T4串联连接。所述补偿开关元件TA的控制电极和所述补偿开关元件TA的输入电极彼此连接。
所述第五像素开关元件T5包括被施加所述发射信号EM的控制电极、被施加第一电源电压ELVDD的输入电极以及连接到所述第二节点N2的输出电极。
所述第六像素开关元件T6包括被施加所述发射信号EM的控制电极、连接到所述第三节点N3的输入电极以及连接到所述发光元件EE的阳极电极的输出电极。
所述第七像素开关元件T7包括被施加所述发光元件初始化栅极信号GB的控制电极、被施加所述初始化电压VINT的输入电极以及连接到所述发光元件EE的所述阳极电极的输出电极。与此不同,如图8所示,在所述第七像素开关元件T7的所述输入电极中也可以施加具有与所述初始化电压VINT不同的电平的第二初始化电压(图8的AINT)。
如图20所示,在本实施例中,所述第七像素开关元件T7可以是N型晶体管。
如图21所示,在本实施例中,由于所述第七像素开关元件T7是N型晶体管,因此所述发光元件初始化栅极信号GB的激活电平可以是高电平。
图21中示出了所述发光元件初始化栅极信号GB的激活时序与所述数据写入栅极信号GW以及所述数据初始化栅极信号GI的激活时序不同。与此不同,如图4所示,所述发光元件初始化栅极信号GB的激活时序可以与所述数据写入栅极信号GW的激活时序相同。与此不同,如图5所示,所述发光元件初始化栅极信号GB的激活时序可以与所述数据初始化栅极信号GI的激活时序相同。
所述存储电容器CST包括被施加所述第一电源电压ELVDD的第一电极以及连接到所述第一节点N1的第二电极。
所述发光元件EE包括所述阳极电极以及被施加第二电源电压ELVSS的阴极电极。所述第二电源电压ELVSS可以小于所述第一电源电压ELVDD。
根据本实施例,当显示在所述显示面板100中的图像是静态图像或者所述显示面板100以常亮模式工作时,可以通过降低所述显示面板100的驱动频率来降低显示装置的电耗。
所述像素包括配置在驱动开关元件T1的控制电极和初始化电压端子之间并包括彼此连接的控制电极以及输入电极的所述补偿开关元件TA,从而可以减少电流泄漏。因此,可以通过减少闪烁来提高显示面板100的显示质量。
将配置在所述驱动开关元件T1和所述初始化电压端子之间的数据初始化开关元件T4构成为并非双晶体管的单晶体管,将所述补偿开关元件TA串联连接到所述数据初始化开关元件T4,从而所述数据初始化开关元件T4可以不包括所述双晶体管之间的浮置节点。因此,可以通过防止由所述双晶体管之间的浮置节点产生的闪烁来进一步提高显示面板100的显示质量。
根据上面说明的根据本发明的显示装置,可以降低显示装置的电耗的同时提高所述显示面板的显示质量。
以上,虽然参照实施例进行了说明,但本技术领域的熟练人员应能理解可以在不脱离权利要求书中记载的本发明的构思和领域的范围内对本发明进行各种修改及变更。

Claims (10)

1.一种像素,其特征在于,包括:
发光元件;
驱动开关元件,向所述发光元件施加驱动电流;
数据初始化开关元件,配置在所述驱动开关元件的控制电极和初始化电压端子之间;以及
补偿开关元件,配置在所述驱动开关元件的所述控制电极和所述初始化电压端子之间,并与所述数据初始化开关元件串联连接,
所述补偿开关元件的控制电极和所述补偿开关元件的输入电极彼此连接。
2.根据权利要求1所述的像素,其特征在于,
所述像素还包括:
写入开关元件,向所述驱动开关元件的输入电极施加数据电压;以及
发光元件初始化开关元件,初始化所述发光元件的第一电极。
3.根据权利要求1所述的像素,其特征在于,
所述像素还包括:
第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;
第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;
第3-1像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到第一浮置节点的输出电极;
第3-2像素开关元件,包括被施加所述补偿栅极信号的控制电极、连接到所述第一浮置节点的输入电极以及连接到所述第三节点的输出电极;
第4-1像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第二浮置节点的输入电极以及连接到所述第一节点的输出电极;
第4-2像素开关元件,包括被施加所述数据初始化栅极信号的控制电极、连接到第四节点的输入电极以及连接到所述第二浮置节点的输出电极;
第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;
第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及
第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,
所述补偿开关元件包括连接到所述初始化电压端子的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第四节点的输出电极,
所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极,
所述驱动开关元件是所述第一像素开关元件,
所述数据初始化开关元件是所述第4-1像素开关元件以及所述第4-2像素开关元件。
4.根据权利要求1所述的像素,其特征在于,
所述像素还包括:
第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;
第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;
第3-1像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到第一浮置节点的输出电极;
第3-2像素开关元件,包括被施加所述补偿栅极信号的控制电极、连接到所述第一浮置节点的输入电极以及连接到所述第三节点的输出电极;
第四像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第四节点的输入电极以及连接到所述第一节点的输出电极;
第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;
第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及
第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,
所述补偿开关元件包括连接到所述初始化电压端子的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第四节点的输出电极,
所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极,
所述驱动开关元件是所述第一像素开关元件,
所述数据初始化开关元件是所述第四像素开关元件。
5.根据权利要求1所述的像素,其特征在于,
所述像素还包括:
第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;
第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;
第三像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到所述第三节点的输出电极;
第四像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第四节点的输入电极以及连接到所述第一节点的输出电极;
第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;
第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及
第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,
所述补偿开关元件包括连接到所述初始化电压端子的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第四节点的输出电极,
所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极,
所述驱动开关元件是所述第一像素开关元件,
所述数据初始化开关元件是所述第四像素开关元件。
6.根据权利要求1所述的像素,其特征在于,
所述像素还包括:
第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;
第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;
第3-1像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到第一浮置节点的输出电极;
第3-2像素开关元件,包括被施加所述补偿栅极信号的控制电极、连接到所述第一浮置节点的输入电极以及连接到所述第三节点的输出电极;
第4-1像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第二浮置节点的输入电极以及连接到所述第一节点的输出电极;
第4-2像素开关元件,包括被施加所述数据初始化栅极信号的控制电极、连接到第四节点的输入电极以及连接到所述第二浮置节点的输出电极;
第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;
第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及
第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到第二初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,
所述补偿开关元件包括连接到所述初始化电压端子的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第四节点的输出电极,
所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极,
所述驱动开关元件是所述第一像素开关元件,
所述数据初始化开关元件是所述第4-1像素开关元件以及所述第4-2像素开关元件。
7.根据权利要求1所述的像素,其特征在于,
所述像素还包括:
第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;
第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;
第3-1像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到第一浮置节点的输出电极;
第3-2像素开关元件,包括被施加所述补偿栅极信号的控制电极、连接到所述第一浮置节点的输入电极以及连接到所述第三节点的输出电极;
第四像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第四节点的输入电极以及连接到所述第一节点的输出电极;
第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;
第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及
第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到第二初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,
所述补偿开关元件包括连接到所述初始化电压端子的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第四节点的输出电极,
所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极,
所述驱动开关元件是所述第一像素开关元件,
所述数据初始化开关元件是所述第四像素开关元件。
8.根据权利要求1所述的像素,其特征在于,
所述像素还包括:
第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;
第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;
第三像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到所述第三节点的输出电极;
第四像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第四节点的输入电极以及连接到所述第一节点的输出电极;
第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;
第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及
第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到第二初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,
所述补偿开关元件包括连接到所述初始化电压端子的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第四节点的输出电极,
所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极,
所述驱动开关元件是所述第一像素开关元件,
所述数据初始化开关元件是所述第四像素开关元件。
9.根据权利要求1所述的像素,其特征在于,
所述像素还包括:
第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;
第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;
第3-1像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到第一浮置节点的输出电极;
第3-2像素开关元件,包括被施加所述补偿栅极信号的控制电极、连接到所述第一浮置节点的输入电极以及连接到所述第三节点的输出电极;
第4-1像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到第二浮置节点的输入电极以及连接到第四节点的输出电极;
第4-2像素开关元件,包括被施加所述数据初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述第二浮置节点的输出电极;
第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;
第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及
第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,
所述补偿开关元件包括连接到所述第四节点的控制电极、连接到所述第四节点的输入电极以及连接到所述第一节点的输出电极,
所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极,
所述驱动开关元件是所述第一像素开关元件,
所述数据初始化开关元件是所述第4-1像素开关元件以及所述第4-2像素开关元件。
10.根据权利要求1所述的像素,其特征在于,
所述像素还包括:
第一像素开关元件,包括连接到第一节点的控制电极、连接到第二节点的输入电极以及连接到第三节点的输出电极;
第二像素开关元件,包括被施加数据写入栅极信号的控制电极、被施加数据电压的输入电极以及连接到所述第二节点的输出电极;
第3-1像素开关元件,包括被施加补偿栅极信号的控制电极、连接到所述第一节点的输入电极以及连接到第一浮置节点的输出电极;
第3-2像素开关元件,包括被施加所述补偿栅极信号的控制电极、连接到所述第一浮置节点的输入电极以及连接到所述第三节点的输出电极;
第四像素开关元件,包括被施加数据初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到第四节点的输出电极;
第五像素开关元件,包括被施加发射信号的控制电极、被施加第一电源电压的输入电极以及连接到所述第二节点的输出电极;
第六像素开关元件,包括被施加所述发射信号的控制电极、连接到所述第三节点的输入电极以及连接到所述发光元件的阳极电极的输出电极;以及
第七像素开关元件,包括被施加发光元件初始化栅极信号的控制电极、连接到所述初始化电压端子的输入电极以及连接到所述发光元件的所述阳极电极的输出电极,
所述补偿开关元件包括连接到所述第四节点的控制电极、连接到所述第四节点的输入电极以及连接到所述第一节点的输出电极,
所述发光元件包括所述阳极电极以及被施加第二电源电压的阴极电极,
所述驱动开关元件是所述第一像素开关元件,
所述数据初始化开关元件是所述第四像素开关元件。
CN202210266266.5A 2021-04-27 2022-03-17 像素 Pending CN115249454A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2021-0054532 2021-04-27
KR1020210054532A KR20220147762A (ko) 2021-04-27 2021-04-27 픽셀 및 이를 포함하는 표시 장치

Publications (1)

Publication Number Publication Date
CN115249454A true CN115249454A (zh) 2022-10-28

Family

ID=83694459

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210266266.5A Pending CN115249454A (zh) 2021-04-27 2022-03-17 像素

Country Status (3)

Country Link
US (1) US20220343844A1 (zh)
KR (1) KR20220147762A (zh)
CN (1) CN115249454A (zh)

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101469027B1 (ko) * 2008-05-13 2014-12-04 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR101152466B1 (ko) * 2010-06-30 2012-06-01 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
WO2013024754A1 (ja) * 2011-08-12 2013-02-21 シャープ株式会社 表示装置
KR102190230B1 (ko) * 2014-07-22 2020-12-14 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR102313063B1 (ko) * 2014-07-29 2021-10-15 삼성디스플레이 주식회사 표시 장치
KR102418615B1 (ko) * 2015-08-21 2022-07-11 삼성디스플레이 주식회사 표시장치 및 그의 수리방법
KR102518726B1 (ko) * 2015-10-19 2023-04-10 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102448034B1 (ko) * 2015-11-23 2022-09-28 삼성디스플레이 주식회사 화소 회로 및 이를 포함하는 유기 발광 표시 장치
CN107093404A (zh) * 2016-02-17 2017-08-25 上海和辉光电有限公司 像素补偿电路和显示装置
CN106710529B (zh) * 2016-12-19 2019-02-05 上海天马有机发光显示技术有限公司 一种像素驱动电路、驱动方法及有机发光显示面板
CN106875893B (zh) * 2017-03-07 2019-03-15 京东方科技集团股份有限公司 像素电路和具有该像素电路的显示装置
CN107591124B (zh) * 2017-09-29 2019-10-01 上海天马微电子有限公司 像素补偿电路、有机发光显示面板及有机发光显示装置
WO2019207782A1 (ja) * 2018-04-27 2019-10-31 シャープ株式会社 表示装置およびその駆動方法
KR20210083827A (ko) * 2019-12-27 2021-07-07 엘지디스플레이 주식회사 전계 발광 표시장치

Also Published As

Publication number Publication date
KR20220147762A (ko) 2022-11-04
US20220343844A1 (en) 2022-10-27

Similar Documents

Publication Publication Date Title
KR102482335B1 (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR102509795B1 (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
US20190012948A1 (en) Pixel circuit, and display device and driving method therefor
KR102626519B1 (ko) 유기발광소자표시장치
US11386854B2 (en) Pixel circuit and display apparatus having the same
US11049474B2 (en) Display device
KR20080060886A (ko) 유기전계발광소자 디스플레이 구동방법 및 이의 구동장치
KR20210095278A (ko) 표시 장치 및 그 구동 방법
KR102519364B1 (ko) 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
US8456462B2 (en) Display device
KR20210052716A (ko) 표시장치 구동방법 및 이에 의해 작동하는 표시장치
KR20210007508A (ko) 표시장치와 그 구동 방법
KR20230044091A (ko) 픽셀 회로 및 이를 포함하는 표시 장치
US11393374B2 (en) Display device and method of driving the same
CN114067746A (zh) 显示装置
CN220105999U (zh) 显示设备
KR20210049220A (ko) 픽셀 회로 및 이를 포함하는 표시 장치
US11508314B2 (en) Pixel and display device including the same
US11361705B2 (en) Display device having interlaced scan signals
CN115223477A (zh) 像素、包括其的显示装置和显示装置的驱动方法
KR102498990B1 (ko) 표시 장치
CN115249454A (zh) 像素
KR102316564B1 (ko) 유기 발광 다이오드 디스플레이 장치 및 유기발광 다이오드 디스플레이 장치의 보상 데이터 처리 방법
KR20200014957A (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
US20230395030A1 (en) Display apparatus and method of driving the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination