CN115188325A - 一种显示面板及显示装置 - Google Patents

一种显示面板及显示装置 Download PDF

Info

Publication number
CN115188325A
CN115188325A CN202210943287.6A CN202210943287A CN115188325A CN 115188325 A CN115188325 A CN 115188325A CN 202210943287 A CN202210943287 A CN 202210943287A CN 115188325 A CN115188325 A CN 115188325A
Authority
CN
China
Prior art keywords
frame
driving mode
invalid
frequency
reset voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210943287.6A
Other languages
English (en)
Inventor
丁浩
符鞠建
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Tianma Microelectronics Co Ltd
Original Assignee
Shanghai Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Tianma Microelectronics Co Ltd filed Critical Shanghai Tianma Microelectronics Co Ltd
Priority to CN202210943287.6A priority Critical patent/CN115188325A/zh
Publication of CN115188325A publication Critical patent/CN115188325A/zh
Priority to US18/094,171 priority patent/US11881158B2/en
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2025Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames having all the same time duration
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种显示面板及显示装置,涉及显示技术领域,显示面板包括发光元件以及与所述发光元件电连接的像素驱动电路;所述像素驱动电路包括驱动晶体管和第一复位模块;所述驱动晶体管控制驱动电流;所述第一复位模块连接于第一节点,所述第一复位模块用于将第一复位电压提供至所述第一节点;所述发光元件连接于所述第一节点;所述显示面板包括第一驱动模式,所述第一驱动模式的显示帧包括有效帧和无效帧;在所述第一驱动模式下,所述有效帧的第一复位电压与所述无效帧的第一复位电压不同。本发明提供一种显示面板及显示装置,以实现减小显示面板在低刷新率下的显示亮度与在高刷新率下的显示亮度之差,提升显示面板的显示效果。

Description

一种显示面板及显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种显示面板及显示装置。
背景技术
显示面板在不同的应用场景中会采用不同的刷新率进行显示,比如采用刷新率较高的驱动方式来驱动显示动态画面(例如体育赛事或者游戏场景),以保证显示画面的流畅性;采用刷新率较低的驱动方式来驱动显示慢镜头图像或者静态画面,以降低功耗。不同刷新率之间的切换,例如从较高的刷新率切换到较低的刷新率,又或者从较低的刷新率切换到较高的刷新率,以满足不同显示需求。
但是不同刷新率之间的显示亮度存在差异,造成不同刷新率切换时显示亮度人眼可感知的问题,影响显示装置的正常显示,影响用户使用体验。
发明内容
本发明提供一种显示面板及显示装置,以实现减小显示面板在低刷新率下的显示亮度与在高刷新率下的显示亮度之差,提升显示面板的显示效果。
第一方面,本发明实施例提供一种显示面板,包括发光元件以及与所述发光元件电连接的像素驱动电路;
所述像素驱动电路包括驱动晶体管和第一复位模块;
所述驱动晶体管控制驱动电流;
所述第一复位模块连接于第一节点,所述第一复位模块用于将第一复位电压提供至所述第一节点;
所述发光元件连接于所述第一节点;
所述显示面板包括第一驱动模式,所述第一驱动模式的显示帧包括有效帧和无效帧;
在所述第一驱动模式下,所述有效帧的第一复位电压与所述无效帧的第一复位电压不同。
第二方面,本发明实施例提供一种显示装置,包括如第一方面所述的显示面板。
本发明实施例提供一种显示面板,在第一驱动模式下,有效帧的第一复位电压与无效帧的第一复位电压不同,即发光元件的连接至第一节点的电极在有效帧接收的电压与在无效帧接收的电压不同。由此,本发明实施例减小了显示面板在低刷新率下的显示亮度与在高刷新率下的显示亮度之差,提升显示面板的显示效果。
附图说明
图1为本发明实施例提供的一种显示面板的示意图;
图2为本发明实施例提供的一种像素驱动电路的电路示意图;
图3为本发明实施例提供的一种像素驱动电路的时序图;
图4为在16灰阶下的变频亮度的数据表格;
图5为在255灰阶下的变频亮度的数据表格;
图6为本发明实施例提供的另一种像素驱动电路的时序图;
图7为本发明实施例提供的另一种像素驱动电路的时序图;
图8为本发明实施例提供的另一种像素驱动电路的时序图;
图9为本发明实施例提供的另一种像素驱动电路的时序图;
图10为本发明实施例提供的另一种像素驱动电路的时序图;
图11为本发明实施例提供的另一种像素驱动电路的时序图;
图12为本发明实施例提供的另一种像素驱动电路的时序图;
图13为本发明实施例提供的另一种像素驱动电路的时序图;
图14为本发明实施例提供的另一种像素驱动电路的时序图;
图15为本发明实施例提供的另一种像素驱动电路的时序图;
图16为本发明实施例提供的另一种像素驱动电路的时序图;
图17为本发明实施例提供的另一种像素驱动电路的时序图;
图18为本发明实施例提供的另一种像素驱动电路的时序图;
图19为本发明实施例提供的另一种像素驱动电路的时序图;
图20为本发明实施例提供的另一种像素驱动电路的时序图;
图21为本发明实施例提供的另一种像素驱动电路的时序图;
图22为本发明实施例提供的另一种像素驱动电路的时序图;
图23为本发明实施例提供的另一种像素驱动电路的时序图;
图24为本发明实施例提供的另一种像素驱动电路的时序图;
图25为已知技术中的时序亮度波形图;
图26为本发明实施例提供的补偿后的时序亮度波形图;
图27为本发明实施例提供的另一种像素驱动电路的电路示意图;
图28为本发明实施例提供的另一种像素驱动电路的时序图;
图29为本发明实施例提供的一种显示装置的示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
在显示面板显示画面时,像素驱动电路的晶体管存在漏电流,随着时间的积累,像素驱动电路驱动的发光二极管的亮度所发生的变化越来越大,从而使得显示面板在低刷新率下的显示亮度与在高刷新率下的显示亮度之间存在差异,显示面板在低刷新率与高刷新率之间切换时,用户可以感知显示面板的显示亮度差异,影响显示的视觉效果。
图1为本发明实施例提供的一种显示面板的示意图,图2为本发明实施例提供的一种像素驱动电路的电路示意图,图3为本发明实施例提供的一种像素驱动电路的时序图,参考图1、图2和图3,显示面板包括发光元件20以及与发光元件20电连接的像素驱动电路10。像素驱动电路10包括驱动晶体管T1和第一复位模块11。驱动晶体管T1控制驱动电流,用于控制发光元件20的发光亮度。第一复位模块11连接于第一节点N1,第一复位模块11用于将第一复位电压VREF1提供至第一节点N1,实现对第一节点N1的复位。发光元件20连接于第一节点N1,即第一复位模块11与发光元件20电连接。其中,第一节点N1可以为物理上的连接点,或者,第一节点N1为虚拟的连接点。显示面板包括第一驱动模式,第一驱动模式的显示帧包括有效帧和无效帧。在第一驱动模式下,有效帧的第一复位电压VREF1与无效帧的第一复位电压VREF1不同。
示例性地,参考图2和图3,第一复位模块11的控制端与选通扫描信号控制端sp电连接,第一复位模块11的第一端连接于第一节点N1,第一复位模块11的第二端与第一复位电压端vref1电连接。选通扫描信号控制端sp传输的选通扫描信号SP控制第一复位模块11导通时,将第一复位电压端vref1的第一复位电压VREF1传输至第一节点N1。
本申请的发明人发现,在像素驱动电路基于高灰阶的数据信号驱动发光元件的时段中与像素电路基于低灰阶的数据信号驱动发光元件的时段中,晶体管在漏电流上的表现不一致,从而,像素驱动电路基于低灰阶的数据信号在低刷新率下的显示亮度与其在高刷新率下的显示亮度之间的差异,与像素驱动电路基于高灰阶的数据信号在低刷新率下的显示亮度与其在高刷新率下的显示亮度之间的差异相比,是不同的,像素驱动电路基于低灰阶的数据信号在低刷新率下的显示亮度与其在高刷新率下的显示亮度之间的差异更大,存在变频闪烁的问题。
需要说明的是,灰阶是基于发光元件的亮度划分的,灰阶越大,亮度越高。本申请中的低灰阶和高灰阶可以理解为相对的概念,比如,低灰阶所代表的发光元件的亮度低于高灰阶所代表的发光元件的亮度。本申请中的低灰阶和高灰阶可以理解为绝对的概念,比如,以256个灰阶为例,大于127灰阶的灰阶均认为是高灰阶,小于或者等于127的灰阶均认为是低灰阶,或者,大于63灰阶的灰阶均认为是高灰阶,小于或者等于63的灰阶均是认为低灰阶。
显示面板中像素驱动电路通常以整行或者整列为单位接收同一信号线提供的同类信号,比如,整列的像素驱动电路连接同一条数据信号线,以接收数据信号,或者,整行的像素驱动电路连接同一条扫描信号线,以接收特定的扫描信号等,在整列/整行的各像素驱动电路中,可能同时存在接收的是低灰阶的数据信号的像素驱动电路和接收的是高灰阶的像素驱动电路,从而,难以基于所接收的数据信号为高灰阶或是低灰阶,而单独且实时地为单个像素驱动电路提供对应的亮度调节方案。
发明人发现第一复位电压VREF1对于低灰阶的亮度调节作用与对高灰阶的亮度调节作用是不同,从而,可以通过调节第一复位电压VREF1,在不影响高灰阶的亮度表现的情况下,对低灰阶的亮度进行调节。
图4和图5为本申请发明人得出的实验数据,图4为在16灰阶下的变频亮度的数据表格,图5为在255灰阶下的变频亮度的数据表格。以亮度500nit为例,图4和图5示出在以500nit为实验参数的条件下得出的数据:亮度与灰阶的对应关系为:0nit~500nit对应于0灰阶~255灰阶,图4中的16灰阶为该0灰阶~255灰阶中的16灰阶,图5中的255灰阶为该0灰阶~255灰阶中的255灰阶,以16灰阶示例低灰阶,以255灰阶示例高灰阶。
参考图4,在16灰阶下,在各个第一复位电压VREF1下,对于40HZ和120HZ两种频率下的亮度差异所导致的变频亮度差均较大。变频亮度差在VREF1=-2V时为10.83%,变频亮度差在VREF1=-2.2V时为9.48%,变频亮度差在VREF1=-2.4V时为7.87%,变频亮度差在VREF1=-2.6V时为5.93%,变频亮度差在VREF1=-2.8V时为3.41%,变频亮度差在VREF1=-3V时为0.68%,变频亮度差在VREF1=-3.2V时为2.02%,变频亮度差在VREF1=-3.4V时为4.54%。变频亮度差受第一复位电压VREF1的波动影响十分明显,可以对低灰阶的亮度带来实质性的亮度变化,比如,将可被人眼感知的闪烁所对应的变频亮度差调节为不被人眼感知的变频亮度差,即调节为合规的变频亮度差。
参考图5,在255灰阶下,在各个第一复位电压VREF1下,对于40HZ和120HZ两种频率下的亮度差异所导致的变频亮度差均较小。变频亮度差在VREF1=-2V时为0.67%,变频亮度差在VREF1=-2.2V时为0.63%,变频亮度差在VREF1=-2.4V时为0.61%,变频亮度差在VREF1=-2.6V时为0.55%,变频亮度差在VREF1=-2.8V时为0.52%,变频亮度差在VREF1=-3V时为0.5%,变频亮度差在VREF1=-3.2V时为0.46%,变频亮度差在VREF1=-3.4V时为0.37%。变频亮度差受第一复位电压VREF1的波动影响比较小,各个第一复位电压VREF1下的变率亮度差小于2%,不同刷新率切换时显示亮度差异人眼不可感知,与图4的实验数据相比,在相同的实验条件下,第一复位电压VREF1对于高灰阶在变频时的亮度差异的调节能力较小。
通过图4和图5的实验数据可以发现,通过调节第一复位电压,对于低灰阶的亮度和高灰阶的亮度均有影响,高灰阶的基础亮度值较高,第一复位电压VREF1的变化所带来的亮度波动相对于高灰阶的基础亮度值而言,可忽略不计;低灰阶的基础亮度值较低,第一复位电压VREF1的变化所带来的亮度波动相对于低灰阶的基础亮度值不可忽略。
本发明实施例提供一种显示面板,在第一驱动模式下,有效帧的第一复位电压VREF1与无效帧的第一复位电压VREF1不同,即发光元件20在有效帧接收的第一复位电压VREF1与在无效帧接收的第一复位电压VREF1不同。通过调节无效帧的第一复位电压VREF1为不同于有效帧的第一复位电压VREF1,调节为发光元件20充电的充电速度,减小低灰阶下无效帧的显示亮度与有效帧的显示亮度之间的差异,减小低灰阶下低刷新率的显示亮度与低灰阶下高刷新率的显示亮度之间的差异,改善低灰阶在频率切换时的闪烁问题。减小显示面板在低刷新率下的显示亮度与在高刷新率下的显示亮度之差,提升显示面板的显示效果。
在本发明实施例中,有效帧包括向驱动晶体管的栅极写入数据信号的过程,无效帧不包括向驱动晶体管的栅极写入数据信号的过程。
示例性地,参考图3,一个显示帧可以为有效帧或者无效帧。有效帧为写入数据信号的显示帧,无效帧为不写入数据信号的显示帧。无效帧利用有效帧写入的数据信号驱动发光元件20发光。
显示面板在高刷新率下具有较高的驱动频率,显示面板在低刷新率下具有较低的驱动频率。显示面板在高刷新率下有效帧的频率高于低刷新率下有效帧的频率。一种实现方式为,在基础频率(即基频)的基础上,将频率降低为基础频率的整数倍。基础频率的显示帧包括有效帧。在基础频率基础上降低频率后的显示帧包括有效帧和无效帧,其中,有效帧的帧时长和无效帧的帧时长可以相同。换句话说,通过在相邻有效帧之间插入无效帧,来降低驱动频率,通过改变相邻有效帧之间插入无效帧的数量,改变驱动频率的降低倍数。例如,基础频率为120HZ,降低后的频率可以为60HZ、40HZ或者30HZ等。本发明各实施例中,两种驱动频率的切换,可以为基础频率和由该基础频率降频后的频率之间的切换,也可以为基于同一个基础频率降频后的两种频率之间的切换。另一种实现方式为,改变基频显示帧的帧驱动时长,实现不同的基础频率。例如,第一种基础频率为120HZ,第二种基础频率为90HZ。第一种基础频率降低后的频率可以为60HZ、40HZ或者30HZ等,第二种基础频率降低后的频率可以为45HZ、30HZ等。本发明各实施例中,两种驱动频率的切换,还可以为两种基础频率之间的切换,或者基于两种不同基础频率降频后的两种频率之间的切换。
参考图3,无效帧的第一复位电压VREF1小于有效帧的第一复位电压VREF1。本发明实施例中,拉低第一复位电压VREF1在无效帧的电压值,降低发光元件20的阳极(发光元件20的阳极连接于第一节点N1,发光元件20的阴极连接于第二电源端pvee)的电压值,拉低发光元件20在无效帧接收第一复位电压VREF1时的亮度值,抑制了发光元件20在无效帧中的亮度抬升,使得切频之后的暗态亮度降低,低灰阶下低刷新率的显示亮度被拉低,减小了低灰阶下高刷新率的显示亮度与低灰阶下低刷新率的显示亮度之间的差异。其中,暗态亮度即为显示面板在低灰阶下的显示亮度。
参考图3,有效帧的第一复位电压VREF1包括第一电压V100,无效帧的第一复位电压包括第二电压V110,第二电压V110与第一电压V100的差值介于0.1V至1V之间。即,0.1V≤(V110-V100)≤1V。
进一步地,可以缩小第二电压V110与第一电压V100的差值,第二电压V110与第一电压V100的差值不超过0.2V,以限制低灰阶下低刷新率的显示亮度被拉低的程度,防止低灰阶下低刷新率的显示亮度被过度拉低。
图6为本发明实施例提供的另一种像素驱动电路的时序图,参考图6,第一驱动模式的显示帧包括至少两帧无效帧,至少两帧无效帧的第一复位电压VREF1相同。具有相同第一复位电压VREF1的两帧无效帧被赋予相同的电压,从而降低了显示面板中驱动电路的设计要求。
示例性地,参考图6,至少两帧无效帧包括第一无效帧和第二无效帧,在驱动顺序上,第一无效帧位于有效帧和第二无效帧之间。第一无效帧的第一复位电压VREF1记为V111,第二无效帧的第一复位电压VREF1记为V112,V111=V112。其中,V111<V100,V112<V100。
可选地,第一驱动模式下,相邻两帧有效帧之间的所有无效帧的第一复位电压VREF1均相同,从而降低了显示面板中驱动电路的设计要求。
图7为本发明实施例提供的另一种像素驱动电路的时序图,参考图7,至少两帧无效帧包括第一无效帧、第二无效帧和第三无效帧,在驱动顺序上,第一无效帧位于有效帧和第二无效帧之间,第二无效帧位于第一无效帧与第三无效帧之间。第一无效帧的第一复位电压VREF1记为V111,第二无效帧的第一复位电压VREF1记为V112,第三无效帧的第一复位电压VREF1记为V113,V111=V112=V113。其中,V111<V100,V112<V100,V113<V100。
图8为本发明实施例提供的另一种像素驱动电路的时序图,参考图8,第一驱动模式的显示帧包括至少两帧无效帧,至少两帧无效帧的第一复位电压VREF1不同。
示例性地,参考图8,至少两帧无效帧包括第一无效帧和第二无效帧,在驱动顺序上,第一无效帧位于有效帧和第二无效帧之间。第一无效帧的第一复位电压VREF1记为V111,第二无效帧的第一复位电压VREF1记为V112,V111与V112不相等。
可选地,参考图8,第一无效帧的第一复位电压VREF1记为V111,有效帧的第一复位电压VREF1包括第一电压V100,第二无效帧的第一复位电压VREF1记为V112。V111<V100,V112<V111。无效帧利用有效帧写入的数据信号驱动发光元件20发光,在无效帧不写入数据信号。第一无效帧为有效帧之后的第一帧显示帧,第二无效帧为有效帧之后的第二帧显示帧,第二无效帧距离有效帧的时间长度大于第一无效帧距离有效帧的时间长度。随着时长的积累,第二无效帧的漏电程度大于第一无效帧的漏电程度,为此,需要进一步地拉低第二无效帧的第一复位电压VREF1,设置第二无效帧的第一复位电压VREF1小于第一无效帧的第一复位电压VREF1。
可选地,参考图8,第一无效帧的第一复位电压VREF1与有效帧的第一复位电压VREF1的差值为第一差值ΔV1,第二无效帧的第一复位电压VREF1与第一无效帧的第一复位电压VREF1的差值为第二差值ΔV2,第一差值ΔV1与第二差值ΔV2相等。有效帧的第一复位电压VREF1至第一无效帧的第一复位电压VREF1的压降,与第一无效帧的第一复位电压VREF1至第二无效帧的第一复位电压VREF1的压降相同,从而降低了显示面板中驱动电路的设计要求。
在其他实施方式,随着时间的增长,以及随着漏电的持续进行,晶体管的漏电流越来越小。有效帧的第一复位电压VREF1至第一无效帧的第一复位电压VREF1的压降较大,第一无效帧的第一复位电压VREF1至第二无效帧的第一复位电压VREF1的压降较小,第一差值ΔV1大于第二差值ΔV2。
图9为本发明实施例提供的另一种像素驱动电路的时序图,参考图9,第一驱动模式的显示帧包括至少三帧无效帧,至少两帧无效帧的第一复位电压VREF1相同,至少两帧无效帧的第一复位电压VREF1不同。也就是说,相邻两帧有效帧之间的无效帧中,一部分数量的无效帧具有相同的第一复位电压VREF1,另一部分数量的无效帧具有不同的第一复位电压VREF1。
示例性地,参考图9,至少三帧无效帧包括第一无效帧、第二无效帧和第三无效帧,在驱动顺序上,第一无效帧位于有效帧和第二无效帧之间,第二无效帧位于第一无效帧与第三无效帧之间。第一无效帧的第一复位电压VREF1记为V111,第二无效帧的第一复位电压VREF1记为V112,第三无效帧的第一复位电压VREF1记为V113。V112<V111,V112=V113。
图10为本发明实施例提供的另一种像素驱动电路的时序图,参考图10,第一驱动模式的显示帧包括至少四帧无效帧,相邻的至少两帧无效帧组成一个无效帧单元,同一个无效帧单元内的无效帧的第一复位电压VREF1相同,不同的无效帧单元内的无效帧的第一复位电压VREF1不相同。
示例性地,参考图10,至少四帧无效帧包括第一无效帧、第二无效帧、第三无效帧和第四无效帧,在驱动顺序上,第一无效帧位于有效帧和第二无效帧之间,第二无效帧位于第一无效帧与第三无效帧之间,第三无效帧位于第二无效帧与第四无效帧之间。第一无效帧的第一复位电压VREF1记为V111,第二无效帧的第一复位电压VREF1记为V112,第三无效帧的第一复位电压VREF1记为V113,第四无效帧的第一复位电压VREF1记为V114。V111=V112,V113=V114,V113<V112。其中,V111<V100,V112<V100,V113<V100,V114<V100。
可选地,相邻两帧有效帧之间,任意两帧无效帧的第一复位电压VREF1不同。
图11为本发明实施例提供的另一种像素驱动电路的时序图,参考图11,第一无效帧的第一复位电压VREF1记为V111,第二无效帧的第一复位电压VREF1记为V112,第三无效帧的第一复位电压VREF1记为V113。V111、V112和V113中任意两者不相同。
示例性地,参考图11,第一无效帧为有效帧之后的第一帧显示帧,第二无效帧为有效帧之后的第二帧显示帧,第三无效帧为有效帧之后的第三帧显示帧,第二无效帧距离有效帧的时间长度大于第一无效帧距离有效帧的时间长度,第三无效帧距离有效帧的时间长度大于第二无效帧距离有效帧的时间长度。第三无效帧的漏电程度大于第二无效帧的漏电程度,第二无效帧的漏电程度大于第一无效帧的漏电程度,为此,设置第二无效帧的第一复位电压VREF1小于第一无效帧的第一复位电压VREF1,第三无效帧的第一复位电压VREF1小于第二无效帧的第一复位电压VREF1。
在一些实施方式中,与有效帧距离较远的无效帧的第一复位电压VREF1,还可以大于与有效帧距离较近的无效帧的第一复位电压VREF1。本发明实施例中相比较的各无效帧,均位于相邻两帧有效帧之间。
图12为本发明实施例提供的另一种像素驱动电路的时序图,参考图12,第一无效帧的第一复位电压VREF1记为V111,第二无效帧的第一复位电压VREF1记为V112,V111<V112。
图13为本发明实施例提供的另一种像素驱动电路的时序图,参考图13,第一驱动模式包括第一频率驱动模式和第二频率驱动模式,第一频率驱动模式的有效帧的频率高于第二频率驱动模式的有效帧的频率。在第一频率驱动模式下,相邻两个有效帧之间插入的无效帧的数量较少;在第二频率驱动模式下,相邻两个有效帧之间插入的无效帧的数量较多。第一频率驱动模式的无效帧的第一复位电压VREF1记为V120,第二频率驱动模式的无效帧的第一复位电压VREF1记为V130,V120与V130相同。第一频率驱动模式的无效帧的第一复位电压VREF1与第二频率驱动模式的无效帧的第一复位电压VREF1相同,从而降低了显示面板中驱动电路的设计要求。
示例性地,参考图13,第一频率驱动模式和第二频率驱动模式具有相同的基础频率。第一频率驱动模式和第二频率驱动模式由同一个基础频率降低频率实现。以基础频率为120HZ为例。第一频率驱动模式包括有效帧、第一无效帧和第二无效帧。在相邻两个有效帧之间插入两个无效帧,将频率降低为基础频率的三分之一,第一频率驱动模式的驱动频率为40HZ。第二频率驱动模式包括有效帧、第一无效帧、第二无效帧和第三无效帧。在相邻两个有效帧之间插入三个无效帧,将频率降低为基础频率的四分之一,第二频率驱动模式的驱动频率为30HZ。
示例性地,参考图13,第一频率驱动模式的第一无效帧的第一复位电压VREF1和第一频率驱动模式的第二无效帧的第一复位电压VREF1相同。第二频率驱动模式的第一无效帧的第一复位电压VREF1、第二频率驱动模式的第二无效帧的第一复位电压VREF1和第二频率驱动模式的第三无效帧的第一复位电压VREF1均相同。第一频率驱动模式的第一无效帧的第一复位电压VREF1和第二频率驱动模式的第一无效帧的第一复位电压VREF1相同。
在其他实施方式中,第一频率驱动模式和第二频率驱动模式可以具有不同的基础频率。
图14为本发明实施例提供的另一种像素驱动电路的时序图,参考图14,V120>V130。第一频率驱动模式的有效帧的频率高于第二频率驱动模式的有效帧的频率。第二频率驱动模式的无效帧的比例高于第一频率驱动模式的无效帧的比例。无效帧利用有效帧写入的数据信号驱动发光元件20发光,在无效帧不写入数据信号。整体上而言,第二频率驱动模式的漏电程度大于第一频率驱动模式的漏电程度,为此,需要进一步地拉低第二频率驱动模式的第一复位电压VREF1,设置第一频率驱动模式的无效帧的第一复位电压VREF1大于第二频率驱动模式的无效帧的第一复位电压VREF1。
示例性地,参考图14,在第一频率驱动模式中,第一无效帧的第一复位电压VREF1和第二无效帧的第一复位电压VREF1相同。在第二频率驱动模式中,第一无效帧的第一复位电压VREF1、第二无效帧的第一复位电压VREF1和第三无效帧的第一复位电压VREF1均相同。第一频率驱动模式的第一无效帧的第一复位电压VREF1大于第二频率驱动模式的第一无效帧的第一复位电压VREF1。
在其他实施方式中,第一频率驱动模式的各个无效帧中,存在至少两帧无效帧的第一复位电压VREF1不同。第二频率驱动模式的各个无效帧中,存在至少两帧无效帧的第一复位电压VREF1不同。
图15为本发明实施例提供的另一种像素驱动电路的时序图,参考图15,第一驱动模式包括第一频率驱动模式和第二频率驱动模式,第一频率驱动模式的有效帧的频率高于第二频率驱动模式的有效帧的频率。第一频率驱动模式的显示帧包括至少一帧无效帧,至少一帧无效帧包括第一无效帧。在第一频率驱动模式下,第一无效帧的第一复位电压VREF1小于有效帧的第一复位电压VREF1。第二频率驱动模式的显示帧包括至少两帧无效帧,至少两帧无效帧包括第一无效帧和第二无效帧,在驱动顺序上,第一无效帧位于有效帧和第二无效帧之间。在第二频率驱动模式下,第一无效帧的第一复位电压VREF1小于有效帧的第一复位电压VREF1,第二无效帧的第一复位电压VREF1小于有效帧的第一复位电压VREF1。第一频率驱动模式的第一无效帧的第一复位电压VREF1等于第二频率驱动模式的第一无效帧的第一复位电压VREF1。
示例性地,参考图15,第一频率驱动模式的有效帧的第一复位电压VREF1与第二频率驱动模式的有效帧的第一复位电压VREF1相同。第一频率驱动模式的第一无效帧的第一复位电压VREF1与第二频率驱动模式的第一无效帧的第一复位电压VREF1相同。第一频率驱动模式的有效帧至第一频率驱动模式的第一无效帧的压降,与第二频率驱动模式的有效帧至第二频率驱动模式的第一无效帧的压降相同,从而降低了显示面板中驱动电路的设计要求。
示例性地,参考图15,第一频率驱动模式的显示帧包括第一无效帧和第二无效帧,第二频率驱动模式的显示帧包括第一无效帧、第二无效帧和第三无效帧。第一频率驱动模式的第一无效帧的第一复位电压VREF1等于第二频率驱动模式的第一无效帧的第一复位电压VREF1,第一频率驱动模式的第二无效帧的第一复位电压VREF1等于第二频率驱动模式的第二无效帧的第一复位电压VREF1。
图16为本发明实施例提供的另一种像素驱动电路的时序图,参考图16,显示帧包括第一基频显示帧和第二基频显示帧,第一基频显示帧的帧驱动时长为S1,第二基频显示帧的帧驱动时长为S2,S1<S2。采用第一基频显示帧的第一驱动模式的无效帧的第一复位电压VREF1,与采用第二基频显示帧的第一驱动模式的无效帧的第一复位电压VREF1相同。从而降低了显示面板中驱动电路的设计要求。
示例性地参考图16,采用第一基频显示帧的第一驱动模式的有效帧的第一复位电压VREF1,与采用第二基频显示帧的第一驱动模式的有效帧的第一复位电压VREF1相同。从而降低了显示面板中驱动电路的设计要求。
图17为本发明实施例提供的另一种像素驱动电路的时序图,参考图17,显示帧包括第一基频显示帧和第二基频显示帧,第一基频显示帧的帧驱动时长为S1,第二基频显示帧的帧驱动时长为S2,S1<S2。采用第一基频显示帧的第一驱动模式的无效帧的第一复位电压VREF1,大于采用第二基频显示帧的第一驱动模式的无效帧的第一复位电压VREF1。第一基频显示帧的帧驱动时长小于第二基频显示帧的帧驱动时长。采用第一基频显示帧的第一驱动模式的有效帧的频率大于采用第二基频显示帧的第一驱动模式的有效帧的频率。整体上而言,采用第二基频显示帧的第一驱动模式的漏电程度大于采用第一基频显示帧的第一驱动模式的漏电程度,为此,需要进一步地拉低采用第二基频显示帧的第一驱动模式的第一复位电压VREF1,设置采用第一基频显示帧的第一驱动模式的无效帧的第一复位电压VREF1,大于采用第二基频显示帧的第一驱动模式的无效帧的第一复位电压VREF1。
图18为本发明实施例提供的另一种像素驱动电路的时序图,参考图2和图18,像素驱动电路10还包括第二复位模块12。第二复位模块12连接于第二节点N2,第二复位模块12用于将第二复位电压VREF2提供至第二节点N2,实现对第二节点N2的复位。驱动晶体管T1的栅极连接于第二节点N2。其中,第二节点N2可以为物理上的连接点,或者,第二节点N2为虚拟的连接点。显示面板还包括第二驱动模式,第二驱动模式的显示帧包括有效帧,第二驱动模式的有效帧的频率高于第一驱动模式的有效帧的频率。第二驱动模式下的驱动频率为基础频率,第一驱动模式下的驱动频率为通过基础频率降频后的频率。第一驱动模式的有效帧的第二复位电压VREF2小于第二驱动模式的有效帧的第二复位电压VREF2。本发明实施例中,第一驱动模式包括无效帧,第二驱动模式不包括无效帧。
随着时长的积累,漏电流带来的问题愈加突显,对于同一灰阶,发光元件在第一驱动模式中的亮度小于发光元件在第二驱动模式中的亮度,需要对发光元件在第一驱动模式中的亮度进行补偿,以改善显示面板在频率切换时的闪烁问题。
在一种实施方式中,可以通过为第一驱动模式提供较低的第二复位电压VREF2,拉低第二复位电压VREF2在第一驱动模式下的电压值,降低驱动晶体管T1的栅极(连接于第二节点N2)的电压值,提升向驱动晶体管T1的栅极写入数据信号的充电速度,增加发光元件20的发光亮度,以对显示面板在低刷新率下的显示亮度进行补偿,减小高刷新率的显示亮度与低刷新率的显示亮度之间的差异。
在其他实施方式中,第一驱动模式的有效帧的第二复位电压VREF2等于第二驱动模式的有效帧的第二复位电压VREF2,可以通过其他的方式实现对发光元件在第一驱动模式(低刷新率)中的亮度补偿。
由于晶体管的漏电流的程度在不同灰阶下是不同的,示例性地,晶体管在高灰阶下的漏电流的程度大于晶体管在低灰阶下的漏电流的程度。在未对第一驱动模式做亮度补偿的情况下,基于低灰阶的数据信号进行驱动的发光元件的亮度的下降程度较小,基于高灰阶的数据信号进行驱动的发光元件的亮度的下降程度较大。由于高灰阶引起的闪烁问题更容易恶化显示效果,相比于低灰阶在切换频率时的亮度差异问题,在第一驱动模式中对发光元件的亮度进行补偿时,更关注对高灰阶的亮度的改善,若以满足高灰阶的亮度补偿为补偿标准的话,低灰阶的亮度往往会出现过度补偿的问题。通过设置在第一驱动模式下,有效帧的第一复位电压VREF1与无效帧的第一复位电压VREF1不同,对第一驱动模式的低灰阶的亮度进行“微调节”,从而,发光元件在高灰阶和低灰阶下的表现均可满足显示要求,改善发光元件在高灰阶和低灰阶时的切频闪烁问题。
图19为本发明实施例提供的另一种像素驱动电路的时序图,参考图2和图19,像素驱动电路10还包括第二复位模块12。第二复位模块12连接于第二节点N2,第二复位模块12用于将第二复位电压VREF2提供至第二节点N2,实现对第二节点N2的复位。驱动晶体管T1的栅极连接于第二节点N2。显示面板还包括第二驱动模式,第二驱动模式的显示帧包括有效帧,第二驱动模式的有效帧的频率高于第一驱动模式的有效帧的频率。第一驱动模式的有效帧的第一复位电压VREF1与第二驱动模式的有效帧的第一复位电压VREF1相同。第二驱动模式降低驱动频率切换至第一驱动模式后,在第一驱动模式的有效帧无需更改第一复位电压VREF1的电压值,从而降低了显示面板中驱动电路的设计要求。
示例性地,参考图2,第二复位模块12的控制端与第一扫描信号控制端sn1电连接,第二复位模块12的第一端连接于第二节点N2,驱动晶体管T1的栅极连接于第二节点N2。第二复位模块12的第二端与第二复位电压端vref2电连接。第一扫描信号控制端sn1传输的第一扫描信号SN1控制第二复位模块12导通时,将第二复位电压端vref2的第二复位电压VREF2传输至第二节点N2。
图20为本发明实施例提供的另一种像素驱动电路的时序图,参考图2和图20,像素驱动电路10还包括数据写入晶体管T3,数据写入晶体管T3连接于第三节点N3,驱动晶体管T1的第一电极连接于第三节点N3。其中,第三节点N3可以为物理上的连接点,或者,第三节点N3为虚拟的连接点。在有效帧,数据写入晶体管T3向第三节点N3提供数据信号DATA,驱动晶体管T1导通,并将数据信号DATA所对应的数据电压写入到第一节点N1。在无效帧,数据写入晶体管T3向第三节点N3提供调节电压VAJ。本发明实施例中,通过在无效帧中向第三节点N3提供调节电压VAJ,减小无效帧中驱动晶体管T1的偏置状态和有效帧中驱动晶体管T1的偏置状态的差异,将低刷新率下的显示亮度降低,减小显示面板在低刷新率下的显示亮度与在高刷新率下的显示亮度之差,提升显示面板的显示效果。
示例性地,数据信号DATA的电压也即在显示面板中预先设定的显示不同灰阶时需要的数据电压。其中,显示灰阶越低则对应的数据信号DATA的电压越大,显示灰阶越高则对应的数据信号DATA的电压越小。数据信号DATA的电压为正电压。
图21为本发明实施例提供的另一种像素驱动电路的时序图,参考图21,第一驱动模式的显示帧包括至少两帧无效帧,至少两帧无效帧的调节电压VAJ相同。具有相同调节电压VAJ的两帧无效帧被赋予相同的电压,从而降低了显示面板中驱动电路的设计要求。
示例性地,参考图21,至少两帧无效帧包括第一无效帧和第二无效帧,在驱动顺序上,第一无效帧位于有效帧和第二无效帧之间。第一无效帧的调节电压VAJ记为V141,第二无效帧的调节电压VAJ记为V142,V141=V142。
可选地,第一驱动模式下,相邻两帧有效帧之间的所有无效帧的调节电压VAJ均相同,从而降低了显示面板中驱动电路的设计要求。
图22为本发明实施例提供的另一种像素驱动电路的时序图,参考图22,第一驱动模式的显示帧包括至少两帧无效帧,至少两帧无效帧包括第一无效帧和第二无效帧,在驱动顺序上,第一无效帧位于有效帧和第二无效帧之间。第一无效帧的调节电压VAJ记为V141,第二无效帧的调节电压VAJ记为V142,V141<V142。无效帧利用有效帧写入的数据信号驱动发光元件20发光,在无效帧不写入数据信号。第一无效帧为有效帧之后的第一帧显示帧,第二无效帧为有效帧之后的第二帧显示帧,第二无效帧距离有效帧的时间长度大于第一无效帧距离有效帧的时间长度。第二无效帧的漏电程度大于第一无效帧的漏电程度,为此,需要进一步地拉高第二无效帧的调节电压VAJ,设置第一无效帧的调节电压VAJ小于第二无效帧的调节电压VAJ。
可选地,第一驱动模式下,相邻两帧有效帧之间的任意两帧无效帧的调节电压VAJ均不同。
可选地,参考图22,调节电压VAJ大于或者等于数据信号DATA的最小值,在无效帧中向第三节点N3提供的调节电压VAJ,减小无效帧中驱动晶体管T1的偏置状态和有效帧中驱动晶体管T1的偏置状态的差异,将低刷新率下的显示亮度降低。
示例性地,在一实施方式中,调节电压VAJ大于或者等于数据信号DATA的最小值,且小于或者等于数据信号DATA的最大值。
示例性地,在另一实施方式中,调节电压VAJ大于或者等于数据信号DATA的最大值。
示例性地,调节电压VAJ可以选择为具有恒定电压。通过设置调节电压VAJ为恒定电压,则显示面板工作在无效帧时,驱动电路向数据电压端data提供恒定电压,能够简化驱动电路的工作模式。
图23为本发明实施例提供的另一种像素驱动电路的时序图,参考图2和图23,像素驱动电路10还包括补偿晶体管T4,补偿晶体管T4用于补偿驱动晶体管T1的阈值电压。在有效帧,补偿晶体管T4包括导通时段,在导通时段,补偿晶体管T4导通时,将驱动晶体管T1的栅极与驱动晶体管T1的第二极电连接。在无效帧,补偿晶体管T4维持截止状态。
可选地,参考图2,第一复位模块11包括第一复位晶体管T7,第一复位晶体管T7的栅极与选通扫描信号控制端sp电连接,第一复位晶体管T7的第一极连接于第一节点N1,第一复位晶体管T7的第二极与第一复位电压端vref1电连接。显示面板还包括第二复位模块12、数据写入晶体管T3、补偿晶体管T4、电源写入晶体管T5和发光控制晶体管T6,第二复位模块12包括第二复位晶体管T2。第二复位晶体管T2的栅极与第一扫描信号控制端sn1电连接,第二复位晶体管T2的第一极连接于第二节点N2,驱动晶体管T1的栅极连接于第二节点N2,第二复位晶体管T2的第二极与第二复位电压端vref2电连接。数据写入晶体管T3的栅极与选通扫描信号控制端sp电连接,数据写入晶体管T3的第一极连接于第三节点N3,驱动晶体管T1的第一电极连接于第三节点N3。数据写入晶体管T3的第二极与数据电压端data电连接。电源写入晶体管T5的栅极与发光信号控制端em电连接,电源写入晶体管T5的第一极连接于第三节点N3,电源写入晶体管T5的第二极与第一电源端pvdd电连接。发光信号控制端em传输的发光信号EM控制电源写入晶体管T5导通时,将第一电源端pvdd的第一电源电压传输至第三节点N3。发光控制晶体管T6的栅极与发光信号控制端em电连接,发光控制晶体管T6的第一极与驱动晶体管T1的第二极电连接,发光控制晶体管T6的第二极连接于第一节点N1。补偿晶体管T4的栅极与第二扫描信号控制端sn2电连接,补偿晶体管T4的第一极连接于第二节点N2,补偿晶体管T4的第二极与驱动晶体管T1的第二极电连接。第二扫描信号控制端sn2传输的第二扫描信号SN2控制补偿晶体管T4导通时,将驱动晶体管T1的栅极与驱动晶体管T1的第二极连接导通。
示例性地,参考图2,像素驱动电路10还包括存储电容cst,存储电容cst的第一极板与第一电源端pvdd电连接,存储电容cst的第二极板连接于第二节点N2,用于维持第二节点N2的电压。
示例性地,参考图2和图23,以像素驱动电路10中的晶体管为P型晶体管为例。显示面板的工作过程包括有效帧和无效帧。
在有效帧,像素驱动电路执行第一时段P1、第二时段P2和第三时段P3。其中,第一时段P1位于第二时段P2之前,第二时段P2位于第三时段P3之前。第二时段P2包括第四时段P4。在第一时段P1,发光信号EM高电平,第一扫描信号SN1低电平,第二扫描信号SN2高电平,选通扫描信号SP高电平。电源写入晶体管T5和发光控制晶体管T6截止。第二复位晶体管T2导通,将第二复位电压端vref2的第二复位电压VREF2传输至第二节点N2,对驱动晶体管T1的栅极进行复位。以保证显示面板在执行有效帧时,能够向驱动晶体管T1的栅极写入准确的数据电压。补偿晶体管T4截止。数据写入晶体管T3和第一复位晶体管T7截止。在第二时段P2,发光信号EM高电平,第一扫描信号SN1高电平,第二扫描信号SN2低电平。电源写入晶体管T5和发光控制晶体管T6截止。第二复位晶体管T2截止。补偿晶体管T4导通,将驱动晶体管T1的栅极与驱动晶体管T1的第二极连接导通。在第二时段P2内的第四时段P4,选通扫描信号SP低电平,数据写入晶体管T3导通,将数据信号DATA传输至第三节点N3,驱动晶体管T1和补偿晶体管T4导通,第三节点N3的数据信号DATA经过驱动晶体管T1和补偿晶体管T4传输至第二节点N2,在第二节点N2写入数据电压。第一复位晶体管T7导通,将第一复位电压端vref1的第一复位电压VREF1传输至第一节点N1,对发光元件20的阳极进行复位,第一复位电压VREF1为第一电压V100。在第三时段P3,发光信号EM低电平,第一扫描信号SN1高电平,第二扫描信号SN2高电平,选通扫描信号SP高电平。电源写入晶体管T5和发光控制晶体管T6导通,将驱动晶体管T1产生的驱动电流提供给发光元件20,控制发光元件20的发光亮度。第二复位晶体管T2截止。补偿晶体管T4截止。数据写入晶体管T3和第一复位晶体管T7截止。
在无效帧,像素驱动电路执行第四时段P4和第三时段P3。第三时段P3在第四时段P4之后。在第四时段P4,发光信号EM高电平,第一扫描信号SN1高电平,第二扫描信号SN2低电平。选通扫描信号SP低电平。电源写入晶体管T5和发光控制晶体管T6截止。第二复位晶体管T2截止。补偿晶体管T4导通,将驱动晶体管T1的栅极与驱动晶体管T1的第二极连接导通。数据写入晶体管T3导通,将调节电压VAJ传输至第三节点N3,减小无效帧中驱动晶体管T1的偏置状态和有效帧中驱动晶体管T1的偏置状态的差异。第一复位晶体管T7导通,将第一复位电压端vref1的第一复位电压VREF1传输至第一节点N1,对发光元件20的阳极进行复位。第一复位电压为第二电压V110,第二电压V110小于第一电压V100。低灰阶下低刷新率的显示亮度被拉低,减小了低灰阶下高刷新率的显示亮度与低灰阶下低刷新率的显示亮度之间的差异。像素驱动电路在无效帧中的第三时段P3的工作过程与其在有效帧中的第三时段P3的工作过程相同,在此不再赘述。
示例性地,参考图23,每一个显示帧中,包括一个第三时段P3,即包括一个发光阶段。在其他实施方式中,每一个显示帧中还可以包括多个第三时段P3。
图24为本发明实施例提供的另一种像素驱动电路的时序图,参考图24,显示面板在低灰阶下具有较低的显示亮度,也称为暗态显示,为了改善显示的均一性,可以在每一个显示帧中设置多个第三时段P3。
示例性地,参考图24,有效帧包括第一时段P1、第二时段P2和三个第三时段P3,第二时段P2位于第一时段P1之后,三个第三时段P3均位于第二时段P2之后。第二时段P2包括第四时段P4。无效帧包括第四时段P4和三个第三时段P3。三个第三时段P3均位于第四时段P4之后。
图25为已知技术中的时序亮度波形图,结合参考图24和图25,纵坐标中的亮度为相对亮度值。每一帧(包括有效帧和无效帧,无效帧包括第一无效帧和第二无效帧)设置三个第三时段P3,形成三个亮度峰值。在图25中,在有效帧中,①所指向的位置示意有效帧的第一个亮度谷值。在第一无效帧中,②所指向的位置示意第一无效帧的第一个亮度谷值。在第二无效帧中,③所指向的位置示意第二无效帧的第一个亮度谷值。第一无效帧的第一个亮度谷值大于有效帧的第一个亮度谷值,第二无效帧的第一个亮度谷值大于有效帧的第一个亮度谷值。无效帧的第一个亮度谷值相对于有效帧的亮度谷值有明显的抬升,导致,低灰阶下高刷新率的显示亮度小于低灰阶下低刷新率的显示亮度。
图26为本发明实施例提供的补偿后的时序亮度波形图,参考图26,通过设置有效帧的第一复位电压VREF1与无效帧的第一复位电压VREF1不同,在图26中,第一无效帧的第一个亮度谷值与有效帧的第一个亮度谷值基本持平,第二无效帧的第一个亮度谷值与有效帧的第一个亮度谷值基本持平。减小低灰阶下低刷新率的显示亮度与低灰阶下高刷新率的显示亮度之间的差异。减小显示面板在低刷新率下的显示亮度与在高刷新率下的显示亮度之差,提升显示面板的显示效果。
示例性地,参考图2,驱动晶体管T1为P型晶体管。
在其他实施方式中,驱动晶体管T1还可以为N型晶体管,对应的,第一复位电压VREF1的电压变动方向,与驱动晶体管T1为P型晶体管时相反。调节电压VAJ的电压变动方向,与驱动晶体管T1为P型晶体管时相反。第二复位电压VREF2的电压变动方向,与驱动晶体管T1为P型晶体管时相反。
需要说明的是,在部分时序图中,为突显信号的变化规律,省略了像素驱动电路的其他信号的示意,具体可以参考图3、图23和图24中的详细示意。
图27为本发明实施例提供的另一种像素驱动电路的电路示意图,图28为本发明实施例提供的另一种像素驱动电路的时序图,参考图27和图28,驱动晶体管T1为N型晶体管,无效帧的第一复位电压VREF1大于有效帧的第一复位电压VREF1。本发明实施例通过二次补偿,低灰阶下低刷新率的显示亮度被拉低,减小了低灰阶下高刷新率的显示亮度与低灰阶下低刷新率的显示亮度之间的差异。其中,暗态亮度即为显示面板在低灰阶下的显示亮度。
本发明实施例还提供了一种显示装置。图29为本发明实施例提供的一种显示装置的示意图,参见图29,显示装置包括本发明实施例提供的任意一种显示面板。显示装置具体可以为手机、平板电脑以及智能可穿戴设备等。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (21)

1.一种显示面板,其特征在于,包括发光元件以及与所述发光元件电连接的像素驱动电路;
所述像素驱动电路包括驱动晶体管和第一复位模块;
所述驱动晶体管控制驱动电流;
所述第一复位模块连接于第一节点,所述第一复位模块用于将第一复位电压提供至所述第一节点;
所述发光元件连接于所述第一节点;
所述显示面板包括第一驱动模式,所述第一驱动模式的显示帧包括有效帧和无效帧;
在所述第一驱动模式下,所述有效帧的第一复位电压与所述无效帧的第一复位电压不同。
2.根据权利要求1所述的显示面板,其特征在于,所述无效帧的第一复位电压小于所述有效帧的第一复位电压。
3.根据权利要求1所述的显示面板,其特征在于,所述有效帧的第一复位电压包括第一电压,所述无效帧的第一复位电压包括第二电压,所述第二电压与所述第一电压的差值介于0.1V至1V之间。
4.根据权利要求1所述的显示面板,其特征在于,所述第一驱动模式的显示帧包括至少两帧无效帧,至少两帧所述无效帧的第一复位电压相同。
5.根据权利要求1所述的显示面板,其特征在于,所述第一驱动模式的显示帧包括至少两帧无效帧,至少两帧所述无效帧的第一复位电压不同。
6.根据权利要求5所述的显示面板,其特征在于,至少两帧所述无效帧包括第一无效帧和第二无效帧,在驱动顺序上,所述第一无效帧位于所述有效帧和所述第二无效帧之间,所述第一无效帧的第一复位电压小于所述有效帧的第一复位电压,所述第二无效帧的第一复位电压小于所述第一无效帧的第一复位电压。
7.根据权利要求6所述的显示面板,其特征在于,所述第一无效帧的第一复位电压与所述有效帧的第一复位电压的差值为第一差值,所述第二无效帧的第一复位电压与所述第一无效帧的第一复位电压的差值为第二差值,所述第一差值与所述第二差值相等,或者,所述第一差值大于所述第二差值。
8.根据权利要求1所述的显示面板,其特征在于,所述第一驱动模式包括第一频率驱动模式和第二频率驱动模式,所述第一频率驱动模式的有效帧的频率高于所述第二频率驱动模式的有效帧的频率;
所述第一频率驱动模式的无效帧的第一复位电压与所述第二频率驱动模式的无效帧的第一复位电压相同。
9.根据权利要求1所述的显示面板,其特征在于,所述第一驱动模式包括第一频率驱动模式和第二频率驱动模式,所述第一频率驱动模式的有效帧的频率高于所述第二频率驱动模式的有效帧的频率;
所述第一频率驱动模式的无效帧的第一复位电压大于所述第二频率驱动模式的无效帧的第一复位电压。
10.根据权利要求1所述的显示面板,其特征在于,所述第一驱动模式包括第一频率驱动模式和第二频率驱动模式,所述第一频率驱动模式的有效帧的频率高于所述第二频率驱动模式的有效帧的频率;
所述第一频率驱动模式的显示帧包括至少一帧所述无效帧,至少一帧所述无效帧包括第一无效帧,在所述第一频率驱动模式下,所述第一无效帧的第一复位电压小于所述有效帧的第一复位电压;
所述第二频率驱动模式的显示帧包括至少两帧所述无效帧,至少两帧所述无效帧包括第一无效帧和第二无效帧,在驱动顺序上,所述第一无效帧位于所述有效帧和所述第二无效帧之间;在所述第二频率驱动模式下,所述第一无效帧的第一复位电压小于所述有效帧的第一复位电压,所述第二无效帧的第一复位电压小于所述有效帧的第一复位电压;
所述第一频率驱动模式的第一无效帧的第一复位电压等于所述第二频率驱动模式的所述第一无效帧的第一复位电压。
11.根据权利要求1所述的显示面板,其特征在于,所述显示帧包括第一基频显示帧和第二基频显示帧,所述第一基频显示帧的帧驱动时长小于所述第二基频显示帧的帧驱动时长;
采用所述第一基频显示帧的所述第一驱动模式的无效帧的第一复位电压与采用所述第二基频显示帧的所述第一驱动模式的无效帧的第一复位电压相同。
12.根据权利要求1所述的显示面板,其特征在于,所述显示帧包括第一基频显示帧和第二基频显示帧,所述第一基频显示帧的帧驱动时长小于所述第二基频显示帧的帧驱动时长;
采用所述第一基频显示帧的所述第一驱动模式的无效帧的第一复位电压大于采用所述第二基频显示帧的所述第一驱动模式的无效帧的第一复位电压。
13.根据权利要求1所述的显示面板,其特征在于,所述像素驱动电路还包括第二复位模块,所述第二复位模块连接于第二节点,所述第二复位模块用于将第二复位电压提供至所述第二节点;
所述驱动晶体管的栅极连接于所述第二节点;
所述显示面板还包括第二驱动模式,所述第二驱动模式的显示帧包括所述有效帧,所述第二驱动模式的所述有效帧的频率高于所述第一驱动模式的所述有效帧的频率;
所述第一驱动模式的有效帧的第二复位电压小于所述第二驱动模式的有效帧的第二复位电压。
14.根据权利要求1所述的显示面板,其特征在于,所述像素驱动电路还包括第二复位模块,所述第二复位模块连接于第二节点,所述第二复位模块用于将第二复位电压提供至所述第二节点;
所述驱动晶体管的栅极连接于所述第二节点;
所述显示面板还包括第二驱动模式,所述第二驱动模式的显示帧包括所述有效帧,所述第二驱动模式的所述有效帧的频率高于所述第一驱动模式的所述有效帧的频率;
所述第一驱动模式的有效帧的第一复位电压与所述第二驱动模式的有效帧的第一复位电压相同。
15.根据权利要求1所述的显示面板,其特征在于,所述像素驱动电路还包括数据写入晶体管,所述数据写入晶体管连接于第三节点,所述驱动晶体管的第一电极连接于所述第三节点;
在所述有效帧,所述数据写入晶体管向所述第三节点提供数据信号;
在所述无效帧,所述数据写入晶体管向所述第三节点提供调节电压。
16.根据权利要求15所述的显示面板,其特征在于,所述第一驱动模式的显示帧包括至少两帧无效帧,至少两帧所述无效帧的调节电压相同。
17.根据权利要求15所述的显示面板,其特征在于,所述第一驱动模式的显示帧包括至少两帧无效帧,至少两帧所述无效帧包括第一无效帧和第二无效帧,在驱动顺序上,所述第一无效帧位于所述有效帧和所述第二无效帧之间,所述第一无效帧的调节电压小于所述第二无效帧的调节电压。
18.根据权利要求15所述的显示面板,其特征在于,所述调节电压大于或者等于所述数据信号的最小值。
19.根据权利要求1所述的显示面板,其特征在于,所述像素驱动电路还包括补偿晶体管,所述补偿晶体管用于补偿所述驱动晶体管的阈值电压;
在所述有效帧,所述补偿晶体管包括导通时段,在所述无效帧,所述补偿晶体管维持截止状态。
20.根据权利要求1所述的显示面板,其特征在于,所述第一复位模块包括第一复位晶体管,所述第一复位晶体管的栅极与选通扫描信号控制端电连接,所述第一复位晶体管的第一极连接于所述第一节点,所述第一复位晶体管的第二极与第一复位电压端电连接;
所述显示面板还包括:
第二复位模块,所述第二复位模块包括第二复位晶体管,所述第二复位晶体管的栅极与第一扫描信号控制端电连接,所述第二复位晶体管的第一极连接于第二节点,所述驱动晶体管的栅极连接于所述第二节点,所述第二复位晶体管的第二极与第二复位电压端电连接;
数据写入晶体管,所述数据写入晶体管的栅极与所述选通扫描信号控制端电连接,所述数据写入晶体管的第一极连接于第三节点,所述驱动晶体管的第一电极连接于所述第三节点;所述数据写入晶体管的第二极与数据电压端电连接;
电源写入晶体管,所述电源写入晶体管的栅极与发光信号控制端电连接,所述电源写入晶体管的第一极连接于所述第三节点,所述电源写入晶体管的第二极与第一电源端电连接;
发光控制晶体管,所述发光控制晶体管的栅极与所述发光信号控制端电连接,所述发光控制晶体管的第一极与所述驱动晶体管的第二极电连接,所述发光控制晶体管的第二极连接于所述第一节点;
补偿晶体管,所述补偿晶体管的栅极与第二扫描信号控制端电连接,所述补偿晶体管的第一极连接于所述第二节点,所述补偿晶体管的第二极与所述驱动晶体管的第二极电连接。
21.一种显示装置,其特征在于,包括如权利要求1-20任一项所述的显示面板。
CN202210943287.6A 2022-08-08 2022-08-08 一种显示面板及显示装置 Pending CN115188325A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210943287.6A CN115188325A (zh) 2022-08-08 2022-08-08 一种显示面板及显示装置
US18/094,171 US11881158B2 (en) 2022-08-08 2023-01-06 Display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210943287.6A CN115188325A (zh) 2022-08-08 2022-08-08 一种显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN115188325A true CN115188325A (zh) 2022-10-14

Family

ID=83523050

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210943287.6A Pending CN115188325A (zh) 2022-08-08 2022-08-08 一种显示面板及显示装置

Country Status (2)

Country Link
US (1) US11881158B2 (zh)
CN (1) CN115188325A (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115035859A (zh) * 2022-06-29 2022-09-09 湖北长江新型显示产业创新中心有限公司 一种显示面板及其驱动方法、显示装置
CN117037694A (zh) * 2023-08-08 2023-11-10 厦门天马显示科技有限公司 显示面板的驱动方法、显示装置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102288351B1 (ko) * 2014-10-29 2021-08-11 삼성디스플레이 주식회사 표시장치 및 그 구동방법
KR102417983B1 (ko) * 2015-08-27 2022-07-07 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR102564603B1 (ko) * 2016-12-20 2023-08-08 엘지디스플레이 주식회사 유기발광표시장치 및 그의 구동방법
KR102631015B1 (ko) * 2019-06-05 2024-01-30 엘지디스플레이 주식회사 폴더블 디스플레이와 그 구동 방법
KR102698107B1 (ko) * 2019-07-29 2024-08-26 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102599715B1 (ko) * 2019-08-21 2023-11-09 삼성디스플레이 주식회사 화소 회로
KR102694077B1 (ko) * 2019-10-24 2024-08-12 삼성디스플레이 주식회사 표시 장치
KR20210124599A (ko) * 2020-04-06 2021-10-15 삼성디스플레이 주식회사 표시 장치
US11568823B2 (en) * 2020-08-11 2023-01-31 Everdisplay Optronics (Shanghai) Co., Ltd Driving method of display panel and display device
US11756481B2 (en) * 2020-09-08 2023-09-12 Apple Inc. Dynamic voltage tuning to mitigate visual artifacts on an electronic display
KR20220043995A (ko) * 2020-09-28 2022-04-06 삼성디스플레이 주식회사 표시 장치
CN114758615B (zh) * 2021-01-11 2023-12-12 上海和辉光电股份有限公司 显示面板的驱动方法和驱动系统
KR20220144438A (ko) * 2021-04-19 2022-10-27 삼성디스플레이 주식회사 표시 장치
KR20230030130A (ko) * 2021-08-24 2023-03-06 삼성디스플레이 주식회사 화소, 표시 장치 및 표시 장치의 구동 방법
KR20230053025A (ko) * 2021-10-13 2023-04-21 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치
KR20230058228A (ko) * 2021-10-22 2023-05-03 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
KR20230082162A (ko) * 2021-12-01 2023-06-08 엘지디스플레이 주식회사 표시장치 및 데이터 구동 회로
KR20230104317A (ko) * 2021-12-30 2023-07-10 삼성디스플레이 주식회사 표시 장치, 및 표시 장치의 화소

Also Published As

Publication number Publication date
US20230154392A1 (en) 2023-05-18
US11881158B2 (en) 2024-01-23

Similar Documents

Publication Publication Date Title
US11282461B2 (en) Display panel, driving method thereof and display device
CN103035174B (zh) 有机发光二极管显示器
CN112216244B (zh) 显示面板及其驱动方法和显示模组
CN110379351B (zh) 显示面板的驱动方法、显示面板及显示装置
CN115188325A (zh) 一种显示面板及显示装置
CN112164374A (zh) 亮度调节方法、亮度调节装置、显示面板和显示装置
CN110379377B (zh) 动态模糊改善与不闪烁的显示方法及显示装置
CN111354293B (zh) 一种显示面板、显示装置以及驱动方法
US20230316976A1 (en) Display device and method for driving display panel
CN109754762A (zh) 影像显示方法及影像显示系统
US20240078972A1 (en) Display panel, method for driving display panel, driving circuit and display device
CN110867162B (zh) 像素驱动电路及其驱动方法、显示面板
CN114495836B (zh) 像素电路及其驱动方法、显示面板及电子设备
CN115662328A (zh) 显示装置
CN114187872B (zh) 一种显示面板的驱动方法及显示装置
CN114783349A (zh) 显示面板及其驱动方法、显示装置
CN115331626B (zh) 一种显示面板及显示装置
CN115547236A (zh) 显示面板及其驱动方法、显示装置
CN116189597A (zh) 一种显示面板及显示装置
KR20230173272A (ko) 표시 장치 및 그것의 구동 방법
US20240355275A1 (en) Display panel and display device
CN116052586B (zh) 像素电路、驱动方法及显示面板
US12087227B2 (en) Display panel, method for driving a display panel and display apparatus
KR20190081830A (ko) 유기발광 표시장치
CN117975864A (zh) 显示面板的驱动方法、显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination