CN115035833A - 一种控制电路、信号控制电路及显示装置 - Google Patents

一种控制电路、信号控制电路及显示装置 Download PDF

Info

Publication number
CN115035833A
CN115035833A CN202210519186.6A CN202210519186A CN115035833A CN 115035833 A CN115035833 A CN 115035833A CN 202210519186 A CN202210519186 A CN 202210519186A CN 115035833 A CN115035833 A CN 115035833A
Authority
CN
China
Prior art keywords
circuit
transmission line
impedance
signal
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210519186.6A
Other languages
English (en)
Other versions
CN115035833B (zh
Inventor
邱彬
袁海江
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Original Assignee
HKC Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Chongqing HKC Optoelectronics Technology Co Ltd filed Critical HKC Co Ltd
Priority to CN202210519186.6A priority Critical patent/CN115035833B/zh
Publication of CN115035833A publication Critical patent/CN115035833A/zh
Application granted granted Critical
Publication of CN115035833B publication Critical patent/CN115035833B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本申请公开了一种控制电路、信号控制电路及显示装置,其中,该控制电路包括:检测电路,耦接信号传输电路的第一传输线路和第二传输线路,检测电路用于检测第一传输线路的第一阻抗和第二传输线路的第二阻抗,以根据第一阻抗和第二阻抗生成调节信号;调节电路,耦接第一传输线路、第二传输线路以及检测电路,调节电路接收检测电路发送的调节信号,以基于调节信号调节第一阻抗和/或第二阻抗,以使调节后的第一阻抗与调节后的第二阻抗相等。通过上述方式,本申请中的控制电路能够有效对差分信号的第一传输线路和第二传输线路的阻抗进行检测、调节,以保证二者阻抗一致,从而能够有效确保信号接收的良好,而不致于使信号接收端识别错误。

Description

一种控制电路、信号控制电路及显示装置
技术领域
本申请涉及信号控制技术领域,特别是涉及一种控制电路、信号控制电路及显示装置。
背景技术
现今,由于差分信号相较于单端信号在抗电磁干扰方面具有更大的优势,市场上的电子设备越来越多的采用了差分信号的形式进行信号传输。其中,对于差分信号而言,对其影响最大的因素便是两根传输线的对地阻抗是否一致,也就是对地平衡度,而两根传输线之间的阻抗并不会带来较大影响。
而由于前端客户厂商,也即差分信号的提供端通常存在很多的未知性,特别是对小客户而言,通常不可避免的会存在两根传输线的对地阻抗不一致,而使信号的传输路径不能标准化,以致后端,也即差分信号的接收端在接收差分信号时会发生异常,而带来很多麻烦,无法解决。
发明内容
本申请主要解决的技术问题是提供一种控制电路、信号控制电路及显示装置,能够解决现有技术中差分信号传输线路的对地阻抗不一致,以致差分信号的接收端在接收信号时,发生异常的问题。
为解决上述技术问题,本申请采用的一个技术方案是:提供一种信号传输电路的控制电路,该信号传输电路包括第一传输线路和第二传输线路,其中,该控制电路包括:检测电路,耦接第一传输线路和第二传输线路,检测电路用于检测第一传输线路的第一阻抗和第二传输线路的第二阻抗,以根据第一阻抗和第二阻抗生成调节信号;调节电路,耦接第一传输线路、第二传输线路以及检测电路,调节电路接收检测电路发送的调节信号,以基于调节信号调节第一阻抗和/或第二阻抗,以使调节后的第一阻抗与调节后的第二阻抗相等。
其中,检测电路接收第一传输线路和第二传输线路分别发送的第一差分信号和第二差分信号,以基于第一差分信号和第二差分信号分别检测得到第一传输线路的第一阻抗和第二传输线路的第二阻抗。
其中,检测电路包括控制子电路以及耦接于控制子电路的第一减法电路和第二减法电路,第一减法电路耦接于第一传输线路的相对两端,第二减法电路耦接于第二传输线路的相对两端,控制子电路在第一减法电路接收到第一传输线路发送的第一差分信号时,检测得到第一传输线路的第一阻抗,并在第二减法电路接收到第二传输线路发送的第二差分信号时,检测得到第二传输线路的第二阻抗。
其中,第一减法电路包括第一至第四电阻和第一运算放大器,第一电阻耦接第一传输线路的第一端和控制子电路的第一端,第一电阻耦接第二电阻的第一端和第一运算放大器的正极端,第二电阻的第二端接地,第三电阻的第一端耦接第一传输线路的第二端,第三电阻的第二端耦接第一运算放大器的负极端和第四电阻的第一端,第四电阻的第二端耦接第一运算放大器的输出端和控制子电路的第二端。
其中,检测电路包括控制子电路、减法电路以及选通子电路,减法电路耦接控制子电路和选通子电路,选通子电路耦接第一传输线路和第二传输线路,以使减法电路选择性耦接第一传输线路或第二传输线路,以检测得到第一传输线路的第一阻抗或第二传输线路的第二阻抗。
其中,调节电路包括第一可变电阻和第二可变电阻,第一可变电阻串联于第一传输线路,第二可变电阻串联于第二传输线路,以在调节电路接收到检测电路发送的调节信号时,增大第一可变电阻或第二可变电阻的阻抗值。
其中,信号传输电路还包括匹配电阻,匹配电阻耦接第一传输线路、第二传输线路以及调节电路,其中,调节电路在接收到检测电路发送的调节信号时,基于调节信号调节匹配电阻的第三阻抗,以使调节后的第三阻抗等于第一阻抗和第二阻抗之间的差值加上第一阻抗和第二阻抗之和。
其中,信号传输电路还包括终端电阻,终端电阻耦接第一传输线路、第二传输线路以及调节电路,其中,调节电路还包括第三可变电阻,第三可变电阻串联于终端电阻,以在调节电路接收到检测电路发送的调节信号时,调节第三可变电阻的第四阻抗,以使第四阻抗与终端电阻的第五阻抗之和等于第一阻抗和第二阻抗之间的差值加上第一阻抗和第二阻抗之和。
为解决上述技术问题,本申请采用的又一个技术方案是:提供一种显示面板的信号控制电路,其中,该信号控制电路包括:信号传输电路,包括第一传输线路和第二传输线路;控制电路,包括检测电路和调节电路,检测电路耦接第一传输线路和第二传输线路,检测电路接收第一传输线路和第二传输线路分别发送的第一差分信号和第二差分信号,以基于第一差分信号和第二差分信号检测得到第一传输线路的第一阻抗和第二传输线路的第二阻抗,并根据第一阻抗和第二阻抗生成调节信号;调节电路耦接第一传输线路、第二传输线路、检测电路以及外部显示面板,调节电路接收检测电路发送的调节信号,以基于调节信号调节第一阻抗和第二阻抗,以使调节后的第一阻抗与调节后的第二阻抗相等,并通过调节阻抗后的第一传输线路和第二传输线路分别将第一差分信号和第二差分信号发送给显示面板。
为解决上述技术问题,本申请采用的又一个技术方案是:提供一种显示装置,包括相耦接的显示面板和信号控制电路,其中,该信号控制电路为如上所述的信号控制电路。
本申请的有益效果是:区别于现有技术,本申请提供的控制电路中的检测电路耦接信号传输电路的第一传输线路和第二传输线路,以能够检测第一传输线路的第一阻抗和第二传输线路的第二阻抗,并根据第一阻抗和第二阻抗生成调节信号,而调节电路耦接第一传输线路、第二传输线路以及检测电路,以在接收到检测电路发送的调节信号时,能够基于调节信号调节第一阻抗和/或第二阻抗,以使调节后的第一阻抗与调节后的第二阻抗相等,从而能够保证信号接收不受第一传输线路和第二传输线路阻抗不一致的影响,以有效确保信号接收的良好,而不致于使信号接收端识别错误。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图,其中:
图1是现有技术中差分信号电路的结构示意图;
图2是本申请控制电路一实施方式的结构示意图;
图3是图2中控制电路中的检测电路一具体实施例的结构示意图;
图4是本申请信号控制电路一实施方式的结构示意图;
图5是本申请显示装置一实施方式的结构示意图。
附图标记说明:
10、32-控制电路;11、321-检测电路;12、322-调节电路;111-控制子电路;112-第一减法电路;113-第二减法电路;121-第一可变电阻;122-第二可变电阻;123-第三可变电阻;21、311-第一传输线路;22、312-第二传输线路;23-终端电阻;24、40-信号前端电路;25-信号接收电路;30-信号控制电路;31-信号传输电路;60-显示装置;61-信号控制电路;50、62-显示面板。
具体实施方式
发明人经长期研究发现,差分传输作为一种信号传输的技术,区别于传统的一根信号线一根地线的做法,差分传输在这两根传输线上均有传输信号,且这两个信号的振幅相同,相位相反。而在这两根传输线上传输的信号就是差分信号,且信号接收端能够通过比较这两个差分信号的电压差值来判断发送端发送的逻辑状态。而因一个干扰源几乎相同程度的影响差分信号对的每一端,这样将忽视在两个导体上出现的任何同样干扰,所以差分信号比单端信号生成的电磁干扰便会更少,而使差分信号对外部电磁干扰高度免疫。
对于差分信号而言,对其影响最大的因素便是两根传输线的对地阻抗是否一致,也就是对地平衡度,而两根传输线之间的阻抗并不会带来较大影响,且二者之间的分布电容较大只会衰落信号强度,不会引入噪声和干扰,也就是对信噪比不会产生较大影响。对于高速信号来说,走线的阻抗在高频特性上很影响信号传输,所以为减小过多的影响,都是短走线,短回流路径,做匹配。
其中,在电路板上,差分走线必须是等长、等宽、紧密靠近,且在同一层面的两根线。对于这种高速信号,要确保信号的质量,以保证到达接收端的信号是正确的,便需要更短的走线,更小的回流路径(信号都是有参考平面,差分也是如此),那么其所产生的阻抗就更小,终端阻抗匹配走线的阻抗影响更小,同时引入干扰(不管是共模的还是差模的)的可能性更小。虽然差分信号经受共模信号的干扰能力强,但是过长的回流路径和走线阻抗(更多的是感抗)对差分信号造成畸变(上线沿变慢,有过冲或者下冲)的风险较大,以致将造成接收端的识别错误。
且由于前端客户厂商,也即差分信号的提供端通常存在很多的未知性,特别是对小客户而言,通常不可避免的会存在两根传输线的对地阻抗不一致,而使信号的传输路径不能标准化,以致后端,也即差分信号的接收端在接收差分信号时发生异常,而带来很多麻烦,无法解决。
理论上说,由于高频信号在阻抗不连续的地方会发生反射,因此为了防止反射信号回传与发射信号叠加而造成干扰,通常会在传输线的终端加一个终端电阻进行阻抗匹配。且由于电路板差分走线管控的都是100欧姆,故而具体是在传输线的终端加一个匹配电阻来做阻抗匹配。
其中,如图1所示,图1是现有技术中差分信号电路的结构示意图,假设传输线1的特性阻抗为Z1,电流为I1,端点电压为V1,传输线2的特性阻抗为Z2,电流为I2,端点电压为V2,而电流之间的耦合系数为k,则有:
V1=I1*Z1+k*I2*Z2;
V2=I2*Z2+k*I1*Z1;
∵I1=-I2;
∴V1=I1*Z1-k*I1*Z2;
V2=-I1*Z2+k*I1*Z1;
因为传输线1和传输线2是等效的,则有效阻抗为:
Zef1=V1/I1=(1-k)*Z1,Zef2=V2/I2=(1-k)*Z2;
因此,差分阻抗为Zef1+Zef2=(1-k)*(Z1+Z2)。
对于管控严格的前端产品供应商,Z1和Z2的阻值相同,且与设定值相差无几。但对于一些不规范的厂商来说,Z1和Z2则相差甚大,且无法管控,而针对此现象,在前端功能模块将差分信号给过来时,由于无法判断前端信号的走线长度、宽度规则等,便无法确定两传输线的阻抗,进而也无法进行合适的阻抗匹配。
为了使差分信号的两传输线实现阻抗相等,以保证更良好的信号识别效果,本申请提供了一种控制电路、信号控制电路及显示装置。下面结合附图和实施例,对本申请作进一步的详细描述。特别指出的是,以下实施例仅用于说明本申请,但不对本申请的范围进行限定。同样的,以下实施例仅为本申请的部分实施例而非全部实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本申请保护的范围。
在本申请中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
请参阅图2,图2是本申请控制电路一实施方式的结构示意图。在本实施方式中,该控制电路10包括:检测电路11和调节电路12。
需说明的是,本申请中提供的一种控制电路10具体用于对信号传输电路进行阻抗调节,以使差分信号在经信号传输电路传输时,能够尽可能的减少、避免电磁干扰及阻抗不连续带来的反射信号回传与发射信号叠加造成的干扰。例如,在显示装置中,在通过信号传输电路中的第一传输线路21和第二传输线路22向显示面板发送差分信号形式的数据信号时,该控制电路10能够将第一传输线路21和第二传输线路22的阻抗值调节为一致,以避免传输线路的阻抗不连续,以确保显示面板信号接收良好,而不致于产生信号识别错误。当然,在其它实施例中,该控制电路10还可以用在其他任一合理的需进行差分信号传输的电子设备中,本实施例对此并不加以限制。
具体地,差分信号电路(图未标出)包括信号传输电路(图未标出)、信号前端电路24以及信号接收电路25,而信号传输电路又进一步包括第一传输线路21和第二传输线路22,以在信号前端电路24根据实际场景对应生成两个振幅相同,相位相反的差分信号后,能够分别通过第一传输线路21和第二传输线路22发送给信号接收电路25。
进一步地,检测电路11耦接于第一传输线路21和第二传输线路22,以能够分别检测、计算出第一传输线路21的第一阻抗Z1和第二传输线路22的第二阻抗Z2,进而根据第一阻抗Z1和第二阻抗Z2生成相应的调节信号。
而调节电路12又进一步耦接第一传输线路21、第二传输线路22以及检测电路11,以在调节电路12接收到检测电路11发送的调节信号时,能够基于该调节信号调节第一传输线路21的第一阻抗Z1和/或第二传输线路22第二阻抗Z2,比如,增大其中较小的一个阻抗值,或减小其中较大的一个阻抗值,或同时增大第一传输线路21的第一阻抗Z1和第二传输线路22第二阻抗Z2,但使其中较小的一个阻抗值增大的幅度更大,以使调节后的第一阻抗Z1与调节后的第二阻抗Z2相等。
上述方案,通过调节第一阻抗Z1和/或第二阻抗Z2,以使调节后的第一阻抗Z1与调节后的第二阻抗Z2相等,从而能够保证信号接收不受第一传输线路21和第二传输线路22阻抗不一致的影响,以有效确保信号接收的良好,而不致于使信号接收端识别错误。
在一实施例中,检测电路11具体是接收第一传输线路21和第二传输线路22分别发送的第一差分信号和第二差分信号,以能够基于第一差分信号和第二差分信号分别检测得到第一传输线路21的第一阻抗Z1和第二传输线路22的第二阻抗Z2。
请结合参阅图3,图3是图2中控制电路10中的检测电路11一具体实施例的结构示意图。
在一实施例中,检测电路11具体可以包括控制子电路111以及耦接于控制子电路111的第一减法电路112和第二减法电路113,且第一减法电路112耦接于第一传输线路21的相对两端,而第二减法电路113耦接于第二传输线路22的相对两端。
其中,控制子电路111在第一减法电路112接收到第一传输线路21发送的第一差分信号时,能够通过预先设定的计算方法检测、计算得到第一传输线路21的第一阻抗Z1,并在第二减法电路113接收到第二传输线路22发送的第二差分信号时,检测、计算得到第二传输线路22的第二阻抗Z2。
进一步地,第一减法电路112具体包括第一至第四电阻R4和第一运算放大器OP1,且第一电阻R1耦接第一传输线路21的第一端和控制子电路111的第一端,第一电阻R1耦接第二电阻R2的第一端和第一运算放大器OP1的正极端,第二电阻R2的第二端接地,第三电阻R3的第一端耦接第一传输线路21的第二端,第三电阻R3的第二端耦接第一运算放大器OP1的负极端和第四电阻R4的第一端,第四电阻R4的第二端耦接第一运算放大器OP1的输出端和控制子电路111的第二端。
同理,第二减法电路113具体包括第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8以及第二运算放大器OP2,且采用与第一减法电路112相类似的方式实现相应的电气连接,在此不再赘述。
需说明的是,在将第一传输线路21一端的侦测电压记为V1,其另一端的侦测电压记为V1’时,则可知,第一运算放大器OP1的正极端电压V+具体是电压V1经第一电阻R1和第二电阻R2分压后得到,以在第一电阻R1和第二电阻R2的阻值相同时,则有V+=(V1)/2。
而第一运算放大器OP1的负极端电压V-具体是电压V1’与第一运算放大器OP1的输出端电压Vout1做差得到,也即V-=V1’-(V1’-Vout1)/2=(V1’+Vout1)/2,而根据第一运算放大器OP1的特性可知,V+=V-,因此便可得到(V1)/2=(V1’+Vout1)/2,即V1=V1’+Vout1,并最终得到Vout1=V1-V1’,也即Vout就是V1与V1’的压差。
且控制子电路111具体可以包括一提供恒定测量电流I的电流源,那么Z1就等于Vout1/I,而Z2等于Vout2/I,从而能够计算得到第一传输线路21的第一阻抗Z1和第二传输线路22的第二阻抗Z2。
在另一实施例中,检测电路11具体还可以包括控制子电路111、减法电路(图未示出)以及选通子电路(图未示出),且减法电路耦接控制子电路111和选通子电路,而选通子电路又进一步耦接第一传输线路21和第二传输线路22。
其中,该减法电路内部的元件构成及相应的电气连接方式具体可以同于第一减法电路112,而选通子电路能够选择性的导通其内部相应设置的两个接线端,以使减法电路选择性耦接第一传输线路21或第二传输线路22。
且控制子电路111在减法电路通过选通子电路耦接第一传输线路21,而接收到第一传输线路21发送的第一差分信号时,能够检测得到第一传输线路21的第一阻抗Z1,并在减法电路通过选通子电路耦接第二传输线路22,而接收到第二传输线路22发送的第二差分信号时,检测得到第二传输线路22的第二阻抗Z2,相应计算方式同上述第一阻抗Z1的计算过程,在此不再赘述。
在一实施例中,调节电路12具体包括第一可变电阻121和第二可变电阻122,且第一可变电阻121具体是串联于第一传输线路21,而第二可变电阻122串联于第二传输线路22,以共同构成差分信号的传输通路。
其中,该第一可变电阻121和第二可变电阻122的初始电阻值具体可以为0,以在调节电路12接收到检测电路11发送的调节信号时,能够对应第一阻抗Z1和第二阻抗Z2中较小的一个,增大第一可变电阻121或第二可变电阻122,以使叠加有可变电阻的第一阻抗Z1或第二阻抗Z2能够与另一个相等,从而能够在尽可能的保证不增大非必要的功率损耗的前提下,使差分信号的两个传输通路所对应的阻抗值相等。
而在其他实施例中,第一可变电阻121和第二可变电阻122的初始电阻值还可以不为0,以能够通过减小其中一个电阻值的方式,使差分信号的两个传输通路所对应的阻抗值相等;或,同时增大或减小第一可变电阻121和第二可变电阻122的电阻值,但使二者增大或减小的幅度不同,以最终使差分信号的两个传输通路所对应的阻抗值相等,本申请对此不做限定。
在一实施例中,信号传输电路还包括匹配电阻(图未示出),且匹配电阻耦接第一传输线路21、第二传输线路22以及调节电路12,而调节电路12在接收到检测电路11发送的调节信号时,能够基于调节信号对匹配电阻的第三阻抗Z3进行调节,以使调节后的第三阻抗Z3等于第一阻抗Z1和第二阻抗Z2之间的差值加上第一阻抗Z1和第二阻抗Z2之和。
需说明的是,该匹配电阻为可变电阻,且具体是是针对第一阻抗和第二阻抗不同的情况来选择合适的电阻进行匹配,也即当第一阻抗Z1和第二阻抗Z2不同时,在阻抗小的那条传输线增加阻抗,增加的值为|Z1-Z2|,以使两条传输线的阻抗相等,进而还需对应调整匹配电阻的第三阻抗Z3,以使调节后的匹配电阻的第三阻抗Z3=|Z1-Z2|+Z1+Z2,这样在使得两条传输线的阻抗相同的同时,相应的匹配电阻也能够调整到最佳值,从而使信号的反射及干扰最小,信号接收电路25接收到的差分信号便为最佳,也便能够有效避免基于差分信号的识别出现错误。
在一实施例中,调节电路12还包括信号传输电路还包括终端电阻23,且终端电阻23耦接第一传输线路21、第二传输线路22以及调节电路12,而调节电路12还包括第三可变电阻123,且第三可变电阻123具体是串联于终端电阻23,以在接收到检测电路11发送的调节信号时,能够基于调节信号对终端电阻23的第四阻抗Z4进行调节,以使第四阻抗Z4与终端电阻23的第五阻抗Z5之和等于第一阻抗Z1和第二阻抗Z2之间的差值加上第一阻抗Z1和第二阻抗Z2之和,也即对应使Z4+Z5=|Z1-Z2|+Z1+Z2。
其中,终端电阻23的第五阻抗Z5具体可以等于Z1+Z2,而第三可变电阻123的初始值可以为0,以在计算得到第一阻抗Z1和第二阻抗Z2后,便可将第三可变电阻123的阻抗值增大为|Z1-Z2|,以使Z4+Z5=|Z1-Z2|+Z1+Z2。
本申请还提供了一种信号控制电路,请参阅图4,图4是本申请信号控制电路一实施方式的结构示意图。在本实施方式中,该信号控制电路30包括:信号传输电路31和控制电路32。
需说明的是,该信号控制电路30具体为向显示面板50提供数据信号的控制电路32,且该数据信号具体为差分信号,以能够对差分信号的传输线路进行阻抗调节,而确保显示面板50信号接收良好,不致于产生信号识别错误。
具体地,信号传输电路31进一步包括第一传输线路311和第二传输线路312,以能够分别接收外部的信号前端电路40,比如,显示装置中的处理器发送的两个振幅相同,相位相反的差分信号,并将该差分信号分别发送给控制电路32。
而控制电路32进一步包括检测电路321和调节电路322,且检测电路321耦接第一传输线路311和第二传输线路312,以能够接收第一传输线路311和第二传输线路312分别发送的第一差分信号和第二差分信号,并基于第一差分信号和第二差分信号检测得到第一传输线路311的第一阻抗Z1和第二传输线路312的第二阻抗Z2,并根据第一阻抗Z1和第二阻抗Z2生成调节信号。
进一步地,调节电路322耦接第一传输线路311、第二传输线路312、检测电路321以及外部显示面板50,以能够接收检测电路321发送的调节信号,并基于调节信号调节第一阻抗Z1和第二阻抗Z2,以使调节后的第一阻抗Z1与调节后的第二阻抗Z2相等,并通过调节阻抗后的第一传输线路311和第二传输线路312分别将第一差分信号和第二差分信号发送给显示面板50。
需要说明的是,本实施方式所阐述的控制电路32为上述实施例中任一项所阐述的控制电路10具体请参阅图2和图3及相关文字内容,在此就不再赘述。
本申请还提供了一种显示装置,请参阅图5,图5是本申请显示装置一实施方式的结构示意图。
在本实施例中,显示装置60包括相耦接的显示面板62和信号控制电路61。需要说明的是,本实施例所阐述的信号控制电路61为上述实施例中任一项所阐述的信号控制电路32具体请参阅图4及相关文字内容,在此就不再赘述。
本申请的有益效果是:区别于现有技术,本申请提供的控制电路中的检测电路耦接信号传输电路的第一传输线路和第二传输线路,以能够检测第一传输线路的第一阻抗和第二传输线路的第二阻抗,并根据第一阻抗和第二阻抗生成调节信号,而调节电路耦接第一传输线路、第二传输线路以及检测电路,以在接收到检测电路发送的调节信号时,能够基于调节信号调节第一阻抗和/或第二阻抗,以使调节后的第一阻抗与调节后的第二阻抗相等,从而能够保证信号接收不受第一传输线路和第二传输线路阻抗不一致的影响,以有效确保信号接收的良好,而不致于使信号接收端识别错误。
以上所述仅为本申请的实施方式,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。

Claims (10)

1.一种信号传输电路的控制电路,所述信号传输电路包括第一传输线路和第二传输线路,其特征在于,所述控制电路包括:
检测电路,耦接所述第一传输线路和所述第二传输线路,所述检测电路用于检测所述第一传输线路的第一阻抗和所述第二传输线路的第二阻抗,以根据所述第一阻抗和所述第二阻抗生成调节信号;
调节电路,耦接所述第一传输线路、所述第二传输线路以及所述检测电路,所述调节电路接收所述检测电路发送的所述调节信号,以基于所述调节信号调节所述第一阻抗和/或所述第二阻抗,以使调节后的所述第一阻抗与调节后的所述第二阻抗相等。
2.根据权利要求1所述的控制电路,其特征在于,
所述检测电路接收所述第一传输线路和所述第二传输线路分别发送的第一差分信号和第二差分信号,以基于所述第一差分信号和所述第二差分信号分别检测得到所述第一传输线路的第一阻抗和所述第二传输线路的第二阻抗。
3.根据权利要求2所述的控制电路,其特征在于,
所述检测电路包括控制子电路以及耦接于所述控制子电路的第一减法电路和第二减法电路,所述第一减法电路耦接于所述第一传输线路的相对两端,所述第二减法电路耦接于所述第二传输线路的相对两端,所述控制子电路在所述第一减法电路接收到所述第一传输线路发送的所述第一差分信号时,检测得到所述第一传输线路的第一阻抗,并在所述第二减法电路接收到所述第二传输线路发送的所述第二差分信号时,检测得到所述第二传输线路的第二阻抗。
4.根据权利要求3所述的控制电路,其特征在于,
所述第一减法电路包括第一至第四电阻和第一运算放大器,第一电阻耦接所述第一传输线路的第一端和所述控制子电路的第一端,所述第一电阻耦接第二电阻的第一端和所述第一运算放大器的正极端,所述第二电阻的第二端接地,第三电阻的第一端耦接所述第一传输线路的第二端,所述第三电阻的第二端耦接所述第一运算放大器的负极端和所述第四电阻的第一端,所述第四电阻的第二端耦接所述第一运算放大器的输出端和所述控制子电路的第二端。
5.根据权利要求2所述的控制电路,其特征在于,
所述检测电路包括控制子电路、减法电路以及选通子电路,所述减法电路耦接所述控制子电路和所述选通子电路,所述选通子电路耦接所述第一传输线路和所述第二传输线路,以使所述减法电路选择性耦接所述第一传输线路或所述第二传输线路,以检测得到第一传输线路的第一阻抗或所述第二传输线路的第二阻抗。
6.根据权利要求1所述的控制电路,其特征在于,
所述调节电路包括第一可变电阻和第二可变电阻,所述第一可变电阻串联于所述第一传输线路,所述第二可变电阻串联于所述第二传输线路,以在所述调节电路接收到所述检测电路发送的所述调节信号时,增大所述第一可变电阻或所述第二可变电阻的阻抗值。
7.根据权利要求1所述的控制电路,所述信号传输电路还包括匹配电阻,所述匹配电阻耦接所述第一传输线路、所述第二传输线路以及所述调节电路,其特征在于,
所述调节电路在接收到所述检测电路发送的所述调节信号时,基于所述调节信号调节所述匹配电阻的第三阻抗,以使调节后的所述第三阻抗等于所述第一阻抗和所述第二阻抗之间的差值加上所述第一阻抗和所述第二阻抗之和。
8.根据权利要求7所述的控制电路,其特征在于,所述信号传输电路还包括终端电阻,所述终端电阻耦接所述第一传输线路、所述第二传输线路以及所述调节电路,其特征在于,
所述调节电路还包括第三可变电阻,所述第三可变电阻串联于所述终端电阻,以在所述调节电路接收到所述检测电路发送的所述调节信号时,调节所述第三可变电阻的第四阻抗,以使所述第四阻抗与所述终端电阻的第五阻抗之和等于所述第一阻抗和所述第二阻抗之间的差值加上所述第一阻抗和所述第二阻抗之和。
9.一种显示面板的信号控制电路,其特征在于,所述信号控制电路包括:
信号传输电路,包括第一传输线路和第二传输线路;
控制电路,包括检测电路和调节电路,所述检测电路耦接所述第一传输线路和所述第二传输线路,所述检测电路接收所述第一传输线路和所述第二传输线路分别发送的所述第一差分信号和所述第二差分信号,以基于所述第一差分信号和所述第二差分信号检测得到所述第一传输线路的第一阻抗和所述第二传输线路的第二阻抗,并根据所述第一阻抗和所述第二阻抗生成调节信号;
所述调节电路耦接所述第一传输线路、所述第二传输线路、所述检测电路以及外部显示面板,所述调节电路接收所述检测电路发送的所述调节信号,以基于所述调节信号调节所述第一阻抗和所述第二阻抗,以使调节后的所述第一阻抗与调节后的所述第二阻抗相等,并通过调节阻抗后的所述第一传输线路和所述第二传输线路分别将所述第一差分信号和所述第二差分信号发送给所述显示面板。
10.一种显示装置,包括相耦接的显示面板和信号控制电路,其特征在于,所述信号控制电路为如权利要求9中所述的信号控制电路。
CN202210519186.6A 2022-05-12 2022-05-12 一种控制电路、信号控制电路及显示装置 Active CN115035833B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210519186.6A CN115035833B (zh) 2022-05-12 2022-05-12 一种控制电路、信号控制电路及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210519186.6A CN115035833B (zh) 2022-05-12 2022-05-12 一种控制电路、信号控制电路及显示装置

Publications (2)

Publication Number Publication Date
CN115035833A true CN115035833A (zh) 2022-09-09
CN115035833B CN115035833B (zh) 2023-06-16

Family

ID=83120262

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210519186.6A Active CN115035833B (zh) 2022-05-12 2022-05-12 一种控制电路、信号控制电路及显示装置

Country Status (1)

Country Link
CN (1) CN115035833B (zh)

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080238443A1 (en) * 2007-04-02 2008-10-02 Samsung Sdi Co., Ltd. Differential signaling system and flat panel display with the same
US20090009242A1 (en) * 2007-07-06 2009-01-08 Realtek Semiconductor Corp. Line driver capable of automatically adjusting output impedance
CN101527693A (zh) * 2008-03-05 2009-09-09 中兴通讯股份有限公司 差分传输线阻抗匹配及偏置补偿装置和方法
US20100207930A1 (en) * 2009-02-17 2010-08-19 Chung Chun-Fan Driving apparatus for driving a liquid crystal display panel
CN102254523A (zh) * 2010-05-18 2011-11-23 硅工厂股份有限公司 玻璃覆晶型液晶显示装置
US20110285411A1 (en) * 2010-05-24 2011-11-24 Renesas Electronics Corporation Impedance detecting circuit and impedance detection method
CN102811265A (zh) * 2011-05-31 2012-12-05 瑞萨移动公司 半导体集成电路装置、电子装置以及无线通信装置
CN103247276A (zh) * 2013-04-25 2013-08-14 北京京东方光电科技有限公司 栅极驱动电路和阵列基板
US20140139284A1 (en) * 2012-11-16 2014-05-22 C-Media Electronics Inc. Common mode noise cancellation circuit for unbalanced signals
US20160099689A1 (en) * 2014-10-01 2016-04-07 Realtek Semiconductor Corp. Transmission line driver circuit for adaptively calibrating impedance matching
CN105577137A (zh) * 2014-10-10 2016-05-11 瑞昱半导体股份有限公司 用于自动校正阻抗匹配的传输线驱动电路
CN106548742A (zh) * 2016-11-11 2017-03-29 友达光电股份有限公司 面板驱动电路
CN107045861A (zh) * 2017-03-24 2017-08-15 惠科股份有限公司 差分信号传输电路和显示装置

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080238443A1 (en) * 2007-04-02 2008-10-02 Samsung Sdi Co., Ltd. Differential signaling system and flat panel display with the same
US20090009242A1 (en) * 2007-07-06 2009-01-08 Realtek Semiconductor Corp. Line driver capable of automatically adjusting output impedance
CN101527693A (zh) * 2008-03-05 2009-09-09 中兴通讯股份有限公司 差分传输线阻抗匹配及偏置补偿装置和方法
US20100207930A1 (en) * 2009-02-17 2010-08-19 Chung Chun-Fan Driving apparatus for driving a liquid crystal display panel
CN102254523A (zh) * 2010-05-18 2011-11-23 硅工厂股份有限公司 玻璃覆晶型液晶显示装置
US20110285411A1 (en) * 2010-05-24 2011-11-24 Renesas Electronics Corporation Impedance detecting circuit and impedance detection method
CN102811265A (zh) * 2011-05-31 2012-12-05 瑞萨移动公司 半导体集成电路装置、电子装置以及无线通信装置
US20140139284A1 (en) * 2012-11-16 2014-05-22 C-Media Electronics Inc. Common mode noise cancellation circuit for unbalanced signals
CN103247276A (zh) * 2013-04-25 2013-08-14 北京京东方光电科技有限公司 栅极驱动电路和阵列基板
US20160099689A1 (en) * 2014-10-01 2016-04-07 Realtek Semiconductor Corp. Transmission line driver circuit for adaptively calibrating impedance matching
CN105577137A (zh) * 2014-10-10 2016-05-11 瑞昱半导体股份有限公司 用于自动校正阻抗匹配的传输线驱动电路
CN106548742A (zh) * 2016-11-11 2017-03-29 友达光电股份有限公司 面板驱动电路
CN107045861A (zh) * 2017-03-24 2017-08-15 惠科股份有限公司 差分信号传输电路和显示装置

Also Published As

Publication number Publication date
CN115035833B (zh) 2023-06-16

Similar Documents

Publication Publication Date Title
US7924113B2 (en) Integrated front-end passive equalizer and method thereof
US7697251B2 (en) Powered communications interface with DC current imbalance compensation
US20210034563A1 (en) Methods and apparatus for an interface
US7499676B2 (en) Low voltage differential signaling transceiver
US4403183A (en) Active voltage probe
US5448200A (en) Differential comparator with differential threshold for local area networks or the like
CN115035833A (zh) 一种控制电路、信号控制电路及显示装置
JP4450554B2 (ja) 全二重通信システムにおける受信機インピーダンスの較正装置
US6417776B1 (en) Input buffer circuit having function for detecting cable connection
US20220109470A1 (en) Wireless communication system and reception apparatus
US7902835B2 (en) Transmission line driving circuit
US8125241B2 (en) Automatic de-emphasis setting for driving capacitive backplane
US20090085697A1 (en) Method and apparatus for analog validation of high speed buses using electromagnetic couplers
JP5425705B2 (ja) 容量性バックプレーンを駆動するためのディエンファシス自動設定
JP3166571B2 (ja) 平衡伝送回路
US7365532B2 (en) Apparatus to receive signals from electromagnetic coupler
US7995660B2 (en) Receiver termination circuit for a high speed direct current (DC) serial link
JP3664479B2 (ja) マイクプラグとラインプラグの検出回路、ジャックの共用回路、ジャックを共用するためのアダプタ、および、共用ジャックを備えるノートブック型pc
CN214412583U (zh) 电源均流电路、电源模块、电源系统和计算机设备
CN213403512U (zh) 信号转换模块及麦克风测试系统
JP5017036B2 (ja) マイクロホン用電源装置およびその平衡度調整方法
US10592458B1 (en) Bimodal impedance matching terminators
US6459277B1 (en) Line impedance calibration using actual impedance determination
US6801043B2 (en) Time domain reflectometry based transmitter equalization
CN112821741A (zh) 电源均流电路、电源模块、电源系统和计算机设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant