CN115016998B - 一种子模块自适配方法、装置、系统及存储介质 - Google Patents

一种子模块自适配方法、装置、系统及存储介质 Download PDF

Info

Publication number
CN115016998B
CN115016998B CN202210944244.XA CN202210944244A CN115016998B CN 115016998 B CN115016998 B CN 115016998B CN 202210944244 A CN202210944244 A CN 202210944244A CN 115016998 B CN115016998 B CN 115016998B
Authority
CN
China
Prior art keywords
module
sub
channel
modules
function board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210944244.XA
Other languages
English (en)
Other versions
CN115016998A (zh
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Hongtai Semiconductor Technology Co ltd
Original Assignee
Nanjing Hongtai Semiconductor Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Hongtai Semiconductor Technology Co ltd filed Critical Nanjing Hongtai Semiconductor Technology Co ltd
Priority to CN202210944244.XA priority Critical patent/CN115016998B/zh
Publication of CN115016998A publication Critical patent/CN115016998A/zh
Application granted granted Critical
Publication of CN115016998B publication Critical patent/CN115016998B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2247Verification or detection of system hardware configuration
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]

Abstract

本发明公开了一种子模块自适配方法、装置、测试系统及存储介质,该方法包括获取每个功能板模块上按一定顺序编码排布的子模块插座所对应的用于表征通道子模块插接情况的配置状态位;根据所述配置状态位和所述功能板模块对应的地址码,按照预设编码规则生成用于识别所述功能板模块上所插接通道子模块的子模块识别码;将所述子模块识别码通讯传输给上位机,使所述上位机自动解码识别各个所述功能板模块之间地址码和每个所述功能板模块上各个所述通道子模块的配置状态位,以及使上位机根据所述地址码、所述配置状态位和所述配置状态位所对应的顺序编码,按照一定顺序配置所插接的各个所述通道子模块所对应的测试通道顺序位。

Description

一种子模块自适配方法、装置、系统及存储介质
技术领域
本发明属于半导体集成电路检测技术领域,具体涉及一种子模块自适配方法、装置、系统及存储介质。
背景技术
在半导体行业集成电路测试过程中需要采用不同的功能板卡,来测试集成电路的电气参数与特性,在量产过程中为提升测试效率更需要搭配很多功能相同的通道子模块来进行多管脚,多站的测试应用。在实际的测试方案中用户会根据测试需要来优化配置功能板的通道子模块,减少测试设备板卡的闲置,降低制造成本,以达到生产效益最大化。
传统的方案通常是在功能主板上用拨码开关来分配设定子卡的识别码,应用软件按拨码开关设置的识别码来配置对应的测试通道顺序。不读取通道子模块本身的状态,这种方式操作繁琐,容易设置错误,与子模块的匹配性差,检查维护也非常不便。
其他的方案有在通道子模块上用FLASH存储器设置子模块的识别码,应用软件通过读取存储器内的识别码来判断通道子模块状态,再来配置对应的测试通道顺序,这种方式需要在每个通道子模块上预设识别码,会导致子模块的通用性较差,电路复杂,并增加生产检测工序,制造成本会较高。
发明内容
本发明的目的在于克服现有技术中的不足,提供一种子模块自适配方法、装置、测试系统及存储介质,达到测试通道顺序位自适配的效果,结构简单、操作简易、通用性强。
为达到上述目的,本发明是采用下述技术方案实现的。
第一方面,本发明提供了一种子模块自适配方法,包括如下步骤:
获取每个功能板模块上按一定顺序编码排布的子模块插座所对应的用于表征通道子模块插接情况的配置状态位;
根据所述配置状态位和所述功能板模块对应的地址码,按照预设编码规则生成用于识别所述功能板模块上所插接通道子模块的子模块识别码;
将所述子模块识别码通讯传输给上位机,使所述上位机自动解码识别各个所述功能板模块之间地址码和每个所述功能板模块上各个所述通道子模块的配置状态位,以及使上位机根据所述地址码、所述配置状态位和所述配置状态位所对应的顺序编码,按照一定顺序配置所插接的各个所述通道子模块所对应的测试通道顺序位。
进一步的,所述子模块插座上插接有所述通道子模块和未插接所述通道子模块所对应的配置状态位不相同:
当所述子模块插座上插接有所述通道子模块时,所述子模块插座所对应的配置状态位为高电平;
当所述子模块插座上没有插接所述通道子模块时,所述子模块插座所对应的配置状态位设置为低电平。
进一步的,所述子模块识别码的预设规则采用如下规则:
获取每个功能板模块上按一定顺序编码排布的子模块插座所对应的用于表征通道子模块插接情况的配置状态位并按一定顺序编码采用二进制数据表示,当所述配置状态位为高电平时,采用二进制数码1表示,当所述配置状态位为低电平时,采用二进制数码0表示;
根据表示所述配置状态的二进制数据转换成十六进制数据作为子模块识别码,并在配置状态位后面添加一个功能板模块对应的地址码。
进一步的,配置各个所述通道子模块所对应的测试通道顺序位的方法包括如下步骤:
上位机分别解码每个功能板模块所对应的所述子模块识别码获得用于表征通道子模块插接情况的配置状态位;
选取所述配置状态位为高电平的所述子模块插座及插接的所述通道子模块,并按照所述子模块插座的顺序编码由小到大依次排序;
再按照每个所述功能板模块的地址码由小到大依次排序,获得所述通道子模块所对应的测试通道顺序位。
第二方面,本发明提供了一种子模块自适配装置,包括:
上位机,
系统总线模块,与所述上位机通信连接,配置成对每个所述功能板模块分配一个所述地址码,
若干功能板模块,配置成插接于所述系统总线模块且不同所述功能板模块匹配一个唯一地址码,
若干通道子模块,配置成插接于所述功能板模块上按一定顺序编码排布的子模块插座中,
其中,所述功能板模块还配置成获取所述子模块插座所对应的用于表征通道子模块插接情况的配置状态位,并根据所述配置状态位和所述地址码,按照预设规则生成用于识别所述功能板模块上各个所述子模块插座中插接通道子模块的子模块识别码,并通过所述系统总线模块将所述子模块识别码传送给所述上位机;
所述上位机配置成自动解码识别各个所述功能板模块之间地址码和每个所述功能板模块上各个所述通道子模块的配置状态位,以及根据所述地址码、所述配置状态位和所述配置状态位所对应的顺序编码,按照一定顺序配置所插接的各个所述通道子模块所对应的测试通道顺序位。
进一步的,所述系统总线模块包括如下单元:
若干第一接口单元,配置成用于插接各个所述功能板模块;
地址分配单元,配置成用于向每个所述功能板模块分配一个所述地址码;
第一电源,配置成用于向所述接口单元和所述地址分配单元提供电能。
进一步的,所述功能板模块包括如下单元:
第二接口单元,配置成用于插接于所述系统总线模块的所述第一接口单元;
子模块单元,配置有若干用于插接所述通道子模块且按一定顺序编码排布的所述子模块插座;
状态识别单元,配置成用于识别所述子模块插座所对应的所述配置状态位;
主控模块,配置成获取所述配置状态位和所述地址码,以生成用于识别所述功能板模块上各个所述子模块插座中插接通道子模块的所述子模块识别码,并通过所述系统总线模块将所述子模块识别码发送给所述上位机。
进一步的,所述通道子模块包括如下单元:
第三接口单元,配置成用于外接测试版卡;
第四接口单元,配置成用于插接于所述功能板模块的所述子模块插座;
状态配置单元,配置成在插接时将所述通道子模块所对应的所述子模块插座的配置状态位配置为高电平,未插接时所述配置状态位配置为低电平;
第二电源,配置成向所述第三接口单元、所述第四接口单元、所述状态配置模块提供电能。
进一步的,所述状态配置模块包括与所述第二电源串联的上拉电路,用于插接时将所述配置状态位配置为高电平。
进一步的,所述状态识别单元包括缓冲器、第一下拉电阻、接地单元和主控电路,所述接地单元通过所述第一下拉电阻连接于所述主控电路,所述缓冲器通过所述主控电路连接于所述主控模块,且位于所述第一下拉电阻和所述主控模块之间;
所述通道子模块插接时,所述上拉电路通过所述第四接口单元依次连接所述子模块插座、所述主控电路、所述第一下拉电阻、所述接地单元,并通过所述主控电路上的所述缓冲器连接于所述主控模块。
进一步的,同一个所述功能板模块上的若干所述通道子模块具有一致通用性。
第三方面,本发明提供了一种测试系统,包括如第二方面中任一项所述的子模块自适配装置。
第四方面,本发明提供了一种存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现如第一方面中任一项所述子模块自适配方法的步骤。
与现有技术相比,本发明所达到的有益效果。
本发明提供的子模块自适配方法、装置、系统及存储介质,采用依次配合连接使用的上位机、系统总线模块、功能板模块和通道子模块,根据功能板模块的地址码与是否插接通道子模块的配置状态位,由上位机自适配测试通道顺序位,达到自适配技术效果,减少传统拨码开关等操作导致的失误,改善了自适配整体结构模块电路的可靠性和降低生产成本,并能够提高通道子模块的兼容性。
附图说明
图1是根据本发明实施例提供的一种子模块自适配方法的流程图。
图2是根据本发明实施例提供的一种子模块自适配装置的结构示意图。
图3 是根据本发明实施例提供的一种系统总线模块的示意图。
图4是根据本发明实施例提供的一种功能板模块的示意图。
图5是根据本发明实施例提供的一种通道子模块的示意图。
图6是根据本发明实施例提供的一种电路示意图。
图7是根据本发明实施例提供的一种子模块识别码和配置状态位列表。
图8是根据本发明实施例提供的一种测试通道配置表。
具体实施方式
下面结合附图对本发明作进一步描述。以下实施例仅用于更加清楚地说明本发明的技术方案,而不能以此来限制本发明的保护范围。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、 “底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”等的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以通过具体情况理解上述术语在本发明中的具体含义。
如图1所示,本发明实施例中提供了一种子模块自适配方法,包括如下步骤:
获取每个功能板模块上按一定顺序编码排布的子模块插座所对应的用于表征通道子模块插接情况的配置状态位;
根据配置状态位和功能板模块对应的地址码,按照预设编码规则生成用于识别功能板模块上所插接通道子模块的子模块识别码;
将子模块识别码通讯传输给上位机,使上位机自动解码识别各个功能板模块之间地址码和每个功能板模块上各个通道子模块的配置状态位,以及使上位机根据地址码、配置状态位和配置状态位所对应的顺序编码,按照一定顺序配置所插接的各个通道子模块所对应的测试通道顺序位。
在一些实施例中,子模块插座上插接有通道子模块和未插接通道子模块所对应的配置状态位不相同:
当子模块插座上插接有通道子模块时,子模块插座所对应的配置状态位为高电平;
当子模块插座上没有插接通道子模块时,子模块插座所对应的配置状态位设置为低电平。
在一些实施例中,配置状态位的高电平或低电平情况采用二进制数据表示,子模块识别码采用十六进制数据进行顺序编码排序。此外,除了十六进制数据表示方法,还可以转换成十进制等表示。
其中,子模块识别码的预设规则采用如下规则:
获取每个功能板模块上按一定顺序编码排布的子模块插座所对应的用于表征通道子模块插接情况的配置状态位并按一定顺序编码采用二进制数据表示,当所述配置状态位为高电平时,采用二进制数码1表示,当所述配置状态位为低电平时,采用二进制数码0表示;
根据表示所述配置状态位的二进制数据转换成十六进制数据作为子模块识别码,并在配置状态位后面添加一个功能板模块对应的地址码。
具体的,参考图7,功能板模块C1中按顺序编码依次排序的8个子模块插座中配置通道子模块情况,子模块识别码用二进制表示的话是:00010001,采用十六进制数据表示为:0x11。可知,顺序编码排序第一个和第五个的子模块插座中配置通道子模块。
功能板模块C8中按顺序编码依次排序的8个子模块插座中配置通道子模块情况,子模块识别码用二进制表示的话是:10001000,采用十六进制数据表示为:0x88。可知,顺序编码排序第四个和第八个的子模块插座中配置通道子模块。
在一些实施例中,配置各个通道子模块所对应的测试通道顺序位的方法包括如下步骤:
上位机分别解码每个功能板模块所对应的子模块识别码获得用于表征通道子模块插接情况的配置状态位;
选取配置状态位为高电平的子模块插座及插接的通道子模块,并按照子模块插座的顺序编码由小到大依次排序;
再按照每个功能板模块的地址码由小到大依次排序,获得通道子模块所对应的测试通道顺序位。
如图2所示,本发明实施例提供了一种子模块自适配装置,应用于半导体集成电路测试,该装置可看作是由上位机、系统总线模块、功能板模块和通道子模块所组成的组合电路结构,替代传统子模块识别电路,减少人为操作导致的失误,改善整个自适配电路的整体可靠性和可操作性。
子模块自适配装置具有结构简易,操作维护便捷,成本低廉等技术优点,该装置具体包括:
上位机;
系统总线模块,与上位机通信连接,配置成对每个功能板模块分配一个地址码,通过设定地址码来操控相应的功能板模块;
若干功能板模块,配置成插接于系统总线模块且不同功能板模块匹配一个唯一地址码;
若干通道子模块,配置成插接于功能板模块上按一定顺序编码排布的子模块插座中。其中,同一个功能板模块上的若干通道子模块具有一致通用性,能够提升通道子模块的兼容性。
具体的,上位机通过连接有通讯电缆的PCIE接口卡与系统总线模块进行交互,上位机软件读取到插接通道子模块的配置状态位后,自适应配置应用软件的测试通道顺序。
其中,功能板模块还配置成获取子模块插座所对应的用于表征通道子模块插接情况的配置状态位,并根据配置状态位和地址码,按照预设规则生成用于识别功能板模块上各个子模块插座中插接通道子模块的子模块识别码,并通过系统总线模块将子模块识别码传送给上位机;
上位机配置成自动解码识别各个功能板模块之间地址码和每个功能板模块上各个通道子模块的配置状态位,以及根据地址码、配置状态位和配置状态位所对应的顺序编码,按照一定顺序配置所插接的各个通道子模块所对应的测试通道顺序位。
在一些实施例中,参考图3,系统总线模块包括如下单元:
若干第一接口单元,配置成用于插接各个功能板模块;
地址分配单元,配置成用于向每个功能板模块分配一个地址码;
第一电源,配置成用于向接口单元和地址分配单元提供电能,以及用于配置各部分所需电压范围等。
在一些实施例中,参考图4,功能板模块包括如下单元:
第二接口单元,配置成用于插接于系统总线模块的第一接口单元;
子模块单元,配置有若干用于插接通道子模块且按一定顺序编码排布的子模块插座;
状态识别单元,配置成用于识别子模块插座所对应的配置状态位;
主控单元,配置成获取配置状态位和地址码,以生成用于识别功能板模块上各个子模块插座中插接通道子模块的子模块识别码,并通过系统总线模块将子模块识别码发送给上位机;
第三电源,用于为功能板模块中个单元提供电能。
在一些实施例中,主控单元还配置成对接收到的配置状态位、地址码进行判断。
在本实施例中,主控单元主要用来把通道子模块的配置状态位转换为十六位的系统总线信号,如八位的配置状态位为01010110,转换成十六进制表示为0x56,0x56上位机读取后识别出总共有几个高电平和第几位是高电平,高电平的个数就是通道子模块配置数量,对应的第几位是高电平就是配置子模块的序号。
例如,功能板模块C2和C7,上位机软件首先按照地址码的顺序,将按照配置状态位从低到高顺序编码进行配置通道顺序号,如下所示:
01(CH4)01(CH3)01(CH2)1(CH1)0
如读取到两组配置一样的通道子模块C8时,(也是0x56)第二块功能板模块(顺序号按地址码顺序分配)的通道顺序号配置为如下:
01(CH8)01(CH7)01(CH6)1(CH5)0
其余同理,至此,上位机软件完成了通道子模块的自动识别与通道顺序号的配置。
在一些实施例中,参考图5,通道子模块包括如下单元:
第三接口单元,配置成用于外接各类测试盒或测试板卡;
第四接口单元,配置成用于插接于功能板模块的子模块插座;
状态配置单元,配置成在插接时将通道子模块所对应的子模块插座的配置状态位配置为高电平,未插接时配置状态位配置为低电平;
第二电源,配置成向第三接口单元、第四接口单元、状态配置模块提供电能。
在一些实施例中,参考图6,状态配置模块包括与第二电源串联的上拉电路,用于插接时将配置状态位配置为高电平。
状态识别单元包括缓冲器、第一下拉电阻、接地单元和主控电路,接地单元通过第一下拉电阻连接于主控电路,缓冲器通过主控电路连接于主控单元,且位于第一下拉电阻和主控单元之间。
作为优选实施例,功能板模块的状态识别单元的电路支持多组状态位扩展功能,由主控单元电路来解码后,通过系统总线模块传递给上位机,上位机软件根据各个功能板模块的地址码与插接的通道子模块的配置状态位,按顺序配置应用软件的测试通道顺序位,达到自适配的效果。
通道子模块插接时,上拉电路通过第四接口单元依次连接子模块插座、主控电路、第一下拉电阻、接地单元,并通过主控电路上的缓冲器连接于主控单元。
具体的,状态配置单元和状态识别单元之间相连接组成完整的子模块状态读取和识别电路,用于配置相应的配置状态位和读取识别配置状态位,并通过相连接的系统总线模块传送给上位机进行解码识别和自适配排序等操作。
可知,本发明的子模块自适配装置、方法、系统等,无需人为操作,应用更简便,电路更可靠,产品寿命更长;较传统的存储器预设标志位电路,传输更稳定,工艺更简单,成本更低廉,兼容性更好。
本发明实施例还提供了一种测试系统,包括如上述述的子模块自适配装置。
本发明实施例还提供了一种存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现如上述子模块自适配方法的步骤。
参考图6、图7、图8,接下来结合具体实施例的使用操作,对本发明的子模块自适配方法的工作原理描述如下。
实施例1
本发明实施例的子模块自适配方法、装置等的自适配操作步骤如下。
步骤S1-1: 功能板模块C1插接选配通道子模块D1与D5时,通道子模块D1与D5内的第二电源与上拉电阻组成上拉电阻电路,并通过第四接口单元与功能板模块的子模块插座连接。
步骤S1-2:功能板模块C1内通过下拉电阻与接地单元组成下拉电阻电路,然后上拉电阻电路和下拉电阻电路之间相连接而成组合将会把通道子模块D1, D5对应的配置状态位设置为高电平,而其他没有配置通道子模块的配置状态位将默认为低电平。
步骤S1-3:配置状态位再经由功能板模块C1的缓冲器传输到主控单元,主控单元将把图7所示的子模块识别码0X11通过系统总线模块B传输给上位机A,上位机软件将会解码判断出配置的通道子模块的配置位置:00010001,即第一个和第五个的子模块插座中配置通道子模块,自动按顺序设置测试通道为CH1、CH2,参考图8。
当按照地址码顺序分配的第二块功能板模块C8时,继续上述读取识别过程,具体如下。
步骤S2-1: 功能板模块C8插接选配通道子模块D4与D8时,通道子模块D4与D8内的第二电源与上拉电阻组成上拉电阻电路,并通过第四接口单元与功能板模块的子模块插座连接。
步骤S2-2:功能板模块C8内通过下拉电阻与接地单元组成下拉电阻电路,然后上拉电阻电路和下拉电阻电路之间相连接而成组合将会把通道子模块D4, D8对应的配置状态位设置为高电平,而其他没有配置通道子模块的配置状态位将默认为低电平。
步骤S2-3:配置状态位再经由功能板模块C8的缓冲器传输到主控单元,主控单元将把图7所示的子模块识别码0X88通过系统总线模块B传输给上位机A,上位机软件将会解码判断出配置的通道子模块的位置:10001000,即第四个和第八个的子模块插座中配置通道子模块,自动按顺序设置测试通道并结合功能板模块的地址码顺序综合排序为CH3、CH4,参考图8。
以上仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和变形,这些改进和变形也应视为本发明的保护范围。

Claims (12)

1.一种子模块自适配方法,其特征在于,包括如下步骤:
获取每个功能板模块上按一定顺序编码排布的子模块插座所对应的用于表征通道子模块插接情况的配置状态位;
根据所述配置状态位和所述功能板模块对应的地址码,按照预设编码规则生成用于识别所述功能板模块上所插接通道子模块的子模块识别码;
将所述子模块识别码通讯传输给上位机,使所述上位机自动解码识别各个所述功能板模块之间地址码和每个所述功能板模块上各个所述通道子模块的配置状态位,以及使上位机根据所述地址码、所述配置状态位和所述配置状态位所对应的顺序编码,按照一定顺序配置所插接的各个所述通道子模块所对应的测试通道顺序位;
所述子模块插座上插接有所述通道子模块和未插接所述通道子模块所对应的配置状态位不相同:
当所述子模块插座上插接有所述通道子模块时,所述子模块插座所对应的配置状态位为高电平;
当所述子模块插座上没有插接所述通道子模块时,所述子模块插座所对应的配置状态位设置为低电平。
2.根据权利要求1所述的子模块自适配方法,其特征在于,所述子模块识别码的预设规则采用如下规则:
获取每个功能板模块上按一定顺序编码排布的子模块插座所对应的用于表征通道子模块插接情况的配置状态位并按一定顺序编码采用二进制数据表示,当所述配置状态位为高电平时,采用二进制数码1表示,当所述配置状态位为低电平时,采用二进制数码0表示;
根据表示所述配置状态的二进制数据转换成十六进制数据作为子模块识别码,并在配置状态位后面添加一个功能板模块对应的地址码。
3.根据权利要求2所述的子模块自适配方法,其特征在于,配置各个所述通道子模块所对应的测试通道顺序位的方法包括如下步骤:
上位机分别解码每个功能板模块所对应的所述子模块识别码获得用于表征通道子模块插接情况的配置状态位;
选取所述配置状态位为高电平的所述子模块插座及插接的所述通道子模块,并按照所述子模块插座的顺序编码由小到大依次排序;
再按照每个所述功能板模块的地址码由小到大依次排序,获得所述通道子模块所对应的测试通道顺序位。
4.一种子模块自适配装置,其特征在于,包括:
上位机,
系统总线模块,与所述上位机通信连接,配置成对每个功能板模块分配一个地址码,
若干功能板模块,配置成插接于所述系统总线模块且不同所述功能板模块匹配一个唯一地址码,
若干通道子模块,配置成插接于所述功能板模块上按一定顺序编码排布的子模块插座中,
其中,所述功能板模块还配置成获取所述子模块插座所对应的用于表征通道子模块插接情况的配置状态位,所述子模块插座上插接有所述通道子模块和未插接所述通道子模块所对应的配置状态位不相同:
当所述子模块插座上插接有所述通道子模块时,所述子模块插座所对应的配置状态位为高电平;
当所述子模块插座上没有插接所述通道子模块时,所述子模块插座所对应的配置状态位设置为低电平;
并根据所述配置状态位和所述地址码,按照预设规则生成用于识别所述功能板模块上各个所述子模块插座中插接通道子模块的子模块识别码,并通过所述系统总线模块将所述子模块识别码传送给所述上位机;
所述上位机配置成自动解码识别各个所述功能板模块之间地址码和每个所述功能板模块上各个所述通道子模块的配置状态位,以及根据所述地址码、所述配置状态位和所述配置状态位所对应的顺序编码,按照一定顺序配置所插接的各个所述通道子模块所对应的测试通道顺序位。
5.根据权利要求4所述的子模块自适配装置,其特征在于,所述系统总线模块包括如下单元:
若干第一接口单元,配置成用于插接各个所述功能板模块;
地址分配单元,配置成用于向每个所述功能板模块分配一个用于操控读取所述功能板模块上相应配置状态位的所述地址码;
第一电源,配置成用于向所述接口单元和所述地址分配单元提供电能。
6.根据权利要求5所述的子模块自适配装置,其特征在于,所述功能板模块包括如下单元:
第二接口单元,配置成用于插接于所述系统总线模块的所述第一接口单元;
子模块单元,配置有若干用于插接所述通道子模块且按一定顺序编码排布的所述子模块插座;
状态识别单元,配置成用于识别所述子模块插座所对应的所述配置状态位;
主控模块,配置成获取所述配置状态位和所述地址码,以生成用于识别所述功能板模块上各个所述子模块插座中插接通道子模块的所述子模块识别码,并通过所述系统总线模块将所述子模块识别码发送给所述上位机。
7.根据权利要求6所述的子模块自适配装置,其特征在于,所述通道子模块包括如下单元:
第三接口单元,配置成用于外接测试盒或测试板卡;
第四接口单元,配置成用于插接于所述功能板模块的所述子模块插座;
状态配置单元,配置成在插接时将所述通道子模块所对应的所述子模块插座的配置状态位配置为高电平,未插接时所述配置状态位配置为低电平;
第二电源,配置成向所述第三接口单元、所述第四接口单元、所述状态配置单元提供电能。
8.根据权利要求7所述的子模块自适配装置,其特征在于,所述状态配置单元包括与所述第二电源串联的上拉电路,用于插接时将所述配置状态位配置为高电平。
9.根据权利要求8所述的子模块自适配装置,其特征在于,所述状态识别单元包括缓冲器、第一下拉电阻、接地单元和主控电路,所述接地单元通过所述第一下拉电阻连接于所述主控电路,所述缓冲器通过所述主控电路连接于所述主控模块,且位于所述第一下拉电阻和所述主控模块之间;
所述通道子模块插接时,所述上拉电路通过所述第四接口单元依次连接所述子模块插座、所述主控电路、所述第一下拉电阻、所述接地单元,并通过所述主控电路上的所述缓冲器连接于所述主控模块。
10.根据权利要求9所述的子模块自适配装置,其特征在于,同一个所述功能板模块上的若干所述通道子模块之间具有一致通用性。
11.一种测试系统,其特征在于,包括如权利要求4~10中任一项所述的子模块自适配装置。
12.一种存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1~3中任一项所述子模块自适配方法的步骤。
CN202210944244.XA 2022-08-08 2022-08-08 一种子模块自适配方法、装置、系统及存储介质 Active CN115016998B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210944244.XA CN115016998B (zh) 2022-08-08 2022-08-08 一种子模块自适配方法、装置、系统及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210944244.XA CN115016998B (zh) 2022-08-08 2022-08-08 一种子模块自适配方法、装置、系统及存储介质

Publications (2)

Publication Number Publication Date
CN115016998A CN115016998A (zh) 2022-09-06
CN115016998B true CN115016998B (zh) 2022-10-21

Family

ID=83065287

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210944244.XA Active CN115016998B (zh) 2022-08-08 2022-08-08 一种子模块自适配方法、装置、系统及存储介质

Country Status (1)

Country Link
CN (1) CN115016998B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012167736A1 (zh) * 2011-06-08 2012-12-13 中兴通讯股份有限公司 主从式现场总线中从机地址顺序识别的方法及系统
CN109491852A (zh) * 2018-11-26 2019-03-19 十堰兴企信息科技有限公司 一种汽车电子检测装置定位系统及方法
CN112235435A (zh) * 2020-10-21 2021-01-15 递易(上海)智能科技有限公司 一种用于快速编码的方法与设备
CN114640650A (zh) * 2022-01-26 2022-06-17 珠海派诺科技股份有限公司 一种仪表设备自动编址方法、设备、介质及产品

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202772910U (zh) * 2012-07-05 2013-03-06 江苏欧帝电子科技有限公司 一种适用于液晶拼接器自动识别编码地址的装置
CN108270883B (zh) * 2018-02-02 2019-11-15 深圳曼顿科技有限公司 可自动分配设备通讯地址码的方法、断路器及存储介质
DE102018125894B4 (de) * 2018-10-18 2021-01-28 Bender Gmbh & Co. Kg Verfahren zum Auflösen eines Adresskonflikts bei dem Modbus RTU-Standardprotokoll
CN110855353B (zh) * 2019-11-19 2021-08-06 中电科思仪科技股份有限公司 一种适用于多种类型光模块的误码测试仪及测试系统
CN114830103A (zh) * 2019-12-16 2022-07-29 深圳市汇顶科技股份有限公司 跟踪处理程序模块系统和使用所述系统的方法
CN113645086A (zh) * 2021-10-18 2021-11-12 四川旷谷信息工程有限公司 控制设备的数据通信方法、装置及其介质

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012167736A1 (zh) * 2011-06-08 2012-12-13 中兴通讯股份有限公司 主从式现场总线中从机地址顺序识别的方法及系统
CN109491852A (zh) * 2018-11-26 2019-03-19 十堰兴企信息科技有限公司 一种汽车电子检测装置定位系统及方法
CN112235435A (zh) * 2020-10-21 2021-01-15 递易(上海)智能科技有限公司 一种用于快速编码的方法与设备
CN114640650A (zh) * 2022-01-26 2022-06-17 珠海派诺科技股份有限公司 一种仪表设备自动编址方法、设备、介质及产品

Also Published As

Publication number Publication date
CN115016998A (zh) 2022-09-06

Similar Documents

Publication Publication Date Title
CN115210589B (zh) 一种芯片测试装置及测试方法
CN101783466A (zh) 一种eSATA插座
CN101782888A (zh) 一种低厚度的eSATA存储装置
CN115016998B (zh) 一种子模块自适配方法、装置、系统及存储介质
US10729031B1 (en) Control system comprising multiple functional modules and addressing method for functional modules thereof
CN113985321B (zh) 一种带智能自学习能力的线缆连通性能测试装置和方法
CN212229622U (zh) 导航模组测试装置及系统
CN215682333U (zh) 一种基于can通信的自动地址分配设备
CN217239901U (zh) 一种便于接收hdmi信号的hub板
CN110824386A (zh) 一种用于电力机车电子插件箱的绕接线测试装置
CN201365033Y (zh) 一种低厚度的eSATA连接器
CN113010462A (zh) 自动调整PCIe信道配置的电路结构与方法
WO2008004269A1 (fr) Balise ic sans fil et système de balise ic sans fil
CN214278328U (zh) 一种老化测试系统
CN216310796U (zh) 一种存储设备量产检测装置
CN201365048Y (zh) 一种双界面的eSATA连接器
CN112636826B (zh) 具有oam功能的光模块的测试系统及测试方法
CN219456881U (zh) 支持多接触式接口并发通讯的接口电路及其智能卡
TWM561823U (zh) 串列式訊號傳輸控制模組
US20030121977A1 (en) Data collection system
TWI647554B (zh) Tandem signal transmission control module
CN108490338A (zh) 测试设备、测试方法、计算机设备和计算机可读存储介质
CN218068842U (zh) 一种多接口合并电路
TW201945949A (zh) 資料儲存裝置、記憶體控制電路與其監測方法
CN101783472B (zh) 一种容置多个插头的eSATA插座

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 210000 floor 2, building 26, South Park, Jiangsu Kecheng science and Technology Industrial Park, No. 19, Lanhua Road, Pukou District, Nanjing, Jiangsu Province

Patentee after: Nanjing Hongtai Semiconductor Technology Co.,Ltd.

Address before: 210000 floor 2, building 26, South Park, Jiangsu Kecheng science and Technology Industrial Park, No. 19, Lanhua Road, Pukou District, Nanjing, Jiangsu Province

Patentee before: Nanjing Hongtai Semiconductor Technology Co.,Ltd.

CP01 Change in the name or title of a patent holder