CN114994499A - 一种芯片测试方法及装置 - Google Patents

一种芯片测试方法及装置 Download PDF

Info

Publication number
CN114994499A
CN114994499A CN202210543048.1A CN202210543048A CN114994499A CN 114994499 A CN114994499 A CN 114994499A CN 202210543048 A CN202210543048 A CN 202210543048A CN 114994499 A CN114994499 A CN 114994499A
Authority
CN
China
Prior art keywords
command
chip
data
tested
command data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210543048.1A
Other languages
English (en)
Inventor
王锐
陈志丹
李建军
莫军
王亚波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Unicmicro Guangzhou Co ltd
Original Assignee
Unicmicro Guangzhou Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Unicmicro Guangzhou Co ltd filed Critical Unicmicro Guangzhou Co ltd
Priority to CN202210543048.1A priority Critical patent/CN114994499A/zh
Publication of CN114994499A publication Critical patent/CN114994499A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2896Testing of IC packages; Test features related to IC packages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/01Protocols
    • H04L67/12Protocols specially adapted for proprietary or special-purpose networking environments, e.g. medical networks, sensor networks, networks in vehicles or remote metering networks
    • H04L67/125Protocols specially adapted for proprietary or special-purpose networking environments, e.g. medical networks, sensor networks, networks in vehicles or remote metering networks involving control of end-device applications over a network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/06Notations for structuring of protocol data, e.g. abstract syntax notation one [ASN.1]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/22Parsing or analysis of headers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/26Special purpose or proprietary protocols or architectures

Abstract

本发明公开了一种芯片测试方法及装置,所述方法包括:实时监测第一服务器下发的数据;当监测到符合预设数据格式的命令数据时,对所述命令数据进行解析,提取第一命令;根据与待测芯片对应的通信协议将所述第一命令转化为对应的第一命令数据包并发送至所述待测芯片,以使所述待测芯片根据所述第一命令数据包执行对应操作。根据待测芯片选择对应的通信协议,将第一服务器发送的命令转化为待测芯片可接收的数据形式执行对应操作,无需开发FLASH操作的特定协议,也不需要引入特定的调试工具,可有效降低对盲封、快封及一些不具备JTAG调试接口的芯片进行测试的难度和成本,能够第一时间将芯片量产,缩短验证测试时间,为芯片的量产提供保障。

Description

一种芯片测试方法及装置
技术领域
本发明涉及计算机通信技术领域,特别是涉及一种芯片测试方法及装置。
背景技术
芯片从研发立项到量产供货需要经过一个漫长的生产和研发周期,包括设计、制造、封装和测试等多个环节。为了降低芯片设计风险,需要在项目研发过程中不断提高芯片验证的覆盖率,对芯片的性能进行测试调整。由于芯片制造生产的成本较高。且周期较长,一般采用小批量流片生产。流片指像流水线一样通过一系列工艺步骤制造芯片,在集成电路设计领域,“流片”指的是“试生产”,即设计完电路以后,先生产几片几十片,供测试用。如果测试通过,就照着这个样子开始大规模生产了。但小批量试产的芯片往往大多都是盲封或者快速封装的芯片,由于没有经过完整的工艺流程,内部时钟和电源等基本模块都没有经过调校,没有经过烧录Bootloader引导系统,不能正常工作。因而需要手动对内部时钟和电源模块进行校准,烧录Bootloader引导系统后才能像正常量产的芯片一样进行系统级的功能验证。且一些芯片由于没有像ARM内核的芯片那样有JTAG调试接口,不能用JTAG/SWD接口接入到芯片的内部模式,只能通过FLASH厂商预留的接口或者其他方式进行内部时钟和电源校准,烧录Bootloader引导系统。且一些芯片不具备ARM内核的芯片的JTAG调试接口,不能采用JTAG/SWD接口接入到芯片的内部模式,只能通过FLASH厂商预留的接口或者其他方式进行内部时钟和电源校准,烧录Bootloader引导系统。
对于一些盲封或者快封以及一些不具备JTAG调试接口的芯片,目前通过FLASH预留的接口接入芯片的内部,对时钟和电源进行校准,烧录Bootloader引导系统。上述方式除了需要特定的调试接口硬件外,还需要开发FLASH操作的特定协议。开发难度较大,开发过程较复杂。
发明内容
本申请提供了一种芯片测试方法,以实现对盲封、快封及一些不具备JTAG调试接口的芯片进行测试,从而无需额外引入特定的调试工具,也无需开发特定的操作协议。
第一方面,本申请提供了一种芯片测试方法,包括:
实时监测第一服务器下发的数据;
当监测到符合预设数据格式的命令数据时,对所述命令数据进行解析,提取第一命令;
根据与待测芯片对应的通信协议将所述第一命令转化为对应的第一命令数据包并发送至所述待测芯片,以使所述待测芯片根据所述第一命令数据包执行对应操作。
这样,预先设置好命令数据的数据格式,对第一服务器下发的数据进行监测,当监测到符合预设数据格式的命令数据时,对该命令数据进行解析,提取其中的命令。根据与待测芯片对应的通信协议将该命令进行组包生成对应的命令数据包并发送至待测芯片。根据待测芯片选择对应的通信协议,可将第一服务器发送的命令数据转化为待测芯片可接收的数据形式,对待测芯片执行对应操作,无需开发FLASH操作的特定协议,也不需要引入特定的调试工具,可有效降低对盲封、快封及一些不具备JTAG调试接口的芯片进行测试的难度和成本,能够第一时间将芯片量产,从而对芯片进行验证测试,加快测试进程,尽可能的缩短验证测试时间,为芯片的量产提供保障。
在一种实现方式中,所述实时监测第一服务器下发的数据,具体包括:
与所述第一服务器通过UART进行通信;
当接收到表示建立通信的标识数据时对所述第一服务器下发的数据进行实时监测。这样,与所述第一服务器通过UART进行通信,由于一个UART数据包含起始位、数据位和停止位,当检测到UART中断即为所述第一服务器发送命令完成。设置表征与第一服务器建立通信的特征数据,当接收到该数据时,可以确保与第一服务器建立通信。基于与第一服务器建立通信的基础上对第一服务器下发的数据进行监测,可以确保不会产生命令数据的错漏监测。
在一种实现方式中,所述当监测到符合预设数据格式的命令数据时,对所述命令数据进行解析,生成第一命令,具体包括:
所述预设数据格式依次包括头标识、命令标识和数据长度;
根据所述预设数据格式对所述命令数据进行解析;
提取所述命令数据中命令标识的数据,生成所述第一命令。
这样,由于第一服务器下发的数据并非都是命令数据,预先设置命令数据的格式,当监测到符合预设格式的数据时再对该数据进行解析,可以减少对非必要数据的解析,提高数据监测的效率,降低工作量。
在一种实现方式中,所述根据与待测芯片对应的通信协议将所述第一命令转化为对应的第一命令数据包,具体包括:
根据与所述待测芯片进行连接的接口,确定对应的通信协议;
根据所述通信协议对应的数据格式对所述第一命令进行组包,生成所述第一命令数据包。
在一种实现方式中,所述待测芯片根据所述第一命令数据包执行对应操作前,还包括:
接收来自所述第一服务器发送的接口使能的命令数据;
对所述接口使能的命令数据进行解析,提取接口使能命令;
根据所述与待测芯片对应的通信协议将所述接口使能命令转化为对应的接口使能命令数据包;
将所述接口使能命令数据包发送至所述待测芯片以使所述待测芯片的接口开启接收状态。
第二方面,本申请还提供一种芯片测试装置,包括:数据监测模块、命令提取模块和命令处理模块,具体为:
所述数据监测模块用于实时监测第一服务器下发的数据;
所述命令提取模块用于当监测到符合预设数据格式的命令数据时,对所述命令数据进行解析,提取第一命令;
所述命令处理模块用于根据与待测芯片对应的通信协议将所述第一命令转化为对应的第一命令数据包并发送至所述待测芯片,以使所述待测芯片根据所述第一命令数据包执行对应操作。
在一种实现方式中,所述数据监测模块用于实时监测第一服务器下发的数据,包括通信单元和监测单元,具体为:
所述通信单元用于与所述第一服务器通过UART进行通信;
所述监测单元用于当接收到表示建立通信的标识数据时对所述第一服务器下发的数据进行实时监测。
在一种实现方式中,所述命令提取模块用于当监测到符合预设数据格式的命令数据时,对所述命令数据进行解析,提取第一命令,具体包括:
所述预设数据格式依次包括头标识、命令标识和数据长度;
根据所述预设数据格式对所述命令数据进行解析;
提取所述命令数据中命令标识的数据,生成所述第一命令。
在一种实现方式中,所述命令处理模块用于根据与待测芯片对应的通信协议将所述第一命令转化为对应的第一命令数据包,具体包括:
根据与所述待测芯片进行连接的接口,确定对应的通信协议;
根据所述通信协议对应的数据格式对所述第一命令进行组包,生成所述第一命令数据包。
在一种实现方式中,所述待测芯片根据所述第一命令数据包执行对应操作前,还包括:
接收来自所述第一服务器发送的接口使能的命令数据;
对所述接口使能的命令数据进行解析,提取接口使能命令;
根据所述与待测芯片对应的通信协议将所述接口使能命令转化为对应的接口使能命令数据包;
将所述接口使能命令数据包发送至所述待测芯片以使所述待测芯片的接口开启接收状态。
第三方面,本申请还提供一种终端设备,包括处理器、存储器以及存储在所述存储器中且被配置为由所述处理器执行的计算机程序,所述处理器执行所述计算机程序时实现如上所述的芯片测试方法。
第四方面,本申请还提供一种计算机可读存储介质,所述计算机可读存储介质包括存储的计算机程序,其中,在所述计算机程序运行时控制所述计算机可读存储介质所在设备执行如上所述的芯片测试方法。
附图说明
图1是本发明实施例提供的一种芯片测试方法的流程示意图;
图2是本发明实施例提供的一种芯片测试装置的模块结构图。
具体实施方式
下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。
本申请的说明书和权利要求书及所述附图中的术语“第一”和“第二”等是用于区别不同对象,而不是用于描述特定顺序。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
首先,对本申请中的部分用语进行解释说明,以便于本领域技术人员理解。
(1)SPI接口:Serial Peripheral interface,串行外围设备接口,又称为4线串行总线。使用的4条信号线分别为:MOSI:主机输出从机输入数据线;MISO:主机输入从机输出数据线;SCLK:串行时钟,用来同步数据传输,由主机输出;SS:片选线,低电平有效,由主机输出。
(2)UART:一种通用串行数据总线,用于异步通信。该总线双向通信,可以实现全双工传输和接收。UART作为异步串口通信协议的一种,工作原理是将传输数据的每个字符一位接一位地传输
(3)私有协议:私有协议是指协议格式不公开的协议。两个设备之间的通信、设备与服务器的通信、设备和上位机的通信等,很多时候通信协议都是自定义的。例如QQ、Teamviewer、向日葵,还有一些商用产品的通信协议,工控类的工控协议,甚至恶意软件所使用的通讯协议,都可以理解为私有协议。而像IP、TCP、UDP、POP3、SMTP、HTTP等都是有RFC规范的,按照规范解码就可以得到的为公开协议。
实施例1
参见图1,图1是本发明实施例提供的一种芯片测试方法的流程示意图。本发明实施例提供一种芯片测试方法,包括步骤101至步骤103,各项步骤具体如下:
步骤101:实时监测第一服务器下发的数据;
步骤102:当监测到符合预设数据格式的命令数据时,对所述命令数据进行解析,提取第一命令;
步骤103:根据与待测芯片对应的通信协议将所述第一命令转化为对应的第一命令数据包并发送至所述待测芯片,以使所述待测芯片根据所述第一命令数据包执行对应操作。
通过电脑端PC应用程序“UM800y MPWSOC Boot固件烧录工具V1.0”、UM321x开发板与待测目标芯片等器件对本发明实施例所述的芯片测试方法进行一个实施例的介绍。在本发明实施例中,第一服务器为可以直接发出操控命令的计算机器,包括但不限于电脑、手机、平板、面板、触摸屏等服务器设备。
将UM321x开发板与电脑端PC通过USB转UART工具进行连接。由于该量产芯片不具备JTAG在线调试接口,所以无法通过JTAG/SWD接口对其进行手动量产,根据该待测芯片具备的SPI接口,采用4根杜邦线将待测目标芯片与UM321x开发板进行连接。
UM321x开发板与PC端通过USB转UART工具进行连接,通过UART进行通信。对UM321x开发板上电后进行时钟模块、UART模块,SPI模块的初始化。预先设置好表征电脑端PC应用程序与UM321x开发板之间建立连接的特征数据。在本发明实施例中,将该特征数据设置为连续接收到0x7E数据。由于UART的帧格式中有一停止位,表征数据已经结束传输。当UM321x开发板检测到UART中断发生,并且连续接收到两个0x7E数据时,则表示UM321x开发板与电脑端PC应用程序已建立连接关系,开启命令监听模式。
在本发明实施例中,预先设定电脑端PC应用程序与UM321x开发板的通信协议帧格式。其中,所述通信协议帧格式参见表1:
表1:通信协议帧格式
头标识 命令标识 数据长度 数据体 CRC16校验和
1字节 1字节 1个字节 长度不定 2个字节
根据上表可知,头标识固定为某个字段,占1个字节长度,例如0xAA、0xAC等数据均可,命令标识为具体命令字,也就是应用程序下发的具体命令,占1个字节长度;数据长度是数据体字节长度数,当数据体为空时长度填0,占1个字节长度;数据体的字节内容和长度根据命令标识不同而不同;CRC16校验和是指从命令标识开始到数据体的CRC16校验和,占2个字节长度。
当UM321x开发板检测到UART中断发生,且接收到的数据符合预先设置的通信协议帧格式时,解析命令标识中的数据,生成第一命令。根据UM321x开发板与待测目标芯片连接的SPI接口,确定两者间通信采用为SPIS协议。将第一命令组包成SPIS协议对应的数据帧格式,并发送至待检测目标芯片。其中,SPIS协议数据帧格式参见表2:
表2:SPIS协议数据帧格式
读/写数据位 操作选择位 操作地址位 读/写控制位
8个bit 7个bit 16个bit 1个bit
根据上表可知,SPIS协议数据由4个字节组成一帧数据,包括读写控制位、地址位、操作选择位、读/写数据位。其中操作选择位可以选择为对待测目标芯片的内部寄存器控制还是内部Flash控制。SPIS协议是一种基于SPI接口的主从私有通信协议,依赖于标准SPI接口进行数据的传输。在本发明实施例中,UM321x开发板为SPIS主机,待测目标芯片为SPIS从机。
在具体的实施例中,需要先对待测目标芯片的接口使能后,才能通过不同的命令数据包对待测目标芯片内部寄存器和flash进行读写操作。因此需要电脑端PC应用程序发起“Spis Enable”de1SPIS接口使能命令,UM321x开发板根据SPIS协议进行组包后通过SPI接口发送给待测目标芯片。待测目标芯片接到符合SPIS协议帧格式的数据后,SPI接口被使能。
在待测目标芯片的接口使能后,对待测目标芯片进行测试。在对待测目标芯片进行测试前需要将内部电源模块校调到最佳状态。具体的,电脑端PC应用程序发送TRIM LDO(调整内部电源)的命令给待测目标芯片,采用仪器如数字万用表监测输出电压的管脚,通过调整内部电源对应的寄存器的值调节内部电源模块的电压值达到量产目标值,将校调的最终记录作为写入寄存器的值LDO_VALUE。
接着对待测目标芯片的内部时钟及进行校调。具体的,电脑端PC应用程序发送TRIM CLOCK(调整内部时钟)的命令给待测目标芯片,采用示波器监测时钟输出管脚,通过调整内部时钟对应的寄存器的值调节内部时钟达到量产目标值,并将校调的最终记录作为写入寄存器的值CLOCK_VALUE。
擦除待测目标芯片内部flash区域,PC应用程序通过“Erase BOOT/NVR/EEPROM/MAIN”等命令,将待测目标芯片内部flash多个存储区域数据进行擦除,为后续写入量产参数做准准备。(Erase BOOT/NVR/EEPROM/MAIN:擦除BOOT、NVR、EEPROM、MAIN空间,这几个区域可以理解为不同功能的flash空间)。
在对待测目标芯片内部进行校擦除完成后,PC应用程序通过“Send CMD”命令将记录的LDO_VALUE、CLOCK_VALUE发送给待测目标芯片,进行内部电源和时钟的量产。量产完成后,PC应用程序发送“Download BOOT”(下载bootloader到BOOT空间)命令,将BOOT引导程序固件通过UM321x开发板烧录到待测目标芯片。BOOT引导程序的作用是芯片上电后,可以初始化时钟和外设等相应的硬件,进入到BOOT启动模式,可以用来擦除和下载应用程序。至此,完成对待测目标芯片的测试校调。
本发明实施例中,还提供了一种基于芯片测试设备的数据收集的设备,包括处理器、存储器以及存储在存储器中且被配置为由处理器执行的计算机程序,处理器执行计算机程序时实现上述的基于芯片测试设备的数据收集方法。
本发明实施例中,还提供了一种计算机可读存储介质,计算机可读存储介质包括存储的计算机程序,其中,在计算机程序运行时控制计算机可读存储介质所在设备执行上述的基于芯片测试设备的数据收集。示例性的,所述计算机程序可以被分割成一个或多个模块,所述一个或者多个模块被存储在所述存储器中,并由所述处理器执行,以完成本发明。所述一个或多个模块可以是能够完成特定功能的一系列计算机程序指令段,该指令段用于描述所述计算机程序在基于芯片测试设备的数据收集的设备中的执行过程。
所述基于芯片测试设备的数据收集的设备可以是桌上型计算机、笔记本、掌上电脑及云端服务器等计算设备。所述基于芯片测试设备的数据收集的设备可包括,但不仅限于,处理器、存储器、显示器。本领域技术人员可以理解,上述部件仅仅是基于芯片测试设备的数据收集的设备的示例,并不构成对基于芯片测试设备的数据收集的设备的限定,可以包括比所述部件更多或更少的部件,或者组合某些部件,或者不同的部件,例如所述基于芯片测试设备的数据收集的设备还可以包括输入输出设备、网络接入设备、总线等。
所称处理器可以是中央处理单元(Central Processing Unit,CPU),还可以是其他通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等,所述处理器是所述基于芯片测试设备的数据收集的设备的控制中心,利用各种接口和线路连接整个所述基于芯片测试设备的数据收集的设备的各个部分。
所述存储器可用于存储所述计算机程序和/或模块,所述处理器通过运行或执行存储在所述存储器内的计算机程序和/或模块,以及调用存储在存储器内的数据,实现所述基于芯片测试设备的数据收集的设备的各种功能。所述存储器可主要包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序(比如声音播放功能、文字转换功能等)等;存储数据区可存储根据手机的使用所创建的数据(比如音频数据、文字消息数据等)等。此外,存储器可以包括高速随机存取存储器,还可以包括非易失性存储器,例如硬盘、内存、插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(Secure Digital,SD)卡,闪存卡(Flash Card)、至少一个磁盘存储器件、闪存器件、或其他易失性固态存储器件。
其中,所述基于芯片测试设备的数据收集的设备集成的模块如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实现上述实施例方法中的全部或部分流程,也可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一个计算机可读存储介质中,该计算机程序在被处理器执行时,可实现上述各个方法实施例的步骤。其中,所述计算机程序包括计算机程序代码,所述计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。所述计算机可读介质可以包括:能够携带所述计算机程序代码的任何实体或装置、记录介质、U盘、移动硬盘、磁碟、光盘、计算机存储器、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、电载波信号、电信信号以及软件分发介质等。需要说明的是,所述计算机可读介质包含的内容可以根据司法管辖区内立法和专利实践的要求进行适当的增减,例如在某些司法管辖区,根据立法和专利实践,计算机可读介质不包括电载波信号和电信信号。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
本发明实施例提供的一种芯片测试方法,预先设置好命令数据的数据格式,对第一服务器下发的数据进行监测,当监测到符合预设数据格式的命令数据时,对该命令数据进行解析,提取其中的命令。根据与待测芯片对应的通信协议将该命令进行组包生成对应的命令数据包并发送至待测芯片。根据待测芯片选择对应的通信协议,可将第一服务器发送的命令数据转化为待测芯片可接收的数据形式,对待测芯片执行对应操作。对于一些盲封或者快封以及一些不具备JTAG调试接口的芯片,无需开发FLASH操作的特定协议,也不需要引入特定的调试工具,可有效降低对盲封、快封及一些不具备JTAG调试接口的芯片进行测试的难度和成本,能够第一时间将芯片量产,从而对芯片进行验证测试,加快测试进程,尽可能的缩短验证测试时间,为芯片的量产提供保障。
实施例2
参见图2,图2是本发明实施例提供的一种芯片测试装置的模块结构图。本发明实施例提供一种芯片测试装置,包括数据监测模块201、命令提取模块202和命令处理模块203;
所述数据监测模块201实时监测第一服务器下发的数据;
所述命令提取模块202用于当监测到符合预设数据格式的命令数据时,对所述命令数据进行解析,提取第一命令;
所述命令处理模块203用于根据与待测芯片对应的通信协议将所述第一命令转化为对应的第一命令数据包并发送至所述待测芯片,以使所述待测芯片根据所述第一命令数据包执行对应操作。
在本发明实施例中,所述数据监测模块201用于实时监测第一服务器下发的数据,包括通信单元和监测单元,具体为:所述通信单元用于与所述第一服务器通过UART进行通信;所述监测单元用于当接收到表示建立通信的标识数据时对所述第一服务器下发的数据进行实时监测。
在本发明实施例中,所述命令提取模块202用于当监测到符合预设数据格式的命令数据时,对所述命令数据进行解析,提取第一命令,具体包括:所述预设数据格式依次包括头标识、命令标识和数据长度;根据所述预设数据格式对所述命令数据进行解析;提取所述命令数据中命令标识的数据,生成所述第一命令。
在本发明实施例中,所述命令处理模块203用于根据与待测芯片对应的通信协议将所述第一命令转化为对应的第一命令数据包,具体包括:根据与所述待测芯片进行连接的接口,确定对应的通信协议;根据所述通信协议对应的数据格式对所述第一命令进行组包,生成所述第一命令数据包。
在本发明实施例中,所述待测芯片根据所述第一命令数据包执行对应操作前,还包括:接收来自所述第一服务器发送的接口使能的命令数据;对所述接口使能的命令数据进行解析,提取接口使能命令;根据所述与待测芯片对应的通信协议将所述接口使能命令转化为对应的接口使能命令数据包;将所述接口使能命令数据包发送至所述待测芯片以使所述待测芯片的接口开启接收状态。
所属领域的技术人员可以清楚的了解到,为描述的方便和简洁,上述描述的装置的具体工作过程,可以参考前述方法实施例中的对应过程,在此不在赘述。
本发明实施例提供的一种芯片测试装置,预先设置好命令数据的数据格式,对第一服务器下发的数据进行监测,当监测到符合预设数据格式的命令数据时,对该命令数据进行解析,提取其中的命令。根据与待测芯片对应的通信协议将该命令进行组包生成对应的命令数据包并发送至待测芯片。根据待测芯片选择对应的通信协议,可将第一服务器发送的命令数据转化为待测芯片可接收的数据形式,对待测芯片执行对应操作。对于一些盲封或者快封以及一些不具备JTAG调试接口的芯片,无需开发FLASH操作的特定协议,也不需要引入特定的调试工具,可有效降低对盲封、快封及一些不具备JTAG调试接口的芯片进行测试的难度和成本,能够第一时间将芯片量产,从而对芯片进行验证测试,加快测试进程,尽可能的缩短验证测试时间,为芯片的量产提供保障。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和替换,这些改进和替换也应视为本发明的保护范围。

Claims (10)

1.一种芯片测试方法,其特征在于,包括:
实时监测第一服务器下发的数据;
当监测到符合预设数据格式的命令数据时,对所述命令数据进行解析,提取第一命令;
根据与待测芯片对应的通信协议将所述第一命令转化为对应的第一命令数据包并发送至所述待测芯片,以使所述待测芯片根据所述第一命令数据包执行对应操作。
2.如权利要求1所述的一种芯片测试方法,其特征在于,所述实时监测第一服务器下发的数据,具体包括:
与所述第一服务器通过UART进行通信;
当接收到表示建立通信的标识数据时对所述第一服务器下发的数据进行实时监测。
3.如权利要求1所述的一种芯片测试方法,其特征在于,所述当监测到符合预设数据格式的命令数据时,对所述命令数据进行解析,生成第一命令,具体包括:
所述预设数据格式依次包括头标识、命令标识和数据长度;
根据所述预设数据格式对所述命令数据进行解析;
提取所述命令数据中命令标识的数据,生成所述第一命令。
4.如权利要求1所述的一种芯片测试方法,其特征在于,所述根据与待测芯片对应的通信协议将所述第一命令转化为对应的第一命令数据包,具体包括:
根据与所述待测芯片进行连接的接口,确定对应的通信协议;
根据所述通信协议对应的数据格式对所述第一命令进行组包,生成所述第一命令数据包。
5.如权利要求1所述的一种芯片测试方法,其特征在于,所述待测芯片根据所述第一命令数据包执行对应操作前,还包括:
接收来自所述第一服务器发送的接口使能的命令数据;
对所述接口使能的命令数据进行解析,提取接口使能命令;
根据所述与待测芯片对应的通信协议将所述接口使能命令转化为对应的接口使能命令数据包;
将所述接口使能命令数据包发送至所述待测芯片以使所述待测芯片的接口开启接收状态。
6.一种芯片测试装置,其特征在于,包括:数据监测模块、命令提取模块和命令处理模块,具体为:
所述数据监测模块用于实时监测第一服务器下发的数据;
所述命令提取模块用于当监测到符合预设数据格式的命令数据时,对所述命令数据进行解析,提取第一命令;
所述命令处理模块用于根据与待测芯片对应的通信协议将所述第一命令转化为对应的第一命令数据包并发送至所述待测芯片,以使所述待测芯片根据所述第一命令数据包执行对应操作。
7.如权利要求6所述的一种芯片测试装置,其特征在于,所述数据监测模块用于实时监测第一服务器下发的数据,包括通信单元和监测单元,具体为:
所述通信单元用于与所述第一服务器通过UART进行通信;
所述监测单元用于当接收到表示建立通信的标识数据时对所述第一服务器下发的数据进行实时监测。
8.如权利要求6所述的一种芯片测试装置,其特征在于,所述命令提取模块用于当监测到符合预设数据格式的命令数据时,对所述命令数据进行解析,提取第一命令,具体包括:
所述预设数据格式依次包括头标识、命令标识和数据长度;
根据所述预设数据格式对所述命令数据进行解析;
提取所述命令数据中命令标识的数据,生成所述第一命令。
9.如权利要求6所述的一种芯片测试装置,其特征在于,所述命令处理模块用于根据与待测芯片对应的通信协议将所述第一命令转化为对应的第一命令数据包,具体包括:
根据与所述待测芯片进行连接的接口,确定对应的通信协议;
根据所述通信协议对应的数据格式对所述第一命令进行组包,生成所述第一命令数据包。
10.如权利要求6所述的一种芯片测试装置,其特征在于,所述待测芯片根据所述第一命令数据包执行对应操作前,还包括:
接收来自所述第一服务器发送的接口使能的命令数据;
对所述接口使能的命令数据进行解析,提取接口使能命令;
根据所述与待测芯片对应的通信协议将所述接口使能命令转化为对应的接口使能命令数据包;
将所述接口使能命令数据包发送至所述待测芯片以使所述待测芯片的接口开启接收状态。
CN202210543048.1A 2022-05-18 2022-05-18 一种芯片测试方法及装置 Pending CN114994499A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210543048.1A CN114994499A (zh) 2022-05-18 2022-05-18 一种芯片测试方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210543048.1A CN114994499A (zh) 2022-05-18 2022-05-18 一种芯片测试方法及装置

Publications (1)

Publication Number Publication Date
CN114994499A true CN114994499A (zh) 2022-09-02

Family

ID=83027051

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210543048.1A Pending CN114994499A (zh) 2022-05-18 2022-05-18 一种芯片测试方法及装置

Country Status (1)

Country Link
CN (1) CN114994499A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116320052A (zh) * 2023-05-23 2023-06-23 珠海星云智联科技有限公司 用于通用验证方法学验证平台的网络报文自动生成方法

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060248391A1 (en) * 2005-05-02 2006-11-02 Glover Jeffrey C State machine-based command line debugger
US7444571B1 (en) * 2003-02-27 2008-10-28 Marvell International Ltd. Apparatus and method for testing and debugging an integrated circuit
JP2010086318A (ja) * 2008-09-30 2010-04-15 Digital Electronics Corp デバッグシステム
CN102495781A (zh) * 2011-11-30 2012-06-13 青岛海信信芯科技有限公司 Soc芯片的调试方法和调试系统
CN104461815A (zh) * 2014-12-11 2015-03-25 深圳芯邦科技股份有限公司 一种芯片调试方法及片上系统芯片
CN107861866A (zh) * 2017-09-30 2018-03-30 南京国睿中数电子科技有限公司 一种基于uart接口的嵌入式系统调试方法
CN110045266A (zh) * 2019-04-23 2019-07-23 珠海欧比特宇航科技股份有限公司 一种芯片通用测试方法及装置
CN111338867A (zh) * 2020-02-21 2020-06-26 广州思林杰网络科技有限公司 一种Type-C接口测试系统、方法、装置及介质
CN112506727A (zh) * 2020-12-16 2021-03-16 珠海昇生微电子有限责任公司 一种芯片调试、测试以及固件更新的方法及其系统
CN112595967A (zh) * 2020-11-24 2021-04-02 广芯微电子(广州)股份有限公司 一种芯片测试模式的进入方法及系统
CN113160875A (zh) * 2021-03-25 2021-07-23 南京英锐创电子科技有限公司 芯片测试系统和测试方法
CN114333962A (zh) * 2021-12-31 2022-04-12 成都博尔微晶科技有限公司 闪存芯片的测试方法、装置、系统、电子设备及存储介质

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7444571B1 (en) * 2003-02-27 2008-10-28 Marvell International Ltd. Apparatus and method for testing and debugging an integrated circuit
US20060248391A1 (en) * 2005-05-02 2006-11-02 Glover Jeffrey C State machine-based command line debugger
JP2010086318A (ja) * 2008-09-30 2010-04-15 Digital Electronics Corp デバッグシステム
CN102495781A (zh) * 2011-11-30 2012-06-13 青岛海信信芯科技有限公司 Soc芯片的调试方法和调试系统
CN104461815A (zh) * 2014-12-11 2015-03-25 深圳芯邦科技股份有限公司 一种芯片调试方法及片上系统芯片
CN107861866A (zh) * 2017-09-30 2018-03-30 南京国睿中数电子科技有限公司 一种基于uart接口的嵌入式系统调试方法
CN110045266A (zh) * 2019-04-23 2019-07-23 珠海欧比特宇航科技股份有限公司 一种芯片通用测试方法及装置
CN111338867A (zh) * 2020-02-21 2020-06-26 广州思林杰网络科技有限公司 一种Type-C接口测试系统、方法、装置及介质
CN112595967A (zh) * 2020-11-24 2021-04-02 广芯微电子(广州)股份有限公司 一种芯片测试模式的进入方法及系统
CN112506727A (zh) * 2020-12-16 2021-03-16 珠海昇生微电子有限责任公司 一种芯片调试、测试以及固件更新的方法及其系统
CN113160875A (zh) * 2021-03-25 2021-07-23 南京英锐创电子科技有限公司 芯片测试系统和测试方法
CN114333962A (zh) * 2021-12-31 2022-04-12 成都博尔微晶科技有限公司 闪存芯片的测试方法、装置、系统、电子设备及存储介质

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116320052A (zh) * 2023-05-23 2023-06-23 珠海星云智联科技有限公司 用于通用验证方法学验证平台的网络报文自动生成方法
CN116320052B (zh) * 2023-05-23 2023-09-05 珠海星云智联科技有限公司 用于通用验证方法学验证平台的网络报文自动生成方法

Similar Documents

Publication Publication Date Title
TWI386946B (zh) 記憶卡測試裝置及其測試方法
US7225357B2 (en) SDIO card development system
CN111610393A (zh) 多通道宽带微波集成组件自动测试系统及方法
CN114994499A (zh) 一种芯片测试方法及装置
CN109840209A (zh) 应用性能数据采集方法、终端、计算机设备及存储介质
CN113364747B (zh) 调试方法、装置、系统及数据集生成方法、装置
CN104536774B (zh) 芯片软件烧录方法
CN114281624A (zh) 一种i2c信号完整性的测试方法、系统、装置及设备
CN111651232A (zh) 一机多控方法、装置、系统及电子设备
CN112181460B (zh) 程序固件升级方法、装置、电子设备及存储介质
CN112887038A (zh) 无线通信设备的校准方法及装置
CN107885674B (zh) 蓝牙设备模拟器及其工作方法、蓝牙设备作业系统
CN114741243A (zh) 引脚配置方法、控制装置和存储介质
CN111159720B (zh) 对应答保护单调计数器rpmc进行测试的系统
CN115442451A (zh) 图像信号传输方法、显示装置测试设备
CN111541589B (zh) 对智能终端的扩展模块接口进行测试的方法、装置和设备
CN111371799B (zh) Mctp控制器收发数据的控制方法、装置及设备
CN211478501U (zh) 用于无线充电测试及开发的多功能装置
CN107704417A (zh) 与被测设备通信的方法及其通信系统
CN114253784A (zh) 芯片测试模式的配置方法、装置、soc芯片及电子设备
CN207706193U (zh) 一种数据传输测试优化装置
CN113034873A (zh) 传感器通信方法、装置和系统
CN111984577A (zh) 烧录控制系统以及烧录控制方法
CN113094278B (zh) 移动终端的调试方法、装置、设备和计算机可读存储介质
CN216621494U (zh) 温度监控装置及测试系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination