CN114981790A - 传输系统、其串行器、解串器、信号处理系统、汽车 - Google Patents

传输系统、其串行器、解串器、信号处理系统、汽车 Download PDF

Info

Publication number
CN114981790A
CN114981790A CN202180009997.5A CN202180009997A CN114981790A CN 114981790 A CN114981790 A CN 114981790A CN 202180009997 A CN202180009997 A CN 202180009997A CN 114981790 A CN114981790 A CN 114981790A
Authority
CN
China
Prior art keywords
deserializer
serializer
controller
error
interrupt
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202180009997.5A
Other languages
English (en)
Inventor
小宫俊秀
中村健哉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Publication of CN114981790A publication Critical patent/CN114981790A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0784Routing of error reports, e.g. with a specific transmission path or data flow
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0745Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in an input/output transactions management context
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0772Means for error signaling, e.g. using interrupts, exception flags, dedicated error registers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Human Computer Interaction (AREA)
  • Information Transfer Systems (AREA)

Abstract

串行器(200)在接收到介由多个第1中断信号线中的任意一个的中断请求时,对多个设备(102)中的发送了中断请求的一个错误设备进行确定,将错误设备的识别号发送到解串器(300),介由第1接口从错误设备读取状态信息,并将错误设备的状态信息发送到解串器(300)。解串器(300)能够将错误设备的识别号和状态信息保持于内部的寄存器,并介由第2中断信号线将中断请求发送到控制器。解串器(300)响应来自控制器(104)的读取命令,将错误设备的识别号及状态信息发送到控制器。

Description

传输系统、其串行器、解串器、信号处理系统、汽车
技术领域
本公开涉及一种传输系统。
背景技术
在多个半导体设备间,为了高速传输数据,广泛使用差分串行接口。尤其是,在采用CDR(Clock Data Recovery:时钟数据恢复)方式的无时钟传输中,能够通过将时钟埋入串行数据中并传输,从而利用单一的差分线来高速地传输数据。
可以看到,这样的差分串行接口的用途正在扩大,例如对于汽车中的车载设备间的数据传输,也使用差分串行接口。在专利文献1中,公开了一种能够以1条传输路来进行双向传输的AC耦合的接口。
图1是信号处理系统1R的框图。信号处理系统1R包括:多个设备2_1~2_3,其被设置于第1区域A1;控制器4,其被设置于离开第1区域A1数m~数十m的第2区域A2;以及传输系统10,其能够在第1区域A1与第2区域A2间进行双向传输。传输系统10包括:串行器12,其被设置于第1区域A1;解串器14,其被设置于第2区域A2;以及差分传输路16,其连接串行器12与解串器14。
控制器4为信号处理系统1R中的主控制器,在车载应用中,称为ECU(ElectronicControl Unit:电子控制单元)或ISP(Image Signal Processor:图像信号处理器)、DSP(Digital Signal Processor:数字信号处理器)等。
第1区域A1的设备2_1~2_3之一(在该例中,存在设备2_1,例如为照相机)生成图像数据等大容量数据。该设备2_1与串行器12之间介由MIPI(Mobile IndustryProcessor Interface:移动行业处理器接口)等高速串行接口20来连接。串行器12介由接口20来接收数据D1,并将其介由差分传输路16传输到解串器14。解串器14与控制器4之间也同样介由MIPI等高速串行接口22来连接,解串器14从串行器12接收的数据D1介由高速串行接口22被发送到控制器4。
在第1区域A1中,多个设备2_1~2_3介由I2C(Inter IC:内部IC)接口或SPI(Serial Peripheral Interface:串行外设接口)等低速串行接口24而与串行器12连接。此外,多个设备2_1~2_3分别介由专用的中断信号线26_1~26_3而与串行器12连接。
各设备2_#(#=1、2、3)在内部中发生错误时,会在内部的寄存器的预定的地址Adr1建立错误标志ERR,并将表示错误的主要原因等的错误状态STATUS写入到预定的地址Adr2。串行器12能够介由低速串行接口24来访问各设备2_#的寄存器。
在第2区域A2中,解串器14与控制器4也由低速串行接口28及中断信号线30连接。控制器4能够发出对任意的设备2的任意地址进行指定的读取命令,控制器4所发出的读取命令被从解串器14发送到串行器12,串行器12执行该读取命令。串行器12将读取命令所结果读取的数据发送到解串器14,作为针对原读取命令的响应,解串器14将读取的数据发送到控制器4。
现有技术文献
专利文献
专利文献1:国际公开WO2008/099523号
发明内容
发明要解决的课题
本发明人们在图1的信号处理系统1R中,针对将多个设备2各自的状态信息(错误信息等)汇集于控制器4进行了研究,并针对2个对比技术1、2进行了研究。
(对比技术1)
图2是表示从对比技术1的设备2向控制器4的状态信息的传输的一例的图。
当在设备2_2中发生异常时,值1被写入到错误设备2_2的寄存器的地址Adr1的错误标志ERR中,状态信息STATUS被写入到地址Adr2。非错误设备2_1、2_3的错误标志ERR的值为0。
设备2_2使中断信号线26_2的中断请求IRQ有效(S1)。该中断请求经由串行器12及解串器14而被发送到控制器6。控制器6所接收的中断请求IRQ表示在第1区域A1侧的多个设备2_1~2_3的一个中发生了异常,无法知道多个设备2_1~2_3中的哪一个是错误设备。
控制器4以中断信号的有效(S1)为触发,访问设备2_1~2_3各自的寄存器(S2_1~S2_3),并读取错误标志ERR的值。
然后,当检测到从设备2_2读出的错误标志ERR的值为1时,将设备2_2判定为错误设备,并再次访问设备2_2(S3),读取错误状态STATUS。
图3是对比技术1的状态信息的传输的序列图。当在设备2_2中发生错误时,错误处理被执行,地址Adr1的错误标志ERR的值被设置为1,表示错误主要原因的值被写入到地址Adr2的错误状态STATUS中(S0)。
错误设备2_2将中断请求IRQ发送到串行器12(S1a)。串行器12将中断请求IRQ发送到解串器S1b(S1b),解串器14使中断信号线30有效,并将错误的发生通知给控制器4(S1c)。图3的S1a~S1c相当于图2的S1。
接着,控制器4访问设备2_1的寄存器的地址Adr1(S2_1),并读取错误标志ERR的值。图3的S2_1a~S2_1f相当于图2的S2_1。具体而言,控制器4发出从地址为设备2_1、地址为Adr1的读取命令(S2_1a)。该读取命令被从解串器14发送到串行器12(S2_1b),串行器12执行该读取命令(S2_2c),并读取设备2_1的地址Adr1的错误标志ERR的值(S2_1d)。串行器12将读取的错误标志ERR发送到解串器14(S2_1e)。解串器14将接收的错误标志ERR发送到控制器104。基于该错误标志ERR的值,控制器4能够知道在设备2_1中是否发生了错误。
同样,控制器4也针对设备2_2、2_3来读取错误标志ERR(S2_2a~S2_2f、S2_3a~S2_3f)。
图3的S3a~S3f相当于图2的S3。因为从设备2_2读取的错误标志ERR的值为1,所以控制器4能够知道设备2_2为错误设备。控制器4发出以设备2_2的地址Adr2为对象的读取命令(S3a)。该读取命令被从解串器14发送到串行器12(S3b),解串器14读取被存储于设备2_2的状态信息STATUS(S3c~S3d)。然后,将读取的状态信息STATUS发送到解串器14(S3e),解串器14将其发送到控制器4(S3f)。
在对比技术1中,在解串器14与串行器12之间,会发生4次读取访问(S2_1~S2_3,S3),因此到取得错误状态STATUS为止的时间会变长。
(对比技术2)
图4是对信号处理系统1S中的状态信息的传输进行说明的图。在对比技术2的信号处理系统1S中,在解串器14与控制器4之间,设置有每个设备2的中断信号线30_1~30_3。
当在设备2_2中发生异常时,值1被写入到错误设备2_2的寄存器的地址Adr1的错误标志ERR中,状态信息STATUS被写入到地址Adr2。非错误设备2_1、2_3的错误标志ERR的值为0。
设备2_2使中断信号线26_2的中断请求IRQ有效(S1)。该中断请求介由串行器12及解串器14而被发送到控制器6。解串器14利用3条中断信号线30_1~30_3中的、错误设备2_2所对应的1条30_2,将中断请求IRQ发送到控制器4。控制器4能够在该阶段知道设备2_2为错误设备。
控制器4以中断信号的有效(S1)为触发,读取访问设备2_2的寄存器的地址Adr2(S3),并读取状态信息STATUS。
图5是对比技术2的状态信息的传输的序列图。当在设备2_2中发生错误时,错误处理被执行,地址Adr1的错误标志ERR的值被设置为1,表示错误主要原因的值被写入到地址Adr2的错误状态STATUS中(S0)。
错误设备2_2将中断请求IRQ发送到串行器12(S1a)。串行器12将中断请求IRQ发送到解串器S1b(S1b),解串器14使中断信号线30_2有效,并将错误的发生通知给控制器4(S1c)。图5的S1a~S1c相当于图4的S1。在该阶段中,控制器4知道设备2_2为错误设备。
控制器4针对设备2_2的地址Adr2进行读取访问,并读取状态信息STATUS(S3a~S3f)。S3a~S3f与图3的相同。
在对比技术2中,串行器12与解串器14之间的读取访问能够减少到1次,但需要在解串器14与控制器4之间,设置与设备2的个数相应的中断信号线30_1~30_3,进而会存在解串器14及控制器4的引脚数增加这样的问题。
本公开在上述状况下完成,其一个方案的例示性目的之一在于提供一种会抑制引脚数及布线数的增加,且控制器能够在短时间内取得状态信息的传输系统。
用于解决课题的手段
本公开的一个方案的传输系统包括:串行器,其被设置于第1区域,并相对于被设置于第1区域的多个设备,介由多个第1中断信号线来连接,并且介由第1接口来连接;以及解串器,其被设置于第2区域,能够从串行器接收串行数据,并相对于被设置于第2区域的控制器,介由第2中断信号线及第2接口来连接。串行器能够在接收介由多个第1中断信号线中的任意一个的中断请求时,对作为多个设备中的发送了中断请求的一个的错误设备进行确定,并将错误设备的识别号发送到解串器。进而,串行器能够介由第1接口,从错误设备读取状态信息,并将错误设备的状态信息发送到解串器。解串器能够将错误设备的识别号和状态信息保持于内部的寄存器,介由第2中断信号线将中断请求发送到控制器,并能够响应来自接收了介由第2中断信号线的中断请求的控制器的读取访问,将错误设备的识别号及状态信息发送到控制器。
本公开的另一方案为一种信号处理系统。该信号处理系统包括:多个设备,其被设置于第1区域;串行器,其被设置于第1区域;多个第1中断信号线,其连接多个设备与串行器;第1接口,其连接多个设备与串行器;解串器,其被设置于第2区域,并能够从串行器接收串行数据;控制器,其被设置于第2区域;第2中断信号线,其连接解串器与控制器;以及第2接口,其连接解串器与控制器。多个设备能够分别在发生异常时,介由多个第1中断信号线中的对应的一个,将中断请求发送到串行器。串行器能够在接收到介由多个第1中断信号线中的任意一个的中断请求时,对作为多个设备中的发送了中断请求的一个的错误设备进行确定,并将错误设备的识别号发送到解串器,并且从错误设备读取状态信息,并将错误设备的状态信息发送到解串器。解串器将错误设备的识别号和状态信息保持于内部的寄存器,对于控制器,能够介由第2中断信号线来发送中断请求。控制器能够在接收到介由第2中断信号线的中断请求时,介由第2接口,从解串器的寄存器中读取错误设备的识别号及状态信息。
本公开的又一方案为一种串行器。该串行器为一种能够向解串器发送串行数据的串行器,包括:串行接口电路,其能够与多个设备通信;多个中断引脚,其接收来自多个设备的中断请求;发射器,其向串行器发送数据;以及逻辑电路,其能够监视多个中断引脚,并在检测到来自作为多个设备之一的错误设备的中断请求时,介由发射器将错误设备的识别号发送到串行器,并且介由串行接口电路来访问错误设备,读取状态信息,并介由发射器将状态信息发送到解串器。
本公开的又一方案为一种解串器。该解串器为能够从串行器接收串行数据的解串器,包括:串行接口电路,其能够与控制器通信;错误输出引脚,其介由中断信号线和控制器连接;以及接收器,其从串行器接收错误设备的识别号及状态信息。接收器在从串行器接收错误设备的识别号时,介由错误输出引脚向控制器发送中断请求,串行接口电路在接收来自响应中断请求的控制器的读取访问时,响应读取访问,并将错误设备的识别号及状态信息发送到控制器。
另外,将以上构成要素任意地组合,或者将本公开的表达方式在方法、装置等之间转换后的结果,作为本发明的方案也是有效的。
发明效果
根据本公开的一个方案,会抑制引脚数及布线数的增加,且控制器能够在短时间内取得状态信息。
附图说明
图1是信号处理系统的框图。
图2是表示从对比技术1的设备向控制器的状态信息的传输的一例的图。
图3是对比技术1的状态信息的传输的序列图。
图4是对信号处理系统中的状态信息的传输进行说明的图。
图5是对比技术2的状态信息的传输的序列图。
图6是具备实施方式的传输系统的信号处理系统的框图。
图7是对从图6的信号处理系统中的设备向控制器的状态信息的传输进行说明的图。
图8是图6的信号处理系统中的状态信息的传输的序列图。
图9的(a)~图9的(c)是对比技术1、对比技术2及实施方式中的事务的时序图。
图10是串行器的构成例的框图。
图11是解串器的构成例的框图。
具体实施方式
(实施方式的概要)
以下,对本公开的一些例示性的实施方式的概要进行说明。该概要作为后述的详细说明的前置,以基本理解实施方式为目的,将一个或多个实施方式中的一些概念简化说明,并不对发明或公开的广度进行限定。此外,该概要并非可考虑到的全部实施方式的总括性的概要,并不对实施方式的不可欠缺的构成要素进行限定。方便起见,“一个实施方式”有时会用于指代本说明书中公开的一个实施方式(实施例及变形例)或多个实施方式(实施例及变形例)。
该概要并非可考虑的全部实施方式的广泛的概要,全部实施方式的重要的要素或重要的要素的确定也并不意图扩展一部分或全部方案的范围。其唯一的目的是,作为后面提示的更详细的说明的前置,以将1个或多个实施方式的若干概念简化的形式来进行提示。
一个实施方式的传输系统包括:串行器,其被设置于第1区域,并相对于被设置于第1区域的多个设备,介由多个第1中断信号线来连接,并且介由第1接口来连接;以及解串器,其被设置于第2区域,能够从串行器接收串行数据,并相对于被设置于第2区域的控制器,介由第2中断信号线及第2接口来连接。串行器能够在接收介由多个第1中断信号线中的任意一个的中断请求时,确定多个设备中的发送了中断请求的一个错误设备,并将错误设备的识别号发送到解串器。进而,串行器能够介由第1接口,从错误设备读取状态信息,并将错误设备的状态信息发送到解串器。解串器能够将错误设备的识别号和状态信息保持于内部的寄存器,介由第2中断信号线将中断请求发送到控制器,并能够响应来自接收了介由第2中断信号线的中断请求的控制器的读取访问,将错误设备的识别号及状态信息发送到控制器。
根据该构成,无需经由解串器及串行器的读取访问,因此,控制器能够在短时间内取得状态信息。此外,解串器与控制器之间的中断信号线可以为1条。
也可以是,在一个实施方式中,串行器介由第3接口与作为多个设备之一的主设备连接,解串器介由第4接口而与控制器连接,串行器介由第3接口来接收主设备所生成的主数据,并将主数据发送到解串器,解串器将从串行器接收的主数据介由第4接口发送到控制器。
也可以是,在一个实施方式中,主设备为照相机,主数据包含图像数据。
一个实施方式的信号处理系统包括:多个设备,其被设置于第1区域;串行器,其被设置于第1区域;多个第1中断信号线,其连接多个设备与串行器;第1接口,其连接多个设备与串行器;解串器,其被设置于第2区域,并能够从串行器接收串行数据;控制器,其被设置于第2区域;第2中断信号线,其连接解串器与控制器;以及第2接口,其连接解串器与控制器。多个设备能够分别在发生异常时,介由多个第1中断信号线中的对应的一个,将中断请求发送到串行器。串行器能够在接收到介由多个第1中断信号线中的任意一个的中断请求时,对多个设备中的发送了中断请求的一个错误设备进行确定,并将错误设备的识别号发送到解串器,并且从错误设备读取状态信息,并将错误设备的状态信息发送到解串器。解串器将错误设备的识别号和状态信息保持于内部的寄存器,对于控制器,能够介由第2中断信号线来发送中断请求。控制器能够在接收到介由第2中断信号线的中断请求时,介由第2接口,从解串器的寄存器中读取错误设备的识别号及状态信息。
一个实施方式的串行器为一种能够向解串器发送串行数据的串行器,包括:串行接口电路,其能够与多个设备通信;多个中断引脚,其接收来自多个设备的中断请求;发射器,其向串行器发送数据;以及逻辑电路,其能够监视多个中断引脚,并在检测到来自作为多个设备之一的错误设备的中断请求时,介由发射器将错误设备的识别号发送到串行器,并且介由串行接口电路来访问错误设备,读取状态信息,并介由发射器将状态信息发送到解串器。
一个实施方式的解串器为一种能够从串行器接收串行数据的解串器,包括:串行接口电路,其能够与控制器通信;错误输出引脚,其介由中断信号线与控制器连接;以及接收器,其从串行器接收错误设备的识别号及状态信息。接收器在从串行器接收到错误设备的识别号时,介由错误输出引脚向控制器发送中断请求,串行接口电路在接收到来自响应中断请求的控制器的读取访问时,响应读取访问,并将错误设备的识别号及状态信息发送到控制器。
(实施方式)
以下,参照附图,基于优选的实施方式来对本公开进行说明。针对各附图所示的相同或等同的构成要素、构件、以及处理,标注相同的附图标记,并适当省略重复的说明。此外,实施方式并不对发明进行限定,仅为例示,实施方式所记述的一切特征及其组合并不都是发明的实质性内容。
在本说明书中,所谓“构件A与构件B连接的状态”,包含构件A与构件B物理地直接连接的情况、以及构件A与构件B介由不会对它们的电连接状态造成实质的影响,或不会损害由它们的结合起到的功能或效果的、其他构件间接地连接的情况。
同样,所谓“构件C被设置在构件A与构件B之间的状态”,除了构件A与构件C、或构件B与构件C直接连接的情况外,还包括介由不会对它们的连接状态造成实质的影响,或不会损害由他们的结合起到的功能或效果的、其他构件间接地连接的情况。
图6是具备实施方式的传输系统110的信号处理系统100的框图。信号处理系统100包括传输系统110、多个(N个)(N≥2)设备102_1~102_N、以及控制器104。在本实施方式中,设N=3。
串行器200被设置于第1区域A1。串行器200与多个设备102_1~102_3之间介由低速的第1接口124来连接。第1接口124并不被特别地限定,但能够使用板载、或近距离用的串行接口。例如,第1接口124是以串行器200为主设备,以多个设备102_1~102_3为从设备的I2C或SPI等。多个设备102_1~102_3具有固有的识别号(从地址)。
各设备102_#(#=1,2,3)具有寄存器103_#。设备102_#在发生错误时,将内部的寄存器103_#的地址Adr1的值(错误标志ERR)设置为1,并将表示错误主要原因等的值写入到地址Adr2(状态信息STATUS)。
串行器200指定从地址,并针对多个设备102_1~102_3发出读取命令。在读取命令中,包含作为读取对象的寄存器的地址。多个设备102_1~102_3中的、从地址一致的设备将被存储于被指定的地址的数据发送到串行器200。
此外,串行器200与被设置于第1区域A1的多个设备102_1~102_3之间介由多个第1中断信号线126_1~126_3来连接。多个设备102_1~102_3分别在发生异常时,介由多个第1中断信号线126_1~126_3中的对应的一个,向串行器200发送中断请求IRQ(Interrupt ReQuest:中断请求)。
串行器200在接收到介由多个第1中断信号线126_1~126_3中的任意一个的中断请求IRQ时,对多个设备102中的发送了中断请求的一个错误设备102_#进行确定。在串行器200的存储器(寄存器)202中,存储有确定的错误设备102的识别号ID。串行器200将被存储于存储器202的识别号ID介由差分传输路112发送到解串器300。
此外,串行器200介由第1接口124,针对错误设备102_#发出读取命令,读取状态信息STATUS,并将其存储于存储器202。串行器200将被存储于存储器202的状态信息STATUS介由差分传输路112发送到解串器300。
在第2区域A2,设置有解串器300及控制器104。解串器300与控制器104之间介由低速的第2接口128来连接。第2接口128不被特别地限定,但与第1接口124相同,能够使用I2C或SPI等近距离或板载的接口,控制器104被分配为“主”,解串器300被分配为“从”。
此外,解串器300与控制器104之间介由第2中断信号线130来连接。
解串器300从串行器200将错误设备102_#的识别号ID及状态信息STATUS保持于内部的寄存器302。识别号ID被存储于地址Adr1,状态信息STATUS被存储于地址Adr2。
解串器300在从串行器200接收错误设备102_#的识别号ID时,针对控制器104,介由第2中断信号线130来发送中断请求IRQ。
控制器104在接收到介由第2中断信号线130的中断请求IRQ时,介由第2接口128,向解串器300发出读取命令。该读取命令包含寄存器302中的、存储识别号ID及状态信息STATUS的地址。解串器300响应来自控制器104的读取访问,将错误设备102的识别号ID及状态信息STATUS发送到控制器104。
以上是传输系统110及信号处理系统100的构成。
接着,对其动作进行说明。图7是对从图6的信号处理系统100中的设备102向控制器104的状态信息的传输进行说明的图。
在设备102_2中会发生异常。表示发生异常的标志及其主要原因(状态信息)被存储于设备102_2的内部的寄存器103_2。设备102_2使中断信号线126_2的中断请求IRQ有效,并将异常的发生通知给串行器200(S11)。
串行器200响应中断请求IRQ,确定为设备102_2是错误设备。然后,介由差分传输路112,将设备102_2的识别号ID发送到解串器300(S12)。解串器300将接收的识别号ID存储于寄存器302,并且介由第2中断信号线130向控制器104发送中断请求IRQ(S13)。
控制器104响应中断请求IRQ(S13),发出针对解串器300的寄存器302的读取命令read_cmd(S14)。
另一方面,串行器200向错误设备102_2发出读取命令read_cmd(S15),从错误设备102_2的寄存器103_2的地址Adr2读出状态信息STATUS,并将读出的状态信息STATUS存储于寄存器302。
接着,串行器200将状态信息STATUS发送到解串器300(S16)。状态信息STATUS被存储于寄存器303的地址Adr2。该状态信息STATUS被先响应控制器104所发出的读取命令(S14)而发送到控制器104。
图8是图6的信号处理系统100中的状态信息的传输的序列图。
在此,假定在第2个设备102_2中发生了错误。在设备102_2中,错误处理(S10)被执行,针对串行器200的中断请求IRQ被置于有效(S11a)。串行器200将使中断请求IRQ有效的设备102_2的设备ID(DevID)发送到解串器300(S12)。解串器300在接收到设备ID时,使向控制器104的中断请求IRQ有效(S13)。
控制器104响应中断请求(S13),发出针对解串器300的寄存器302的读取命令read_cmd(S14a)。
另一方面,串行器200向错误设备102_2发出读取命令read_cmd(S15a),从错误设备102_2的寄存器103_2的地址Adr2读出状态信息STATUS(S15b),并将读出的状态信息STATUS存储于寄存器302。
接着,串行器200将状态信息STATUS发送到解串器300(S16)。状态信息STATUS被存储于寄存器303的地址Adr2。该状态信息STATUS被先响应控制器104所发出的读取命令(S14a)而与设备ID一同发送到控制器104(S14b)。
图9的(a)~图9的(c)是对比技术1、对比技术2及实施方式中的事务的时序图。
接着,参照图9的(a)。在对比技术1中,在解串器14与串行器12之间,会发生4次读取访问(S2_1~S2_3,S5),因此到取得错误状态为止的时间会变长。
接着,参照图9的(b)。在对比技术2中,在串行器12与解串器14之间,会发生1次读取访问(S5)。但是,因为每个设备的中断信号线及引脚是必要的,所以硬件的规模会变大。
接着,参照图9的(c)。在本实施方式中,串行器200以中断信号的有效(S11)为触发,读取访问错误设备(S15),并取得状态信息。
串行器200将取得的状态信息发送到解串器300。控制器104响应中断请求S13,读取访问解串器300,并取得状态信息及错误设备的ID(S14)。
如此,本实施方式中的读取访问(S15)不像图9的(a)及图9的(b)那样等待来自解串器的请求就被执行,因此是高速的。
接着,对串行器200及解串器300的构成例进行说明。
图10是串行器200的构成例的框图。串行器200包括存储器202、串行接口电路204、发射器206、逻辑电路210、以及多个中断引脚IRQ1~IRQ3。另外,可连接于串行器200的设备的个数不被限定为3。
串行接口电路204被构成为能够与多个设备102通信。不限于此,串行接口电路204例如也可以符合I2C或SPI(Serial Peripheral Interface:串行外围接口)。
多个中断引脚IRQ1~IRQ3与多个设备102_1~102_3连接,接收中断请求。
发射器206将数据发送到解串器300。逻辑电路210对多个中断引脚IRQ1~IRQ3进行监视,并在检测到来自作为多个设备102_1~102_3之一的错误设备102_#的中断请求IRQ#时,介由发射器206,将错误设备102_#的ID发送到解串器300。
此外,逻辑电路210介由串行接口电路204来访问错误设备102_#,读取状态信息STATUS,并将其存储于存储器202。
逻辑电路210将错误设备102的识别号和状态信息STATUS介由发射器206发送到解串器300。
图11是解串器300的构成例的框图。解串器300包括寄存器302、串行接口电路304、接收器306、逻辑电路310及错误输出引脚ERR。
错误输出引脚ERR介由中断信号线与控制器104的中断引脚IRQ连接。
串行接口电路304被构成为能够与控制器104通信。串行接口电路304不限于此,串行接口电路304例如也可以符合I2C或SPI(Serial Peripheral Interface:串行外围接口)。
接收器306从串行器200的发射器206接收串行数据。在该串行数据中,包含错误设备的识别号及状态信息。
逻辑电路310在接收器306从串行器200接收错误设备102的识别号时,介由错误输出引脚ERR将中断请求IRQ发送到控制器104。
串行接口电路304在接收来自响应了中断请求IRQ的控制器104的读取访问时,响应读取访问,将错误设备102的识别号及状态信息发送到控制器104。
本领域技术人员应理解的是,上述实施方式仅为例示,在它们的各构成要素或各处理流程的组合中,能够存在各种变形例,且那样的变形例也处于本发明的范围中。以下,针对这样的变形例进行说明。
在图8的序列图中,控制器104响应中断请求IRQ(S13),发出1次读取命令,读出了错误设备的识别号和状态信息,但不限于此。
也可以是,解串器300在接收错误设备的识别号时(S12),发出中断请求IRQ,进而在接收错误设备的状态信息时(S16),发出中断请求IRQ。也可以是,响应这2次中断请求,控制器104读取错误设备的识别信息和状态信息。
在图8的序列图中,串行器200在读取错误设备的状态信息(S15a)之前,向解串器300发送错误设备的识别号(S12),但不限于此。也可以是,串行器200先读取错误设备的状态信息,然后,将识别号和状态信息发送到解串器300。
(用途)
信号处理系统100能够利用于车载用的通信系统,但不限于此。例如,在汽车设置一个或多个照相机。照相机的图像被汇集于车辆的ECU,但照相机与ECU的距离为数m,非常地长。对于这样的长距离的传输,能够利用包含串行器200和解串器300的传输系统110。照相机与多个设备102之一对应,ECU与控制器104对应。
对于实施方式,在不脱离权利要求书所规定的本发明的思想的范围内,允许许多变形例及配置的变更。
工业上的可利用性
本发明涉及一种传输系统。
附图标记说明
A1 第1区域
A2 第2区域
100 信号处理系统
102 设备
104 控制器
110 传输系统
112 差分传输路
124 第1接口
126 第1中断信号线
128 第2接口
130 第2中断信号线
200 串行器
202 存储器
204 串行接口电路
206 发射器
210 逻辑电路
300 解串器
302 寄存器
304 串行接口电路
306 接收器
310 逻辑电路

Claims (8)

1.一种传输系统,包括:
串行器,其被设置于第1区域,对于被设置于上述第1区域的多个设备,介由多个第1中断信号线来连接,并且介由第1接口来连接,以及
解串器,其被设置于第2区域,能够从上述串行器接收串行数据,并对于被设置于上述第2区域的控制器,介由第2中断信号线及第2接口来连接;
上述串行器能够在接收介由上述多个第1中断信号线中的任意一个的中断请求时,对上述多个设备中的发送了上述中断请求的一个错误设备进行确定,并将上述错误设备的识别号发送到上述解串器,并且介由上述第1接口来从上述错误设备读取状态信息,并将上述错误设备的上述状态信息发送到上述解串器;
上述解串器能够将上述错误设备的识别号和上述状态信息保持于内部的寄存器,介由上述第2中断信号线将中断请求发送到上述控制器,并能够响应来自接收到介由上述第2中断信号线的中断请求的上述控制器的读取命令,将上述错误设备的上述识别号及上述状态信息发送到上述控制器。
2.如权利要求1所述的传输系统,其中,
上述串行器与作为上述多个设备之一的主设备介由第3接口来连接;
上述解串器介由第4接口来与上述控制器连接;
上述串行器介由上述第3接口来接收上述主设备所生成的主数据,并将上述主数据发送到上述解串器;
上述解串器将从上述串行器接收的上述主数据介由上述第4接口来发送到上述控制器。
3.如权利要求2所述的传输系统,其中,
上述主设备为照相机,上述主数据包含图像数据。
4.一种信号处理系统,其包括如权利要求1~3的任意一项所述的传输系统。
5.一种信号处理系统,包括:
多个设备,其被设置于第1区域,
串行器,其被设置于上述第1区域,
多个第1中断信号线,其连接上述多个设备与上述串行器,
第1接口,其连接上述多个设备与上述串行器,
解串器,其被设置于第2区域,能够从上述串行器接收串行数据,
控制器,其被设置于上述第2区域,
第2中断信号线,其连接上述解串器与上述控制器,以及
第2接口,其连接上述解串器与上述控制器;
上述多个设备分别能够在发生异常时,介由上述多个第1中断信号线中的对应的一个来向上述串行器发送中断请求;
上述串行器能够在接收介由上述多个第1中断信号线中的任意一个的中断请求时,对上述多个设备中的发送了上述中断请求的一个错误设备进行确定,并将上述错误设备的识别号发送到上述解串器,并且从上述错误设备读取状态信息,并将上述错误设备的上述状态信息发送到上述解串器;
上述解串器能够将上述错误设备的识别号和上述状态信息保持于内部的寄存器,并介由上述第2中断信号线将中断请求发送到上述控制器;
上述控制器能够在接收介由上述第2中断信号线的中断请求时,介由上述第2接口,从上述解串器的上述寄存器中,读取上述错误设备的上述识别号及上述状态信息。
6.一种汽车,其包括如权利要求4或5所述的信号处理系统。
7.一种串行器,其能够向解串器发送串行数据;
该串行器包括:
串行接口电路,其能够与多个设备通信,
多个中断引脚,其接收来自上述多个设备的中断请求,
发射器,其向上述串行器发送数据,以及
逻辑电路,其能够对上述多个中断引脚进行监视,并在检测到来自作为上述多个设备之一的错误设备的中断请求时,介由上述发射器,将上述错误设备的识别号发送到上述串行器,并且介由上述串行接口电路来访问上述错误设备,读取状态信息,并介由上述发射器将上述状态信息发送到上述解串器。
8.一种解串器,其能够从串行器接收串行数据;
该解串器包括:
串行接口电路,其能够与控制器通信,
错误输出引脚,其介由中断信号线来与上述控制器连接,以及
接收器,其从上述串行器接收错误设备的识别号及状态信息;
上述接收器在从上述串行器接收上述错误设备的识别号时,介由上述错误输出引脚将中断请求发送到上述控制器;
上述串行接口电路在接收来自响应了上述中断请求的上述控制器的读取访问时,响应上述读取访问,将上述错误设备的上述识别号及上述状态信息发送到上述控制器。
CN202180009997.5A 2020-03-26 2021-03-19 传输系统、其串行器、解串器、信号处理系统、汽车 Pending CN114981790A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2020056346 2020-03-26
JP2020-056346 2020-03-26
PCT/JP2021/011459 WO2021193455A1 (ja) 2020-03-26 2021-03-19 伝送システム、そのシリアライザ、デシリアライザ、信号処理ステム、自動車

Publications (1)

Publication Number Publication Date
CN114981790A true CN114981790A (zh) 2022-08-30

Family

ID=77892598

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202180009997.5A Pending CN114981790A (zh) 2020-03-26 2021-03-19 传输系统、其串行器、解串器、信号处理系统、汽车

Country Status (5)

Country Link
US (1) US20230015354A1 (zh)
JP (1) JPWO2021193455A1 (zh)
CN (1) CN114981790A (zh)
DE (1) DE112021001247T5 (zh)
WO (1) WO2021193455A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4243410A1 (en) * 2022-03-10 2023-09-13 Bayerische Motoren Werke Aktiengesellschaft Method for safety monitoring of a communication network of an automated vehicle, and communication network

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009141526A (ja) * 2007-12-04 2009-06-25 Canon Inc 制御システム及び割り込み方法
JP6136754B2 (ja) * 2013-08-21 2017-05-31 富士ゼロックス株式会社 通信制御装置及び画像形成装置

Also Published As

Publication number Publication date
DE112021001247T5 (de) 2023-01-19
US20230015354A1 (en) 2023-01-19
WO2021193455A1 (ja) 2021-09-30
JPWO2021193455A1 (zh) 2021-09-30

Similar Documents

Publication Publication Date Title
US5499346A (en) Bus-to-bus bridge for a multiple bus information handling system that optimizes data transfers between a system bus and a peripheral bus
US7715450B2 (en) Sideband bus setting system and method thereof
US6502019B1 (en) Electronic digital device employing fault detection
KR20130129388A (ko) 프로세서 모듈들 사이에서 데이터를 송신하는 방법 및 회로 배열
JP2996440B2 (ja) データ処理システムの診断方式
US8639905B2 (en) Microcontroller and electronic control unit
WO2001080009A2 (en) Fault-tolerant computer system with voter delay buffer
CN114981790A (zh) 传输系统、其串行器、解串器、信号处理系统、汽车
JP4399457B2 (ja) マルチチャンネルcanアプリケーションにおける診断装置及び診断方法
CN114579392A (zh) 用于写事务的axi总线监视器
US7945714B2 (en) Apparatus and method of tracing descriptors in host controller
CN116156114A (zh) 一种车载视频分路采集系统及方法
US20010023465A1 (en) Packet transmitting/ receiving method and apparatus for computer system
EP4243410A1 (en) Method for safety monitoring of a communication network of an automated vehicle, and communication network
CN112291128B (zh) 基于总线的通信系统、片上系统和用于其的方法
WO2021196132A1 (zh) 故障检测方法和装置、故障检测系统和电子设备
CN115065572B (zh) 一种面向车载电子系统的can fd控制器
EP3907614A1 (en) Semiconductor device
CN109240955B (zh) 电子装置
US6642733B1 (en) Apparatus for indentifying defects in electronic assemblies
WO2021106353A1 (ja) 電子制御装置
US20210342278A1 (en) Memory card for data transfer system, data storage device, system host, and memory card identification method
CN117135309A (zh) 一种座舱监控系统
CN117836757A (zh) 一种高级扩展接口总线及片上系统
US6766405B2 (en) Accelerated error detection in a bus bridge circuit

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination