CN114785454A - 信号处理系统及处理方法 - Google Patents

信号处理系统及处理方法 Download PDF

Info

Publication number
CN114785454A
CN114785454A CN202210335896.3A CN202210335896A CN114785454A CN 114785454 A CN114785454 A CN 114785454A CN 202210335896 A CN202210335896 A CN 202210335896A CN 114785454 A CN114785454 A CN 114785454A
Authority
CN
China
Prior art keywords
signal
input signal
delay
submodule
signal processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210335896.3A
Other languages
English (en)
Inventor
王卫
金广厚
赵炜卓
赵天亮
赵勇
张人龙
向亮
徐铭泽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
State Grid Corp of China SGCC
State Grid Beijing Electric Power Co Ltd
Original Assignee
State Grid Corp of China SGCC
State Grid Beijing Electric Power Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by State Grid Corp of China SGCC, State Grid Beijing Electric Power Co Ltd filed Critical State Grid Corp of China SGCC
Priority to CN202210335896.3A priority Critical patent/CN114785454A/zh
Publication of CN114785454A publication Critical patent/CN114785454A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0015Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy
    • H04L1/0017Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy where the mode-switching is based on Quality of Service requirement
    • H04L1/0018Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy where the mode-switching is based on Quality of Service requirement based on latency requirement

Landscapes

  • Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本申请公开了一种语音信号处理系统及处理方法。其中,该系统包括:信号处理模块和信号延迟模块,所述信号处理模块与所述信号延迟模块连接;所述信号处理模块用于对接收到的输入信号进行延迟处理;所述信号延迟模块用于在设定时段内对所述输入信号进行延迟处理,其中,所述设定时段表示所述信号处理模块对所述输入信号进行信号延迟处理的时段。本申请解决了由于信号转换不及时造成的信号中断的技术问题。

Description

信号处理系统及处理方法
技术领域
本申请涉及信号处理领域,具体而言,涉及一种信号处理系统及处理方法。
背景技术
基于调控云进行网络下令,它的主要作用就是实现点与点之间的信息传输与交换,一个好的数据传输方式可以提高数据传输的实时性和可靠性,数据传输部分在整个系统中处于重要的地位,相当于人体的神经给身体的各个部位传输信号,如何高效地、准确地、及时地传输采集模块采集到的数字信息是一个重要的课题,数据信号的基本传输方式有三种:基带传输、频带传输和数字数据传输,基带传输是基带数据信号(数据终端输出的未经调制变换的数据信号)直接在电缆信道上传输。基带传输是不搬移基带数据信号频谱的传输方式,频带传输是基带数据信号经过调制,将其频带搬移到相应的载频频带上再传输,数字数据传输是利用PCM(Pulse Code Modulation,脉冲编码调制)信道传输数据信号。在进行网络下令的指令下达过程中,需要应用终端设备进行传输,在终端通过设备的信道传输音频信号,是调控云平台应用中重要的下令方式。
目前在调控云的网络下令传输中,终端的设备在对处理过后的信道信号输送至其他的信道中进行转换时,传输过程中容易使信号出现瞬时中断的情况,使得传输和转换信道信号很不稳定,从而不便于调控云平台下令至终端设备,不便于通过终端设备进行信道信号输送。
针对上述的问题,目前尚未提出有效的解决方案。
发明内容
本申请实施例提供了一种信号处理系统及处理方法,以至少解决由于信号转换不及时造成的信号中断的技术问题。
根据本申请实施例的一个方面,提供了一种信号处理系统,包括:信号处理模块和信号延迟模块,所述信号处理模块与所述信号延迟模块连接;所述信号处理模块用于对接收到的输入信号进行延迟处理;所述信号延迟模块用于在设定时段内对所述输入信号进行延迟处理,其中,所述设定时段表示所述信号处理模块对所述输入信号进行信号延迟处理的时段。
可选地,所述信号延迟模块包括:信道存储子模块、地址获取子模块、偏置数据获取子模块和延迟计算子模块;所述地址获取子模块用于获取所述输入信号的发送地址;所述信道存储子模块用于按照所述发送地址接收所述输入信号,并将所述输入信号进行存储;所述延迟计算子模块用于计算所述输入信号的延迟量,并将所述输入信号按照所述延迟量延迟后输出;所述偏置数据获取模块用于计算信号的中断概率。
可选地,所述信号处理模块包括:第一信号处理子模块、第二信号处理子模块和选择子模块;所述选择子模块用于选择目标子模块对所述输入信号进行处理,其中,所述目标子模块为所述第一信号处理子模块与第二信号处理子模块中未处于信号处理状态的子模块。
可选地,所述第一信号处理子模块,包括:第一乘法单元、第二乘法单元和加法单元;所述第一乘法单元用于所述输入信号里的第一路信号延迟量相关计算中的乘法计算;所述第二乘法模块用于所述输入信号里的第二路信号延迟量相关计算中的乘法计算;所述加法模块用于对所述第一路信号延迟量和所述第二路信号延迟量相关计算中的累加计算。
可选地,所述地址获取子模块,包括:第一地址获取单元和第二地址获取单元;所述第一地址获取单元用于获取所述输入信号的发送地址;所述第二地址获取单元用于二次获取所述输入信号的发送地址,作为验证发送地址,其中,所述验证发送地址用于与所述发送地址对比,确定所述第一地址获取单元获取的所述发送地址与所述验证发送地址一致。
根据本申请实施例的另一方面,还提供了一种信号处理方法,包括:在设定时段内获取输入信号;对所述输入信号进行延迟处理,其中,所述设定时段表示所述信号处理模块对所述输入信号进行信号延迟处理的时段。
可选地,对所述输入信号进行延迟处理,包括:确定所述输入信号的延迟量;将所述输入信号按照所述延迟量延迟后输出。
根据本申请实施例的另一方面,还提供了一种信号处理装置,其特征在于,包括:获取模块,用于在设定时段内获取输入信号;处理模块,用于对所述输入信号进行延迟处理,其中,所述设定时段表示所述信号处理模块对所述输入信号进行信号延迟处理的时段。
根据本申请实施例的再一方面,还提供了一种非易失性存储介质,所述非易失性存储介质包括存储的程序,其中,在所述程序运行时控制所述非易失性存储介质所在设备执行上述的信号处理方法。
根据本申请实施例的再一方面,还提供了一种通信设备,包括存储器和处理器;所述处理器用于运行存储在存储器中的程序,其中,所述程序运行时执行上述的信号处理方法。
在本申请实施例中,采用信号处理模块和信号延迟模块,所述信号处理模块与所述信号延迟模块连接;所述信号处理模块用于对接收到的输入信号进行延迟处理;所述信号延迟模块用于在设定时段内对所述输入信号进行延迟处理,其中,所述设定时段表示所述信号处理模块对所述输入信号进行信号延迟处理的时段的方式,通过在信号处理模块对信号进行延迟处理的时段,利用增加的信号延迟模块对待延迟的信号进行延迟处理,达到了信号处理不中断的目的,从而实现了信号传输稳定的技术效果,进而解决了由于信号转换不及时造成的信号中断技术问题。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1是本申请实施例中的一种可选地信号处理系统的示意图;
图2是根据本申请实施例的一种可选的信号延迟处理模块的示意图;
图3是根据本申请实施例的另一种可选地信号处理系统示意图;
图4是根据本申请实施例的一种可选的信号处理方法流程图;
图5是根据本申请实施例的一种可选信号处理装置示意图。
具体实施方式
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
根据本申请实施例,提供了一种信号处理系统,需要说明的是,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行,并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
图1是根据本申请实施例的信号处理系统,如图1所示,该系统包括如下几个部分:信号处理模块10和信号延迟模块12,所述信号处理模块10与所述信号延迟模块12连接;所述信号处理模块10用于对接收到的输入信号进行延迟处理;所述信号延迟模块12用于在设定时段内对所述输入信号进行延迟处理,其中,所述设定时段表示所述信号处理模块10对所述输入信号进行信号延迟处理的时段。
通过上述系统,可以实现通过在信号处理模块10对信号进行延迟处理的时段,利用增加的信号延迟模块12对待延迟的信号进行延迟处理,达到了信号处理不中断的目的,从而实现了信号传输稳定的技术效果,进而解决了由于信号转换不及时造成的信号中断技术问题。
在本申请的一些实施例中,所述信号延迟模块12包括:信道存储子模块110、地址获取子模块112、偏置数据获取子模块114和延迟计算子模块116;所述地址获取子模块112用于获取所述输入信号的发送地址;所述信道存储子模块110用于按照所述发送地址接收所述输入信号,并将所述输入信号进行存储;所述延迟计算子模块116用于计算所述输入信号的延迟量,并将所述输入信号按照所述延迟量延迟后输出;所述偏置数据获取模块用于计算信号的中断概率。
需要进行说明的是,信号的中断概率等于100%减去正确的解码概率。
在本申请的一些实施例中,所述信号处理模块10包括:第一信号处理子模块122、第二信号处理子模块124和选择子模块126;所述选择子模块126用于选择目标子模块对所述输入信号进行处理,其中,所述目标子模块为所述第一信号处理子模块122与第二信号处理子模块124中未处于信号处理状态的子模块。
在本申请的一些实施例中,所述第一信号处理子模块122,如图2所示,包括:第一乘法单元1200、第二乘法单元1202和加法单元1204;所述第一乘法单元1200用于所述输入信号里的第一路信号延迟量相关计算中的乘法计算;所述第二乘法模块1202用于所述输入信号里的第二路信号延迟量相关计算中的乘法计算;所述加法模块1204用于对所述第一路信号延迟量和所述第二路信号延迟量相关计算中对累加计算。第一信号处理子模块122还包括延迟单元用于接收第二路信号。
具体地,第一信号处理子模块122在计算延迟当中是通过移位寄存器、复数乘法器,实现两路输入信号不同延迟量相关计算中的乘法计算,再通过两路输入信号不同延迟量相关计算中的累加计算,找出最大相关值并输出,由最大相关值的位置确定两路信号的时延差,由时延差确定输入信号的延迟量。
在本申请的一些实施例中,所述地址获取子模块112,包括:第一地址获取单元和第二地址获取单元;所述第一地址获取单元用于获取所述输入信号的发送地址;所述第二地址获取单元用于二次获取所述输入信号的发送地址,作为验证发送地址,其中,所述验证发送地址用于与所述发送地址对比,确定所述第一地址获取单元获取的所述发送地址与所述验证发送地址一致;图3示出了本申请实施例中另一种可选的信号处理系统。
具体地,第二地址获取模块和第一地址获取模块作用是一样的,设置两次获取避免一次获取存在误差。
本申请实施例还提供了一种信号处理方法,如图4所示,包括:
步骤S402,在设定时段内获取输入信号;
步骤S404,对所述输入信号进行延迟处理,其中,所述设定时段表示所述信号处理模块对所述输入信号进行信号延迟处理的时段。
通过在信号处理模块10对信号进行延迟处理的时段,利用增加的信号延迟模块12对待延迟的信号进行延迟处理,达到了信号处理不中断的目的,从而实现了信号传输稳定的技术效果,进而解决了由于信号转换不及时造成的信号中断技术问题。
在本申请的一些实施例中,对所述输入信号进行延迟处理,包括:确定所述输入信号的延迟量;将所述输入信号按照所述延迟量延迟后输出。
需要进行说明的是,分别对输入信号中的两路输入信号不同延迟量相关计算中的乘法计算,再通过两路输入信号不同延迟量相关计算中的累加计算,找出最大相关值并输出,由最大相关值的位置确定两路信号的时延差,由时延差确定输入信号的延迟量。
本申请实施例还提供了一种信号处理装置,如图5所示包括:获取模块50,用于在设定时段内获取输入信号;处理模块52,用于对所述输入信号进行延迟处理,其中,所述设定时段表示所述信号处理模块10对所述输入信号进行信号延迟处理的时段。
处理模块52包括:延迟子模块,其中,延迟子模块用于确定所述输入信号的延迟量;将所述输入信号按照所述延迟量延迟后输出。
本申请实施例还提供了一种非易失性存储介质,所述非易失性存储介质包括存储的程序,其中,在所述程序运行时控制所述非易失性存储介质所在设备执行上述的信号处理方法。
本申请实施例还提供了一种通信设备,包括存储器和处理器;所述处理器用于运行存储在存储器中的程序,其中,所述程序运行时执行上述的信号处理方法。
上述本申请实施例序号仅仅为了描述,不代表实施例的优劣。
在本申请的上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请所提供的几个实施例中,应该理解到,所揭露的技术内容,可通过其它的方式实现。其中,以上所描述的装置实施例仅仅是示意性的,例如所述单元的划分,可以为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,单元或模块的间接耦合或通信连接,可以是电性或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅是本申请的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本申请的保护范围。

Claims (10)

1.一种信号处理系统,其特征在于,包括:
信号处理模块和信号延迟模块,所述信号处理模块与所述信号延迟模块连接;
所述信号处理模块用于对接收到的输入信号进行延迟处理;
所述信号延迟模块用于在设定时段内对所述输入信号进行延迟处理,其中,所述设定时段表示所述信号处理模块对所述输入信号进行信号延迟处理的时段。
2.根据权利要求1所述的系统,其特征在于,所述信号延迟模块包括:
信道存储子模块、地址获取子模块、偏置数据获取子模块和延迟计算子模块;
所述地址获取子模块用于获取所述输入信号的发送地址;
所述信道存储子模块用于按照所述发送地址接收所述输入信号,并将所述输入信号进行存储;
所述延迟计算子模块用于计算所述输入信号的延迟量,并将所述输入信号按照所述延迟量延迟后输出;
所述偏置数据获取模块用于计算信号的中断概率。
3.根据权利要求1所述的系统,其特征在于,所述信号处理模块包括:第一信号处理子模块、第二信号处理子模块和选择子模块;
所述选择子模块用于选择目标子模块对所述输入信号进行处理,其中,所述目标子模块为所述第一信号处理子模块与第二信号处理子模块中未处于信号处理状态的子模块。
4.根据权利要求3所述的系统,其特征在于,所述第一信号处理子模块,包括:第一乘法单元、第二乘法单元和加法单元;
所述第一乘法单元用于所述输入信号里的第一路信号延迟量相关计算中的乘法计算;
所述第二乘法模块用于所述输入信号里的第二路信号延迟量相关计算中的乘法计算;
所述加法模块用于对所述第一路信号延迟量和所述第二路信号延迟量相关计算中对累加计算。
5.根据权利要求2所述的系统,其特征在于,所述地址获取子模块,包括:第一地址获取单元和第二地址获取单元;
所述第一地址获取单元用于获取所述输入信号的发送地址;
所述第二地址获取单元用于二次获取所述输入信号的发送地址,作为验证发送地址,其中,所述验证发送地址用于与所述发送地址对比,确定所述第一地址获取单元获取的所述发送地址与所述验证发送地址一致。
6.一种信号处理方法,其特征在于,包括:
在设定时段内获取输入信号;
对所述输入信号进行延迟处理,其中,所述设定时段表示所述信号处理模块对所述输入信号进行信号延迟处理的时段。
7.根据权利要求6所述的方法,其特征在于,对所述输入信号进行延迟处理,包括:
确定所述输入信号的延迟量;
将所述输入信号按照所述延迟量延迟后输出。
8.一种信号处理装置,其特征在于,包括:
获取模块,用于在设定时段内获取输入信号;
处理模块,用于对所述输入信号进行延迟处理,其中,所述设定时段表示所述信号处理模块对所述输入信号进行信号延迟处理的时段。
9.一种非易失性存储介质,其特征在于,所述非易失性存储介质包括存储的程序,其中,在所述程序运行时控制所述非易失性存储介质所在设备执行权利要求1至6中任意一项所述的信号处理方法。
10.一种通信设备,其特征在于,包括存储器和处理器;所述处理器用于运行存储在存储器中的程序,其中,所述程序运行时执行权利要求1至6中任意一项所述的信号处理方法。
CN202210335896.3A 2022-03-31 2022-03-31 信号处理系统及处理方法 Pending CN114785454A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210335896.3A CN114785454A (zh) 2022-03-31 2022-03-31 信号处理系统及处理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210335896.3A CN114785454A (zh) 2022-03-31 2022-03-31 信号处理系统及处理方法

Publications (1)

Publication Number Publication Date
CN114785454A true CN114785454A (zh) 2022-07-22

Family

ID=82428181

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210335896.3A Pending CN114785454A (zh) 2022-03-31 2022-03-31 信号处理系统及处理方法

Country Status (1)

Country Link
CN (1) CN114785454A (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1171661A (zh) * 1995-12-27 1998-01-28 索尼公司 数字信号处理方法和装置
CN101170536A (zh) * 2006-10-23 2008-04-30 冲电气工业株式会社 相关值生成方法以及相关器
CN102651685A (zh) * 2011-02-24 2012-08-29 爱立信(中国)通信有限公司 信号延迟装置和方法
US20130034138A1 (en) * 2011-08-05 2013-02-07 Bowon Lee Time delay estimation
JP2014036236A (ja) * 2012-08-07 2014-02-24 New Japan Radio Co Ltd 映像信号処理装置
CN105139826A (zh) * 2015-10-22 2015-12-09 重庆京东方光电科技有限公司 信号调整电路和显示面板驱动电路
CN105334521A (zh) * 2015-10-18 2016-02-17 中国电子科技集团公司第十研究所 多用户条件下提高码分测距精度的电路
CN109933827A (zh) * 2017-12-19 2019-06-25 吴大刚 时间延时预估计算装置
CN114063124A (zh) * 2021-11-08 2022-02-18 北京航空航天大学合肥创新研究院(北京航空航天大学合肥研究生院) 一种北斗b1c信号快速捕获方法及存储介质

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1171661A (zh) * 1995-12-27 1998-01-28 索尼公司 数字信号处理方法和装置
CN101170536A (zh) * 2006-10-23 2008-04-30 冲电气工业株式会社 相关值生成方法以及相关器
CN102651685A (zh) * 2011-02-24 2012-08-29 爱立信(中国)通信有限公司 信号延迟装置和方法
US20130034138A1 (en) * 2011-08-05 2013-02-07 Bowon Lee Time delay estimation
JP2014036236A (ja) * 2012-08-07 2014-02-24 New Japan Radio Co Ltd 映像信号処理装置
CN105334521A (zh) * 2015-10-18 2016-02-17 中国电子科技集团公司第十研究所 多用户条件下提高码分测距精度的电路
CN105139826A (zh) * 2015-10-22 2015-12-09 重庆京东方光电科技有限公司 信号调整电路和显示面板驱动电路
CN109933827A (zh) * 2017-12-19 2019-06-25 吴大刚 时间延时预估计算装置
CN114063124A (zh) * 2021-11-08 2022-02-18 北京航空航天大学合肥创新研究院(北京航空航天大学合肥研究生院) 一种北斗b1c信号快速捕获方法及存储介质

Similar Documents

Publication Publication Date Title
US9268981B2 (en) Systems and methods for joint beamforming and preamble detection
JP2637222B2 (ja) 等化器
CN1689292B (zh) 具有虚拟并联均衡器的通信接收机
KR20070048782A (ko) 데이터 통신 시스템, 데이터 송신 장치, 데이터 수신 장치및 데이터 통신 방법 그리고 데이터 통신 프로그램
US11774471B2 (en) Method for distributed electrical power determination
JPS6047530A (ja) 選択性フェ−ディング保護方式
CN111510411B (zh) 载波相位同步处理方法、装置、终端及存储介质
US6188723B1 (en) Finite impulse response filter for wave-shaping digital quadrature amplitude modulation symbols
CN114785454A (zh) 信号处理系统及处理方法
CN106850149A (zh) 一种数据传输方法、装置、设备及存储介质
US20120281771A1 (en) Modulator, filter, method of controlling gain of filter, and code modulating method
US7017103B2 (en) Device and method for Viterbi equalization with metric increments calculated in advance
JP3207900B2 (ja) 変調伝送における数値信号の搬送周波数値を評価する方法及び装置
JP2895399B2 (ja) 同期追従方法
CN113347124B (zh) 一种信道估测方法、系统、装置及存储介质
JP2895398B2 (ja) 同期捕捉方法
US11894966B2 (en) Method and apparatus for estimating frequency offset, electronic device and computer-readable medium
CN108737001A (zh) 一种数据处理方法及相关设备
US6735189B1 (en) Flexible CDMA combiner
JP2000252862A (ja) 拡散符号発生回路および拡散符号発生方法
US5999579A (en) Fading equalizer
CN1989751B (zh) 改进的载波恢复的系统和方法
JP6257378B2 (ja) スペクトル拡散受信機
JP2000278254A (ja) フレーム検出器
CN117375791A (zh) 一种定时器调整方法、装置、存储介质及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination