CN114706446A - 一种高电源抑制ldo电路 - Google Patents
一种高电源抑制ldo电路 Download PDFInfo
- Publication number
- CN114706446A CN114706446A CN202210348851.XA CN202210348851A CN114706446A CN 114706446 A CN114706446 A CN 114706446A CN 202210348851 A CN202210348851 A CN 202210348851A CN 114706446 A CN114706446 A CN 114706446A
- Authority
- CN
- China
- Prior art keywords
- circuit
- compensation
- amplifier
- tube
- load
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 36
- 238000009826 distribution Methods 0.000 abstract description 6
- 230000014509 gene expression Effects 0.000 description 11
- 238000010586 diagram Methods 0.000 description 10
- 239000013256 coordination polymer Substances 0.000 description 3
- 230000005764 inhibitory process Effects 0.000 description 2
- 238000005457 optimization Methods 0.000 description 2
- 238000010587 phase diagram Methods 0.000 description 2
- HEZMWWAKWCSUCB-PHDIDXHHSA-N (3R,4R)-3,4-dihydroxycyclohexa-1,5-diene-1-carboxylic acid Chemical compound O[C@@H]1C=CC(C(O)=O)=C[C@H]1O HEZMWWAKWCSUCB-PHDIDXHHSA-N 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 239000004576 sand Substances 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/26—Current mirrors
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Nonlinear Science (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Amplifiers (AREA)
Abstract
本发明提供一种高电源抑制LDO电路,包括误差放大器、次级放大器、电压减法器、缓冲器、功率管、反馈电路、负载电路、第一补偿电路、第二补偿电路。本发明采用折叠共源共栅架构的误差放大器,解决了该架构LDO的闪烁噪声性能和相位裕度相互制约的问题,可以减小锁相环的相位噪声;合理分布系统零极点分布,并添加米勒补偿电容,使系统在满载到空载范围内稳定;通过次级放大器、电压减法器和缓冲器电路的增益,用较小的功耗代价,将LDO中低频段的PSR提高30dB,可以减小射频芯片的输出杂散。
Description
技术领域
本发明涉及集成电路技术领域,尤其涉及一种高电源抑制LDO电路。
背景技术
在射频芯片中,射频前端和锁相环等电路对噪声十分敏感,减小数字电路或DCDC纹波通过电源串扰到这些敏感电路,通常需要使用高电源抑制(PSR)的低压差调节器(LDO)。传统单级LDO环路增益较低,PSR较差。而多级LDO由于需要满足负载电流的大范围变化,稳定性很难补偿。因此,急需一种高电源抑制(PSR)的低压差调节器(LDO),能够给芯片的噪声敏感电路提供稳定的电源。
发明内容
为了克服现有技术的不足,本发明的目的在于提供一种高电源抑制LDO电路,给芯片的噪声敏感电路提供稳定的电源。
本发明提供一种高电源抑制LDO电路,包括误差放大器、次级放大器、电压减法器、缓冲器、功率管、反馈电路、负载电路、第一补偿电路、第二补偿电路,器件内部的工作电压与所述误差放大器的电源引脚、所述次级放大器的电压引脚、所述电压减法器、所述缓冲器、所述功率管的源极连接,第一参考电压与所述误差放大器的反相输入端连接,所述误差放大器的同相输入端与所述反馈电路连接,所述误差放大器的输出端与所述次级放大器的反相输入端、所述电压减法器连接,第二参考电压与所述次级放大器的同相输入端连接,所述次级放大器的输出端与所述电压减法器连接,所述次级放大器的输出端经所述第一补偿电路与所述电压减法器、所述缓冲器连接,第三参考电压与所述缓冲器连接,所述缓冲器的输出端与所述功率管的栅极、所述第二补偿电路连接,所述功率管的漏极、所述第二补偿电路与所述反馈电路、所述负载电路、电压输出端连接。
进一步地,所述电压减法器包括第一MOS管和第二MOS管,所述第一MOS管的漏极与所述器件内部的工作电压连接,所述第一MOS管的源极与所述第二MOS管的漏极连接,所述第二MOS管的源极接地,所述第一MOS管的栅极与所述误差放大器的输出端连接,所述次级放大器的输出端与所述第二MOS管的栅极连接,所述第二补偿电路接在所述第一MOS管的源极与所述第二MOS管的漏极连接处和所述次级放大器的输出端之间。
进一步地,所述反馈电路包括第一反馈电阻和第二反馈电阻,所述第一反馈电阻和所述第二反馈电阻串联,所述误差放大器的同相输入端接在所述第一反馈电阻和所述第二反馈电阻的连接处,所述第一反馈电阻与所述功率管的漏极、所述第二补偿电路连接,所述第二反馈电阻接地。
进一步地,所述负载电路包括负载电阻和负载电容,所述负载电阻的一端、所述负载电容的一端与所述功率管的漏极、所述第二补偿电路连接,所述负载电阻的另一端、所述负载电容的另一端均接地。
进一步地,所述第一补偿电路包括第一补偿电容,所述第一补偿电容接在所述第一MOS管的源极与所述第二MOS管的漏极连接处和所述次级放大器的输出端之间。
进一步地,所述第二补偿电路包括第二补偿电容和补偿电阻,所述第二补偿电容和所述补偿电阻串联,所述补偿电阻与所述缓冲器的输出端连接,所述第二补偿电容与所述功率管MP的漏极、所述第一反馈电阻连接。
进一步地,所述误差放大器为折叠共源共栅放大器。
进一步地,所述次级放大器为五管放大器。
进一步地,所述缓冲器包括输入对和电流镜,所述输入对与所述电流镜连接,器件内部的工作电压与所述输入对中MOS管的源极连接,所述输入对中一个MOS管的栅极接在所述第一MOS管的源极与所述第二MOS管的漏极连接处,所述输入对中另一个MOS管的栅极与第三参考电压连接,所述输入对中另一个MOS管的栅极与所述电流镜中MOS管的漏极的连接处与所述功率管的栅极、所述第二补偿电路连接,所述电流镜中MOS管的源极接地。
进一步地,所述第一补偿电容采用密勒电容。
相比现有技术,本发明的有益效果在于:
本发明提供一种高电源抑制(PSR)的低压差调节器(LDO),能够给芯片的噪声敏感电路提供稳定的电源,具有额外功耗小、电源抑制高、噪声小等优点。本电路给射频前端和锁相环供电时,由于高电源抑制和低噪声,可以减小射频芯片的输出杂散和锁相环的相位噪声。
本发明采用折叠共源共栅架构的误差放大器,解决了该架构LDO的闪烁噪声性能和相位裕度相互制约的问题,可以减小锁相环的相位噪声;合理分布系统零极点分布,并添加米勒补偿电容,使系统在满载到空载范围内稳定;通过次级放大器、电压减法器和缓冲器电路的增益,用较小的功耗代价,将LDO中低频段的PSR提高30dB,可以减小射频芯片的输出杂散。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,并可依照说明书的内容予以实施,以下以本发明的较佳实施例并配合附图详细说明如后。本发明的具体实施方式由以下实施例及其附图详细给出。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1为本发明的高电源抑制LDO电路图;
图2为本发明实施例的误差放大器电路图;
图3为本发明实施例的次级放大器电路图;
图4为本发明实施例的缓冲器电路图;
图5为本发明实施例的LDO小信号等效模型示意图;
图6为本发明实施例的零极点分布图;
图7为本发明实施例的LDO环路增益相位曲线图;
图8为本发明实施例的无CC1补偿时环路增益相位曲线;
图9为本发明实施例的其他零极点分布时环路增益相位曲线图;
图10为本发明实施例的电源抑制PSR优化图。
具体实施方式
下面,结合附图以及具体实施方式,对本发明做进一步描述,需要说明的是,在不相冲突的前提下,以下描述的各实施例之间或各技术特征之间可以任意组合形成新的实施例。
一种高电源抑制LDO电路,如图1所示,包括误差放大器EA、次级放大器SA、电压减法器、缓冲器Buffer、功率管MP、反馈电路、负载电路、第一补偿电路、第二补偿电路,器件内部的工作电压与误差放大器的电源引脚、次级放大器的电压引脚、电压减法器、缓冲器、功率管的源极连接,第一参考电压与误差放大器的反相输入端连接,误差放大器的同相输入端与反馈电路连接,误差放大器的输出端与次级放大器的反相输入端、电压减法器连接,第二参考电压与次级放大器的同相输入端连接,次级放大器的输出端与电压减法器连接,次级放大器的输出端经第一补偿电路与电压减法器、缓冲器连接,第三参考电压与缓冲器连接,缓冲器的输出端与功率管的栅极、第二补偿电路连接,功率管的漏极、第二补偿电路与反馈电路、负载电路、电压输出端连接。
如图1所示,电压减法器包括第一MOS管M1和第二MOS管M2,第一MOS管的漏极与器件内部的工作电压连接,第一MOS管的源极与第二MOS管的漏极连接,第二MOS管的源极接地,第一MOS管的栅极与误差放大器的输出端连接,次级放大器的输出端与第二MOS管的栅极连接,第二补偿电路接在第一MOS管的源极与第二MOS管的漏极连接处和次级放大器的输出端之间。
如图1所示,反馈电路包括第一反馈电阻R1和第二反馈电阻R2,第一反馈电阻和第二反馈电阻串联,误差放大器的同相输入端接在第一反馈电阻和第二反馈电阻的连接处,第一反馈电阻与功率管的漏极、第二补偿电路连接,第二反馈电阻接地。
如图1所示,负载电路包括负载电阻RL和负载电容CL,负载电阻的一端、负载电容的一端与功率管的漏极、第二补偿电路连接,负载电阻的另一端、负载电容的另一端均接地。
如图1所示,第一补偿电路包括第一补偿电容CC1,第一补偿电容接在第一MOS管的源极与第二MOS管的漏极连接处和次级放大器的输出端之间。优选的,第一补偿电容采用密勒电容。
如图1所示,第二补偿电路包括第二补偿电容CC2和补偿电阻RC,第二补偿电容和补偿电阻串联,补偿电阻与缓冲器的输出端连接,第二补偿电容与功率管MP的漏极、第一反馈电阻连接。
如图2所示,误差放大器为折叠共源共栅放大器。其中,I为电流源,可由芯片带隙基准源提供;M1、M2、M3为电流镜;M4为二极管连接,为M16和M17提供偏置电压;M5、M6、M7为电流镜;M8、M9为差分输入对;R、M10、M11为偏置产生电路,为M12-M15提供偏置电压;M12-M19为共源共栅级。VREF1、VFB、VE端口分别接图1中的同名线。
如图3所示,次级放大器为五管放大器。其中,I为电流源,可由芯片带隙基准源提供;M1、M2为电流镜;M2-M6为5管放大器。VREF2、VE、VS端口分别接图1中的同名线。
如图4所示,缓冲器包括输入对和电流镜,图4中,M1、M2为输入对,M3、M4为电流镜。输入对与电流镜连接,器件内部的工作电压与输入对中MOS管的源极连接,输入对中一个MOS管的栅极接在第一MOS管的源极与第二MOS管的漏极连接处,输入对中另一个MOS管的栅极与第三参考电压连接,输入对中另一个MOS管的栅极与电流镜中MOS管的漏极的连接处与功率管的栅极、第二补偿电路连接,电流镜中MOS管的源极接地。VREF3、VP、VG端口分别接图1中的同名线。
如图1所示,误差放大器将VREF1、VFB的误差放大,提供较大增益,输出VE;次级放大器将VREF2、VE的误差放大,输出VS;VE通过共源级M1管输出到VP,VS通过共栅级M2管输出到VP,两个路径信号在VP处合并;从VE到VP点具有一定增益,以减小VE点电压的变化范围,使误差放大器的直流工作点保持稳定;缓冲器增益较小,输出VG,具有较低的输出阻抗;MP为功率管,将VG放大输出到VOUT;VOUT经过反馈电阻R1和R2分压得到VFB,反馈输入到误差放大器。
其小信号等效模型如图5所示,其中包括多个极点和零点。误差放大器的等效跨导为gmE,输出节点的等效负载为RE和CE,输出节点的极点为ωE,其表达式为:
次级放大器的等效跨导为gmS,输出节点的等效负载为RS和CS,输出节点的极点为ωS,由于添加了米勒补偿电容CC1,若图1中M1和M2的跨导分别为gmP1和gmP2,ωS表达式为:
电压减法器的等效跨导为gmP,输出节点的等效负载为RP和CP,输出节点的极点为ωP,其表达式为:
电压减法器两个输入的并联路径产生一个左平面零点ωZ1,ωZ1表达式为:
电压减法器的等效跨导为gmB,输出节点的等效负载为RG和CG,输出节点的极点为ωG,其表达式为:
RC和CC2的米勒补偿产生的极点为ωC,其表达式为:
米勒补偿RC、CC2和功率管的并联路径产生一个左平面零点ωZ2,其表达式为:
LDO输出VOUT处的极点为ωO,其表达式为:
为了减少芯片管脚数量,本电路采用无片外电容结构,主极点需要在功率管的栅极。本电路的零点和极点的分布如图6中(a)所示,从频率低到高分别为ωG、ωS、ωZ2、ωZ1、ωE、ωC、ωP,而ωO则根据负载电流变化。根据式(8)可知,负载电流最大时,为满载(图中Full Load)情况,此时由于功率管跨导gmO跟随功率管电流增大而增大,因此ωO最大;负载电流最小时,为空载(图中Zero Load)情况,此时由于功率管跨导gmO跟随功率管电流减小而减小,因此ωO最小。将该零极点系统代入软件计算出波特(Bode)图如图7所示,图中上侧为幅度曲线,下侧为相位曲线。其中,实线为满载情况,虚线为空载情况。可见从满载到空载范围内环路均保持稳定,相位裕度大于40°。
环路增益传递函数LoopGain(s)表达式如下:
电源噪声的耦合路径有多处,包括误差放大器、次级放大器、电压减法器、缓冲器和功率管。若误差放大器、次级放大器、电压减法器、缓冲器电路自身的增益分别为AE、AS、AP、AB,电源抑制分别为PSRE、PSRS、PSRP、PSRB,LDO输出的总电源抑制为PSRLDO,表达式为:
其中,
PO=gmO(RL//rO)+RL/(RL+rO) (12)
PB=-gmO(RL//rO)·PSRB (13)
根据仿真可知,PO约12dB,PB约-8dB,PP约-3dB。因此,PO远大于PB、PP。式(11)可简化为:
而传统LDO的环路增益和电源抑制分别为:
其中,ADC为直流增益,可表示为:
将式(16)(17)(18)和式(9)(10)(15)对比可知,由于本电路的环路增益大,PSR更小。而直流附近的PSR差值可表示为:
因此,电源抑制的优化情况如图10所示。可以优化低频部分的电源抑制从-42dB到-75dB左右,优化中频3MHz的电源抑制从-20dB到-50dB左右。主要取决于次级放大器和缓冲器的直流增益。本电路中次级放大器、电压减法器和缓冲器的工作电流分别为3uA、20uA、26uA,共49uA,占用额外功耗很小。若使用到射频前端,则可减小电源串扰的中低频杂散30dB以上。
在一实施例中,若不添加米勒补偿电容CC1,则ωS、ωP没有产生极点分裂效果,因此,ωS向高频移动,ωP向低频移动,同时ωZ1也向高频移动,如图6中(b)所示。表达式变为:
此时,环路3dB带宽随ωS向高频移动,单位增益带宽GBW增大,而非主极点ωP向低频移动,向GBW靠近,必然导致环路相位裕度降低。将该零极点系统代入软件计算出波特(Bode)图如图8所示,可见空载时相位裕度过低小于0°,系统不稳定。
在一实施例中,若为了得到更宽的BW来优化中频处PSR,将主极点ωG向高频移动,同时将ωE向高频移动,如图6中(c)所示。首先,ωE向高频移动,则在相同负载电容CE的情况下,RE需要更小,此时会降低误差放大器的增益,导致直流处PSR下降。另外,由于ωC、ωE、ωO三个极点在频率上距离减小,导致GBW距离该三个极点近,相位裕度难以满足。若满足空载裕度时,满载裕度会因为ωO向高频移动而变差;若满足满载裕度时,空载裕度会因为ωO向低频移动而变差。将该零极点系统代入软件计算出波特(Bode)图如图9所示,满载相位裕度小于0°,系统不稳定。最终导致满载和空载时需要使用不同的负载电容来保证稳定性,牺牲了LDO负载电路选择的灵活性。
功率管栅极为环路主极点,由于负载电流较大,功率管面积较大,CG正比于功率管面积。根据式(5)可知,为了增大LDO环路带宽,需要将ωG向高频移动,因此需要减小RG。即缓冲器输出级阻抗不能太大,增益也不会太大,本电路中缓冲器增益约12dB。
由于ωE和ωP是环路的非主极点,在增益不变的情况下,负载阻抗RE和RP保持不变,若负载电容CE和CP增大,根据式(1)(3)可知,ωE和ωP向低频移动,相位裕度会减小,导致系统不稳定。因此,节点负载电容CE和CP必须足够小。
误差放大器必须选择折叠共源共栅架构。考虑到锁相环电路对于闪烁噪声敏感,为了减小闪烁噪声,误差放大器的主要噪声贡献MOS管需要较大的W和L,包括M8、M9、M12、M13、M18、M19。增大W和L时,MOS管漏极电容会随之增大。而M14~M17管的噪声贡献很小,可以使用很小的W和L。因此VE节点的负载电容CE保持不变。若没有使用折叠共源共栅架构时,缺少M14-M17,无法增大M12、M13、M18、M19的W和L,即LDO的噪声性能和相位裕度相互制约。
以上,仅为本发明的较佳实施例而已,并非对本发明作任何形式上的限制;凡本行业的普通技术人员均可按说明书附图所示和以上而顺畅地实施本发明;但是,凡熟悉本专业的技术人员在不脱离本发明技术方案范围内,利用以上所揭示的技术内容而做出的些许更动、修饰与演变的等同变化,均为本发明的等效实施例;同时,凡依据本发明的实质技术对以上实施例所作的任何等同变化的更动、修饰与演变等,均仍属于本发明的技术方案的保护范围之内。
Claims (10)
1.一种高电源抑制LDO电路,其特征在于:包括误差放大器、次级放大器、电压减法器、缓冲器、功率管、反馈电路、负载电路、第一补偿电路、第二补偿电路,器件内部的工作电压与所述误差放大器的电源引脚、所述次级放大器的电压引脚、所述电压减法器、所述缓冲器、所述功率管的源极连接,第一参考电压与所述误差放大器的反相输入端连接,所述误差放大器的同相输入端与所述反馈电路连接,所述误差放大器的输出端与所述次级放大器的反相输入端、所述电压减法器连接,第二参考电压与所述次级放大器的同相输入端连接,所述次级放大器的输出端与所述电压减法器连接,所述次级放大器的输出端经所述第一补偿电路与所述电压减法器、所述缓冲器连接,第三参考电压与所述缓冲器连接,所述缓冲器的输出端与所述功率管的栅极、所述第二补偿电路连接,所述功率管的漏极、所述第二补偿电路与所述反馈电路、所述负载电路、电压输出端连接。
2.如权利要求1所述的一种高电源抑制LDO电路,其特征在于:所述电压减法器包括第一MOS管和第二MOS管,所述第一MOS管的漏极与所述器件内部的工作电压连接,所述第一MOS管的源极与所述第二MOS管的漏极连接,所述第二MOS管的源极接地,所述第一MOS管的栅极与所述误差放大器的输出端连接,所述次级放大器的输出端与所述第二MOS管的栅极连接,所述第二补偿电路接在所述第一MOS管的源极与所述第二MOS管的漏极连接处和所述次级放大器的输出端之间。
3.如权利要求2所述的一种高电源抑制LDO电路,其特征在于:所述反馈电路包括第一反馈电阻和第二反馈电阻,所述第一反馈电阻和所述第二反馈电阻串联,所述误差放大器的同相输入端接在所述第一反馈电阻和所述第二反馈电阻的连接处,所述第一反馈电阻与所述功率管的漏极、所述第二补偿电路连接,所述第二反馈电阻接地。
4.如权利要求1所述的一种高电源抑制LDO电路,其特征在于:所述负载电路包括负载电阻和负载电容,所述负载电阻的一端、所述负载电容的一端与所述功率管的漏极、所述第二补偿电路连接,所述负载电阻的另一端、所述负载电容的另一端均接地。
5.如权利要求3所述的一种高电源抑制LDO电路,其特征在于:所述第一补偿电路包括第一补偿电容,所述第一补偿电容接在所述第一MOS管的源极与所述第二MOS管的漏极连接处和所述次级放大器的输出端之间。
6.如权利要求5所述的一种高电源抑制LDO电路,其特征在于:所述第二补偿电路包括第二补偿电容和补偿电阻,所述第二补偿电容和所述补偿电阻串联,所述补偿电阻与所述缓冲器的输出端连接,所述第二补偿电容与所述功率管MP的漏极、所述第一反馈电阻连接。
7.如权利要求1所述的一种高电源抑制LDO电路,其特征在于:所述误差放大器为折叠共源共栅放大器。
8.如权利要求1所述的一种高电源抑制LDO电路,其特征在于:所述次级放大器为五管放大器。
9.如权利要求2所述的一种高电源抑制LDO电路,其特征在于:所述缓冲器包括输入对和电流镜,所述输入对与所述电流镜连接,器件内部的工作电压与所述输入对中MOS管的源极连接,所述输入对中一个MOS管的栅极接在所述第一MOS管的源极与所述第二MOS管的漏极连接处,所述输入对中另一个MOS管的栅极与第三参考电压连接,所述输入对中另一个MOS管的栅极与所述电流镜中MOS管的漏极的连接处与所述功率管的栅极、所述第二补偿电路连接,所述电流镜中MOS管的源极接地。
10.如权利要求5所述的一种高电源抑制LDO电路,其特征在于:所述第一补偿电容采用密勒电容。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210348851.XA CN114706446B (zh) | 2022-04-01 | 2022-04-01 | 一种高电源抑制ldo电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210348851.XA CN114706446B (zh) | 2022-04-01 | 2022-04-01 | 一种高电源抑制ldo电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114706446A true CN114706446A (zh) | 2022-07-05 |
CN114706446B CN114706446B (zh) | 2024-08-09 |
Family
ID=82173268
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210348851.XA Active CN114706446B (zh) | 2022-04-01 | 2022-04-01 | 一种高电源抑制ldo电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114706446B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116578152A (zh) * | 2023-05-25 | 2023-08-11 | 西安电子科技大学 | 调零电阻与有源前馈双重补偿的无输出电容ldo电路 |
CN116707467A (zh) * | 2023-08-04 | 2023-09-05 | 核芯互联科技(青岛)有限公司 | 一种适于大电容负载的class-AB结构电压缓冲器 |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030111986A1 (en) * | 2001-12-19 | 2003-06-19 | Xiaoyu (Frank) Xi | Miller compensated nmos low drop-out voltage regulator using variable gain stage |
US20040004468A1 (en) * | 2002-07-05 | 2004-01-08 | Dialog Semiconductor Gmbh | LDO regulator with wide output load range and fast internal loop |
US20060028189A1 (en) * | 2004-08-04 | 2006-02-09 | Nanopower Solution Co., Ltd. | Voltage regulator having an inverse adaptive controller |
US20090001953A1 (en) * | 2007-06-27 | 2009-01-01 | Sitronix Technology Corp. | Low dropout linear voltage regulator |
US20120212200A1 (en) * | 2011-02-22 | 2012-08-23 | Ahmed Amer | Low Drop Out Voltage Regulator |
US20140266104A1 (en) * | 2013-03-14 | 2014-09-18 | Vidatronic, Inc. | An ldo and load switch supporting a wide range of load capacitance |
CN105138064A (zh) * | 2015-08-04 | 2015-12-09 | 广东顺德中山大学卡内基梅隆大学国际联合研究院 | 一种高带宽高电源纹波抑制比的低压差线性稳压器电路 |
CN106055012A (zh) * | 2016-07-15 | 2016-10-26 | 上海璜域光电科技有限公司 | 一种提高电源抑制比的高速ldo电路 |
CN205827288U (zh) * | 2016-07-15 | 2016-12-21 | 上海璜域光电科技有限公司 | 一种提高电源抑制比的高速ldo电路 |
CN106774590A (zh) * | 2017-01-11 | 2017-05-31 | 电子科技大学 | 一种高稳定性高电源噪声抑制比的低压差线性稳压电路 |
US20170371365A1 (en) * | 2016-06-24 | 2017-12-28 | International Business Machines Corporation | Voltage regulator |
CN111273724A (zh) * | 2020-02-04 | 2020-06-12 | 同济大学 | 一种稳定性补偿的线性稳压器及其设计方法 |
-
2022
- 2022-04-01 CN CN202210348851.XA patent/CN114706446B/zh active Active
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030111986A1 (en) * | 2001-12-19 | 2003-06-19 | Xiaoyu (Frank) Xi | Miller compensated nmos low drop-out voltage regulator using variable gain stage |
US20040004468A1 (en) * | 2002-07-05 | 2004-01-08 | Dialog Semiconductor Gmbh | LDO regulator with wide output load range and fast internal loop |
US20060028189A1 (en) * | 2004-08-04 | 2006-02-09 | Nanopower Solution Co., Ltd. | Voltage regulator having an inverse adaptive controller |
US20090001953A1 (en) * | 2007-06-27 | 2009-01-01 | Sitronix Technology Corp. | Low dropout linear voltage regulator |
US20120212200A1 (en) * | 2011-02-22 | 2012-08-23 | Ahmed Amer | Low Drop Out Voltage Regulator |
US20140266104A1 (en) * | 2013-03-14 | 2014-09-18 | Vidatronic, Inc. | An ldo and load switch supporting a wide range of load capacitance |
CN105138064A (zh) * | 2015-08-04 | 2015-12-09 | 广东顺德中山大学卡内基梅隆大学国际联合研究院 | 一种高带宽高电源纹波抑制比的低压差线性稳压器电路 |
US20170371365A1 (en) * | 2016-06-24 | 2017-12-28 | International Business Machines Corporation | Voltage regulator |
CN106055012A (zh) * | 2016-07-15 | 2016-10-26 | 上海璜域光电科技有限公司 | 一种提高电源抑制比的高速ldo电路 |
CN205827288U (zh) * | 2016-07-15 | 2016-12-21 | 上海璜域光电科技有限公司 | 一种提高电源抑制比的高速ldo电路 |
CN106774590A (zh) * | 2017-01-11 | 2017-05-31 | 电子科技大学 | 一种高稳定性高电源噪声抑制比的低压差线性稳压电路 |
CN111273724A (zh) * | 2020-02-04 | 2020-06-12 | 同济大学 | 一种稳定性补偿的线性稳压器及其设计方法 |
Non-Patent Citations (1)
Title |
---|
肖皓洋;罗萍;杨朋博;李博;: "一种高电源抑制比LDO", 微电子学, no. 01, 20 February 2020 (2020-02-20) * |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116578152A (zh) * | 2023-05-25 | 2023-08-11 | 西安电子科技大学 | 调零电阻与有源前馈双重补偿的无输出电容ldo电路 |
CN116578152B (zh) * | 2023-05-25 | 2024-01-09 | 西安电子科技大学 | 调零电阻与有源前馈双重补偿的无输出电容ldo电路 |
CN116707467A (zh) * | 2023-08-04 | 2023-09-05 | 核芯互联科技(青岛)有限公司 | 一种适于大电容负载的class-AB结构电压缓冲器 |
CN116707467B (zh) * | 2023-08-04 | 2023-12-05 | 核芯互联科技(青岛)有限公司 | 一种适于大电容负载的class-AB结构电压缓冲器 |
Also Published As
Publication number | Publication date |
---|---|
CN114706446B (zh) | 2024-08-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10019023B2 (en) | Low-dropout linear regulator with super transconductance structure | |
US10353417B2 (en) | Ripple pre-amplification based fully integrated low dropout regulator | |
CN104950974B (zh) | 低压差线性稳压器与增加其稳定性的方法及锁相环 | |
CN114706446A (zh) | 一种高电源抑制ldo电路 | |
US7453319B2 (en) | Multi-path common mode feedback for high speed multi-stage amplifiers | |
US8228120B2 (en) | Negative capacitance synthesis for use with differential circuits | |
JPH0629761A (ja) | 同相モード安定性が強化された差動増幅器 | |
CN108345341A (zh) | 一种自适应增强电源抑制的线性稳压器 | |
US11777460B2 (en) | Operational amplifier | |
US20190363679A1 (en) | Negative capacitance circuits including temperature-compensation biasings | |
CN113467559A (zh) | 一种应用于ldo的自适应动态零点补偿电路 | |
JP5862440B2 (ja) | 差動増幅回路 | |
CN115729301A (zh) | 一种瞬态响应增强的无片外电容线性稳压器 | |
CN112947670B (zh) | 一种可快速响应的ldo电路 | |
US7880545B1 (en) | Cascode compensation circuit and method for amplifier stability | |
US6919767B2 (en) | Circuit arrangement for low-noise fully differential amplification | |
US8723603B2 (en) | Amplifier with voltage and current feedback error correction | |
JPH0951233A (ja) | 増幅器 | |
US6052027A (en) | Wideband operational amplifier having a plurality of feedback loops | |
US5917376A (en) | Circuit and technique for compensating high gain amplifier without compensation capacitors | |
CN117111665A (zh) | 一种高电源抑制比ldo电路及其应用 | |
CN109462376A (zh) | 一种频率补偿三阶放大器 | |
US8138833B1 (en) | Common-mode feedback amplifier | |
US9608581B2 (en) | Differential amplifier | |
US6657489B1 (en) | Operational amplifier circuit with improved feedback factor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |