CN114695725A - 光电器件 - Google Patents

光电器件 Download PDF

Info

Publication number
CN114695725A
CN114695725A CN202011637707.5A CN202011637707A CN114695725A CN 114695725 A CN114695725 A CN 114695725A CN 202011637707 A CN202011637707 A CN 202011637707A CN 114695725 A CN114695725 A CN 114695725A
Authority
CN
China
Prior art keywords
layer
quantum dot
hole transport
energy level
valence band
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011637707.5A
Other languages
English (en)
Inventor
杨一行
周礼宽
王天锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Technology Group Co Ltd
Original Assignee
TCL Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL Technology Group Co Ltd filed Critical TCL Technology Group Co Ltd
Priority to CN202011637707.5A priority Critical patent/CN114695725A/zh
Priority to PCT/CN2021/142730 priority patent/WO2022143827A1/zh
Publication of CN114695725A publication Critical patent/CN114695725A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/10OLEDs or polymer light-emitting diodes [PLED]
    • H10K50/11OLEDs or polymer light-emitting diodes [PLED] characterised by the electroluminescent [EL] layers
    • H10K50/115OLEDs or polymer light-emitting diodes [PLED] characterised by the electroluminescent [EL] layers comprising active inorganic nanostructures, e.g. luminescent quantum dots
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/10OLEDs or polymer light-emitting diodes [PLED]
    • H10K50/11OLEDs or polymer light-emitting diodes [PLED] characterised by the electroluminescent [EL] layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/10OLEDs or polymer light-emitting diodes [PLED]
    • H10K50/14Carrier transporting layers
    • H10K50/15Hole transporting layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2101/00Properties of the organic materials covered by group H10K85/00
    • H10K2101/40Interrelation of parameters between multiple constituent active layers or sublayers, e.g. HOMO values in adjacent layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/10OLEDs or polymer light-emitting diodes [PLED]
    • H10K50/14Carrier transporting layers
    • H10K50/16Electron transporting layers

Abstract

本申请属于显示技术领域,尤其涉及一种光电器件,包括依次层叠设置的阳极、空穴传输层、量子点发光层和阴极,所述量子点发光层中包含核壳结构的量子点材料,所述量子点材料的外壳层为ZnSeS,所述空穴传输层中空穴传输材料的价带顶能级的绝对值小于等于5.7eV。本申请提供的光电器件,在量子点材料的外壳层具体为ZnSeS的前提下,根据ZnSeS的能级特性,此时要构建价带顶能级差(ΔEEML‑HTL)大于等于0.5eV的空穴注入势垒,则空穴传输材料的价带顶能级需要小于等于5.7eV。通过构建的空穴注入势垒,降低空穴注入速率,平衡发光层中电子空穴的注入效率,避免载流子积累,提高发光效率。

Description

光电器件
技术领域
本申请属于显示技术领域,尤其涉及一种光电器件。
背景技术
量子点发光显示技术(QLED)是近年来迅速兴起的一种新型显示技术,QLED与有机发光显示(OLED)类似,均为主动发光技术,因此同样具有发光效率高、响应速度快、对比度高、可视角度宽等优点。由于QLED显示技术中量子点自身所具有的优良材料特性,使得QLED在众多方面比OLED更具性能优势,如:量子点的发光连续可调且发光宽度极窄,可实现更广色域更高纯度显示;量子点的无机材料特性使得QLED具有更好的器件稳定性;QLED器件的驱动电压比OLED更低,能实现更高亮度并进一步降低能耗;同时QLED显示技术与印刷显示的生产工艺和技术相匹配,能够实现大尺寸、低成本、可卷曲的高效量产制备。因此,QLED被认为是未来轻薄,便携,柔性,透明,高性能的下一代显示屏幕的首选技术之一。
由于QLED与OLED显示技术在发光原理上的相似性,因此,目前在QLED显示技术的开发过程中,QLED的器件结构更多地都是借鉴OLED显示技术,除了发光层材料由有机发光材料替换为量子点材料外,其他功能层材料诸如电荷注入层或电荷传输层等材料往往是利用OLED中已有的材料。同时对于QLED器件中器件物理的解释、功能层材料能级的选择和搭配原则等也均是遵循OLED中的已有理论体系。将OLED器件研究中所得到经典器件物理结论应用到QLED器件体系中,确实对于QLED器件性能起到了显著的提升效果,尤其是QLED器件效率。
但是,目前OLED中所形成的经典思路和策略均无法实现对QLED器件寿命的有效提升,而且通过OLED器件经典思路和策略虽然能提高QLED器件效率,但研究发现这些高效QLED器件的器件寿命却显著差于具有更低效率的相似器件。因此,现有的基于OLED器件理论体系所设计的QLED器件结构并不能同时提升QLED器件的光电效率和寿命性能。对应于QLED器件体系所具有的独特的器件机制,需要开发新的更具有针对性的新QLED器件结构。
发明内容
本申请的目的在于提供一种光电器件,旨在一定程度上解决现有技术难以同时提高QLED器件的光电效率和寿命性能的问题。
为实现上述申请目的,本申请采用的技术方案如下:
本申请提供一种光电器件,包括:阳极、在所述阳极上的空穴传输层、在所述空穴传输层上的量子点发光层和在所述量子点发光层上的阴极,所述量子点发光层中包含核壳结构的量子点材料,所述量子点材料的外壳层为ZnSeS,所述空穴传输层中空穴传输材料的价带顶能级的绝对值小于等于5.7eV。
本申请提供的光电器件,在量子点材料的外壳层具体为ZnSeS的前提下,根据ZnSeS的能级等特性,设计了光电器件的优选结构。具体地,由于本实施例量子点的外壳层采用ZnSeS,价带能级介于ZnSe和ZnS之间,此时要构建价带顶能级差(ΔEEML-HTL)大于等于0.5eV的空穴注入势垒,则空穴传输材料的价带顶能级需要小于等于5.7eV。通过构建的空穴注入势垒,降低空穴注入速率,平衡发光层中电子空穴的注入效率,避免载流子积累,提高发光效率。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请第一方面提供的光电器件的结构示意图;
图2是本申请第二方面提供的光电器件的结构示意图;
图3是本申请第三方面提供的光电器件的结构示意图;
图4是本申请第四方面提供的光电器件的结构示意图;
图5是本申请第五方面提供的光电器件的结构示意图;
图6是本申请第六方面提供的光电器件的结构示意图;
图7是本申请第七方面提供的光电器件的结构示意图;
图8是本申请第八方面提供的光电器件的结构示意图;
图9是本申请第九方面提供的光电器件的结构示意图;
图10是本申请第十方面提供的光电器件的结构示意图;
图11是本申请第十一方面提供的光电器件的结构示意图;
图12是本申请第十二方面提供的光电器件的结构示意图;
图13是本申请第十三方面提供的光电器件的结构示意图;
图14是本申请实施例提供的量子点发光二极管的正型结构示意图;
图15是本申请实施例提供的量子点发光二极管的反型结构示意图;
图16是本申请实施例1~7提供的量子点发光二极管发光寿命的测试图;
图17是本申请实施例8~9提供的量子点发光二极管发光寿命的测试图;
图18是本申请实施例10~11提供的量子点发光二极管发光寿命的测试图;
图19是本申请实施例12~14提供的量子点发光二极管电压与时间的变化关系图;
图20是本申请实施例15~19提供的量子点发光二极管电压与时间的变化关系图;
图21是本申请实施例20~25提供的量子点发光二极管发光寿命的测试图;
图22是本申请实施例26~28提供的量子点发光二极管发光寿命的测试图;
图23是本申请实施例29~31提供的量子点发光二极管发光寿命的测试图;
图24是本申请实施例32~35提供的量子点发光二极管发光寿命的测试图;
图25是本申请实施例36~38提供的量子点发光二极管发光寿命的测试图;
图26是本申请实施例39~41提供的量子点发光二极管电压与时间的变化关系图;
图27是本申请实施例39~41提供的量子点发光二极管发光寿命的测试图;
图28是本申请实施例42~43提供的量子点发光二极管电压与时间的变化关系图;
图29是本申请实施例42~43提供的量子点发光二极管发光寿命的测试图。
具体实施方式
为了使本申请要解决的技术问题、技术方案及有益效果更加清楚明白,以下结合实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
本申请中,术语“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B的情况。其中A,B可以是单数或者复数。
本申请中,“至少一个”是指一个或者多个,“多个”是指两个或两个以上。“以下至少一项(个)”或其类似表达,是指的这些项中的任意组合,包括单项(个)或复数项(个)的任意组合。例如,“a,b,或c中的至少一项(个)”,或,“a,b,和c中的至少一项(个)”,均可以表示:a,b,c,a-b(即a和b),a-c,b-c,或a-b-c,其中a,b,c分别可以是单个,也可以是多个。
应理解,在本申请的各种实施例中,上述各过程的序号的大小并不意味着执行顺序的先后,部分或全部步骤可以并行执行或先后执行,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。在本申请实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本申请。在本申请实施例和所附权利要求书中所使用的单数形式的“一种”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
在本申请实施例中,ΔEHTL-HIL=EHOMO,HTL-EHIL,ΔEEML-HTL=EHOMO,EML-EHTL,所有能级/功函值均取绝对值,能级绝对值大表示能级深,能级绝对值小表示能级浅。
本申请的关键在于同时提高QLED器件的寿命和光电效率。目前,器件寿命的测试与器件效率的表征存在显著的差异:器件效率测试的时间通常较短,因此表征的是QLED器件工作起始时瞬间状态;而器件寿命表征的是器件持续工作并进入稳定状态后对于器件效率的保持能力。
目前,基于传统OLED器件已有的理论体系,认为电子向发光层注入的速率通常比空穴要快。因此,为平衡以及提高QLED器件发光层中空穴和电子的复合效率,通常会在器件中设置空穴注入层、尽量减小相邻两层功能层之间注入势垒等方式来增强空穴的注入效率,从而提高载流子注入效率并减少界面电荷积累。但是该方法仅能在一定程度上提高QLED器件起始瞬间的光电效率,却无法同时提高器件寿命,甚至会降低器件寿命。本申请通过对于QLED器件机理研究的逐步开展和深入,发现在QLED器件体系中由于量子点材料以及其他具有特殊材料表面的纳米材料的使用,使得QLED具有一些不同于OLED器件体系的特殊机制,这些机制与QLED器件的性能尤其是器件寿命具有密切的关系。
具体地,本申请通过研究发现:QLED器件在初始工作状态时,发光层中电子注入速率比空穴快,导致量子点材料带负电,且这种负电状态会因量子点材料的结构特性和表面配体的束缚作用、库仑阻塞效应等因素得以保持。然而,量子点材料的负电状态使得QLED器件在持续工作过程中,电子的进一步注入变得越来越困难,从而导致发光层中电子与空穴实际注入不平衡。进一步地,QLED器件持续点亮工作至稳定状态的过程中,量子点材料带负电的状态也趋于稳定,即被量子点新捕获束缚的电子与发生辐射跃迁所消耗的电子达到动态平衡。此时电子向发光层的注入速率相比起始状态时要低很多,达到发光层中电荷注入平衡所需的空穴注入速率实际也相对较低。若仍然基于传统OLED器件的理论体系提高空穴的注入效率,采用深能级的空穴传输层只能在QLED器件工作起始阶段形成电荷注入的瞬间平衡,达到起始瞬间的高器件效率。但是,随着QLED器件进入稳定的工作状态,过量的空穴注入反而会加重器件发光层中电子与空穴的不平衡状态,QLED器件效率无法保持,随之降低。且这种电荷的不平衡状态会随着器件持续工作而不断加剧,导致QLED器件寿命也会相应地迅速衰减。
因此,为了实现在器件发光层中载流子的注入平衡,获得更高效率和更长使用寿命的器件,对器件两侧空穴和电子的载流子注入进行精细调控的关键在于:一方面,调控空穴注入至较低的速率,使QLED器件稳定工作状态中空穴的注入速率与电子的注入速率平衡,提高QLED器件复合效率。另一方面,由于QLED器件在实际稳定工作状态中所需的空穴注入速率比传统预期的低,容易出现载流子积累,对器件造成不可逆转的破坏。因此,要尽量避免载流子积累对器件寿命的影响,提高器件使用寿命。
如附图1所示,本申请实施例第一方面提供一种光电器件,包括:阳极、在所述阳极上的空穴传输层、在所述空穴传输层上的量子点发光层和在所述量子点发光层上的阴极,量子点发光层中包括核壳结构的量子点材料,量子点材料的外壳层材料与空穴传输层中空穴传输材料的价带顶能级差大于等于0.5eV。
本申请第一方面提供的光电器件,在量子点材料的外壳层材料与空穴传输材料之间构建了大于等于0.5eV的价带顶能级差,即EEML-HTL≥0.5eV。通过提高空穴注入势垒来降低空穴的注入效率,从而平衡发光层中空穴与电子的注入平衡。基于目前空穴传输材料的能级特性,以及量子点材料的外壳材料的能级特性,本申请通过研究发现至少需要ΔEEML-HTL≥0.5eV的能级势垒,才能实现空穴注入效率的显著减小,使发光层中电子与空穴注入效率平衡。另外,本申请ΔEEML-HTL≥0.5eV的空穴注入势垒并不会导致空穴无法注入,因为量子点在通电工作状态下外壳层的能级会发生能带弯曲,载流子可以通过隧穿效应实现注入;因而这种能级势垒的增加虽然会造成载流子注入速率的降低,但并不会完全阻碍载流子的最终注入。
量子点材料一般由元素周期表II-IV族、II-VI族、II-V族、III-V族、III-VI族、IV-VI族、I-III-VI族、II-IV-VI族、II-IV-V族等半导体化合物构成,或由上述半导体化合物中至少两种组成的核壳结构。在一些实施例中,核壳结构的量子点材料中,包括内核和外壳层。在另一些实施例中,核壳结构的量子点材料中,包括内核、外壳层,以及位于内核和外壳层之间的中间桥层,中间桥层可以是一层,也可以是多层。核壳结构的量子点材料中内核材料决定发光性能,外壳材料起到保护内核发光稳定性,利于载流子注入作用,电子、空穴经过外壳层注入到内核进行发光。一般内核的带隙比外壳窄,所以空穴传输材料与量子点内核价带能级差要小于空穴传输材料与量子点外壳价带能级差。因此,本申请实施例ΔEEML-HTL大于等于0.5eV能够同时确保空穴载流子有效的注入量子点材料的内核。本申请实施例对核壳结构的量子点材料的具体结构和具体材料类型,在后文实施例中根据不同应用情况有进一步描述。
在一些实施例中,量子点材料的外壳层材料与空穴传输层中空穴传输材料的价带顶能级差为0.5~1.7eV,即ΔEEML-HTL为0.5eV~1.7eV,在量子点材料的外壳层材料与空穴传输材料之间构建的该范围的能级势垒,可适用于由不同空穴传输材料和量子点材料构筑的器件体系,优化不同器件体系中电子与空穴的注入平衡。在实际应用中可根据具体的材料性能,设置不同顶价带能级差ΔEEML-HTL的情形,精细调控发光层两侧空穴和电子的载流子注入速率,使空穴和电子注入平衡。
在一些具体实施例中,量子点材料的外壳层材料与空穴传输材料的价带顶能级差为0.5eV~0.7eV,此时可以采用空穴传输材料为TFB、P12、P15,量子点外壳材料为ZnSe、CdS,如:TFB-ZnSe、P12/P15-CdS等器件体系。
在一些具体实施例中,量子点材料的外壳层材料与空穴传输材料的价带顶能级差为0.7eV~1.0eV,此时可以采用空穴传输材料为TFB、P09,量子点外壳材料为ZnSe、CdS,如:P09-ZnSe、TFB-CdS等器件体系。
在一些具体实施例中,量子点材料的外壳层材料与空穴传输材料的价带顶能级差为1.0eV~1.4eV,此时可以采用空穴传输材料为TFB、P09、P13、P14,量子点外壳材料为CdS、ZnSe、ZnS,如:TFB-ZnS、P09-CdS、P13/P14-ZnSe等器件体系。
在一些具体实施例中,量子点材料的外壳层材料与空穴传输材料的价带顶能级差大于1.4eV~1.7eV,此时可以采用P09-ZnS、P13/P14-ZnS等器件体系。
从一方面考虑,由于目前器件中空穴注入层往往是为了提高空穴的注入效率,而本申请部分实施例QLED器件需要通过一定的方式调控空穴注入至较低的速率。因此,在一些具体实施例中,本申请实施例第一方面提供的光电器件中可以不设置空穴注入层。
从另一方面考虑,QLED器件中空穴注入层的设置不仅仅可以提高空穴注入效率,同时也能调节空穴平稳、均衡注入,是影响器件的性能、寿命等性能关键因素之一。因此,本申请实施例也可以通过在器件中设置空穴注入层进一步调控器件中空穴注入效率,以及减少电荷积累对器件寿命的影响。具体地:
通常在QLED器件性能的研究中,更多关注的是发光层EML两侧,如HTL或ETL界面的电荷积累所造成的界面损坏,以及对于EML发光层中激子的淬灭。但实际上HIL到HTL的界面能级势垒也容易形成电荷积累,从而使得HIL与HTL之间的界面在电场的作用下发生不可逆的破坏,造成器件电压上升,器件亮度衰减。而且,此时所造成的QLED器件电压上升与在EML界面处电荷积累所造成的电压上升存在如下明显不同:HIL与HTL之间界面由于电荷积累产生电场,所造成的破坏通常不可逆,并且该破坏可以随着器件持续通电一直发生,即会持续恶化;而EML界面处的电荷积累是可逆的且会达到一定程度的饱和。因此,HIL与HTL之间界面电荷积累对器件的寿命等性能影响更大。
一方面,本申请实施例为了减少HIL与HTL界面电荷积累对器件寿命性能造成不可逆破坏,优化QLED器件内载流子的注入、复合效率。如附图2所示,本申请实施例第二方面,在上述第一方面实施例的基础上或者单独提供一种光电器件,光电器件包括第一空穴注入层,第一空穴注入层位于阳极层和空穴传输层之间,,空穴传输层材料的价带顶能级与第一空穴注入层中第一空穴注入材料的功函差值的绝对值小于等于0.2eV。
本申请第二方面提供的光电器件,通过限定|ΔEHTL-HIL|小于等于0.2eV,使HTL与HIL之间的空穴注入能级势垒能够显著降低,提高空穴从阳极的注入效率,有利于空穴从HIL向HTL的有效注入,消除势垒及界面电荷,减小器件的整体电阻,从而减少在HIL和HTL之间界面处电荷积累造成不可逆破坏,降低器件驱动电压、提升器件寿命。若|ΔEHTL-HIL|大于0.2eV,则HIL到HTL的界面能级势垒容易形成电荷积累,从而使得HIL与HTL之间的界面在电场的作用下发生不可逆的破坏,造成器件电压上升,器件亮度衰减。
在一些实施例中,空穴传输层材料的价带顶能级与第一空穴注入材料的功函差值的绝对值为0eV。本申请实施例的|ΔEHTL-HIL|为0,此时空穴从HIL向HTL的有效注入效果好,势垒及界面电荷消除,器件的整体电阻减小,从而降低器件驱动电压、提升器件寿命。
在一些实施例中,第一空穴注入材料的功函绝对值为5.3eV~5.6eV,该功函大小的空穴注入材料与目前常规的空穴传输材料的价带能级的绝对值比较接近(5.4eV左右),有利于控制|ΔEHTL-HIL|在较低的范围,使两者能级基本齐平,消除势垒及界面电荷,降低器件驱动电压、提升器件寿命。本申请实施例通过选择具有合适能级的HIL和HTL材料,使|ΔEHTL-HIL|小于等于0.2eV,可以有效消除HIL到HTL的能级势垒,以及界面处的电荷积累,从而减少在HIL和HTL之间界面处造成的不可逆破坏。
在一些实施例中,空穴传输材料的迁移率高于1×10-4cm2/Vs。本申请实施例采用迁移率高于1×10-4cm2/Vs的空穴传输材料,经发明人大量实验发现,采用上述迁移率的空穴传输材料可改善空穴的传输迁移效果,防止电荷积累,消除界面电荷,更好的降低器件驱动电压、提升器件寿命。
另一方面,本申请实施例为了降低QLED器件内空穴注入速率,调控载流子的注入、复合效率,同时减少HIL与HTL界面电荷积累对器件寿命性能造成不可逆破坏。如附图3所示,本申请实施例第三方面,在上述第一方面实施例的基础上或者单独提供一种光电器件,包括第二空穴注入层,第二空穴注入层位于阳极层和空穴传输层之间,空穴传输层中空穴传输层材料的价带顶能级与第二空穴注入层中第二空穴注入材料的功函差值小于-0.2eV。
本申请第三方面提供的光电器件,通过在空穴传输层材料与第二空穴注入材料之间构筑小于-0.2eV的注入势垒,即ΔEHTL-HIL<-0.2eV,增大阳极向HIL的空穴注入势垒,从而降低QLED器件内空穴注入的整体速率,有效控制了进入QLED器件内的空穴数量。一方面,有效的减少了空穴注入到发光层内的速率,使发光层中空穴电子注入速率平衡,提高载流子复合效率;另一方面,又能避免空穴注入过多在HTL和HIL界面处形成电荷积累,防止界面电荷积累对器件寿命造成不可逆的破坏作用。同时,形成从HTL向HIL的空穴阻挡势垒,防止空穴扩散至HIL层,提高空穴的利用率,确保空穴在注入到发光层之前有效的“存活”。保证载流子在器件稳定工作状态下注入平衡的基础上,充分有效地利用器件中注入的空穴,进一步保证器件的发光效率,实现器件效率和寿命的同时提升。
在一些实施例中,光电器件的量子点发光层中包含的核壳结构的量子点材料,其外壳层材料与空穴传输材料的价带顶能级差大于0eV,即ΔEEML-HTL>0,发光层的能级深于空穴传输层;同时,空穴传输层材料与第二空穴注入材料之间存在小于-0.2eV的注入势垒,即ΔEHTL-HIL<-0.2eV,空穴注入层的能级深于空穴传输层。此时,在发光层-空穴传输层-空穴注入层之间,形成“深-浅-深”的能级结构,使注入到空穴传输层的空穴形成空穴载流子阱,有效地“存储”住累积的空穴而不扩散至HTL层以外的其他功能层或界面。并进一步消除界面电荷对器件的影响,在保证载流子在器件稳定工作状态下注入平衡的基础上,更充分有效地利用器件中注入的空穴,进一步保证器件的发光效率,实现器件效率和寿命的同时提升。在一些具体实施例中,量子点材料的外壳层材料与空穴传输材料的价带顶能级差大于等于0.5eV;在其他一些具体实施例中,量子点材料的外壳层材料与空穴传输材料的价带顶能级差还可以为0.5eV~1.7eV,即ΔEEML-HTL为0.5eV~1.7eV,经实验验证,上述实施例形成的空穴载流子阱效果好,在实际应用过程中通过空穴载流子阱更精细的调控器件发光层中空穴与电子的注入平衡,提高载流子复合效率。
在一些实施例中,空穴传输层材料的价带顶能级与第二空穴注入材料的功函差值为-0.9eV~-0.2eV,ΔEHTL-HIL差值为-0.9eV~-0.2eV,在该范围内对空穴的注入和传输有较好的平衡效果。若低于-0.9eV,则空穴注入阻力加大,导致空穴注入量减少,影响发光层中空穴与电子的平衡注入及有效复合;若势垒大于-0.2eV,则空穴容易在界面形成积累,且利用率不高。
在一些实施例中,第二空穴注入材料的功函绝对值为5.4eV~5.8eV。本申请实施例第二空穴注入材料的功函绝对值为5.4eV~5.8eV,在该范围内有利于与空穴传输材料之间形成能极差小于-0.2eV空穴阻挡势垒。具体地,常规空穴传输材料的价带绝对值大概在5.3-5.4eV,功函绝对值大于等于5.4eV的第二空穴注入材料可与常规空穴传输材料形成小于-0.2eV的负能级差,从而形成空穴阻挡势垒,优化空穴注入速率,提高空穴利用率。
在一些实施例中,空穴传输材料的迁移率高于1×10-4cm2/Vs,本申请实施例采用迁移率高于1×10-4cm2/Vs的空穴传输材料,进一步确保空穴的传输迁移效果,防止电荷积累,消除界面电荷,更好的降低器件驱动电压、提升器件寿命。
本申请上述第二方面和第三方面实施例中,空穴注入材料优选金属氧化物材料。即,在一些具体实施例中,当光电器件包含第一空穴注入层时,第一空穴注入层中第一空穴注入材料选自金属氧化物材料。在另一些具体实施例中,当光电器件包含第二空穴注入层时,第二空穴注入层中第二空穴注入材料选自金属氧化物材料。本申请上述实施例中,空穴注入材料采用的金属氧化物材料,具有更好的稳定性,且不具有酸性,不但能满足上述各实施例对空穴注入的要求,而且不会对相邻功能层产生负面影响。避免了有机空穴注入材料在器件工作过程中由于热效应或电学效应破坏对器件寿命造成的衰减,同时避免了有机空穴注入材料的酸性对相邻功能层的破坏作用。
在一些实施例中,金属氧化物材料包括:氧化钨、氧化钼、氧化钒、氧化镍、氧化铜中的至少一种金属纳米材料,这些金属纳米材料具有较好的稳定性,不具有酸性,在实际应用过程中可通过调控功函大小,实现与空穴传输层构筑不同大小的能级势垒,进而有利于调控空穴注入和传输,提高载流子复合效率,减少电荷积累对器件寿命的影响。
在一些实施例中,金属氧化物材料的粒径为2~10nm,小粒径的金属氧化物材料有利于沉积得到膜层致密、厚度均一的薄膜,提高其与相邻功能层的结合紧密性,降低界面电阻,有利于提高器件性能。
在另一些实施例中,空穴注入材料也可以采用聚(3,4-乙烯二氧噻吩)-聚苯乙烯磺酸(PEDOT:PSS)、HIL2、HIL1-1、HIL1-2、酞菁铜(CuPc)、2,3,5,6-四氟-7,7',8,8'-四氰醌-二甲烷(F4-TCNQ)、2,3,6,7,10,11-六氰基-1,4,5,8,9,12-六氮杂苯并菲(HATCN)等有机空穴注入材料。其中,PEDOT:PSS包含结构式为:
Figure BDA0002879001180000121
的有机分子,其功函为-5.1eV;HIL2包含结构式为:
Figure BDA0002879001180000122
的有机分子,其功函为-5.6eV;HIL1-1和HIL1-2中均包含结构式为:
Figure BDA0002879001180000123
Figure BDA0002879001180000131
的有机分子,HIL1-1的功函为-5.4eV,HIL1-2的功函为-5.3eV。
在一些实施例中,第一空穴注入层的厚度为10~150nm。在另一些实施例中,第二空穴注入层的厚度为10~150nm。本申请空穴注入层的厚度可根据实际应用需求进行灵活调控,同时也可通过对空穴注入层厚度的调节较好的实现对空穴注入速率的调节。
进一步地,本申请实施例为了构筑ΔEEML-HTL大于等于0.5eV的能级势垒,实现降低QLED器件内空穴注入速率,调控载流子的注入、复合效率的目的,同时减少HIL与HTL界面电荷积累对器件寿命性能造成不可逆破坏。如附图4所示,本申请实施例第四方面提供一种光电器件,该光电器件的空穴传输层中至少包含两种空穴传输材料,其中,至少一种空穴传输材料的价带顶能级的绝对值小于等于5.3eV。在具体实施例中,上述至少两种空穴传输材料至少包括一种价带顶能级的绝对值小于等于5.3eV的空穴传输材料和一种价带顶能级的绝对值大于5.3eV的空穴传输材料。
本申请第四方面提供的光电器件的空穴传输层为包含多种不同价带顶能级空穴传输材料的混合材料层,其中至少一种空穴传输材料的价带顶能级小于等于5.3eV,而常规量子点发光材料的壳层能级往往比较深(6.0eV或更深),因此,使得浅能级的空穴传输材料与量子点外壳材料之间形成大于等于0.5eV的能级差。另外,包含的价带顶能级绝对值大于5.3eV的空穴传输材料,可小幅度更精细的调控空穴传输材料与发光材料外壳层之间的能级差。从而使空穴传输层中通过绝对值小于等于5.3eV的浅能级空穴传输材料、绝对值大于5.3eV的深能级空穴传输材料之间的相互搭配,实现对空穴传输材料与量子点外壳层之间的空穴注入势垒的精细调控,同时也可以通过不同能级深浅的空穴传输材料调节HTL层中空穴迁移率。实现ΔEEML-HTL大于等于0.5eV的能级势垒,通过提高空穴注入势垒,降低空穴的注入效率,从而改善发光层中空穴与电子的注入平衡,提高器件发光效率,同时减少电荷积累对器件寿命的影响。
在一些实施例中,光电器件的空穴传输层中至少包含两种空穴传输材料,其中,一种空穴传输材料的价带顶能级的绝对值小于等于5.3eV,还包括价带顶能级的绝对值大于5.3eV小于5.8eV的空穴传输材料。在一些实施例中,空穴传输层中至少包含两种空穴传输材料,一种空穴传输材料的价带顶能级的绝对值小于等于5.3eV,还包括价带顶能级的绝对值大于等于5.8eV的空穴传输材料。在另一些实施例中,空穴传输层中至少包含三种空穴传输材料,一种空穴传输材料的价带顶能级的绝对值小于等于5.3eV,同时还包括价带顶能级的绝对值大于5.3eV小于5.8eV的空穴传输材料和价带顶能级的绝对值大于等于5.8eV的空穴传输材料。本申请实施例通过浅能级材料和深能级材料的混合匹配,可根据实际应用需求、器件体系等因素灵活调控空穴注入势垒,使空穴到发光材料的注入能级势垒大于等于0.5eV,降低空穴的注入效率,从而平衡发光层中空穴与电子的注入平衡,应用灵活方便。
在一些实施例中,当空穴传输层中包括价带顶能级大于5.3eV小于5.8eV的空穴传输材料时,光电器件的电子传输层中可以采用有机电子传输材料层、ZnO纳米颗粒等金属氧化物纳米颗粒层、溅射沉积的金属氧化物层中的至少一种。本申请实施例当空穴传输层中包括至少一种空穴传输材料的价带顶能级小于等于5.3eV和价带顶能级大于5.3eV小于5.8eV的空穴传输材料时,此时空穴传输层具有较为适中的价带顶能级和空穴迁移率,因此可以较好地与ZnO等常规金属氧化物或有机电子传输材料相匹配,有利于空穴与电子电荷平衡的调控。
在一些实施例中,当空穴传输层中包括价带顶能级大于等于5.8eV的空穴传输材料时,光电器件的电子传输层中可以采用金属氧化物纳米颗粒,优选表面基团连接较少的金属氧化物纳米颗粒。本申请实施例当空穴传输层中包括价带顶能级大于5.8eV的空穴传输材料时,此时在能级和迁移率两个性能上均与前述空穴传输材料的价带顶能级小于等于5.3eV的浅价带顶能级的空穴传输层材料具有较大的差异,通过不同的混合比例可以实现在较大窗口范围内的连续调控,适合于从器件初始状态到持续工作至稳定状态过程中电子注入和传输变化差异性较大的QLED器件体系,例如表面基团连接较少的金属氧化物纳米颗粒。
在一些实施例中,空穴传输层为包含不同能级空穴传输材料的混合材料层,其中,价带顶能级的绝对值小于等于5.3eV的空穴传输材料的质量百分含量为30~90%;浅能级空穴传输材料的该百分含量,容易与发光材料的外壳层形成大于等于0.5eV的空穴注入势垒,在实际应用中,可根据材料能级深浅,灵活调控各能级大小材料的混合比例。在一些具体实施例中,价带顶能级的绝对值小于等于5.3eV的空穴传输材料的质量百分含量为50~60%时具有不错的效果。
在一些实施例中,空穴传输层为包含不同能级空穴传输材料的混合材料层,其中,至少一种空穴传输材料的迁移率高于1×10-3cm2/Vs,本申请实施例空穴传输材料的高迁移率确保了空穴的传输迁移性能,减少空穴在界面积累导致影响器件性能。另外,高空穴迁移率的空穴传输层材料其价带顶能级相对比较浅,也进一步确保了与量子点外壳材料之间形成合适的能极差。
在一些具体实施例中,空穴传输层为包含不同能级空穴传输材料的混合材料层,其中,至少一种空穴传输材料的迁移率高于1×10-2cm2/Vs。在另一些具体实施例中,空穴传输层为包含不同能级空穴传输材料的混合材料层,其中,每一种空穴传输材料的迁移率均高于1×10-3cm2/Vs。本申请上述实施例通过进一步优化空穴传输材料的迁移率,同时确保空穴的迁移效率,避免电荷积累影响器件性能,同时确保空穴传输层中深浅能级的空穴传输材料的搭配,构筑空穴的注入势垒,确保形成ΔEEML-HTL大于等于0.5eV的能级势垒,优化QLED器件内载流子的注入平衡和复合效率。
进一步地,本申请实施例为了构筑ΔEEML-HTL大于等于0.5eV的能级势垒,实现降低QLED器件内空穴注入速率,调控载流子的注入、复合效率的目的,同时减少HIL与HTL界面电荷积累对器件寿命性能造成不可逆破坏。如附图5所示,本申请实施例第五方面提供一种光电器件,该光电器件的空穴传输层中至少包含两种空穴传输材料,每种空穴传输材料的价带顶能级的绝对值均小于等于5.3eV。
本申请第五方面提供的光电器件的空穴传输层为包含多种不同价带顶能级空穴传输材料的混合材料层,其中,每一种空穴传输材料的价带顶能级均小于等于5.3eV,与壳层能级较深的量子点发光材料可形成大于等于0.5eV的能级差。实现对于构造HTL与EML中量子点外壳层之间的空穴注入势垒更精细的调控,使器件ΔEEML-HTL≥0.5eV。从而实现QLED器件在进入稳定工作状态后,最佳电荷注入平衡以及器件效率保持,实现器件寿命的最优化。另外,利用同样都为具有浅价带顶能级的空穴传输层材料的不同空穴迁移率,通过不同混合比例还可以对混合空穴传输层的空穴迁移率进行精细调控。
在一些实施例中,空穴传输层包含不同能级空穴传输材料的混合材料层,其中,每一种空穴传输材料的质量百分含量为5~95%,通过不同能级深浅、迁移率大小的空穴传输材料混合搭配,对混合空穴传输层的空穴迁移率和注入势垒有较好的调控效果。
在一些实施例中,空穴传输层包含不同能级空穴传输材料的混合材料层,其中,至少一种空穴传输材料的迁移率高于1×10-3cm2/Vs,高空穴迁移率的空穴传输层材料其价带顶能级相对比较浅。限定空穴传输材料的迁移率,高迁移率确保了空穴的传输迁移性能,同时确保了形成更合适的注入势垒,避免空穴在界面积累导致影响器件性能。在一些实施例中,空穴传输层中至少一种空穴传输材料的迁移率高于1×10-2cm2/Vs。在一些实施例中,空穴传输层中,每一种空穴传输材料的迁移率均高于1×10-3cm2/Vs。
在一些实施例中,当空穴传输层中空穴传输材料的价带顶能级均小于等于5.3eV时,光电器件的电子传输层中采用表面钝化的金属氧化物纳米颗粒,优选表面充分修饰钝化的金属氧化物纳米颗粒。本申请实施例当空穴传输层中空穴传输材料的价带顶能级均小于等于5.3eV时,要对应电子注入和传输变化小的材料,此时适合于从器件初始状态到持续工作至稳定状态过程中电子注入和传输变化差异性较小的QLED器件体系,例如表面充分修饰钝化的金属氧化物纳米颗粒。
本申请上述各实施例的光电器件中,空穴传输材料选自:含苯胺基团的聚合物、含有芴基团和苯胺基团的共聚物中的至少一种,这些空穴传输材料具有空穴传输效率高,稳定性好,容易获取等优点。在实际应用过程中,可根据实际应用需求,选择合适能级大小、迁移率的空穴传输材料,具体地:
在一些具体实施例中,当光电器件中需要价带顶能级的绝对值小于等于5.3eV的空穴材料时,价带顶能级的绝对值小于等于5.3eV的空穴传输材料可选择:P09、P13中的至少一种。其中,P13的结构式为:
Figure BDA0002879001180000171
P09的结构式为:
Figure BDA0002879001180000172
在另一些具体实施例中,当光电器件中需要价带顶能级的绝对值大于5.3eV小于5.8eV的空穴材料时,价带顶能级的绝对值大于5.3eV小于5.8eV的空穴传输材料包括:TFB、poly-TPD、P11中的至少一种。其中,P11的结构式为:
Figure BDA0002879001180000181
poly-TPD的结构式为:
Figure BDA0002879001180000182
TFB的结构式为:
Figure BDA0002879001180000183
在另一些具体实施例中,当光电器件中需要价带顶能级的绝对值大于等于5.8eV的空穴材料时,价带顶能级的绝对值大于等于5.8eV的空穴传输材料包括:P15、P12中的至少一种。其中,P12的结构式为:
Figure BDA0002879001180000184
P15的结构式为:
Figure BDA0002879001180000185
在一些实施例中,空穴传输材料的迁移率高于1×10-4cm2/Vs,高迁移率确保了空穴的传输迁移性能,减少电荷积累对器件寿命的影响。
本申请上述各实施例中,核壳结构的量子点材料包括上述外壳层,还包括内核,以及位于内核与外壳层之间的中间壳层;其中,内核材料的价带顶能级浅于外壳层材料的价带顶能级;中间壳层材料的价带顶能级介于内核材料的价带顶能级和外壳层材料的价带顶能级之间。本申请实施例核壳结构的量子点材料中,内核材料影响发光性能,外壳材料起到保护内核发光稳定性和利于载流子注入作用,价带介于内核与外壳层之间的中间壳层,起到中间过渡作用,有利于载流子注入,中间壳层在能级上可形成从内核到外壳层的阶梯式能级过渡,这样有助于实现载流子的有效注入、有效束缚以及减少晶格界面的闪烁。
在一些实施例中,量子点材料的外壳层包括:CdS、ZnSe、ZnTe、ZnS、ZnSeS、CdZnS、PbS中的至少一种或者至少两种形成的合金材料。这些外壳层材料不但保护内核发光稳定性,利于载流子注入到量子点内核进行发光,而且能与HTL层材料形成ΔEEML-HTL大于等于0.5eV的能级势垒,通过提高空穴注入势垒,降低空穴的注入效率,从而平衡发光层中空穴与电子的注入平衡,提高器件发光效率,同时减少电荷积累对器件寿命的影响。
在一些实施例中,量子点材料的内核包括:CdSe、CdZnSe、CdZnS、CdSeS、CdZnSeS、InP、InGaP、GaN、GaP、ZnSe、ZnTe、ZnTeSe中的至少一种。量子点材料的发光性能与内核材料相关,这些材料确保了QLED器件在400~700nm可见光范围内实现发光,不但满足光电显示器件应用所需的范围,而且这些材料能级相互关系实现的有益效果能够更好地体现。
在一些实施例中,中间壳层材料选自:CdZnSe、ZnSe、CdZnS、CdZnSeS、CdS、CdSeS中的至少一种。在本申请的具体实施例中,中间壳层选择在组成成分上形成从内核到外层的组成成分连续自然过渡,这样有助于实现内核、中间壳层、外壳层三者之间最少的晶格失配及最少的晶格缺陷,从而实现核壳量子点材料自身最优的发光性能。
在一些实施例中,量子点材料的发光峰波长范围为400~700nm,一方面这个波长范围是光电显示器件应用所需的范围,另一方面器件中发光层在此波长范围能级相互关系实现的有益效果能够更好地体现。
在一些实施例中,量子点材料的外壳层厚度为0.2~6.0nm,该厚度涵盖了常规外壳的厚度,可广泛是适用于不同体系的QLED器件中。若外壳层的厚度过大时,载流子通过隧穿效应注入到发光量子点的速率会降低;而外壳层的厚度过小时,外壳材料无法对内核材料起到足够的保护作用和钝化作用,影响量子点材料的发光性能和稳定性能。
本申请上述各实施例中,光电器件还包括电子传输层,电子传输层中电子传输材料选自:金属氧族化合物传输材料、有机传输材料中的至少一种。其中,金属氧化物材料一般来说具有较高的电子迁移率,可通过溶液法方式或真空溅射方式在QLED器件中制备成薄膜。有机电子传输层材料可以在较宽的范围内实现能级的调控,可通过真空蒸镀方式或溶液法方式在QLED器件中制备成薄膜;其中溶液法方式包括喷墨打印、旋涂、喷印、狭缝涂布或丝网印刷等。可根据实际应用需求灵活选择更合适的电子传输材料。
在一些实施例中,金属氧族化合物传输材料选自:氧化锌、氧化钛、硫化锌、硫化镉中的至少一种。本申请上述实施例采用的这些金属氧族化合物传输材料均具有较高的电子迁移效率。在一些实施例中,为进一步提高电子迁移效率,金属氧族化合物传输材料选自:掺杂有金属元素的氧化锌、氧化钛、硫化锌、硫化镉中的至少一种,其中,金属元素包括铝、镁、锂、镧、钇、锰、镓、铁、铬、钴中至少一种,这些金属元素可进一步提高材料的电子迁移效率。
在一些实施例中,金属氧族化合物传输材料的粒径小于等于10nm,一方面,小粒径的金属氧族化合物传输材料更有利于沉积得到膜层致密、厚度均一的电子传输层薄膜,提高其与相邻功能层的结合紧密性,降低界面电阻,更有利于提高器件性能。另一方面,小粒径的金属氧族化合物传输材料带隙更宽,减小了对量子点材料的激子发光淬灭,提高器件效率。
在一些实施例中,金属氧族化合物传输材料的电子迁移率为10-2~10-3cm2/Vs,高迁移率的电子传输材料,能够减少电荷在界面层的积累,提高电子注入、复合效率。
在一些实施例中,有机传输材料的电子迁移率不低于10-4cm2/Vs。在一些实施例中,有机传输材料选自:8-羟基喹啉-锂(Alq3)、八羟基喹啉铝、富勒烯衍生物PCBM、3,5-双(4-叔丁基苯基)-4-苯基-4H-1,2,4-三唑(BPT)、1,3,5-三(1-苯基-1H-苯并咪唑-2-基)苯(TPBi)中的至少一种。这些有机传输材料可以在较宽的范围内实现能级的调控,更有利于调控器件各功能层能级,提高器件的稳定性和光电转化效率。
在一些实施例中,电子传输层为叠层复合结构,其中包括至少两层子电子传输层,通过选择不同传输迁移效率、能级调控特性的子电子传输层,可更灵活的调控电子传输层性,从而更好的优化器件性能。
在一些实施例中,电子传输层中,至少一层子电子传输层的材料为金属氧族化合物传输材料。在一些实施例中,电子传输层中,所有子电子传输层均为金属氧化物,不同子电子传输层的金属氧化物材料可以相同或不同。即在所有子电子传输层均为金属氧化物的多层电子传输层中,可以为包含至少一层的金属氧化物纳米颗粒的子电子传输层以及至少一层的非纳米颗粒类型金属氧化物的子电子传输层。也可以为子电子传输层分别是掺杂和本征金属氧化物(如Mg掺杂ZnO+本征ZnO)。也可以为子电子传输层均为同一种金属氧化物纳米颗粒。当子电子传输层均为同一种金属氧化物纳米颗粒时,不同子电子传输层的电子迁移率可以相同或不相同。
在一些实施例中,电子传输层中,至少一层子电子传输层的材料为有机传输材料。在一些实施例中,电子传输层中,至少一层子电子传输层的材料为金属氧族化合物传输材料,至少一层子电子传输层的材料为有机传输材料,不同子电子传输层的金属氧化物材料可以相同或不同;金属氧化物材料优选为相应金属氧化物的纳米颗粒。通过电子传输层中金属氧族化合物传输材料和有机传输材料的共同调配作用,使电子传输层同时具有高电子迁移率以及能级匹配的灵活性。实现电子传输层的能级和电子迁移率的有效调控,从而达到与空穴注入的充分匹配。在一些具体实施例中,包含多层子电子传输层的电子传输层可以是ZnO纳米颗粒+NaF的组合、Mg掺杂ZnO纳米颗粒+NaF的组合等叠层复合结构。
由于核壳结构的量子点材料中,内核材料影响量子点材料的发光性能,壳层材料起到保护作用,以及有利于载流子注入。当外壳层材料确定后,可以通过调节壳层厚度以及空穴传输材料的价带顶能级大小等,使量子点材料的外壳层材料与空穴传输材料之间价带顶能级差大于等于0.5eV,即构建预期的注入势垒,EEML-HTL≥0.5eV,优化发光层中电子与空穴注入效率平衡,提高器件效率和使用寿命。
进一步地,如附图6所示,本申请实施例第六方面提供了一种光电器件,包括量子点发光层和空穴传输层,量子点发光层中包含核壳结构的量子点材料,量子点材料的外壳层为ZnSe,空穴传输层中空穴传输材料的价带顶能级的绝对值小于等于5.4eV。
本申请第六方面提供的光电器件,在量子点材料的外壳层具体为ZnSe的前提下,根据ZnSe的能级等特性,设计了光电器件的优选结构。具体地,由于ZnSe外壳材料的价带能级相对较浅(能级绝对值较小),若要构建价带顶能级差(ΔEEML-HTL)大于等于0.5eV的空穴注入势垒,则空穴传输材料的价带顶能级绝对值应小于等于5.4eV。此时,ΔEEML-HTL≥0.5eV,构建了空穴注入势垒,降低空穴注入速率,平衡发光层中电子空穴的注入效率,减少载流子积累,提高发光效率。
在一些实施例中,量子点材料中,ZnSe壳层厚度为2~5nm。本申请实施例由于ZnSe的带隙相对较窄,对于量子点内核中激子的束缚能力相对较差,为了保证量子点内核发光材料自身的良好发光效率,需使用较厚的ZnSe外壳层厚度,优选的外壳层厚度为2.0~5.0纳米。若外壳层的厚度过大时,载流子通过隧穿效应注入到发光量子点的速率会降低;而外壳层的厚度过小时,载流子通过隧穿效应注入到发光量子点的速率则会提高,但是当外壳层的厚度小到一定程度时,外壳层结构将无法对内核起到足够的保护和钝化作用,从而影响量子点材料的发光性能和稳定性。
在一些实施例中,量子点材料的发光峰波长为510~640nm。对于发光波长较短、量子点核带隙较宽的蓝色核壳量子点来说,即使使用厚的ZnSe外壳层仍然无法充分保证量子点材料自身的发光效率,因此,本申请实施例优选的量子点发光材料应为发光峰波长范围应为510~640纳米的红色或绿色量子点,更好的确保量子点的发光效率。
在一些实施例中,ZnSe材料与空穴传输材料的价带顶能级差为0.5~1.0eV。本申请实施例由于ZnSe外壳层具有较厚的优选厚度,导致载流子通过隧穿效应注入到发光量子点的速率变弱,因此相应的空穴传输层材料与量子点外壳层材料的价带顶能级差(ΔEEML-HTL)可以选择在0.5~1.0eV之间。若ΔEEML-HTL过大,将进一步降低空穴注入量子点发光内核的效率,影响量子点材料的发光效率。
在一些实施例中,空穴传输材料的价带顶能级的绝对值优选为4.9eV~5.4eV,在该范围内能够与ZnSe外壳材料构筑更合适的空穴注入势垒,优化发光层中载流子注入和复合效率。
在一些具体实施例中,空穴传输材料的价带顶能级的绝对值优选为4.9eV~5.4eV,此时,ZnSe材料与空穴传输材料的价带顶能级差为0.5~1.0eV。
在一些实施例中,空穴传输材料的迁移率高于1×10-3cm2/Vs,由于本申请实施例采用的空穴传输材料的价带顶能级的绝对值小于等于5.4eV,能级较浅,较浅的价带顶能级的空穴传输层材料通常会具有较高的空穴迁移率,有利于空穴在一定厚度的空穴传输层薄膜中有效传输空穴,减小了器件的整体电阻,从而降低器件驱动电压、提升器件寿命。
进一步地,如附图7所示,本申请实施例第七方面提供了一种光电器件,包括量子点发光层和空穴传输层,量子点发光层中包含核壳结构的量子点材料,量子点材料的外壳层为ZnS,空穴传输层中空穴传输材料的价带顶能级的绝对值小于等于6.0eV。
本申请第七方面提供的光电器件,在量子点材料的外壳层具体为ZnS的前提下,根据ZnS的能级等特性,设计了光电器件的优选结构。具体地,ZnS外壳材料的价带能级较深(相对于ZnSe而言,能级绝对值更大),要构建价带顶能级差(ΔEEML-HTL)大于等于0.5eV,则空穴传输材料的价带顶能级小于等于6.0eV即可。此时,ΔEEML-HTL≥0.5eV,构建了空穴注入势垒,降低空穴注入速率,平衡发光层中电子空穴的注入效率,减少载流子积累,提高发光效率。
在一些实施例中,ZnS壳层厚度为0.2~2.0nm。本申请实施例由于ZnS的带隙较宽,对于量子点内核中激子的束缚能力较强,因此采用较薄的ZnS外壳层厚度就可以基本保证量子点发光材料自身的良好发光效率,优选的外壳层厚度为0.2~2.0纳米。同时薄ZnS外壳也可有效降低器件的整体电阻,降低器件驱动电压从而提升器件性能。
在一些实施例中,空穴传输材料的价带顶能级的绝对值优选为4.9eV~6.0eV,在该范围内能够与ZnS外壳材料构筑更合适的空穴注入势垒,优化发光层中载流子注入和复合效率。在一些实施例中,空穴传输材料的价带顶能级的绝对值优选为4.9eV~5.5eV。
在一些实施例中,ZnS材料与空穴传输材料的价带顶能级差为1.0~1.6eV。本申请实施例由于ZnS外壳层具有较薄的优选厚度,导致载流子通过隧穿效应注入到发光量子点的速率变强,因此相应的空穴传输层材料与量子点发光层中量子点外壳层材料的价带顶能级差(ΔEEML-HTL)需要适当地增加,从而更好平衡空穴与电子的注入平衡,其优选范围应在1.0-1.6eV之间。若ΔEEML-HTL不宜过大,则进一步降低了空穴注入量子点发光内核的效率,影响量子点材料的发光效率。
在一些实施例中,量子点材料的发光峰波长为400~700nm。本申请实施例由于ZnS的带隙较宽,对于量子点内核中激子的束缚能力较强,可有效保证量子点材料自身的发光效率,适用于发光峰波长为400~700nm的可见光区域内的所有量子点材料,适用范围广。
在一些实施例中,由于本申请实施例采用的空穴传输材料的价带顶能级较深(小于等于6.0eV),空穴迁移率相对较低,空穴传输材料的迁移率高于1×10-4cm2/Vs。在一些实施例中,空穴传输材料的迁移率高于1×10-3cm2/Vs。
进一步地,如附图8所示,本申请实施例第八方面提供了一种光电器件,包括量子点发光层和空穴传输层,量子点发光层中包含核壳结构的量子点材料,量子点材料的外壳层为CdZnS,空穴传输层中空穴传输材料的价带顶能级的绝对值小于等于5.9eV。
本申请第八方面提供的光电器件,在量子点材料的外壳层具体为CdZnS的前提下,根据CdZnS的能级等特性,设计了光电器件的优选结构。具体地,由于本实施例量子点的外壳层采用CdZnS,价带能级介于ZnSe和ZnS之间,此时要构建价带顶能级差(ΔEEML-HTL)大于等于0.5eV的空穴注入势垒,则空穴传输材料的价带顶能级需要小于等于5.9eV。通过构建的空穴注入势垒,降低空穴注入速率,平衡发光层中电子空穴的注入效率,减少载流子积累,提高发光效率。
在一些实施例中,CdZnS壳层厚度为0.5~3.0nm,由于CdZnS的带隙介于ZnSe和ZnS之间,优选的外壳层厚度为0.5~3.0纳米时,能够同时保障对于量子点内核中激子的束缚能力,以及量子点发光材料自身的良好发光效率。
在一些实施例中,空穴传输材料的价带顶能级的绝对值为4.9~5.9eV,在该范围内能够与CdZnS外壳材料构筑更合适的空穴注入势垒,优化发光层中载流子注入和复合效率。在一些实施例中,空穴传输材料的价带顶能级的绝对值为4.9~5.5eV。
在一些实施例中,CdZnS材料与空穴传输材料的价带顶能级差为0.8~1.4eV。本申请实施例空穴传输层材料与量子点发光层中量子点外壳层材料的价带顶能级差(ΔEEML-HTL)优选范围为0.8~1.4eV,既可保障载流子通过隧穿效应注入到发光量子点的效率,又能较好的平衡空穴与电子的注入效率。若ΔEEML-HTL过大,则载流子通过隧穿效应注入到发光量子点内核的效率降低;若ΔEEML-HTL过小,则对空穴的注入速率调节不佳。
在一些实施例中,量子点材料的发光峰波长为400~700nm。本申请实施例由于CdZnS对量子点内核中激子的束缚能力相对较强,可有效保证量子点材料自身的发光效率,适用于发光峰波长为400~700nm的可见光区域内的所有量子点材料,适用范围广。
在一些实施例中,由于本申请实施例采用的空穴传输材料的价带顶能级较深(小于等于5.9eV),空穴迁移率相对较低,空穴传输材料的迁移率高于1×10-4cm2/Vs。在一些实施例中,空穴传输材料的迁移率高于1×10-3cm2/Vs。
进一步地,如附图9所示,本申请实施例第九方面提供了一种光电器件,包括量子点发光层和空穴传输层,量子点发光层中包含核壳结构的量子点材料,量子点材料的外壳层为ZnSeS,空穴传输层中空穴传输材料的价带顶能级的绝对值小于等于5.7eV。
本申请第九方面提供的光电器件,在量子点材料的外壳层具体为ZnSeS的前提下,根据ZnSeS的能级等特性,设计了光电器件的优选结构。具体地,由于本实施例量子点的外壳层采用ZnSeS,价带能级介于ZnSe和ZnS之间,此时要构建价带顶能级差(ΔEEML-HTL)大于等于0.5eV的空穴注入势垒,则空穴传输材料的价带顶能级需要小于等于5.7eV。通过构建的空穴注入势垒,降低空穴注入速率,平衡发光层中电子空穴的注入效率,减少载流子积累,提高发光效率。
在一些实施例中,ZnSeS壳层厚度为1.0~4.0nm,由于ZnSeS外壳中易被氧化的Se更接近于量子点表面,因此ZnSeS外壳需要厚度更大一些以保证对于内核足够的保护和钝化,从而优选的ZnSeS外壳层厚度为1.0~4.0纳米。
在一些实施例中,空穴传输材料的价带顶能级的绝对值为4.9~5.7eV,在该范围内能够与ZnSeS外壳材料构筑更合适的空穴注入势垒,优化发光层中载流子注入和复合效率。在一些实施例中,空穴传输材料的价带顶能级的绝对值为4.9~5.4eV。
在一些实施例中,ZnSeS材料与空穴传输材料的价带顶能级差为0.9~1.4eV。本申请实施例空穴传输层材料与量子点发光层中量子点外壳层材料的价带顶能级差(ΔEEML-HTL)优选范围为0.9~1.4eV时,既可保障载流子通过隧穿效应注入到发光量子点的效率,又能较好的平衡空穴与电子的注入效率。若ΔEEML-HTL过大,则载流子通过隧穿效应注入到发光量子点内核的效率降低;若ΔEEML-HTL过小,则对空穴的注入速率调节不佳。
在一些实施例中,量子点材料的发光峰波长为400~700nm。本申请实施例由于ZnSeS对量子点内核中激子的束缚能力相对较强,可有效保证量子点材料自身的发光效率,适用于发光峰波长为400~700nm的可见光区域内的所有量子点材料,适用范围广。
在一些实施例中,由于本申请实施例采用的空穴传输材料的价带顶能级较深(小于等于5.7eV),空穴迁移率相对较低,空穴传输材料的迁移率高于1×10-4cm2/Vs。在一些实施例中,空穴传输材料的迁移率高于1×10-3cm2/Vs。
本申请上述第六~九方面提供中光电器件中,空穴传输材料选自:含苯胺基团的聚合物、含有芴基团和苯胺基团的共聚物中的至少一种,在实际应用中,可根据具体的应用需求选择合适迁移率的空穴传输材料。
在一些实施例中,空穴传输材料的价带顶能级的绝对值小于等于5.4eV的含苯胺基团的聚合物包括:poly-TPD、P9、TFB、P13。
在一些实施例中,空穴传输材料的价带顶能级的绝对值小于等于5.4eV的含有芴基团和苯胺基团的共聚物包括:TFB、P13。
在一些实施例中,空穴传输材料的价带顶能级的绝对值大于5.4eV小于等于5.9eV的含苯胺基团的聚合物包括:P11、P12、P15。
在一些实施例中,空穴传输材料的价带顶能级的绝对值大于5.4eV小于等于5.9eV的含有芴基团和苯胺基团的共聚物包括:P12、P15。
本申请上述第六~九方面提供中光电器件中,核壳结构的量子点材料包括上述外壳层,还包括内核,以及位于内核与外壳层之间的中间壳层;其中,内核材料的价带顶能级浅于外壳层材料的价带顶能级;中间壳层材料的价带顶能级介于内核材料的价带顶能级和外壳层材料的价带顶能级之间。
在一些实施例中,内核材料选自:元素周期表II-IV族、II-VI族、II-V族、III-V族、III-VI族、IV-VI族、I-III-VI族、II-IV-VI族、II-IV-V族半导体化合物中的至少一种。在一些具体实施例中,内核材料选自:CdSe、CdZnSe、CdSeS、CdZnSeS、InP、InGaP、GaP、ZnTe、ZnTeSe中的至少一种。这些内核材料发光性能好,与外壳层ZnSe、ZnS、CdZnS或者ZnSeS均有较好的配合效果。
在一些具体实施例中,中间壳层材料选自:CdZnSe、ZnSe、CdZnS、CdZnSeS、CdS、CdSeS中的至少一种。本申请实施例中间壳层的搭配原则为:中间壳层在组成成分上最好是形成从内核到外层的组成成分连续自然过渡,这样有助于实现内核、中间壳层、外壳层三者之间最少的晶格失配及最少的晶格缺陷,从而实现核壳量子点材料自身最优的发光性能;中间壳层在能级上一般是需形成从内核到外壳层的阶梯式能级过渡,这样有助于实现载流子的有效注入、有效束缚以及减少晶格界面的闪烁。
本申请上述第六~九方面提供中光电器件中,还可以结合上述第二或三方面光电器件中对空穴注入功能层的优化,可以包括第一空穴注入层,第一空穴注入层的第一空穴注入材料的功函与空穴传输材料的价带顶能级差值的绝对值小于等于0.2eV。或者,第二空穴注入层,空穴传输层材料的价带顶能级与第二空穴注入层中第二空穴注入材料的功函差值小于-0.2eV。进一步提高器件中空穴利用率,精细调控空穴注入速率,使器件内载流子注入平衡,提高复合效率;同时,减少界面层电荷积累对器件寿命的影响。
本申请上述第六~九方面提供中光电器件中,还可以包括电子传输层,电子传输层包括至少两层叠层设置的子电子传输层;其中,至少一层子电子传输层的材料为金属氧族化合物传输材料。或者,至少一层子电子传输层的材料为有机传输材料。或者,至少同时包含一层子电子传输层的材料为金属氧族化合物传输材料和一层子电子传输层的材料为有机传输材料。
进一步地,如附图10所示,本申请实施例第十方面提供了一种光电器件,包括量子点发光层和空穴传输层,量子点发光层中包含核壳结构的量子点材料,量子点材料的外壳层为ZnSe,空穴传输层中空穴传输材料的迁移率高于1×10-3cm2/Vs。
本申请第十方面提供的光电器件,由于ZnSe外壳材料的价带能级相对较浅(能级绝对值较小),带隙相对较窄,对于量子点核壳结构中激子的束缚能力相对较差,为了保证量子点发光材料自身的良好发光效率,需使用较厚的ZnSe外壳层厚度,通过隧穿效应注入到发光量子点的速率变弱。外壳层为ZnSe的量子点层为了满足其HTL与EML中量子点外壳层之间空穴注入势垒的构造,EEML-HTL≥0.5eV,需搭配空穴迁移率高的HTL材料,高于1×10- 3cm2/Vs,弥补隧穿效应对空穴注入速率的影响,平衡发光层中电子空穴的注入效率,减少载流子积累,提高发光效率。
在一些实施例中,量子点材料中,ZnSe壳层厚度为2~5nm。本申请实施例由于ZnSe的带隙相对较窄,对于量子点内核中激子的束缚能力相对较差,为了保证量子点内核发光材料自身的良好发光效率,需使用较厚的ZnSe外壳层厚度,优选的外壳层厚度为2.0~5.0纳米。若外壳层的厚度过大时,载流子通过隧穿效应注入到发光量子点的速率会降低;而外壳层的厚度过小时,载流子通过隧穿效应注入到发光量子点的速率则会提高,但是当外壳层的厚度过小时,外壳层结构无法对内核起到足够的保护和钝化作用,从而影响量子点材料的发光性能和稳定性。
在一些实施例中,量子点材料的发光峰波长为510~640nm。对于发光波长较短、量子点核带隙较宽的蓝色核壳量子点来说,即使使用厚的ZnSe外壳层仍然无法充分保证量子点材料自身的发光效率,因此,本申请实施例优选的量子点发光材料应为发光峰波长范围应为510~640纳米的红色或绿色量子点,更好的确保量子点的发光效率。
在一些实施例中,ZnSe材料与空穴传输材料的价带顶能级差为0.5~1.0eV。本申请实施例由于ZnSe外壳层具有较厚的优选厚度,导致载流子通过隧穿效应注入到发光量子点的速率变弱,因此相应的空穴传输层材料与量子点外壳层材料的价带顶能级差(ΔEEML-HTL)不宜过大,其优选范围应在0.5~1.0eV之间。若ΔEEML-HTL不宜过大,则进一步降低了空穴注入量子点发光内核的效率,影响量子点材料的发光效率。
在一些实施例中,空穴传输材料的价带顶能级的绝对值优选为4.9eV~5.4eV,在该范围内能够与ZnSe外壳材料构筑更合适的空穴注入势垒,优化发光层中载流子注入和复合效率。
进一步地,如附图11所示,本申请实施例第十一方面提供了一种光电器件,包括量子点发光层和空穴传输层,量子点发光层中包含核壳结构的量子点材料,量子点材料的外壳层为ZnS,空穴传输层中空穴传输材料的迁移率高于1×10-4cm2/Vs。
本申请第十一方面提供的光电器件,当量子点外壳材料采用ZnS时,由于ZnS的带隙较宽,对于量子点核壳结构中激子的束缚能力较强,采用较薄的ZnS外壳层厚度就可以基本保证量子点发光材料自身的良好发光效率,从而载流子通过隧穿效应注入到发光量子点的速率变强。采用的空穴传输材料的空穴迁移率大于等于1×10-4cm2/Vs,即可同时实现构造量子点材料的外壳层材料与空穴传输材料之间价带顶能级差大于等于0.5eV的空穴注入势垒,EEML-HTL≥0.5eV,以及确保空穴传输和注入到量子点材料内的效率。
在一些实施例中,ZnS壳层厚度为0.2~2.0nm。本申请实施例由于ZnS的带隙较宽,对于量子点内核中激子的束缚能力较强,因此采用较薄的ZnS外壳层厚度就可以基本保证量子点发光材料自身的良好发光效率,优选的外壳层厚度为0.2~2.0纳米。同时薄ZnS外壳也可有效降低器件的整体电阻,降低器件驱动电压从而提升器件性能。
在一些实施例中,空穴传输材料的价带顶能级的绝对值优选为4.9eV~6.0eV,在该范围内能够与ZnS外壳材料构筑更合适的空穴注入势垒,优化发光层中载流子注入和复合效率。在一些实施例中,空穴传输材料的价带顶能级的绝对值优选为4.9eV~5.5eV。
在一些实施例中,ZnS材料与空穴传输材料的价带顶能级差为1.0~1.6eV。本申请实施例由于ZnS外壳层具有较薄的优选厚度,导致载流子通过隧穿效应注入到发光量子点的速率变强,因此相应的空穴传输层材料与量子点发光层中量子点外壳层材料的价带顶能级差(ΔEEML-HTL)需要适当地增加,从而更好平衡空穴与电子的注入平衡,其优选范围应在1.0~1.6eV之间。若ΔEEML-HTL不宜过大,则进一步降低了空穴注入量子点发光内核的效率,影响量子点材料的发光效率。
在一些实施例中,量子点材料的发光峰波长为400~700nm。本申请实施例由于ZnS的带隙较宽,对于量子点内核中激子的束缚能力较强,可有效保证量子点材料自身的发光效率,适用于发光峰波长为400~700nm的可见光区域内的所有量子点材料,适用范围广。
在一些实施例中,空穴传输材料的迁移率高于1×10-3cm2/Vs。
进一步地,如附图12所示,本申请实施例第十二方面提供了一种光电器件,包括量子点发光层和空穴传输层,量子点发光层中包含核壳结构的量子点材料,量子点材料的外壳层为CdZnS,空穴传输层中空穴传输材料的迁移率高于1×10-4cm2/Vs。
本申请第十二方面提供的光电器件,量子点的外壳层采用CdZnS,其带隙宽度介于ZnSe和ZnS之间,对于量子点核壳结构中激子的束缚能力适中,相对适中的CdZnS外壳层厚度,便可基本保证量子点发光材料自身的良好发光效率,因而外壳层厚度对载流子的隧穿效应影响较小。同时,CdZnS外壳材料的价带能级介于ZnSe和ZnS之间,要构建价带顶能级差(ΔEEML-HTL)大于等于0.5eV的空穴注入势垒,所需的空穴传输材料的价带顶能级相对较浅。因此,HTL材料的空穴迁移率大于等于1×10-4cm2/Vs时,即可同时满足构建ΔEEML-HTL≥0.5eV的空穴注入势垒和确保空穴传输注入量子点材料内的效率。
在一些实施例中,CdZnS壳层厚度为0.5~3.0nm,由于CdZnS的带隙介于ZnSe和ZnS之间,优选的外壳层厚度为0.5~3.0纳米时,能够同时保障对于量子点内核中激子的束缚能力,以及量子点发光材料自身的良好发光效率。
在一些实施例中,空穴传输材料的价带顶能级的绝对值为4.9~5.9eV,在该范围内能够与CdZnS外壳材料构筑更合适的空穴注入势垒,优化发光层中载流子注入和复合效率。在一些实施例中,空穴传输材料的价带顶能级的绝对值为4.9~5.5eV。
在一些实施例中,CdZnS材料与空穴传输材料的价带顶能级差为0.8~1.4eV。本申请实施例空穴传输层材料与量子点发光层中量子点外壳层材料的价带顶能级差(ΔEEML-HTL)优选范围为0.8~1.4eV,既可保障载流子通过隧穿效应注入到发光量子点的效率,又能较好的平衡空穴与电子的注入效率。若ΔEEML-HTL过大,则载流子通过隧穿效应注入到发光量子点内核的效率降低;若ΔEEML-HTL过小,则对空穴的注入速率调节不佳。
在一些实施例中,量子点材料的发光峰波长为400~700nm。本申请实施例由于CdZnS对量子点内核中激子的束缚能力相对较强,可有效保证量子点材料自身的发光效率,适用于发光峰波长为400~700nm的可见光区域内的所有量子点材料,适用范围广。
在一些实施例中,空穴传输材料的迁移率高于1×10-3cm2/Vs。
进一步地,如附图13所示,本申请实施例第十三方面提供了一种光电器件,包括量子点发光层和空穴传输层,量子点发光层中包含核壳结构的量子点材料,量子点材料的外壳层为ZnSeS,空穴传输层中空穴传输材料的迁移率高于1×10-4cm2/Vs。
本申请第十三方面提供的光电器件,量子点的外壳层采用ZnSeS,其带隙宽度介于ZnSe和ZnS之间,对于量子点核壳结构中激子的束缚能力适中,外壳层对载流子的隧穿效应影响较小。同时,ZnSeS外壳材料的价带能级介于ZnSe和ZnS之间,要构建价带顶能级差(ΔEEML-HTL)大于等于0.5eV的空穴注入势垒,所需的空穴传输材料的价带顶能级相对较浅。因此,HTL材料的空穴迁移率大于等于1×10-4cm2/Vs时,即可同时满足构建空穴注入势垒,和确保空穴传输注入量子点材料内的效率。
在一些实施例中,ZnSeS壳层厚度为1.0~4.0nm,由于ZnSeS外壳中易被氧化的Se更接近于量子点表面,因此ZnSeS外壳需要厚度更大一些以保证对于内核足够的保护和钝化,从而优选的ZnSeS外壳层厚度为1.0~4.0纳米。
在一些实施例中,空穴传输材料的价带顶能级的绝对值为4.9~5.7eV,在该范围内能够与ZnSeS外壳材料构筑更合适的空穴注入势垒,优化发光层中载流子注入和复合效率。在一些实施例中,空穴传输材料的价带顶能级的绝对值为4.9~5.4eV。
在一些实施例中,ZnSeS材料与空穴传输材料的价带顶能级差为0.9~1.4eV。本申请实施例空穴传输层材料与量子点发光层中量子点外壳层材料的价带顶能级差(ΔEEML-HTL)优选范围为0.9~1.4eV时,既可保障载流子通过隧穿效应注入到发光量子点的效率,又能较好的平衡空穴与电子的注入效率。若ΔEEML-HTL过大,则载流子通过隧穿效应注入到发光量子点内核的效率降低;若ΔEEML-HTL过小,则对空穴的注入速率调节不佳。
在一些实施例中,量子点材料的发光峰波长为400~700nm。本申请实施例由于ZnSeS对量子点内核中激子的束缚能力相对较强,可有效保证量子点材料自身的发光效率,适用于发光峰波长为400~700nm的可见光区域内的所有量子点材料,适用范围广。
在一些实施例中,空穴传输材料的迁移率高于1×10-3cm2/Vs。
本申请上述第十~十三方面提供中光电器件中,空穴传输材料选自:含苯胺基团的聚合物、含有芴基团和苯胺基团的共聚物中的至少一种,在实际应用中,可根据具体的应用需求选择合适迁移率的空穴传输材料。
在一些实施例中,空穴传输材料的迁移率高于1×10-3cm2/Vs的含苯胺基团的聚合物包括:poly-TPD、TFB、P9、P11、P13。
在一些实施例中,空穴传输材料的迁移率高于1×10-3cm2/Vs的含有芴基团和苯胺基团的共聚物包括:TFB、P13。
在一些实施例中,空穴传输材料的迁移率高于1×10-4cm2/Vs的含苯胺基团的聚合物包括:poly-TPD、TFB、P9、P11、P13、P15。
在一些实施例中,空穴传输材料的迁移率高于1×10-4cm2/Vs的含有芴基团和苯胺基团的共聚物包括:TFB、P13、P15。
本申请上述第十~十三方面提供中光电器件中,核壳结构的量子点材料还包括内核,以及位于内核与外壳层之间的中间壳层;其中,内核材料的价带顶能级浅于外壳层材料的价带顶能级;中间壳层材料的价带顶能级介于内核材料的价带顶能级和外壳层材料的价带顶能级之间。
在一些实施例中,内核材料选自:元素周期表II-IV族、II-VI族、II-V族、III-V族、III-VI族、IV-VI族、I-III-VI族、II-IV-VI族、II-IV-V族半导体化合物中的至少一种。在一些具体实施例中,内核材料选自:CdSe、CdZnSe、CdSeS、CdZnSeS、InP、InGaP、GaP、ZnTe、ZnTeSe中的至少一种。这些内核材料发光性能好,与外壳层ZnSe、ZnS、CdZnS或者ZnSeS均有较好的配合效果。
在一些具体实施例中,中间壳层材料选自:CdZnSe、ZnSe、CdZnS、CdZnSeS、CdS、CdSeS中的至少一种。本申请实施例中间壳层的搭配原则为:中间壳层在组成成分上最好是形成从内核到外层的组成成分连续自然过渡,这样有助于实现内核、中间壳层、外壳层三者之间最少的晶格失配及最少的晶格缺陷,从而实现核壳量子点材料自身最优的发光性能;中间壳层在能级上一般是需形成从内核到外壳层的阶梯式能级过渡,这样有助于实现载流子的有效注入、有效束缚以及减少晶格界面的闪烁。
本申请上述第十~十三方面提供中光电器件中,还可以结合上述第二或三方面光电器件中对空穴注入功能层的优化,可以包括第一空穴注入层,第一空穴注入层的第一空穴注入材料的功函与空穴传输材料的价带顶能级差值的绝对值小于等于0.2eV。或者,包括第二空穴注入层,空穴传输层材料的价带顶能级与第二空穴注入层中第二空穴注入材料的功函差值小于-0.2eV。进一步提高器件中空穴利用率,精细调控空穴注入速率,使器件内载流子注入平衡,提高复合效率;同时,减少界面层电荷积累对器件寿命的影响。
本申请上述第十~十三方面提供中光电器件中,还可以包括电子传输层,电子传输层包括至少两层叠层设置的子电子传输层;其中,至少一层子电子传输层的材料为金属氧族化合物传输材料。或者,至少一层子电子传输层的材料为有机传输材料。或者,至少同时包含一层子电子传输层的材料为金属氧族化合物传输材料和一层子电子传输层的材料为有机传输材料。
本申请上述各实施例中,器件不受器件结构的限制,可以是正型结构的器件,也可以反型结构的器件。
在一种实施方式中,正型结构光电器件包括相对设置的阳极和阴极的层叠结构,设置在阳极和阴极之间的发光层,且阳极设置在衬底上。进一步的,阳极和发光层之间还可以设置空穴注入层、空穴传输层等空穴功能层;在阴极和发光层之间还可以设置电子传输层、电子注入层等电子功能层,如附图14所示。在一些具体正型结构器件的实施例中,光电器件包括衬底,设置在衬底表面的阳极,设置在阳极表面的空穴传输层,设置在空穴传输层表面的发光层,设置在发光层表面的电子传输层和设置在电子传输层表面的阴极。
在一种实施方式中,反型结构光电器件包括相对设置的阳极和阴极的叠层结构,设置在阳极和阴极之间的发光层,且阴极设置在衬底上。进一步的,阳极和发光层之间还可以设置空穴注入层、空穴传输层等空穴功能层;在阴极和发光层之间还可以设置电子传输层、电子注入层等电子功能层,如附图15所示。在一些反型结构器件的实施例中,光电器件包括衬底,设置在衬底表面的阴极,设置在阴极表面的电子传输层,设置在电子传输层表面的发光层,设置在发光层表面的空穴传输层,设置在空穴传输层表面的阳极。
在一些实施例中,衬底的选用不受限制,可以采用刚性基板,也可以采用柔性基板。在一些具体实施例中,刚性基板包括但不限于玻璃、金属箔片中的一种或多种。在一些具体实施例中,柔性基板包括但不限于聚对苯二甲酸乙二醇酯(PET)、聚对苯二甲酸乙二醇酯(PEN)、聚醚醚酮(PEEK)、聚苯乙烯(PS)、聚醚砜(PES)、聚碳酸酯(PC)、聚芳基酸酯(PAT)、聚芳酯(PAR)、聚酰亚胺(PI)、聚氯乙烯(PV)、聚乙烯(PE)、聚乙烯吡咯烷酮(PVP)、纺织纤维中的一种或多种。
在一些实施例中,阳极材料的选用不受限制,可选自掺杂金属氧化物,包括但不限于铟掺杂氧化锡(ITO)、氟掺杂氧化锡(FTO)、锑掺杂氧化锡(ATO)、铝掺杂氧化锌(AZO)、镓掺杂氧化锌(GZO)、铟掺杂氧化锌(IZO)、镁掺杂氧化锌(MZO)、铝掺杂氧化镁(AMO)中的一种或多种。也可以选自掺杂或非掺杂的透明金属氧化物之间夹着金属的复合电极,包括但不限于AZO/Ag/AZO、AZO/Al/AZO、ITO/Ag/ITO、ITO/Al/ITO、ZnO/Ag/ZnO、ZnO/Al/ZnO、TiO2/Ag/TiO2、TiO2/Al/TiO2、ZnS/Ag/ZnS、ZnS/Al/ZnS、TiO2/Ag/TiO2、TiO2/Al/TiO2中的一种或多种。
在一些实施例中,阴极材料可以是各种导电碳材料、导电金属氧化物材料、金属材料中的一种或多种。在一些具体实施例中,导电碳材料包括但不限于掺杂或非掺杂碳纳米管、掺杂或非掺杂石墨烯、掺杂或非掺杂氧化石墨烯、C60、石墨、碳纤维、多空碳、或它们的混合物。在一些具体实施例中,导电金属氧化物材料包括但不限于ITO、FTO、ATO、AZO、或它们的混合物。在一些具体实施例中,金属材料包括但不限于Al、Ag、Cu、Mo、Au、或它们的合金;其中的金属材料中,其形态包括但不限于致密薄膜、纳米线、纳米球、纳米棒、纳米锥、纳米空心球、或它们的混合物;优选地,的阴极为Ag、Al。
在一些实施例中,量子点发光层的厚度为8~100nm。在一些实施例中,空穴传输层的厚度为10~150nm。在一些实施例中,电子传输层的厚度为10~200nm。在实际应用中,器件中的电子功能层、发光层、空穴功能层可根据上述各实施例中器件的特性对应设计合适的厚度。
本申请实施例光电器件的制备包括步骤:
S10.获取沉积有阳极的基板;
S20.在阳极表面生长一空穴注入层;
S30.在空穴注入层表面生长一空穴传输层;
S40.接着沉积量子点发光层于空穴传输层上;
S50.最后沉积电子传输层于量子点发光层上,并蒸镀阴极极于电子传输层上,得到光电器件。
具体地,步骤S10中,ITO基底需要经过预处理过程,步骤包括:将ITO导电玻璃用清洁剂清洗,初步去除表面存在的污渍,随后依次在去离子水、丙酮、无水乙醇、去离子水中分别超声清洗20min,以除去表面存在的杂质,最后用高纯氮气吹干,即可得到ITO正极。
具体地,步骤S20中,生长空穴注入层的步骤包括:将金属氧化物等材料通过溶液法方式、真空溅射方式、真空蒸镀方式在QLED器件中制备成薄膜;其中,溶液法的方式包括喷墨打印、旋涂、喷印(spray printing)、狭缝涂布(slot-die printing)或丝网印刷(screen printing)等。
具体地,步骤S30中,生长空穴传输层的步骤包括:将ITO基板置于旋涂仪上,用配制好的空穴传输材料的溶液旋涂成膜;通过调节溶液的浓度、旋涂速度和旋涂时间来控制膜厚,然后在适当温度下热退火处理。
具体地,步骤S40中,沉积量子点发光层于空穴传输层上的步骤包括:将已旋涂上空穴传输层的基片置于旋涂仪上,将配制好一定浓度的发光物质溶液旋涂成膜,通过调节溶液的浓度、旋涂速度和旋涂时间来控制发光层的厚度,约20~60nm,在适当温度下干燥。
具体地,步骤S50中,沉积电子传输层于量子点发光层上的步骤包括:将已旋涂上量子点发光层的基片置于旋涂仪上,将配制好一定浓度的电子传输复合材料溶液通过滴涂、旋涂、浸泡、涂布、打印、蒸镀等工艺旋涂成膜,通过调节溶液的浓度、旋涂速度(优选地,转速在3000~5000rpm之间)和旋涂时间来控制电子传输层的厚度,约20~60nm,然后在150℃~200℃的条件下退火成膜,充分去除溶剂。
具体地,步骤S60中,阴极制备的步骤包括:将沉积完各功能层的衬底置于蒸镀仓中通过掩膜板热蒸镀一层60-100nm的金属银或者铝作为阴极。
在一些实施例中,光电器件的制备方法,还包括对层叠制备的光电器件进行封装;封装所采用的固化树脂为丙烯酸类树脂、丙烯酸酯类树脂或环氧类树脂;树脂固化采用UV照射、加热或两者的结合。封装处理可采用常用的机器封装,也可以采用手动封装。优选的,封装处理的环境中,氧含量和水含量均低于0.1ppm,以保证器件的稳定性。
在一些实施例中,光电器件的制备方法,还包括在对光电器件进行封装后,引入包括紫外照射、加热、正负压力、外加电场、外加磁场在内的一种或多种工艺;施加工艺时的气氛可以为空气或惰性气氛。
为使本申请上述实施细节和操作能清楚地被本领域技术人员理解,以及本申请实施例光电器件的进步性能显著的体现,以下通过多个实施例来举例说明上述技术方案。
本申请实施例器件采用ITO/HIL/HTL/QD/ETL/AL结构,封装后进行一定的加热处理,通过对器件中不同功能层的搭配对比,来说明详细说明本申请技术方案的优势。在下列实施例中,寿命测试采用恒流法,在恒定50mA/cm2电流驱动下,采用硅光系统测试器件亮度变化,记录器件亮度从最高点开始,衰减到最高亮度95%的时间LT95,再通过经验公式外推器件1000nit LT95S寿命。此方法便于不同亮度水平器件的寿命比较,在实际光电器件中有着广泛的应用。
1000nit LT95=(LMax/1000)1.7×LT95
本申请实施例中各材料能级测试方法:将各功能层材料进行旋涂成膜后,采用UPS(紫外光电子能谱)的方法进行能级测试。
功函数Φ=hν-Ecutoff,其中hv为入射激发光子的能量,Ecutoff为激发的二次电子截止位置;
价带顶VB(HOMO):EHOMO=EF-HOMO+Φ,其中EF-HOMO为材料HOMO(VB)与费米能级差值,对应结合能谱中低结合能端出现的第一个峰的起始边;
导带底(LOMO):ELOMO=EHOMO-EHOMO-LOMO,其中,EHOMO-LOMO为材料的带隙,由UV-Vis(紫外吸收谱)得到。
实施例1~7
为验证量子点材料的外壳层材料与空穴传输材料之间的空穴注入势垒对器件性能的影响,本申请设置了实施例1~7,通过不同HTL和QD的搭配对比,来说明空穴注入势垒对器件寿命等性能的影响。
本申请实施例1~7中采用的两种量子点为:外壳为CdZnS的蓝色QD1(内核为CdZnSe,中间壳层为ZnSe,外壳厚度为1.5nm,价带顶能级为-6.2eV)、外壳为ZnS的蓝色QD2(内核为CdZnSe,中间壳层为ZnSe,ZnS外壳厚度为0.3nm,价带顶能级为6.5eV)。外壳为ZnSeS的蓝色QD3(内核为CdZnSe,中间壳层为ZnSe)空穴传输材料分别为P9(EHOMO:5.1eV)、P15(EHOMO:5.8eV),空穴注入层采用PEDOT:PSS(EHOMO:5.1eV),电子传输层采用ZnO,具体如下表1所示:
表1
Figure BDA0002879001180000391
由上表1以及附图16(横坐标为时间、纵坐标为亮度)的测试结果可知,对于同一CdZnS(6.2eV)外壳量子点,将HTL从P15(5.8eV)改为P9(5.1eV),ΔEEML-HTL势垒差从0.4eV增大至1.1eV,器件寿命得到提高,1000nit LT95S寿命从0.72提高到1.26。另外,对于同一P15(5.8eV)材料,改变量子点外壳,从CdZnS(6.2eV)改为ZnS(6.5eV),ΔEEML-HTL势垒差从0.4eV增大至0.7eV,器件寿命得到显著提高,1000nit LT95S寿命从0.72提高到6.29。
由此可见,无论是调整HTL或者EML材料,使价带顶能级差ΔEEML-HTL增大到0.5eV以上,器件注入平衡得到优化,器件寿命都能得到增强。说明通过提高空穴注入势垒来降低空穴的注入效率,能够更好的平衡发光层中空穴与电子的注入平衡,提高器件发光效率和发光寿命。
实施例8~11
进一步地,为验证HIL到HTL的界面能级势垒对器件性能的影响,本申请设置了实施例8~11,通过不同HTL和HTL的搭配对比,来说明ΔEHTL-HIL空穴注入势垒对器件寿命等性能的影响。
本申请实施例8~9中采用外壳为ZnS的蓝色量子点(内核为CdZnSe,中间壳层为ZnSe,外壳厚度为0.3nm,价带顶能级为6.5eV),实施例10~11中采用外壳为ZnS的红色量子点(内核为CdZnSe,中间壳层为ZnSe,外壳厚度为0.3nm,价带顶能级为6.5eV),空穴传输材料分别为P9(EHOMO:5.5eV)、P11(EHOMO:5.5eV)、P13(EHOMO:4.9eV),空穴注入层采用PEDOT:PSS(EHOMO:5.1eV)和HIL2(功函:5.6eV),电子传输层采用ZnO,具体如下表2所示:
表2
Figure BDA0002879001180000401
注释:当ΔEHTL-HIL<0.2eV时,在现有的HIL材料和实验数据下,ΔEEML-HTL必然是大于0.5eV的。
由上述表2和附图17和18(横坐标为时间、纵坐标为亮度)测试结果可知,实施例8和9蓝色量子点器件相对较,以及实施例10与11红色量子点器件相对较,当HTL与HIL之间的空穴注入能级势垒ΔEHTL-HIL<-0.2eV时,相对于ΔEHTL-HIL大于等于-0.2eV的实施例,器件寿命1000nit LT95S得到进一步提高。说明增大阳极向HIL的空穴注入势垒,降低了QLED器件内空穴注入的整体速率,有效控制了进入QLED器件内的空穴数量,不但提高载流子复合效率;而且减少了空穴注入过多在HTL和HIL界面处形成电荷积累,提高了器件的发光寿命。
实施例12~19
进一步地,为验证HIL到HTL的界面能级势垒对器件性能的影响,本申请设置了实施例12~19,通过不同HTL和HTL的搭配对比,来说明|ΔEHTL-HIL|空穴注入势垒对器件驱动电压等性能的影响。
本申请实施例12~14中采用外壳为ZnS的蓝色量子点(内核为CdZnSe,中间壳层为ZnSe,外壳厚度为0.3nm,价带顶能级为6.5eV),实施例15~19中采用外壳为ZnS的红色量子点(内核为CdZnSe,中间壳层为ZnSe,外壳厚度为0.3nm,价带顶能级为6.5eV),空穴传输材料分别为P9(EHOMO:5.5eV)、P13(EHOMO:4.9eV)、TFB(EHOMO:5.4eV),空穴注入层采用PEDOT:PSS(EHOMO:5.1eV)、HIL1-1(功函:5.4eV)和HIL1-2(功函:5.3eV),电子传输层采用ZnO,具体如下表3所示:
表3
Figure BDA0002879001180000411
Figure BDA0002879001180000421
由上述表3和附图19和20(横坐标为时间、纵坐标为电压)测试结果可知,当HTL与HIL之间的空穴注入能级势垒|ΔEHTL-HIL|小于等于0.2eV时,相对于|ΔEHTL-HIL|大于0.2的实施例,器件空穴传输侧的电荷积累很小,器件长时间恒流工作下,器件的驱动电压涨幅明显减小,器件寿命1000nit LT95S得到提高。同时,当HIL和HTL间的势垒差很小时,界面几乎无电荷积累,对侧无老化,器件的空穴注入能力稳定,器件的寿命也得到提升。说明降低空穴注入能级势垒,有利于空穴从HIL向HTL的有效注入,消除势垒及界面电荷,减小器件的整体电阻,从而提高器件的寿命。
实施例20~25
进一步地,为验证空穴传输层材料对器件性能的影响,本申请设置了实施例20~25,通过不同HTL材料的搭配对比,来说明HTL材料对构建空穴注入势垒,优化载流子复合效率以及对器件寿命等性能的影响。
本申请实施例20~25中采用外壳为ZnS的蓝色量子点(内核为CdZnSe,中间壳层为ZnSe,外壳厚度为0.3nm,价带顶能级为6.5eV),空穴传输材料分别为P12(EHOMO:5.8eV)、P13(EHOMO:4.9eV)、TFB(EHOMO:5.4eV),空穴注入层采用PEDOT:PSS(EHOMO:5.1eV),具体如下表4所示:
表4
Figure BDA0002879001180000422
Figure BDA0002879001180000431
由上述表4和附图21(横坐标为时间、纵坐标为亮度)测试结果可知,空穴传输层中可选择不同能级大小的材料混合,灵活调控ΔEEML-HTL注入势垒,构筑ΔEEML-HTL大于等于0.5eV的能级势垒,实现降低QLED器件内空穴注入速率,调控载流子的注入、复合效率的目的,同时减少HIL与HTL界面电荷积累对器件寿命性能造成不可逆破坏。并且,测试结果表明混合空穴传输层的器件有更好的发光寿命。深能级的HTL可以减少HTL和QD的激子转移导致的寿命测试中的亮度变化,减小上升段。因此通过浅能级与深能级的混合,可以保证器件的寿命的同时,减小器件亮度的上升段,使器件快速进入稳定状态,有利于后续的测试和应用。结合附图21对比实施例22、24和25可以看出,从实施例22到24到25,深能级的材料掺杂比例增多,寿命均在60-80h之间,寿命差异较小,测试中亮度上升时间分别约为7h,5h,4h;实施例22、24或25相比于实施例21,深能级材料比例更高,空穴传输材料的迁移率的调控幅度更大,更容易得到较高寿命的量子点器件。
实施例26~28
进一步地,在实施例26~28中,当蓝色量子点材料的外壳层为ZnS(内核为CdZnSe,中间壳层为ZnSe,外壳层厚度为0.2-2.0nm)时,为构筑合适的ΔEEML-HTL能级势垒,空穴传输材料的价带顶能级的绝对值需小于等于6.0eV,如下表5实施例26~28所示(空穴注入层采用PEDOT:PSS(EHOMO:5.1eV),电子传输层采用ZnO):
表5
Figure BDA0002879001180000441
由上述表5和附图22(横坐标为时间、纵坐标为亮度)测试结果可知,当量子点发光层材料外壳层为ZnS,外壳层厚度为0.2~2.0纳米时,优选的空穴传输层材料与量子点发光层中量子点外壳层材料的价带顶能级差(ΔEEML-HTL)范围在1.0~1.6eV,此时器件有更好的发光寿命。
实施例29~31
进一步地,在实施例29~31中,当蓝色量子点材料的外壳层为ZnSe(内核为CdZnSe,中间壳层为ZnSe,外壳层厚度为2~5nm时,为构筑合适的ΔEEML-HTL能级势垒,空穴传输材料的价带顶能级的绝对值需小于等于5.4eV,如下表6实施例29~31所示(空穴注入层采用PEDOT:PSS(EHOMO:5.1eV),电子传输层采用ZnO):
表6
Figure BDA0002879001180000442
由上述表6和附图23(横坐标为时间、纵坐标为亮度)测试结果可知,当量子点发光层材料外壳层为ZnS,外壳层厚度为2~5纳米时,优选的空穴传输层材料与量子点发光层中量子点外壳层材料的价带顶能级差(ΔEEML-HTL)范围在0.5~1.0eV,此时器件有更好的发光寿命。
实施例32~35
进一步地,在实施例32~35中,当蓝色量子点材料的外壳层为CdZnS(内核为CdZnSe,中间壳层为ZnSe,外壳层厚度为0.5-3.0nm)时,为构筑合适的ΔEEML-HTL能级势垒,空穴传输材料的价带顶能级的绝对值需小于等于5.9eV,如下表7实施例32~35所示(空穴注入层采用PEDOT:PSS(EHOMO:5.1eV),电子传输层采用ZnO):
表7
Figure BDA0002879001180000451
由上述表7和附图24(横坐标为时间、纵坐标为亮度)测试结果可知,当量子点发光层材料外壳层为CdZnS,外壳层厚度为0.5-3.0纳米时,优选的空穴传输层材料与量子点发光层中量子点外壳层材料的价带顶能级差(ΔEEML-HTL)范围在0.8-1.4eV,此时器件有更好的发光寿命。
实施例36~38
进一步地,在实施例36~38中,当蓝色量子点材料的外壳层为ZnSeS(内核为CdZnSe,中间壳层为ZnSe,外壳层厚度为1.0~4.0nm)时,为构筑合适的ΔEEML-HTL能级势垒,空穴传输材料的价带顶能级的绝对值需小于等于5.7eV,如下表8实施例36~38所示(空穴注入层采用PEDOT:PSS(EHOMO:5.1eV),电子传输层采用ZnO):
表8
Figure BDA0002879001180000452
由上述表8和附图24(横坐标为时间、纵坐标为亮度)测试结果可知,当量子点发光层材料外壳层为CdZnS,外壳层厚度为0.5-3.0纳米时,优选的空穴传输层材料与量子点发光层中量子点外壳层材料的价带顶能级差(ΔEEML-HTL)范围在0.9-1.4eV,此时器件有更好的发光寿命。
实施例39~43
进一步地,为了验证空穴注入层对器件性能的影响,本申请设置如下实施例。实施例39~41中,采用外壳为ZnS的红色量子点(内核为CdZnSe,中间壳层为ZnSe,价带顶能级为6.5eV)。实施例42~43中,采用外壳为ZnS的红色量子点(内核为CdZnSe,中间壳层为ZnSe,价带顶能级为6.5eV),电子传输层采用ZnO。如表9所示:
表9
Figure BDA0002879001180000461
由上述表9和附图26和28(横坐标为时间、纵坐标为电压),以及附图27和29(横坐标为时间、纵坐标为亮度)测试结果可知,当器件去掉HIL层后,空穴注入层和空穴传输层间的电荷积累和酸性PEDOT对器件的影响消失,在器件长时间恒流工作下,器件的驱动电压几乎不变,甚至因为电荷填补了器件内的缺陷,器件驱动电压有下降趋势。采用迁移率更高的P11材料,制备无HIL器件后,器件长时间恒流工作下,器件的驱动电压下降更明显,说明优选的HTL迁移率高于1x10-3cm2/Vs,可取得更优的抑制器件电压上涨的效果。
另外,当使用无机金属氧化物MoO3代替有机的PEDOT:PSS作为空穴注入层材料后,由于MoO3空穴注入材料的破坏被有效抑制,使得器件在工作工程中的电压上升相比于有机空穴注入层材料器件有着显著的降低,同时器件寿命的实测时长也得到了有效的提升。
以上所述仅为本申请的较佳实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本申请的保护范围之内。

Claims (10)

1.一种光电器件,其特征在于,包括:阳极、在所述阳极上的空穴传输层、在所述空穴传输层上的量子点发光层和在所述量子点发光层上的阴极,所述量子点发光层中包含核壳结构的量子点材料,所述量子点材料的外壳层为ZnSeS,所述空穴传输层中空穴传输材料的价带顶能级的绝对值小于等于5.7eV。
2.如权利要求1所述的光电器件,其特征在于,所述ZnSeS材料与所述空穴传输材料的价带顶能级差大于等于0.5eV。
3.如权利要求1或2任一所述的光电器件,其特征在于,所述量子点材料中,ZnSeS壳层厚度为1.0~4.0nm;
和/或,所述量子点材料的发光峰波长为400~700nm。
4.如权利要求3所述的光电器件,其特征在于,所述ZnSeS材料与所述空穴传输材料的价带顶能级差为0.9~1.4eV;
和/或,所述空穴传输材料的价带顶能级的绝对值为4.9~5.7eV。
5.如权利要求4所述的光电器件,其特征在于,所述核壳结构的量子点材料还包括内核,以及位于所述内核与所述外壳层之间的中间壳层;其中,
内核材料的价带顶能级浅于所述外壳层材料的价带顶能级;
中间壳层材料的价带顶能级介于内核材料的价带顶能级和所述外壳层材料的价带顶能级之间。
6.如权利要求5所述的光电器件,其特征在于,所述内核材料选自:元素周期表II-IV族、II-VI族、II-V族、III-V族、III-VI族、IV-VI族、I-III-VI族、II-IV-VI族、II-IV-V族半导体化合物中的至少一种;
和/或,所述内核材料选自:CdSe、CdZnSe、CdSeS、CdZnSeS、InP、InGaP、GaP、ZnTe、ZnTeSe中的至少一种;
和/或,所述中间壳层材料选自:CdZnSe、ZnSe、CdZnS、CdZnSeS、CdS、CdSeS中的至少一种。
7.如权利要求1~2、4~6任一所述的光电器件,其特征在于,所述空穴传输材料的迁移率高于1×10-4cm2/Vs;
和/或,所述空穴传输材料选自:含苯胺基团的聚合物、含有芴基团和苯胺基团的共聚物中的至少一种。
8.如权利要求7所述的光电器件,其特征在于,所述含苯胺基团的聚合物包括:poly-TPD、P9、TFB、P13、P11中的至少一种;
和/或,所述含有芴基团和苯胺基团的共聚物包括:TFB、P13中的至少一种;
和/或,所述空穴传输材料的迁移率高于1×10-3cm2/Vs,所述空穴传输材料的价带顶能级的绝对值为4.9~5.4eV。
9.如权利要求8所述的光电器件,其特征在于,所述发光器件还包括第一空穴注入层,所述第一空穴注入层的第一空穴注入材料的功函与所述空穴传输材料的价带顶能级差值的绝对值小于等于0.2eV;
或者,所述发光器件还包括第二空穴注入层,所述空穴传输层材料的价带顶能级与所述第二空穴注入层中第二空穴注入材料的功函差值小于-0.2eV。
10.如权利要求9所述的光电器件,其特征在于,所述光电器件还包括电子传输层,所述电子传输层包括至少两层叠层设置的子电子传输层;
其中,至少一层子电子传输层的材料为金属氧族化合物传输材料;和/或,至少一层子电子传输层的材料为有机传输材料。
CN202011637707.5A 2020-12-31 2020-12-31 光电器件 Pending CN114695725A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202011637707.5A CN114695725A (zh) 2020-12-31 2020-12-31 光电器件
PCT/CN2021/142730 WO2022143827A1 (zh) 2020-12-31 2021-12-29 光电器件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011637707.5A CN114695725A (zh) 2020-12-31 2020-12-31 光电器件

Publications (1)

Publication Number Publication Date
CN114695725A true CN114695725A (zh) 2022-07-01

Family

ID=82135265

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011637707.5A Pending CN114695725A (zh) 2020-12-31 2020-12-31 光电器件

Country Status (2)

Country Link
CN (1) CN114695725A (zh)
WO (1) WO2022143827A1 (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018103747A1 (zh) * 2016-12-08 2018-06-14 广州华睿光电材料有限公司 高聚物及电致发光器件
CN108963087A (zh) * 2017-11-29 2018-12-07 广东聚华印刷显示技术有限公司 量子点电致发光器件及显示器
CN110246973A (zh) * 2018-03-09 2019-09-17 三星电子株式会社 量子点器件和电子设备
US11063231B2 (en) * 2018-10-05 2021-07-13 Samsung Electronics Co., Ltd. Light emitting device and display device including the same
CN109545996A (zh) * 2018-11-28 2019-03-29 河南大学 一种量子点发光二极管及制备方法
KR102629349B1 (ko) * 2019-01-15 2024-01-24 삼성전자주식회사 양자점 소자와 표시 장치

Also Published As

Publication number Publication date
WO2022143827A1 (zh) 2022-07-07

Similar Documents

Publication Publication Date Title
CN103904178B (zh) 量子点发光器件
WO2022143822A1 (zh) 光电器件
WO2022143830A1 (zh) 光电器件
WO2022143825A1 (zh) 光电器件
WO2022143827A1 (zh) 光电器件
WO2022143828A1 (zh) 光电器件
WO2022143823A1 (zh) 光电器件
WO2022143831A1 (zh) 光电器件
WO2022143824A1 (zh) 光电器件
WO2022143829A1 (zh) 光电器件
WO2022143960A1 (zh) 光电器件
WO2022143832A1 (zh) 光电器件
WO2022143821A1 (zh) 光电器件
WO2022143826A1 (zh) 光电器件
CN114039002B (zh) 电子传输墨水、电子传输薄膜、电致发光二极管及显示器件
WO2022143567A1 (zh) 光电器件
WO2022143556A1 (zh) 光电器件
WO2022143820A1 (zh) 发光器件及其制备方法
WO2023193427A1 (zh) 一种发光器件及其制备方法、显示装置
CN112349856B (zh) 一种基于电晕放电界面修饰的量子点发光二极管及其制备方法
Li et al. 65‐1: Invited Paper: Enhanced Efficiency of InP‐based Red and Green Quantum‐Dot Light‐emitting Diodes
CN114695822A (zh) 发光器件及其制备方法
CN114695820A (zh) 发光器件及其制备方法
CN114497397A (zh) 电子传输辅助层及辅助材料的制备方法、光电器件
CN116437694A (zh) 电致发光器件及其制备方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination