CN114598436B - 一种固定倍频的参数确定方法、装置及存储介质 - Google Patents

一种固定倍频的参数确定方法、装置及存储介质 Download PDF

Info

Publication number
CN114598436B
CN114598436B CN202210241928.3A CN202210241928A CN114598436B CN 114598436 B CN114598436 B CN 114598436B CN 202210241928 A CN202210241928 A CN 202210241928A CN 114598436 B CN114598436 B CN 114598436B
Authority
CN
China
Prior art keywords
sub
absolute difference
determining
difference value
bandwidth
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210241928.3A
Other languages
English (en)
Other versions
CN114598436A (zh
Inventor
田立伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jiruizhiyuan Xiamen Technology Co ltd
Original Assignee
Jiruizhiyuan Xiamen Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiruizhiyuan Xiamen Technology Co ltd filed Critical Jiruizhiyuan Xiamen Technology Co ltd
Priority to CN202210241928.3A priority Critical patent/CN114598436B/zh
Publication of CN114598436A publication Critical patent/CN114598436A/zh
Application granted granted Critical
Publication of CN114598436B publication Critical patent/CN114598436B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W16/00Network planning, e.g. coverage or traffic planning tools; Network deployment, e.g. resource partitioning or cells structures
    • H04W16/02Resource partitioning among network components, e.g. reuse partitioning
    • H04W16/10Dynamic resource partitioning
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0446Resources in time domain, e.g. slots or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/23Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Measuring Frequencies, Analyzing Spectra (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明涉及通讯技术领域,特别涉及一种固定倍频的参数确定方法、装置及存储介质。该方法首先对固定倍频的带宽范围进行分割,得到若干个子带宽范围,然后对该若干个子带宽范围进行遍历,并针对遍历到的子带宽范围执行步骤S1~S3,得到对应当前子带宽范围的最小绝对差值;最后,在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,并根据所述目标绝对差值确定所述固定倍频的参数。该申请通过比较对固定倍频输出时钟的计数值与对参考信号的计数值的差值,可以在参考信号频率未知的情况下,确定出固定倍频的参数,降低系统负担、芯片设计难度及生产成本。

Description

一种固定倍频的参数确定方法、装置及存储介质
技术领域
本发明涉及通讯技术领域,特别涉及一种固定倍频的参数确定方法、装置及存储介质。
背景技术
在通讯系统中,需要通过固定倍频(PHASE-LOCKED LOOP,PLL)产生通讯系统工作所需的主时钟,对传输的数据流进行分析、采集,以达到数据通讯的目的。因此,在进行数据通讯时,首先需要确定固定倍频的参数,然后利用该固定倍频产生系统所需的主时钟。另外,在确定固定倍频的参数时,首先需要确定参考信号的频率,然后利用该参考信号确定固定倍频的参数。
然而,现有技术中,计算参考信号的频率需要引入一个已知的固定频率,通过对参考源信号计数与固定频率计数值换算来确定参考信号的频率。然而,引入固定频率会增加系统负担,增加芯片的设计复杂度和生产成本。
因此,目前亟待需要一种固定倍频的参数确定方法来解决上述技术问题。
发明内容
本发明实施例提供了一种的确定方法、装置及存储介质,能够在参考信号频率未知的情况下,确定出固定倍频的参数,从而避免引入固定倍频,降低系统负担、芯片设计难度和生产成本。
第一方面,本发明实施例提供了一种固定倍频的参数确定方法,包括:
将所述固定倍频的带宽范围分割为若干个子带宽范围;
对所述若干个子带宽范围进行遍历,并针对遍历到的子带宽范围执行如下步骤:
步骤S1,输入参考信号,当确定所述固定倍频在当前子带宽范围下的输出时钟稳定时,对所述参考信号和所述输出时钟同时计数,并确定当对所述参考信号计数达到预设周期数时,对所述输出时钟的第一计数值;将所述第一计数值确定为所述固定倍频中环路分频器的分频比为0时对所述输出时钟的计数值;
步骤S2,基于所述第一计数值,计算出所述环路分频器的分频比为其它值时分别对应的第二计数值;所述其它值为多个互不相等且大于0的自然数;
步骤S3,分别计算每一个计数值与所述预设周期数的绝对差值,得到对应当前子带宽范围的最小绝对差值;
在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,并根据所述目标绝对差值确定所述固定倍频的参数。
在一种可能的设计中,所述对所述若干个子带宽范围进行遍历,包括:
对所述若干个子带宽范围按顺序依次进行遍历,当遍历到的子带宽范围达到设定条件时,则停止遍历;
在S3之后,还包括:比较对应当前子带宽范围的最小绝对差值是否不大于预设差值,若是,则确定当前子带宽范围达到所述设定条件;
所述在针对遍历到的子带宽范围计算得到的最小绝对差值中确定出目标绝对差值,包括:将达到所述设定条件的子带宽范围的最小绝对差值确定为所述目标绝对差值。
在一种可能的设计中,所述对所述若干个子带宽范围进行遍历,包括:
对所述若干个子带宽范围中的每一个子带宽范围均进行遍历;
所述在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,包括:根据每一个子带宽范围的最小绝对差值和预设差值,确定所述目标绝对差值。
在一种可能的设计中,所述确定所述目标绝对差值,包括:
将每一个子带宽范围的最小绝对差值中的最小值确定为所述目标绝对差值。
在一种可能的设计中,所述根据每一个子带宽范围的最小绝对差值和预设差值,确定所述目标绝对差值,包括:
若确定各子带宽范围对应的最小绝对差值中存在多个最小绝对差值不大于所述预设差值,则将所述多个最小绝对差值中的任意一个确定为所述目标绝对差值;否则,将每一个子带宽范围的最小绝对差值中的最小值确定为所述目标绝对差值。
在一种可能的设计中,所述根据所述目标绝对差值确定所述固定倍频的参数,包括:
确定所述目标绝对差值对应的目标子带宽范围以及对应所述目标子带宽范围内的环路分频器的分频比;
基于查表方式查找在所述目标子带宽范围内与确定的该环路分频器的分频比对应的前置分频器的分频比、反馈乘法计数器的值;
将所述目标子带宽范围、确定的该环路分频器的分频比、查找得到的前置分频器的分频比和反馈乘法计数器的值,确定为所述固定倍频的参数。
在一种可能的设计中,其特征在于,所述基于所述第一计数值,计算出所述环路分频器的分频比为其它值时分别对应的第二计数值,包括:
根据所述第一计数值、所述环路分频器的分频比做线性插值计算,得到所述环路分频器的分频比为其它值时分别对应的第二计数值。
第二方面,本发明实施例还提供了一种固定倍频的参数确定装置,包括:
分割模块,用于将所述固定倍频的带宽范围分割为若干个子带宽范围;
计算模块,用于对所述若干个子带宽范围进行遍历,并针对遍历到的子带宽范围执行如下步骤:
步骤S1,输入参考信号,当确定所述固定倍频在当前子带宽范围下的输出时钟稳定时,对所述参考信号和所述输出时钟同时计数,并确定当对所述参考信号计数达到预设周期数时,对所述输出时钟的第一计数值;将所述第一计数值确定为所述固定倍频中环路分频器的分频比为0时对所述输出时钟的计数值;
步骤S2,基于所述第一计数值,计算出所述环路分频器的分频比为其它值时分别对应的第二计数值;所述其它值为多个互不相等且大于0的自然数;
步骤S3,分别计算每一个计数值与所述预设周期数的绝对差值,得到对应当前子带宽范围的最小绝对差值;
确定模块,用于在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,并根据所述目标绝对差值确定所述固定倍频的参数。
第三方面,本发明实施例还提供了一种计算设备,包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器执行所述计算机程序时,实现本说明书任一实施例所述的方法。
第四方面,本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,当所述计算机程序在计算机中执行时,令计算机执行本说明书任一实施例所述的方法。
本发明实施例提供了一种固定倍频的参数确定方法、装置及存储介质,该方法首先对固定倍频的带宽范围进行分割,得到若干个子带宽范围,然后对该若干个子带宽范围进行遍历,并针对遍历到的子带宽范围执行步骤S1~S3,得到对应当前子带宽范围的最小绝对差值;最后,在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,并根据所述目标绝对差值确定所述固定倍频的参数。
该方法通过比较对固定倍频输出时钟的计数值与对参考信号的计数值的差值,可以在参考信号频率未知的情况下,确定出固定倍频的参数,从而避免引入固定倍频,降低系统负担、芯片设计难度及生产成本。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一实施例提供的一种固定倍频的参数确定方法流程图;
图2是本发明一实施例提供的一种计算设备的硬件架构图;
图3是本发明一实施例提供的一种固定倍频的参数确定装置结构图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
现有技术中,引入固定频率的方法有两种,一种是通过晶振的方法引入固定频率,但该方法不仅要增加芯片的IO数目,还会增加系统集成的复杂性以及成本;另一种方法是采用内部OSC,但该方法对OSC时钟的精度要求很高,需要在芯片测试时对OSC时钟进行校准,并对校准值进行保存,并且在芯片初始化时重新配置校准值,这不仅增加了芯片的设计复杂度还提高了芯片的生成成本。
因此,为了解决上述技术问题,可以考虑通过对固定倍频输出时钟的计数值与对参考信号的计数值进行比较,从而在参考信号频率未知的情况下,确定出固定倍频的参数。
下面描述以上构思的具体实现方式。
请参考图1,本发明实施例提供了一种固定倍频参数的确定方法,该方法包括:
步骤100,将固定倍频的带宽范围分割为若干个子带宽范围;
步骤102,对若干个子带宽范围进行遍历,并针对遍历到的子带宽范围执行如下步骤:
步骤S1,输入参考信号,当确定固定倍频在当前子带宽范围下的输出时钟稳定时,对参考信号和输出时钟同时计数,并确定当对参考信号计数达到预设周期数时,对该输出时钟的第一计数值;将第一计数值确定为固定倍频中环路分频器的分频比为0时对输出时钟的计数值;
步骤S2,基于第一计数值,计算出环路分频器的分频比为其它值时分别对应的第二计数值;所述其它值为多个互不相等且大于0的自然数;
步骤S3,分别计算每一个计数值与预设周期数的绝对差值,得到对应当前子带宽范围的最小绝对差值;
步骤104,在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,并根据目标绝对差值确定固定倍频的参数。
本发明实施例中,首先对固定倍频的带宽范围进行分割,得到若干个子带宽范围,然后对该若干个子带宽范围进行遍历,并针对遍历到的子带宽范围执行步骤S1~S3,得到对应当前子带宽范围的最小绝对差值;最后,在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,并根据目标绝对差值确定固定倍频的参数。该实施例通过比较对固定倍频输出时钟的计数值与对参考信号的计数值的差值,可以在参考信号频率未知的情况下,确定出固定倍频的参数,从而避免引入固定倍频,降低系统负担、芯片设计难度及生产成本。
下面描述图1所示的各个步骤的执行方式。
首先,针对步骤100,将固定倍频的带宽范围分割为若干个子带宽范围。
一般而言,固定倍频可以在一个较宽的带宽范围下工作,例如0~100MHZ,但是针对某个参考信号,存在一个最优的带宽范围,能够使固定倍频在该最优带宽范围下工作时,精度更高。因此,可以将固定倍频较宽的带宽范围分割为若干个子带宽范围,例如将0~100MHZ的带宽范围分割为5个子带宽范围,每个子带宽范围分别为0~20MHZ、20~40MHZ、40~60MHZ、60~80MHZ和80~100MHZ,并在这5个子带宽范围内确定出最优的带宽范围。
然后,针对步骤102,对若干个子带宽范围进行遍历,并针对遍历到的子带宽范围执行如下步骤:
步骤S1,输入参考信号,当确定固定倍频在当前子带宽范围下的输出时钟稳定时,对参考信号和输出时钟同时计数,并确定当对参考信号计数达到预设周期数时,对该输出时钟的第一计数值;将第一计数值确定为固定倍频中环路分频器的分频比为0时对输出时钟的计数值;
步骤S2,基于第一计数值,计算出环路分频器的分频比为其它值时分别对应的第二计数值;所述其它值为多个互不相等且大于0的自然数;
步骤S3,分别计算每一个计数值与预设周期数的绝对差值,得到对应当前子带宽范围的最小绝对差值。
在步骤S1中,例如当前子带宽范围为0~20MHZ,则当输出时钟为10MHZ,且在预设时长内不再变动时,即可认为该输出时钟已经稳定,否则,继续等待,直至输出时钟稳定。另外,预设周期数可以是256个周期、512个周期或其它,可以理解的是,预设周期数越多,计算精度越高,但计算时间也相应增加,反之,计算精度降低,计算时间缩短,用户可以根据实际需要确定计数周期,本申请不做具体限定。在该步骤中,可以将环路分频比记为inv div,则当inv div=0时,可以理解为1倍分频。
在步骤S2中,其它值可以是1、2、3或者其它值,其中,inv div=1代表2倍分频、invdiv=2代表4倍分频、inv div=3代表6倍分频,依次类推,用户可以根据需要自行确定环路分频器的分频比。
针对步骤S2,在一些实施方式中,基于该第一计数值,计算出环路分频器的分频比为其它值时分别对应的第二计数值,包括:
根据该第一计数值、该环路分频器的分频比做线性插值计算,得到该环路分频器的分频比为其它值时分别对应的第二计数值。例如,若inv div=0时,第一计数值为600,则当inv div=1,进行2分频时,第二计数值为300;当inv div=2,进行4分频时,第二计数值为150;当inv div=3,进行6分频时,第二计数值为150。
在步骤S3中,预设周期数可以是256,如此,将每一个环路分频器的分频比对应的计数值与该预设周期数做差值,并从多个绝对差值中确定出绝对差值最小的一个。
在步骤102中,对若干个子带宽范围进行遍历,包括两种情况:
第一种情况为:
对若干个子带宽范围按顺序依次进行遍历,当遍历到的子带宽范围达到设定条件时,则停止遍历;
在步骤S3之后,还包括:比较对应当前子带宽范围的最小绝对差值是否不大于预设差值,若是,则确定当前子带宽范围达到设定条件;
在针对遍历到的子带宽范围计算得到的最小绝对差值中确定出目标绝对差值,包括:将达到设定条件的子带宽范围的最小绝对差值确定为目标绝对差值。例如,当遍历到20~40MHZ子带宽范围对应的最小绝对差值小于预设差值,那么就不再对其它子带宽范围进行比遍历,而是直接将该子带宽范围的最小绝对差值确定为目标绝对差值。
在该第一种情况下,通过设置预设差值,当遍历到的子带宽范围的最小绝对差值不大于预设差值时则停止遍历,而不再考虑是否存在其它更优的子带宽范围。这是由于,当最小绝对差值不大于预设差值时,已经可以满足精度要求,如此,采用该种方法在保证计算精度的同时,还能够节省计算时间,防止浪费计算机资源。
第二种情况为:
对若干个子带宽范围中的每一个子带宽范围均进行遍历;
在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,包括:根据每一个子带宽范围的最小绝对差值和预设差值,确定目标绝对差值。
在该第二种情况下,由于对每一个子带宽范围都进行了遍历,如此可以保证确定出的子带宽范围为最优子带宽范围,但是会增加计算时间。
针对第二种情况,在一些实施方式中,确定目标绝对差值,包括:
将每一个子带宽范围的最小绝对差值中的最小值确定为所述目标绝对差值。
在该实施例中,不需要将得到的每一个最小绝对差值与预设差值做比较,而是直接从所有最小绝对差值中选取最小的一个作为目标绝对差值,如此在保证确定出的子带宽范围为最优子带宽范围的同时,减少比较时间,提高计算速度。
针对第二种情况,为了增加选择子带宽范围的灵活性,在一些实施方式中,根据每一个子带宽范围的最小绝对差值和预设差值,确定目标绝对差值,包括:
若确定各子带宽范围对应的最小绝对差值中存在多个最小绝对差值不大于预设差值,则将多个最小绝对差值中的任意一个确定为目标绝对差值;否则,将每一个子带宽范围的最小绝对差值中的最小值确定为目标绝对差值。
在该实施例中,例如20~40MHZ、40~60MHZ两个子带宽范围对应的最小绝对差值均小于预设差值,那么可以选择这两个子带宽范围中的任意一个,如此增加了选择的灵活性,且均能满足精度要求。否则,将每一个子带宽范围的最小绝对差值中的最小值确定为目标绝对差值,该种情形存在两种可能,第一种可能是仅有一个子带宽范围对应的最小绝对差值小于或等于预设差值,那么直接将该最小绝对差值确定为目标绝对差值,第二种可能是全部子带宽范围对应的最小绝对差值均大于预设差值,那么将每一个子带宽范围的最小绝对差值中的最小值确定为目标绝对差值,从而最大程度的保证计算的精度。
最后,针对步骤104,在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,并根据目标绝对差值确定固定倍频的参数。
在一些实施方式中,根据目标绝对差值确定固定倍频的参数,包括:
确定目标绝对差值对应的目标子带宽范围以及对应目标子带宽范围内的环路分频器的分频比;
基于查表方式查找在目标子带宽范围内与确定的该环路分频器的分频比对应的前置分频器的分频比、反馈乘法计数器的值;
将目标子带宽范围、确定的该环路分频器的分频比、查找得到的前置分频器的分频比和反馈乘法计数器的值,确定为固定倍频的参数。
在该实施例中,目标绝对差值对应的子带宽范围为最佳子带宽范围,即目标子带宽范围,然后在该目标子带宽范围内,确定出固定倍频对应的其它参数,即可得出最佳固定倍频参数。
另外,环路分频器的分频比是认为预先设置,例如可以取inv div=1、2、3或者其它值,当设置好环路分频器的分频比之后,需要根据设置的环路分频器的分频比设置查找表,如表1所示,该查找表中,包括了环路分频器的分频比inv div、前置分频器的分频比prediv以及反馈乘法计数器的值pgm的对应关系,如此可以根据环路分频器的分频比inv div的值,快速确定出与其对应的前置分频器的分频比以及反馈乘法计数器的值,当这三个参数确定之后,就可以将目标子带宽范围、确定的该环路分频器的分频比、查找得到的前置分频器的分频比和反馈乘法计数器的值,确定为固定倍频的参数。
表1环路分频器分频比、前置分频器分频比及反馈乘法计数器的值查找表:
inv div pre div pgm
2’b00 2’b11 8*M
2’b01 2’b10 4*M
2’b10 2’b01 2*M
2’b11 2’b00 1*M
注:表1中M为固定倍频的倍频值。
我们知道,在以往技术中,都是通过软件与硬件结合的方式确定倍频参数,但这种方式会增加软件的复杂度,因为这需要软件采集各种信息(例如参考信号的频率),并根据固定倍频的设计规格(例如带宽范围、表1所示的查找表)进行计算。一方面由于芯片生产会存在系统误差,导致芯片间固定倍频的规格会有不同,例如,固定倍频的设计规格为0~100MHZ,而实际规格为15~105MHZ,那么该误差就需要通过软件算法来覆盖,这会大大增加软件的调试工作。另一方面,软件计算出来的结果不一定是最优解,因为软件的算法基本无法完全解决系统误差问题。
另外,在某些系统中对于固定倍频的配置时间点是有要求的,这些对于软硬件配合时序带来了更大的挑战。对于没有内嵌CPU的芯片,需要通过外部MCU来控制,这会降低系统的灵活性和实用性。
而本申请实施例采用硬件的方式实现一种算法,无需知道参考信号的频率,无需对芯片的规格误差进行校正,就可以自动计算固定倍频的参数,完成固定倍频参数的设置,从而降低芯片成本,提高竞争力,增加易用性。
如图2、图3所示,本发明实施例提供了一种固定倍频的参数确定装置。装置实施例可以通过软件实现,也可以通过硬件或者软硬件结合的方式实现。从硬件层面而言,如图2所示,为本发明实施例提供的一种固定倍频的参数确定装置所在计算设备的一种硬件架构图,除了图2所示的处理器、内存、网络接口、以及非易失性存储器之外,实施例中装置所在的计算设备通常还可以包括其他硬件,如负责处理报文的转发芯片等等。以软件实现为例,如图3所示,作为一个逻辑意义上的装置,是通过其所在计算设备的CPU将非易失性存储器中对应的计算机程序读取到内存中运行形成的。本实施例提供的一种固定倍频的参数确定装置,包括:
分割模块300,用于将固定倍频的带宽范围分割为若干个子带宽范围;
计算模块302,用于对该若干个子带宽范围进行遍历,并针对遍历到的子带宽范围执行如下步骤:
步骤S1,输入参考信号,当确定固定倍频在当前子带宽范围下的输出时钟稳定时,对参考信号和输出时钟同时计数,并确定当对参考信号计数达到预设周期数时,对输出时钟的第一计数值;将第一计数值确定为固定倍频中环路分频器的分频比为0时对输出时钟的计数值;
步骤S2,基于第一计数值,计算出环路分频器的分频比为其它值时分别对应的第二计数值;其它值为多个互不相等且大于0的自然数;
步骤S3,分别计算每一个计数值与预设周期数的绝对差值,得到对应当前子带宽范围的最小绝对差值;
确定模块304,用于在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,并根据目标绝对差值确定固定倍频的参数。
在本发明实施例中,分割模块300可用于执行上述方法实施例中的步骤100,计算模块302可用于执行上述方法实施例中的步骤102,确定模块304可用于执行上述方法实施例中的步骤104。
在本发明一个实施例中,计算模块402在执行对该若干个子带宽范围进行遍历时,包括:
对若干个子带宽范围按顺序依次进行遍历,当遍历到的子带宽范围达到设定条件时,则停止遍历;
在S3之后,还包括:比较对应当前子带宽范围的最小绝对差值是否不大于预设差值,若是,则确定当前子带宽范围达到设定条件;
在针对遍历到的子带宽范围计算得到的最小绝对差值中确定出目标绝对差值,包括:将达到设定条件的子带宽范围的最小绝对差值确定为目标绝对差值。
在本发明另一个实施例中,计算模块302在执行对该若干个子带宽范围进行遍历时,包括:
对若干个子带宽范围中的每一个子带宽范围均进行遍历;
在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,包括:根据每一个子带宽范围的最小绝对差值和预设差值,确定目标绝对差值。
在本发明一个实施例中,计算模块302在执行确定目标绝对差值时,包括:
将每一个子带宽范围的最小绝对差值中的最小值确定为目标绝对差值。
在本发明一个实施例中,计算模块302在执行基于第一计数值,计算出环路分频器的分频比为其它值时分别对应的第二计数值时,包括:
根据第一计数值、环路分频器的分频比做线性插值计算,得到环路分频器的分频比为其它值时分别对应的第二计数值。
在本发明另一个实施例中,计算模块302在执行根据每一个子带宽范围的最小绝对差值和预设差值,确定目标绝对差值时,包括:
若确定各子带宽范围对应的最小绝对差值中存在多个最小绝对差值不大于预设差值,则将多个最小绝对差值中的任意一个确定为目标绝对差值;否则,将每一个子带宽范围的最小绝对差值中的最小值确定为目标绝对差值。
在本发明一个实施例中,确定模块304在执行根据目标绝对差值确定固定倍频的参数时,包括:
确定目标绝对差值对应的目标子带宽范围以及对应目标子带宽范围内的环路分频器的分频比;
基于查表方式查找在目标子带宽范围内与确定的该环路分频器的分频比对应的前置分频器的分频比、反馈乘法计数器的值;
将目标子带宽范围、确定的该环路分频器的分频比、查找得到的前置分频器的分频比和反馈乘法计数器的值,确定为固定倍频的参数。
可以理解的是,本发明实施例示意的结构并不构成对一种固定倍频的参数确定装置的具体限定。在本发明的另一些实施例中,一种固定倍频的参数确定装置可以包括比图示更多或者更少的部件,或者组合某些部件,或者拆分某些部件,或者不同的部件布置。图示的部件可以以硬件、软件或者软件和硬件的组合来实现。
上述装置内的各模块之间的信息交互、执行过程等内容,由于与本发明方法实施例基于同一构思,具体内容可参见本发明方法实施例中的叙述,此处不再赘述。
本发明实施例还提供了一种计算设备,包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器执行所述计算机程序时,实现本发明任一实施例中的一种固定倍频的参数确定方法。
本发明实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序在被处理器执行时,使所述处理器执行本发明任一实施例中的一种固定倍频的参数确定方法。
具体地,可以提供配有存储介质的系统或者装置,在该存储介质上存储着实现上述实施例中任一实施例的功能的软件程序代码,且使该系统或者装置的计算机(或CPU或MPU)读出并执行存储在存储介质中的程序代码。
在这种情况下,从存储介质读取的程序代码本身可实现上述实施例中任何一项实施例的功能,因此程序代码和存储程序代码的存储介质构成了本发明的一部分。
用于提供程序代码的存储介质实施例包括软盘、硬盘、磁光盘、光盘(如CD-ROM、CD-R、CD-RW、DVD-ROM、DVD-RAM、DVD-RW、DVD+RW)、磁带、非易失性存储卡和ROM。可选择地,可以由通信网络从服务器计算机上下载程序代码。
此外,应该清楚的是,不仅可以通过执行计算机所读出的程序代码,而且可以通过基于程序代码的指令使计算机上操作的操作系统等来完成部分或者全部的实际操作,从而实现上述实施例中任意一项实施例的功能。
此外,可以理解的是,将由存储介质读出的程序代码写到插入计算机内的扩展板中所设置的存储器中或者写到与计算机相连接的扩展模块中设置的存储器中,随后基于程序代码的指令使安装在扩展板或者扩展模块上的CPU等来执行部分和全部实际操作,从而实现上述实施例中任一实施例的功能。
需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个…”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同因素。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储在计算机可读取的存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质中。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (9)

1.一种固定倍频的参数确定方法,其特征在于,包括:
将所述固定倍频的带宽范围分割为若干个子带宽范围;
对所述若干个子带宽范围进行遍历,并针对遍历到的子带宽范围执行如下步骤:
步骤S1,输入参考信号,当确定所述固定倍频在当前子带宽范围下的输出时钟稳定时,对所述参考信号和所述输出时钟同时计数,并确定当对所述参考信号计数达到预设周期数时,对所述输出时钟的第一计数值;将所述第一计数值确定为所述固定倍频中环路分频器的分频比为0时对所述输出时钟的计数值;
步骤S2,基于所述第一计数值,计算出所述环路分频器的分频比为其它值时分别对应的第二计数值;所述其它值为多个互不相等且大于0的自然数;
步骤S3,分别计算每一个计数值与所述预设周期数的绝对差值,得到对应当前子带宽范围的最小绝对差值;
在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,并根据所述目标绝对差值确定所述固定倍频的参数;
所述根据所述目标绝对差值确定所述固定倍频的参数,包括:
确定所述目标绝对差值对应的目标子带宽范围以及对应所述目标子带宽范围内的环路分频器的分频比;
基于查表方式查找在所述目标子带宽范围内与确定的该环路分频器的分频比对应的前置分频器的分频比、反馈乘法计数器的值;
将所述目标子带宽范围、确定的该环路分频器的分频比、查找得到的前置分频器的分频比和反馈乘法计数器的值,确定为所述固定倍频的参数。
2.根据权利要求1所述的方法,其特征在于,所述对所述若干个子带宽范围进行遍历,包括:
对所述若干个子带宽范围按顺序依次进行遍历,当遍历到的子带宽范围达到设定条件时,则停止遍历;
在S3之后,还包括:比较对应当前子带宽范围的最小绝对差值是否不大于预设差值,若是,则确定当前子带宽范围达到所述设定条件;
所述在针对遍历到的子带宽范围计算得到的最小绝对差值中确定出目标绝对差值,包括:将达到所述设定条件的子带宽范围的最小绝对差值确定为所述目标绝对差值。
3.根据权利要求1所述的方法,其特征在于,所述对所述若干个子带宽范围进行遍历,包括:
对所述若干个子带宽范围中的每一个子带宽范围均进行遍历;
所述在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,包括:根据每一个子带宽范围的最小绝对差值和预设差值,确定所述目标绝对差值。
4.根据权利要求3所述的方法,其特征在于,所述确定所述目标绝对差值,包括:
将每一个子带宽范围的最小绝对差值中的最小值确定为所述目标绝对差值。
5.根据权利要求3所述的方法,其特征在于,所述根据每一个子带宽范围的最小绝对差值和预设差值,确定所述目标绝对差值,包括:
若确定各子带宽范围对应的最小绝对差值中存在多个最小绝对差值不大于所述预设差值,则将所述多个最小绝对差值中的任意一个确定为所述目标绝对差值;否则,将每一个子带宽范围的最小绝对差值中的最小值确定为所述目标绝对差值。
6.根据权利要求1-5中任一所述的方法,其特征在于,所述基于所述第一计数值,计算出所述环路分频器的分频比为其它值时分别对应的第二计数值,包括:
根据所述第一计数值、所述环路分频器的分频比做线性插值计算,得到所述环路分频器的分频比为其它值时分别对应的第二计数值。
7.一种固定倍频的参数确定装置,其特征在于,包括:
分割模块,用于将所述固定倍频的带宽范围分割为若干个子带宽范围;
计算模块,用于对所述若干个子带宽范围进行遍历,并针对遍历到的子带宽范围执行如下步骤:
步骤S1,输入参考信号,当确定所述固定倍频在当前子带宽范围下的输出时钟稳定时,对所述参考信号和所述输出时钟同时计数,并确定当对所述参考信号计数达到预设周期数时,对所述输出时钟的第一计数值;将所述第一计数值确定为所述固定倍频中环路分频器的分频比为0时对所述输出时钟的计数值;
步骤S2,基于所述第一计数值,计算出所述环路分频器的分频比为其它值时分别对应的第二计数值;所述其它值为多个互不相等且大于0的自然数;
步骤S3,分别计算每一个计数值与所述预设周期数的绝对差值,得到对应当前子带宽范围的最小绝对差值;
确定模块,用于在针对遍历到的子带宽范围分别计算得到的最小绝对差值中确定出目标绝对差值,并根据所述目标绝对差值确定所述固定倍频的参数;
确定模块在执行根据目标绝对差值确定固定倍频的参数时,包括:
确定目标绝对差值对应的目标子带宽范围以及对应目标子带宽范围内的环路分频器的分频比;
基于查表方式查找在目标子带宽范围内与确定的该环路分频器的分频比对应的前置分频器的分频比、反馈乘法计数器的值;
将目标子带宽范围、确定的该环路分频器的分频比、查找得到的前置分频器的分频比和反馈乘法计数器的值,确定为固定倍频的参数。
8.一种计算设备,包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器执行所述计算机程序时,实现如权利要求1-6中任一项所述的方法。
9.一种计算机可读存储介质,其上存储有计算机程序,当所述计算机程序在计算机中执行时,令计算机执行权利要求1-6中任一项所述的方法。
CN202210241928.3A 2022-03-11 2022-03-11 一种固定倍频的参数确定方法、装置及存储介质 Active CN114598436B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210241928.3A CN114598436B (zh) 2022-03-11 2022-03-11 一种固定倍频的参数确定方法、装置及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210241928.3A CN114598436B (zh) 2022-03-11 2022-03-11 一种固定倍频的参数确定方法、装置及存储介质

Publications (2)

Publication Number Publication Date
CN114598436A CN114598436A (zh) 2022-06-07
CN114598436B true CN114598436B (zh) 2023-08-08

Family

ID=81817612

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210241928.3A Active CN114598436B (zh) 2022-03-11 2022-03-11 一种固定倍频的参数确定方法、装置及存储介质

Country Status (1)

Country Link
CN (1) CN114598436B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101510778A (zh) * 2008-02-05 2009-08-19 索尼株式会社 用于实现数字锁相环的系统和方法
CN101958710A (zh) * 2009-07-13 2011-01-26 瑞萨电子株式会社 锁相环电路和通信装置
CN105406859A (zh) * 2015-12-10 2016-03-16 武汉理工大学 单片全数字锁相环
CN106712769A (zh) * 2016-11-24 2017-05-24 中国电子科技集团公司第四十研究所 一种具有输入频率自动识别功能的参考环电路及实现方法
CN106767745A (zh) * 2016-12-09 2017-05-31 清华大学 一种光电传感器测角系统的信号处理方法
CN109709393A (zh) * 2018-12-13 2019-05-03 江汉大学 基于时域信号频率稳定度测量的装置
CN113260129A (zh) * 2021-07-06 2021-08-13 珠海市杰理科技股份有限公司 同步闪灯控制方法、装置、系统和存储介质

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3938395B2 (ja) * 2002-07-01 2007-06-27 富士通株式会社 クロック逓倍回路
US9553714B2 (en) * 2015-06-26 2017-01-24 Broadcom Corporation Frequency multiplier for a phase-locked loop

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101510778A (zh) * 2008-02-05 2009-08-19 索尼株式会社 用于实现数字锁相环的系统和方法
CN101958710A (zh) * 2009-07-13 2011-01-26 瑞萨电子株式会社 锁相环电路和通信装置
CN105406859A (zh) * 2015-12-10 2016-03-16 武汉理工大学 单片全数字锁相环
CN106712769A (zh) * 2016-11-24 2017-05-24 中国电子科技集团公司第四十研究所 一种具有输入频率自动识别功能的参考环电路及实现方法
CN106767745A (zh) * 2016-12-09 2017-05-31 清华大学 一种光电传感器测角系统的信号处理方法
CN109709393A (zh) * 2018-12-13 2019-05-03 江汉大学 基于时域信号频率稳定度测量的装置
CN113260129A (zh) * 2021-07-06 2021-08-13 珠海市杰理科技股份有限公司 同步闪灯控制方法、装置、系统和存储介质

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
应用于CDR电路的DPLL设计与实现;余发强;徐东明;张云军;;科技信息(第01期);全文 *

Also Published As

Publication number Publication date
CN114598436A (zh) 2022-06-07

Similar Documents

Publication Publication Date Title
US10782763B2 (en) Semiconductor device
US9654121B1 (en) Calibration method and apparatus for phase locked loop circuit
CN109586691B (zh) 时钟校准方法、装置、系统、存储介质及计算机设备
US7205800B2 (en) Clock frequency divider circuit
JP5338819B2 (ja) クロック分周回路、及びクロック分周方法
US8028260B1 (en) Determination of most critical timing paths in digital circuits
US8806260B2 (en) Method and apparatus for generating a clock signal and for controlling a clock frequency using the same
CN114861579A (zh) 集成电路中时序瓶颈节点分析和时序优化方法及系统
CN114598436B (zh) 一种固定倍频的参数确定方法、装置及存储介质
US11139817B1 (en) Voltage-controlled oscillator calibration
US8406365B2 (en) Frequency reacquisition in a clock and data recovery device
US9698801B2 (en) Phase locked loop circuit control device and control method of phase locked loop circuit
TWI613890B (zh) 數位控制振盪器的頻率校正方法及其頻率校正裝置
CN109698696B (zh) 时钟分频方法、装置、系统、片上系统及存储介质
US7539473B2 (en) Overshoot reduction in VCO calibration for serial link phase lock loop (PLL)
CN114442735B (zh) 时钟频率控制方法、装置、设备及存储介质
US20090322311A1 (en) Method and Apparatus for On-Chip Testing of High Speed Frequency Dividers
US8443023B2 (en) Frequency synthesis rational division
WO2010133186A1 (zh) 手持设备功耗管理方法及装置
US9571111B1 (en) System and method to speed up PLL lock time on subsequent calibrations via stored band values
US20040051577A1 (en) Semiconductor integrated circuit including waveform-generating circuit having pulsed waveform-generating function
CN112558458B (zh) 蓝牙时钟计算电路、蓝牙时钟计算方法、介质及设备
US8346840B2 (en) Flexible accumulator for rational division
CN110750129A (zh) 分频电路
US9311569B2 (en) State based adaptive compression of performance traces

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant