CN114584258A - 业务时延降低方法、装置、设备及可读存储介质 - Google Patents
业务时延降低方法、装置、设备及可读存储介质 Download PDFInfo
- Publication number
- CN114584258A CN114584258A CN202210136879.7A CN202210136879A CN114584258A CN 114584258 A CN114584258 A CN 114584258A CN 202210136879 A CN202210136879 A CN 202210136879A CN 114584258 A CN114584258 A CN 114584258A
- Authority
- CN
- China
- Prior art keywords
- code block
- code
- blocks
- code blocks
- register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0002—Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission rate
- H04L1/0003—Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission rate by switching between different modulation schemes
- H04L1/0005—Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission rate by switching between different modulation schemes applied to payload information
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0006—Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W28/00—Network traffic management; Network resource management
- H04W28/02—Traffic management, e.g. flow control or congestion control
- H04W28/08—Load balancing or load distribution
- H04W28/09—Management thereof
- H04W28/0958—Management thereof based on metrics or performance parameters
- H04W28/0967—Quality of Service [QoS] parameters
- H04W28/0975—Quality of Service [QoS] parameters for reducing delays
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W28/00—Network traffic management; Network resource management
- H04W28/16—Central resource management; Negotiation of resources or communication parameters, e.g. negotiating bandwidth or QoS [Quality of Service]
- H04W28/18—Negotiating wireless communication parameters
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Engineering & Computer Science (AREA)
- Quality & Reliability (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明提供一种业务时延降低方法、装置、设备及可读存储介质。该方法包括:持续接收5G报文,并从5G报文中提取出净荷;当从净荷中首次检测到开始码块时,从所述首次检测到的开始码块开始按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,以供后一模块收到的数据格式为预设格式,其中,每个码块的位宽为66bit。通过本发明,按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,且使得后一模块收到的数据格式为预设格式,可以降低节点中的10M小颗粒业务时延,从而降低了时分复用系统的时延。
Description
技术领域
本发明涉及通信技术领域,尤其涉及一种业务时延降低方法、装置、设备及可读存储介质。
背景技术
基于SPN(Slicing Packet Network,切片分组网)小颗粒切片技术要求规范,1个5Gbps通道时隙最多可承载480个10M小颗粒子时隙,而MTN段层帧结构(100G、50G等)又可以划分成多个5Gbps通道时隙,导致MTN段层帧结构最多可承载的10M小颗粒子时隙的数量非常多。而在一个时分复用系统中包括多个节点,节点处理10M小颗粒业务的流程参照图1,如图1所示:
A模块负责接收进到时分复用系统中的5G通道报文,并从5G通道报文中解析提取出净荷,配置成5G通道速率发给B模块。
B模块负责把5G时隙从固定格式的帧/数据流中解复用,并根据时隙配置为10M小颗粒业务流。
C模块负责把B解出的原数据流交叉到B`或者送出时分复用系统(D`/E`模块),也可以将原数据流从时分复用系统外交叉到B`模块。
B`模块负责将C模块送来的10M小颗粒业务流按每一个小颗粒业务通道号缓存到FIFO中,防止读空断流产生碎包,并将其组帧作为5G通道报文数据的净荷形成复用数据。
A`模块将B`组成的复用数据流作为sar报文的净荷,发出去。
各个模块的名称参见图1中的注释。
基于上述流程,导致各个节点中的10M小颗粒业务时延较大,从而导致包含多个节点的时分复用系统的时延较大。因此,亟需一种降低各个节点中的10M小颗粒业务时延的方案。
发明内容
为解决上述技术问题,本发明提供一种业务时延降低方法、装置、设备及可读存储介质。
第一方面,本发明提供一种业务时延降低方法,所述业务时延降低方法包括:
持续接收5G报文,并从5G报文中提取出净荷;
当从净荷中首次检测到开始码块时,从所述首次检测到的开始码块开始按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,以供后一模块收到的数据格式为预设格式,其中,每个码块的位宽为66bit。
第二方面,本发明还提供一种业务时延降低装置,所述业务时延降低装置包括:
提取模块,用于持续接收5G报文,并从5G报文中提取出净荷;
整形模块,用于当从净荷中首次检测到开始码块时,从所述首次检测到的开始码块开始按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,以供后一模块收到的数据格式为预设格式,其中,每个码块的位宽为66bit。
第三方面,本发明还提供一种业务时延降低设备,所述业务时延降低设备包括处理器、存储器、以及存储在所述存储器上并可被所述处理器执行的业务时延降低程序,其中所述业务时延降低程序被所述处理器执行时,实现如上所述的业务时延降低方法的步骤。
第四方面,本发明还提供一种可读存储介质,所述可读存储介质上存储有业务时延降低程序,其中所述业务时延降低程序被处理器执行时,实现如上所述的业务时延降低方法的步骤。
本发明中,持续接收5G报文,并从5G报文中提取出净荷;当从净荷中首次检测到开始码块时,从所述首次检测到的开始码块开始按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,以供后一模块收到的数据格式为预设格式,其中,每个码块的位宽为66bit。通过本发明,按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,且使得后一模块收到的数据格式为预设格式,可以降低节点中的10M小颗粒业务时延,从而降低了时分复用系统的时延。
附图说明
图1为节点处理10M小颗粒业务的流程示意图;
图2为本发明实施例方案中涉及的业务时延降低设备的硬件结构示意图;
图3为本发明业务时延降低方法一实施例的流程示意图;
图4为一个时钟周期处理4个或6个码块的场景示意图;
图5为预设格式的示意图;
图6为本发明业务时延降低方法一实施例中整形流程示意图;
图7为本发明业务时延降低方法一实施例中整形场景示意图;
图8为本发明业务时延降低装置一实施例的功能模块示意图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
第一方面,本发明实施例提供一种业务时延降低设备。
参照图2,图2为本发明实施例方案中涉及的业务时延降低设备的硬件结构示意图。本发明实施例中,业务时延降低设备可以包括处理器1001(例如中央处理器CentralProcessing Unit,CPU),通信总线1002,网络接口1003,存储器1005。其中,通信总线1002用于实现这些组件之间的连接通信;网络接口1003可选的可以包括标准的有线接口、无线接口;存储器1005可以是高速随机存取存储器(random access memory,RAM),也可以是稳定的存储器(non-volatile memory),例如磁盘存储器,存储器1005可选的还可以是独立于前述处理器1001的存储装置。本领域技术人员可以理解,图2中示出的硬件结构并不构成对本发明的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
继续参照图2,图2中作为一种计算机存储介质的存储器1005中可以包括操作系统、网络通信模块以及业务时延降低程序。其中,处理器1001可以调用存储器1005中存储的业务时延降低程序,并执行本发明实施例提供的业务时延降低方法。
第二方面,本发明实施例提供了一种业务时延降低方法。
一实施例中,参照图3,图3为本发明业务时延降低方法一实施例的流程示意图。如图3所示,业务时延降低方法包括:
步骤S10,持续接收5G报文,并从5G报文中提取出净荷;
步骤S20,当从净荷中首次检测到开始码块时,从所述首次检测到的开始码块开始按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,以供后一模块收到的数据格式为预设格式,其中,每个码块的位宽为66bit。
本实施例中,执行主体为网络切片收模块(即图1中的A),网络切片收模块持续接收5G报文,并从5G报文中提取出净荷。
当从净荷中首次检测到开始码块(即S码块)时,从首次检测到的S码块开始按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,以供后一模块(即图1中的B)收到的数据格式为预设格式,其中,每个码块的位宽为66bit。
按照《切片分组网(SPN)细颗粒切片技术要求》规范,每个10M小颗粒子时隙(sub-slot)承载来自对应业务的8个码块(每个码块位宽为66bit),基于此,则有:
假定一:一个时钟周期处理8个码块。
对于10M通道,传输一个码块需要6.6us;
如果一个时钟周期处理8个码块,则传输一个时钟周期的数据需要52.8us,按照缓存m个时钟周期的数据计算,算出B`模块中每个10M小颗粒通道缓存FIFO中进来的数据需要在m*52.8us之后出FIFO;
假定二:一个时钟周期处理2个码块。
如果一个时钟周期处理2个码块,则传输一个时钟周期的数据需要13.2us,按照缓存m个时钟周期的数据计算,算出B`模块中每个10M小颗粒通道缓存FIFO中进来的数据需要在m*13.2us之后出FIFO;
通过上面分析可以得出,对于B`模块中的每个10M小颗粒通道,缓存同样的周期数,一个时钟周期处理2个码块情况下传输FIFO中数据的延迟是一个时钟周期处理8个码块的四分之一;并且一个时钟周期处理8个码块使得位宽变大,消耗的逻辑资源级数倍增加,时序难优化。
假定三:一个时钟周期处理4个或6个码块。
相较于假定二的缺点:出现如图四的情况,对于FPGA的逻辑处理会变得非常复杂;且相对一个时钟周期处理2个码块,缓存同样的周期数,对于B`模块中的每个10M小颗粒通道,传输FIFO中数据的延迟会变大2~3倍;且位宽变大,消耗的逻辑资源级数倍增加,时序难优化。
相较于假定二的优点:时钟频率更低。
假定四:一个时钟周期处理1个码块。
难点:时钟频率比假定二高一倍,但在目前系统上若FPGA时钟频率增加一倍,FPGA逻辑几乎不可用。
由上述假定一、假定二、假定三和假定四综合对比得出,从时钟频率、资源消耗以及小颗粒10M通道延时和时序优化等方面考虑,取一个时钟周期处理2个码块最为合理,可以将B`模块中每个10M小颗粒通道传输FIFO中的数据时延降至m*13.2us。
且本实施例中,按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,以供后一模块收到的数据格式为预设格式,可进一步降低节点中的10M小颗粒业务时延。
本发明中,持续接收5G报文,并从5G报文中提取出净荷;当从净荷中首次检测到开始码块时,从所述首次检测到的开始码块开始按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,以供后一模块收到的数据格式为预设格式,其中,每个码块的位宽为66bit。通过本发明,按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,且使得后一模块收到的数据格式为预设格式,可以降低节点中的10M小颗粒业务时延,从而降低了时分复用系统的时延。
进一步地,一实施例中,预设格式为1个开始码块+195个数据码块+1个结束码块+1个空闲码块。
参照图5,图5为预设格式的示意图。如图5所示,在网络切片收模块从首次检测到的开始码块开始按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,使得后一模块(即图1中的B模块)收到的数据格式为如图5所示的预设格式,即1个S(开始码块)+195个D(数据码块)+1个T(结束码块)+1个I(空闲码块)。
本实施例中,5G通道时隙中基本单元之间空闲码块的个数会影响10M小颗粒的时隙速率,即B`模块中每个10M小颗粒通道缓存FIFO的水线,当采取每个时钟周期处理2个码块的方式,会导致水线变化,从而存在延时即m*13.2us。为了降低延时,A模块对净荷进行整形,使得后一模块收到的数据格式为1个开始码块+195个数据码块+1个结束码块+1个空闲码块,如此一来,10M小颗粒通道缓存FIFO的水线几乎不会变化,水线就可以设置得很小,节约RAM(RandomAccess Memory,随机存取存储器)资源,10M小颗粒通道也不用删插空闲码块调整通道速率,降低了FIFO水线变化带来的延时的影响,即进一步降低了节点中的10M小颗粒业务时延。
进一步地,一实施例中,参照图6,图6为本发明业务时延降低方法一实施例中整形流程示意图。如图6所示,所述按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出的步骤包括:
步骤S10,检测寄存器中是否存在码块;
本实施例中,可通过获取寄存器的标志位检测寄存器中是否存在码块,例如当寄存器的标志位为00时,表示寄存器中不存在码块;当寄存器的标志位为01时,表示寄存器中存在1个码块,且在低66bit;当寄存器的标志位为10时,表示寄存器中存在2个码块,即高低66bit均有一个码块。
步骤S201,若寄存器中不存在码块,则当当前时钟周期的2个码块包含开始码块时,判断开始码块在高66bit位还是低66bit位;
本实施例中,若寄存器中不存在码块,且当前时钟周期的2个码块包含开始码块时,判断开始码块在高66bit位还是低66bit位。
步骤S202,若开始码块在高66bit位,则将开始码块存到寄存器中;
本实施例中,若开始码块在高66bit位,则说明当前时钟周期的2个码块中在低66bit位的码块是无效数据,则将开始码块存到寄存器中,具体是将开始码块存到寄存器的低66bit位。
步骤S203,若开始码块在低66bit位,则将当前时钟周期处理的2个码块发出,其中,开始码块先发出。
本实施例中,若开始码块在低66bit位,将当前时钟周期处理的2个码块发出。按照低66bit位先发出,高66bit位后发出的原则,则当前时钟周期处理的2个码块中的开始码块先发出,另一码块后发出。
进一步地,一实施例中,继续参照图6,在步骤S10之后,还包括:
步骤S301,若寄存器中存在1个码块,判断所述1个码块是否为结束码块;
步骤S302,若不为结束码块,则将所述1个码块和当前时钟周期的2个码块中低66bit位的码块发出,其中,所述1个码块先发出,将当前时钟周期的2个码块中高66bit位的码块存到寄存器中。
本实施例中,若寄存器中存在1个码块,且这1个码块不为结束码块,则将这1个码块和当前时钟周期的2个码块中低66bit位的码块发出,并将当前时钟周期的2个码块中高66bit位的码块存到寄存器的低66bit位。
进一步地,一实施例中,继续参照图6,在步骤S301之后,还包括:
步骤S303,若为结束码块,则检测当前时钟周期的2个码块是否包含有效码块;
步骤S304,若不包含有效码块,则发出所述结束码块和1个空闲码块,其中所述结束码块先发出;
本实施例中,若寄存器中存在1个码块,且这1个码块为结束码块,则检测当前时钟周期的2个码块是否包含有效码块。其中,开始码块、数据码块、结束码块以及空闲码块均包含对应的标识信息,通过码块的标识信息即可确定码块为何类型的码块。有效码块为开始码块、数据码块、结束码块以及空闲码块中任一类。
若当前时钟周期的2个码块不包含有效码块,则发出寄存器中的结束码块以及1个空闲码块,且结束码块先发出。
步骤S305,若包含有效码块,且当前时钟周期的2个码块为1个空闲码块和1个开始码块,且开始码块在高66bit位时,则发出所述结束码块和所述1个空闲码块,其中所述结束码块先发出,并将开始码块存到寄存器中;
本实施例中,若寄存器中存在1个结束码块,且当前时钟周期的2个码块为1个空闲码块和1个开始码块,且开始码块在高66bit位时,则发出寄存器中的结束码块和当前时钟周期的2个码块中的1个空闲码块,其中结束码块先发出,且将开始码块存入寄存器,具体是将开始码块存到寄存器的低66bit位。
步骤S306,若包含有效码块,且当前时钟周期的2个码块为1个开始码块和1个数据码块,且开始码块在低66bit位时,则发出所述结束码块和1个空闲码块,其中,所述结束码块先发出,将当前时钟周期的2个码块存到寄存器中。
本实施例中,若寄存器中存在1个结束码块,且当前时钟周期的2个码块为1个开始码块和1个数据码块,且开始码块在低66bit位时,则发出寄存器中的结束码块和1个空闲码块,其中,结束码块先发出。且将当前时钟周期的2个码块存到寄存器中,具体是将开始码块存到寄存器的低66bit位,将数据码块存到寄存器的高66bit位。
进一步地,一实施例中,继续参照图6,在步骤S10之后,还包括:
步骤S401,若寄存器中存在2个码块,检测当前时钟周期的2个码块是否包含有效码块;
步骤S402,若不包含有效码块,则将寄存器中存在的2个码块发出,其中,低66bit位的码块先发出。
本实施例中,若寄存器中存在2个码块,且当前时钟周期的2个码块不包含有效码块,则将寄存器中存在的2个码块发出,其中,低66bit位的码块先发出。
进一步地,一实施例中,继续参照图6,在步骤S401之后,还包括:
步骤S403,若当前时钟周期的2个码块均为有效码块,则将寄存器中存在的2个码块发出,其中,低66bit位的码块先发出,将当前时钟周期的2个码块存到寄存器中。
本实施例中,若寄存器中存在2个码块,且当前时钟周期的2个码块均为有效码块,则将寄存器中存在的2个码块发出,其中,低66bit位的码块先发出,将当前时钟周期的2个码块存到寄存器中,其中,将当前时钟周期的2个码块中低66bit位的码块存到寄存器的低66bit位,将当前时钟周期的2个码块中高66bit位的码块存到寄存器的高66bit位。
参照图7,图7为本发明业务时延降低方法一实施例中整形场景示意图。如图7所示,按照图6所示的流程对入口的码块进行整形。其中,“入口”和“出口”每一列表示每个时钟周期的2个码块,每一列的上一个表示高66bit位,下一个表示低66bit位;“存”表示寄存器,且低66bit位先存先出,高66bit位后存后出。如图7所示,经过整形后,出口的数据格式为1个S+若干D(实质为195个D,由于篇幅有限所以图中未示出)+1个T+1个I。
第三方面,本发明实施例还提供一种业务时延降低装置。
一实施例中,参照图8,图8为本发明业务时延降低装置一实施例的功能模块示意图。如图8所示,业务时延降低装置包括:
提取模块10,用于持续接收5G报文,并从5G报文中提取出净荷;
整形模块20,用于当从净荷中首次检测到开始码块时,从所述首次检测到的开始码块开始按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,以供后一模块收到的数据格式为预设格式,其中,每个码块的位宽为66bit。
进一步地,一实施例中,所述预设格式为1个开始码块+195个数据码块+1个结束码块+1个空闲码块。
进一步地,一实施例中,整形模块20,用于:
检测寄存器中是否存在码块;
若寄存器中不存在码块,则当当前时钟周期的2个码块包含开始码块时,判断开始码块在高66bit位还是低66bit位;
若开始码块在高66bit位,则将开始码块存到寄存器中;
若开始码块在低66bit位,则将当前时钟周期处理的2个码块发出,其中,开始码块先发出。
进一步地,一实施例中,整形模块20,用于:
若寄存器中存在1个码块,判断所述1个码块是否为结束码块;
若不为结束码块,则将所述1个码块和当前时钟周期的2个码块中低66bit位的码块发出,其中,所述1个码块先发出,将当前时钟周期的2个码块中高66bit位的码块存到寄存器中。
进一步地,一实施例中,整形模块20,用于:
若为结束码块,则检测当前时钟周期的2个码块是否包含有效码块;
若不包含有效码块,则发出所述结束码块和1个空闲码块,其中所述结束码块先发出;
若包含有效码块,且当前时钟周期的2个码块为1个空闲码块和1个开始码块,且开始码块在高66bit位时,则发出所述结束码块和所述1个空闲码块,其中所述结束码块先发出,并将开始码块存到寄存器中;
若包含有效码块,且当前时钟周期的2个码块为和1个开始码块和1个数据码块,且开始码块在低66bit位时,则发出所述结束码块和1个空闲码块,其中,所述结束码块先发出,将当前时钟周期的2个码块存到寄存器中。
进一步地,一实施例中,整形模块20,用于:
若寄存器中存在2个码块,检测当前时钟周期的2个码块是否包含有效码块;
若不包含有效码块,则将寄存器中存在的2个码块发出,其中,低66bit位的码块先发出。
进一步地,一实施例中,整形模块20,用于:
若当前时钟周期的2个码块均为有效码块,则将寄存器中存在的2个码块发出,其中,低66bit位的码块先发出,将当前时钟周期的2个码块存到寄存器中。
其中,上述业务时延降低装置中各个模块的功能实现与上述业务时延降低方法实施例中各步骤相对应,其功能和实现过程在此处不再一一赘述。
第四方面,本发明实施例还提供一种可读存储介质。
本发明可读存储介质上存储有业务时延降低程序,其中所述业务时延降低程序被处理器执行时,实现如上述的业务时延降低方法的步骤。
其中,业务时延降低程序被执行时所实现的方法可参照本发明业务时延降低方法的各个实施例,此处不再赘述。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者系统不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者系统所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者系统中还存在另外的相同要素。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在如上所述的一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备执行本发明各个实施例所述的方法。
以上仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
Claims (10)
1.一种业务时延降低方法,其特征在于,所述业务时延降低方法包括:
持续接收5G报文,并从5G报文中提取出净荷;
当从净荷中首次检测到开始码块时,从所述首次检测到的开始码块开始按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,以供后一模块收到的数据格式为预设格式,其中,每个码块的位宽为66bit。
2.如权利要求1所述的业务时延降低方法,其特征在于,所述预设格式为1个开始码块+195个数据码块+1个结束码块+1个空闲码块。
3.如权利要求2所述的业务时延降低方法,其特征在于,所述按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出的步骤包括:
检测寄存器中是否存在码块;
若寄存器中不存在码块,则当当前时钟周期的2个码块包含开始码块时,判断开始码块在高66bit位还是低66bit位;
若开始码块在高66bit位,则将开始码块存到寄存器中;
若开始码块在低66bit位,则将当前时钟周期处理的2个码块发出,其中,开始码块先发出。
4.如权利要求3所述的业务时延降低方法,其特征在于,在所述检测寄存器中是否存在码块的步骤之后,还包括:
若寄存器中存在1个码块,判断所述1个码块是否为结束码块;
若不为结束码块,则将所述1个码块和当前时钟周期的2个码块中低66bit位的码块发出,其中,所述1个码块先发出,将当前时钟周期的2个码块中高66bit位的码块存到寄存器中。
5.如权利要求4所述的业务时延降低方法,其特征在于,在所述判断所述1个码块是否为结束码块的步骤之后,还包括:
若为结束码块,则检测当前时钟周期的2个码块是否包含有效码块;
若不包含有效码块,则发出所述结束码块和1个空闲码块,其中所述结束码块先发出;
若包含有效码块,且当前时钟周期的2个码块为1个空闲码块和1个开始码块,且开始码块在高66bit位时,则发出所述结束码块和所述1个空闲码块,其中所述结束码块先发出,并将开始码块存到寄存器中;
若包含有效码块,且当前时钟周期的2个码块为1个开始码块和1个数据码块,且开始码块在低66bit位时,则发出所述结束码块和1个空闲码块,其中,所述结束码块先发出,将当前时钟周期的2个码块存到寄存器中。
6.如权利要求3所述的业务时延降低方法,其特征在于,在所述检测寄存器中是否存在码块的步骤之后,还包括:
若寄存器中存在2个码块,检测当前时钟周期的2个码块是否包含有效码块;
若不包含有效码块,则将寄存器中存在的2个码块发出,其中,低66bit位的码块先发出。
7.如权利要求6所述的业务时延降低方法,其特征在于,在所述检测当前时钟周期的2个码块是否包含有效码块的步骤之后,还包括:
若当前时钟周期的2个码块均为有效码块,则将寄存器中存在的2个码块发出,其中,低66bit位的码块先发出,将当前时钟周期的2个码块存到寄存器中。
8.一种业务时延降低装置,其特征在于,所述业务时延降低装置包括:
提取模块,用于持续接收5G报文,并从5G报文中提取出净荷;
整形模块,用于当从净荷中首次检测到开始码块时,从所述首次检测到的开始码块开始按照每个时钟周期处理2个码块的处理速率对净荷进行整形后发出,以供后一模块收到的数据格式为预设格式,其中,每个码块的位宽为66bit。
9.一种业务时延降低设备,其特征在于,所述业务时延降低设备包括处理器、存储器、以及存储在所述存储器上并可被所述处理器执行的业务时延降低程序,其中所述业务时延降低程序被所述处理器执行时,实现如权利要求1至7中任一项所述的业务时延降低方法的步骤。
10.一种可读存储介质,其特征在于,所述可读存储介质上存储有业务时延降低程序,其中所述业务时延降低程序被处理器执行时,实现如权利要求1至7中任一项所述的业务时延降低方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210136879.7A CN114584258B (zh) | 2022-02-15 | 2022-02-15 | 业务时延降低方法、装置、设备及可读存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210136879.7A CN114584258B (zh) | 2022-02-15 | 2022-02-15 | 业务时延降低方法、装置、设备及可读存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114584258A true CN114584258A (zh) | 2022-06-03 |
CN114584258B CN114584258B (zh) | 2023-05-26 |
Family
ID=81774296
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210136879.7A Active CN114584258B (zh) | 2022-02-15 | 2022-02-15 | 业务时延降低方法、装置、设备及可读存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114584258B (zh) |
Citations (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102404071A (zh) * | 2010-09-14 | 2012-04-04 | 中兴通讯股份有限公司 | 同步训练符号块编码调制方法和装置 |
WO2013098594A1 (en) * | 2011-12-30 | 2013-07-04 | Nokia Corporation | Method and apparatus for coverage extension |
CN103716115A (zh) * | 2012-09-28 | 2014-04-09 | 中兴通讯股份有限公司 | 时分复用的fec编码方法及装置 |
CN106301678A (zh) * | 2015-06-08 | 2017-01-04 | 华为技术有限公司 | 一种数据处理的方法、通信设备及通信系统 |
WO2018027914A1 (en) * | 2016-08-12 | 2018-02-15 | Nokia Solutions And Networks Oy | Fine granularity ack/nack feedback for 5g communication system |
CN109962754A (zh) * | 2019-02-15 | 2019-07-02 | 深圳市紫光同创电子有限公司 | 适配64b/66b编码的pcs发送装置、接收装置 |
CN109995455A (zh) * | 2017-12-29 | 2019-07-09 | 华为技术有限公司 | 一种数据传输方法、通信设备及存储介质 |
CN110266612A (zh) * | 2018-03-12 | 2019-09-20 | 中兴通讯股份有限公司 | 数据传输方法及装置、网络设备及存储介质 |
CN110557217A (zh) * | 2018-06-01 | 2019-12-10 | 华为技术有限公司 | 一种业务数据的处理方法及装置 |
CN112953675A (zh) * | 2019-12-10 | 2021-06-11 | 华为技术有限公司 | 一种数据传输方法、通信设备及存储介质 |
CN113784437A (zh) * | 2020-06-10 | 2021-12-10 | 烽火通信科技股份有限公司 | 一种FlexE承载小颗粒业务的实现方法和装置 |
CN113853014A (zh) * | 2020-06-28 | 2021-12-28 | 中国移动通信有限公司研究院 | 信息传输方法、装置、相关设备及存储介质 |
CN113972997A (zh) * | 2020-07-25 | 2022-01-25 | 华为技术有限公司 | 一种传输数据的方法和设备 |
-
2022
- 2022-02-15 CN CN202210136879.7A patent/CN114584258B/zh active Active
Patent Citations (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102404071A (zh) * | 2010-09-14 | 2012-04-04 | 中兴通讯股份有限公司 | 同步训练符号块编码调制方法和装置 |
WO2013098594A1 (en) * | 2011-12-30 | 2013-07-04 | Nokia Corporation | Method and apparatus for coverage extension |
CN103716115A (zh) * | 2012-09-28 | 2014-04-09 | 中兴通讯股份有限公司 | 时分复用的fec编码方法及装置 |
CN106301678A (zh) * | 2015-06-08 | 2017-01-04 | 华为技术有限公司 | 一种数据处理的方法、通信设备及通信系统 |
WO2018027914A1 (en) * | 2016-08-12 | 2018-02-15 | Nokia Solutions And Networks Oy | Fine granularity ack/nack feedback for 5g communication system |
CN109995455A (zh) * | 2017-12-29 | 2019-07-09 | 华为技术有限公司 | 一种数据传输方法、通信设备及存储介质 |
CN110266612A (zh) * | 2018-03-12 | 2019-09-20 | 中兴通讯股份有限公司 | 数据传输方法及装置、网络设备及存储介质 |
CN110557217A (zh) * | 2018-06-01 | 2019-12-10 | 华为技术有限公司 | 一种业务数据的处理方法及装置 |
CN109962754A (zh) * | 2019-02-15 | 2019-07-02 | 深圳市紫光同创电子有限公司 | 适配64b/66b编码的pcs发送装置、接收装置 |
CN112953675A (zh) * | 2019-12-10 | 2021-06-11 | 华为技术有限公司 | 一种数据传输方法、通信设备及存储介质 |
WO2021115215A1 (zh) * | 2019-12-10 | 2021-06-17 | 华为技术有限公司 | 一种数据传输方法、通信设备及存储介质 |
CN113784437A (zh) * | 2020-06-10 | 2021-12-10 | 烽火通信科技股份有限公司 | 一种FlexE承载小颗粒业务的实现方法和装置 |
CN113853014A (zh) * | 2020-06-28 | 2021-12-28 | 中国移动通信有限公司研究院 | 信息传输方法、装置、相关设备及存储介质 |
CN113972997A (zh) * | 2020-07-25 | 2022-01-25 | 华为技术有限公司 | 一种传输数据的方法和设备 |
WO2022022263A1 (zh) * | 2020-07-25 | 2022-02-03 | 华为技术有限公司 | 一种传输数据的方法和设备 |
Also Published As
Publication number | Publication date |
---|---|
CN114584258B (zh) | 2023-05-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4593282A (en) | Network protocol for integrating synchronous and asynchronous traffic on a common serial data bus | |
KR101897371B1 (ko) | 업링크 및 다운링크 송신들의 wlan ofdma 설계를 위한 시스템 및 방법 | |
US4586175A (en) | Method for operating a packet bus for transmission of asynchronous and pseudo-synchronous signals | |
EP1585274B1 (en) | Asynchronous data segmentation/transmission method for synchronous ethernet and data structure used therein | |
CN101146102B (zh) | Rru网络中hdlc数据下行、上行的方法及通讯装置 | |
CN109672560B (zh) | 灵活以太网管理通道扩展方法及设备 | |
KR20220107030A (ko) | 데이터 전송 방법, 장치, 단말 설비 및 저장 매체 | |
CN109257139B (zh) | 一种物理层数据的发送、接收方法及其装置 | |
CN109951750B (zh) | 基于FlexE一层交叉架构的数据处理方法及系统 | |
CN110933532A (zh) | 基于帧抢占的tdm-pon移动前传光网络数据传输方法及装置 | |
US7218648B1 (en) | Method and apparatus for communicating control data in an asynchronous communications channel | |
KR20140065409A (ko) | 데이터 패킷의 수신 시점을 식별하기 위한 시스템 및 방법 | |
CN114884890A (zh) | 一种时间敏感网络数据帧抢占方法 | |
CN102238064A (zh) | 数据传输方法、装置和系统 | |
CN114584258B (zh) | 业务时延降低方法、装置、设备及可读存储介质 | |
CN108614792B (zh) | 1394事务层数据包存储管理方法及电路 | |
CN115913473B (zh) | 一种数据选择性重传方法及其系统、存储介质、电子设备 | |
CN116599629A (zh) | 基于动态帧的数据发送方法和装置、电子设备及存储介质 | |
KR970056106A (ko) | 시분할 다중화(tdm) 버스에서 통계적 다중화 장치 | |
CN113141322A (zh) | 一种数据通信方法、数据通信装置及计算机存储介质 | |
CN109639713B (zh) | 一种iq数据帧和传输、接收方法 | |
CN114024844A (zh) | 数据调度方法、数据调度装置及电子设备 | |
CN111245744A (zh) | 一种报文传输控制方法及装置 | |
JP3036914B2 (ja) | 揺らぎによる遅延時間削減方式 | |
Suethanuwong et al. | Searching of best-effort messages in TTEthemet switches during the timely blocking intervals |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |