CN114582289B - 显示面板及其驱动方法、显示装置 - Google Patents

显示面板及其驱动方法、显示装置 Download PDF

Info

Publication number
CN114582289B
CN114582289B CN202210425316.XA CN202210425316A CN114582289B CN 114582289 B CN114582289 B CN 114582289B CN 202210425316 A CN202210425316 A CN 202210425316A CN 114582289 B CN114582289 B CN 114582289B
Authority
CN
China
Prior art keywords
adjustment
period
node
signal
sub
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210425316.XA
Other languages
English (en)
Other versions
CN114582289A (zh
Inventor
高娅娜
周星耀
李玥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN202210425316.XA priority Critical patent/CN114582289B/zh
Publication of CN114582289A publication Critical patent/CN114582289A/zh
Priority to US17/862,749 priority patent/US11810514B2/en
Application granted granted Critical
Publication of CN114582289B publication Critical patent/CN114582289B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Abstract

本发明提供了一种显示面板及其驱动方法、显示装置,涉及显示技术领域,用于改善驱动晶体管在不同工作阶段的器件特性。像素驱动电路包括驱动晶体管、数据写入模块和调节模块;驱动晶体管的栅极与第一节点电连接,第一极与第二节点电连接,第二极与第三节点电连接;像素驱动电路的工作周期包括数据写入周期,数据写入周期包括第一调节时段、数据写入时段和第二调节时段;数据写入时段位于第一调节时段和第二调节时段之间;数据写入模块用于在数据写入时段向第二节点提供数据信号;调节模块用于在第一调节时段向第二节点或第三节点提供第一调节信号;以及,在第二调节时段向第二节点提供第二调节信号。

Description

显示面板及其驱动方法、显示装置
【技术领域】
本发明涉及显示技术领域,尤其涉及一种显示面板及其驱动方法、显示装置。
【背景技术】
有机发光二极管(Organic Light Emitting Diode,简称OLED)显示面板因具有自发光、响应快、色域宽、视角大、亮度高等特点,逐渐成为手机、电视、电脑等显示器的主流显示技术。
OLED属于电流驱动器件,在其发光时,需要控制像素驱动电路中的驱动晶体管向OLED器件提供驱动电流以使其发光。OLED器件的光学效果与驱动晶体管的器件特性密切相关。目前,无法对驱动晶体管的器件特性在不同阶段进行精细调整。
【发明内容】
有鉴于此,本发明实施例提供了一种显示面板及其驱动方法、显示装置,用以对像素驱动电路中的驱动晶体管在不同阶段的器件特性进行精细调整。
一方面,本发明实施例提供了一种显示面板,包括发光元件和像素驱动电路,所述像素驱动电路包括驱动晶体管、数据写入模块和调节模块;所述驱动晶体管的栅极与第一节点电连接,所述驱动晶体管的第一极与第二节点电连接,所述驱动晶体管的第二极与第三节点电连接;所述第三节点与所述发光元件电连接;
所述像素驱动电路的工作周期包括数据写入周期,所述数据写入周期包括第一调节时段、数据写入时段和第二调节时段;所述数据写入时段位于所述第一调节时段和所述第二调节时段之间;
所述数据写入模块用于在所述数据写入时段向所述第二节点提供数据信号;
所述调节模块用于在所述第一调节时段向所述第二节点或所述第三节点提供第一调节信号;以及,在所述第二调节时段向所述第二节点提供第二调节信号。
另一方面,本发明实施例提供了一种用于显示面板的驱动方法,所述显示面板包括相互电连接的像素驱动电路和发光元件,所述像素驱动电路包括驱动晶体管、数据写入模块和调节模块;所述驱动晶体管的栅极与第一节点电连接,所述驱动晶体管的第一极与第二节点电连接,所述驱动晶体管的第二极与第三节点电连接;
所述像素驱动电路的驱动周期包括数据写入周期,所述数据写入周期包括第一调节时段、数据写入时段和第二调节时段;所述数据写入时段位于所述第一调节时段和所述第二调节时段之间;
所述驱动方法包括:
在所述第一调节时段,控制所述调节模块向所述第二节点或所述第三节点提供第一调节信号;
在所述数据写入时段,控制所述数据写入模块向所述第二节点提供数据信号;
在所述第二调节时段,控制所述调节模块向所述第二节点提供第二调节信号。
再一方面,本发明实施例提供了一种显示装置,包括上述的显示面板。
本发明实施例提供的显示面板及其驱动方法、显示装置,通过在像素驱动电路中设置调节模块,并在像素驱动电路的数据写入周期中设置第一调节时段和第二调节时段,在第一调节时段,向像素驱动电路中的第二节点或第三节点提供第一调节信号,在第二调节时段,向第二节点提供第二调节信号,可以对第二节点和/或第三节点分时段提供不同时段所需的信号,能够使驱动晶体管在像素驱动电路工作的不同时段均处于目标状态。例如,在每一帧显示画面的第一调节时段,本发明实施例通过向像素驱动电路中的第二节点或第三节点写入第一调节信号以对第二节点或第三节点的电位进行刷新,其中第一调节信号的电压可以大于第一电源电压端的电压,在显示面板在不同显示画面之间进行切换时,该操作可以消除上一帧显示画面对当前帧显示画面的影响,改善显示面板所显示画面的迟滞和拖影现象。以及,在第二调节时段,本发明实施例可以向像素驱动电路中的第二节点写入与当前帧画面的数据信号相关的信号,可以保持驱动晶体管的器件特性在第二调节时段与数据写入时段趋于一致。采用本发明实施例提供的上述设置方式,在像素驱动电路的不同工作阶段,可以实现对驱动晶体管的器件特性的精细调整。
【附图说明】
为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为本发明实施例提供的一种显示面板的示意图;
图2为本发明实施例提供的一种子像素的等效电路示意图;
图3为本发明实施例提供的另一种子像素的等效电路示意图;
图4为本发明实施例提供的又一种子像素的等效电路示意图;
图5为图4所示的像素驱动电路在数据写入周期的一种工作时序图;
图6为图4所示的像素驱动电路在数据写入周期的另一种工作时序图;
图7为本发明实施例提供的另一种显示面板的示意图;
图8为与图7对应的一种工作时序图;
图9为与图7对应的另一种工作时序图;
图10为本发明实施例提供的一种调节控制电路、第一调节信号线和第二调节信号线的时序图;
图11为本发明实施例提供的又一种显示面板的示意图;
图12为与图11对应的一种工作时序图;
图13为本发明实施例提供的又一种子像素的等效电路示意图;
图14为图13所示的像素驱动电路在数据写入周期的一种工作时序图;
图15为图13所示的像素驱动电路在数据写入周期的另一种工作时序图;
图16为图13所示的像素驱动电路在数据写入周期的又一种工作时序图;
图17为图4所示的像素驱动电路在数据写入周期的又一种工作时序图;
图18为图13所示的像素驱动电路在数据写入周期的又一种工作时序图;
图19为图4所示的像素驱动电路在数据写入周期的又一种工作时序图;
图20为图13所示的像素驱动电路在数据写入周期的又一种工作时序图;
图21为本发明实施例提供的又一种显示面板的示意图;
图22为与图21对应的一种工作时序图;
图23为与图21对应的另一种工作时序图;
图24为本发明实施例提供的又一种子像素的等效电路示意图;
图25为本发明实施例提供的另一种子像素的等效电路示意图;
图26为图4所示的像素驱动电路在数据保持周期的一种工作时序图;
图27为图4所示的像素驱动电路在数据保持周期的另一种工作时序图;
图28为图13和图25所示的像素驱动电路在数据保持周期的一种工作时序图;
图29为本发明实施例提供的一种显示装置的示意图。
【具体实施方式】
为了更好的理解本发明的技术方案,下面结合附图对本发明实施例进行详细描述。
应当明确,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
应当理解,尽管在本发明实施例中可能采用术语第一、第二、第三等来描述晶体管,但这些晶体管不应限于这些术语。这些术语仅用来将各个不同的晶体管彼此区分开。例如,在不脱离本发明实施例范围的情况下,第一晶体管也可以被称为第二晶体管,类似地,第二晶体管也可以被称为第一晶体管。
本发明实施例提供了一种显示面板,该显示面板包括多个子像素。子像素包括相互电连接的像素驱动电路和发光元件。如图1所示,图1为本发明实施例提供的一种显示面板的示意图,其中,像素驱动电路100可以沿第一方向x和第二方向y阵列排布。第一方向x和第二方向y相交。多个沿第一方向x排布的像素驱动电路100组成像素驱动电路行101。多个像素驱动电路行101沿第二方向y排布。多个沿第二方向y排布的像素驱动电路100组成像素驱动电路列102。多个像素驱动电路列102沿第一方向x排布。
如图2和图3所示,图2和图3分别为本发明实施例提供的两种子像素的等效电路示意图,该子像素包括像素驱动电路100和发光元件200。发光元件200包括有机发光二极管(Organic Lighting Diode,简称OLED)、量子点发光二极管(Quantum Lighting Diode,简称QLED)或微型发光二极管(Mini LED或Micro LED)中的任意一种或多种。
如图2和图3所示,像素驱动电路100均包括驱动晶体管M0、数据写入模块11、调节模块12和发光控制模块13。驱动晶体管M0的栅极与第一节点N1电连接,驱动晶体管M0的第一极与第二节点N2电连接,驱动晶体管M0的第二极与第三节点N3电连接;第三节点N3与发光元件200电连接。
数据写入模块11的一端与数据信号端Vdata电连接,另一端与第二节点N2电连接。发光控制模块13包括第一发光控制模块131和第二发光控制模块132。第一发光控制模块131的一端与第一电源电压端PVDD电连接,另一端与第二节点N2电连接。第二发光控制模块132的一端与第三节点N3电连接,另一端与发光元件200的第一电极电连接。发光元件200的第二电极与第二电源电压端PVEE电连接。示例性的,第一电源电压端PVDD的电压大于第二电源电压端PVEE的电压。
可选的,驱动晶体管M0包括P型晶体管。驱动晶体管M0的驱动电流由其栅极电压和源极电压决定,基于上述连接方式,本发明实施例使驱动晶体管M0的源极与第一电源电压端PVDD电连接,可以减少对驱动晶体管M0的源极电压的干扰,使驱动晶体管M0的驱动电流更易控制。
在本发明实施例中,像素驱动电路100的工作周期包括数据写入周期,数据写入周期包括第一调节时段、数据写入时段、第二调节时段和发光时段;数据写入时段位于第一调节时段和第二调节时段之间,发光时段位于第二调节时段之后。
在该像素驱动电路100工作时,在一个数据写入周期中,结合图2所示,在第一调节时段,控制调节模块12向第二节点N2提供第一调节信号DVH1。或者,结合图3所示,在第一调节时段,控制调节模块12向第三节点N3提供第一调节信号DVH1。以在第一调节时段,对第二节点N2或第三节点N3进行电位刷新,使驱动晶体管M0的器件特性在第一调节时段被置为确定的初始状态,以消除上一帧显示画面所写入的数据信号对驱动晶体管M0的器件特性的影响。在之后进入当前帧显示画面的数据写入时段时,驱动晶体管M0可以在上述确定的初始状态的基础上接收数据写入模块11所提供的数据电压,进而使该像素驱动电路100在后续的发光时段能够产生满足当前帧画面显示所需的发光电流。可选的,第一调节信号DVH1的电压VDVH1满足:VDVH1≥VPVDD,其中,VPVDD为第一电源电压端PVDD所提供的电压。
在数据写入时段,控制数据写入模块11向第二节点N2提供数据信号Vdata。
在第二调节时段,控制调节模块22向第二节点N2提供第二调节信号DVH2。在本发明实施例中,第二调节信号DVH2可以为与数据信号Vdata相关的信号,以使驱动晶体管M0在第二调节时段的状态与在数据写入时段t2的特性趋于一致。
之后进入发光时段,控制发光控制模块13导通,使发光元件200被点亮。
本发明实施例通过在像素驱动电路100中设置调节模块12,并在像素驱动电路100的数据写入周期中设置第一调节时段和第二调节时段,在第一调节时段,向像素驱动电路100中的第二节点N2或第三节点N3提供第一调节信号DVH1,在第二调节时段,向第二节点N2提供第二调节信号DVH2,可以对第二节点N2和/或第三节点N3分时段提供不同时段所需的信号,能够使驱动晶体管M0在像素驱动电路工作的不同时段均处于目标状态。例如,在每一帧显示画面的第一调节时段,本发明实施例通过向像素驱动电路100中的第二节点N2或第三节点N3写入第一调节信号以对第二节点N2或第三节点N3的电位进行刷新,其中第一调节信号的电压可以大于上述第一电源电压端的电压,在显示面板在不同显示画面之间进行切换时,该操作可以消除上一帧显示画面对当前帧显示画面的影响,改善显示面板所显示画面的迟滞和拖影现象。以及,在第二调节时段,本发明实施例可以向像素驱动电路100中第二节点N2写入与当前帧画面的数据信号相关的信号,可以保持驱动晶体管M0的器件特性在第二调节时段与数据写入时段趋于一致。采用本发明实施例提供的上述设置方式,在像素驱动电路100的不同工作阶段,可以实现对驱动晶体管的器件特性的精细调整。
示例性的,像素驱动电路100包括多个工作周期,在一个工作周期内,可以通过上述数据写入模块11给像素驱动电路100写入一次数据信号,对显示画面进行刷新。在不同的工作周期内,上述第一调节信号DVH1可以相同。示例性的,上述第二调节信号DVH2可以与当前工作周期内数据写入模块11所写入的数据信号Vdata对应,即,第二调节信号DVH2可以根据显示画面的不同而进行调整。
示例性的,如图2和图3所示,像素驱动电路100还包括阈值补偿模块14、发光元件复位模块15和第一节点复位模块16。阈值补偿模块14的一端与第三节点N3电连接,另一端与第一节点N1电连接。第一节点复位模块16的一端与第一复位信号端Ref1电连接,另一端与第一节点N1电连接。发光元件复位模块15的一端与第二复位信号端Ref2电连接,另一端与发光元件200的第一电极电连接。示例性的,本发明实施例可以令VRef1=VRef2<VPVEE,其中,VRef1为第一复位信号端Ref1的电压,VRef2为第二复位信号端Ref2的电压,VPVEE为第二电源电压端PVEE的电压。
如图2和图3所示,像素驱动电路100还包括存储电容Cst,存储电容Cst的一端与第一节点N1电连接,另一端与固定电位端,如第一电源电压端PVDD电连接。
像素驱动电路100的数据写入周期还包括第一节点复位时段、发光元件复位时段和阈值补偿时段。第一节点复位模块16用于在第一节点复位时段,向第一节点N1提供第一复位信号,以清除第一节点N1在上一数据写入周期T1所写入的信号。阈值补偿模块14用于在阈值补偿时段,检测和自补偿驱动晶体管M0的阈值电压。具体的,在阈值补偿时段,第一节点N1和第三节点N3电连接。在第二节点N2有数据信号写入时,驱动晶体管M0导通,数据信号端Vdata通过数据写入模块11向第二节点N2写入的数据信号通过驱动晶体管M0和阈值补偿模块14向第一节点N1充电,直至VN1=Vdata-|Vth|,以使驱动晶体管M0的控制极的电位与驱动晶体管M0的阈值电压Vth相关,完成阈值补偿。发光元件复位模块15用于在发光元件复位时段,向发光元件200提供第二复位信号,避免发光元件200在非发光时段偷亮。
示例性的,如图4所示,图4为本发明实施例提供的又一种子像素的等效电路示意图,其中,调节模块12的一端与第二节点N2电连接,另一端与调节信号端DVH电连接,调节模块12响应于调节控制端S*的信号,以将调节信号端DVH的信号提供至第二节点N2。其中,调节信号端DVH在第一调节时段提供第一调节信号DVH1,在第二调节时段提供第二调节信号DVH2。
示例性的,如图4所示,在像素驱动电路100中,调节模块12包括调节晶体管M1,调节晶体管M1的控制极与调节控制端S*电连接,调节晶体管M1的第一极与调节信号端DVH电连接,调节晶体管M1的第二极与第二节点N2电连接。在第一调节时段和第二调节时段,调节控制端S*均提供使能信号,在使能信号的作用下,调节晶体管M1导通,将调节信号端DVH所提供的第一调节信号DVH1和第二调节信号DVH2写入第二节点N2。示例性的,该调节晶体管M1可以是P型晶体管,此时,调节控制端S*的使能电平为低电平。或者,调节晶体管M1也可以是N型晶体管,此时,调节控制端S*的使能电平为高电平。在图4中,以调节晶体管M1为P型晶体管作为示意。
继续参考图4,数据写入模块11均包括第一晶体管M21,其控制极与第一扫描控制端S1电连接,其第一极与数据信号端Vdata电连接,其第二极与第二节点N2电连接。
发光控制模块13包括第二晶体管M22和第三晶体管M23,第二晶体管M22和第三晶体管M23的控制极均与发光控制信号端E电连接,第二晶体管M22的第一极与第一电源电压端PVDD电连接,第二晶体管M22的第二极与第二节点N2电连接。第三晶体管M23的第一极与第三节点N3电连接,第三晶体管M23的第二极与发光元件200的第一电极电连接。在发光时段,发光控制信号端E传输使能电平,令第二晶体管M22和第三晶体管M23导通,VN2=VPVDD。此时,控制上述数据写入模块11与第二节点N2之间的连接断开,以及,控制调节模块12与第二节点N2或第三节点N3之间的连接断开。
可选的,如图4所示,上述第一节点复位模块16包括第四晶体管M24;其控制极与第二扫描控制端S2电连接,其第一极与第一复位信号端Ref1电连接,其第二极与第一节点N1电连接。阈值补偿模块14包括第五晶体管M25,其控制极与第三扫描控制端S3电连接,其第一极与第三节点N3电连接,其第二极与第一节点N1电连接。在阈值补偿时段,第一节点N1和第三节点N3电连接,数据信号端Vdata通过数据写入模块11向第二节点N2写入的数据信号通过驱动晶体管M0和第五晶体管M25向第一节点N1充电,直至VN1=Vdata-|Vth|,使驱动晶体管M0的控制极的电位与驱动晶体管M0的阈值电压相关,完成阈值补偿。
发光元件复位模块15包括第六晶体管M26,其第一极与第二复位信号端Ref2电连接,其第二极与发光元件200的第一电极电连接。示例性的,本发明实施例可以令第六晶体管M26和第四晶体管M24的类型相同,图4以二者均为N型晶体管作为示意,在这种情况下,本发明实施例可以令第六晶体管M26的控制极也与第二扫描控制端S2电连接,即,可以同时对第一节点N1和发光元件200进行复位,以压缩像素驱动电路的工作周期。或者,本发明实施例也可以在第一调节时段、第二调节时段、数据写入时段等非发光时段执行对发光元件200的复位操作。
可选的,上述与第一节点N1电连接的第四晶体管M24和第五晶体管M25包括氧化物半导体晶体管,以使第四晶体管M24和第五晶体管M25具有较小的关态漏流,提高第一节点N1的电位稳定性,提高发光元件200的亮度稳定性,改善发光元件200的闪烁现象。
以下结合图4和图5,图5为图4所示的像素驱动电路在数据写入周期的一种工作时序图,对图4所示的像素驱动电路100在数据写入周期T1内的工作进行描述:
在第一调节时段a,调节控制端S*传输使能信号,调节晶体管M1导通,调节信号端DVH提供的第一调节信号DVH1写入第二节点N2,第二节点N2的电位为:VN2=VDVH1
在第一节点复位时段b,第二扫描控制端S2传输使能信号,第四晶体管M24和第六晶体管M26导通。第一复位信号端Ref1提供的第一复位信号通过第四晶体管M24对第一节点N1进行复位。第一节点N1的电位满足:VN1=VRef1。第二复位信号端Ref2提供的第二复位信号通过第六晶体管M26对发光元件200进行复位。
在数据写入时段c,第一扫描控制端S1传输使能信号,第一晶体管M21导通。数据信号端Vdata的信号写入第二节点N2,VN2=Vdata。在该时段,第三扫描控制端S3传输使能信号,第五晶体管M25导通,第一节点N1和第三节点N3电连接,VN1=VN3。数据信号端Vdata的信号通过驱动晶体管M0和第五晶体管M25给第一节点N1充电,直至第一节点N1的电位变化至VN1=Vdata-|Vth|,Vth为驱动晶体管M0的阈值电压,完成数据写入和阈值补偿。
在第二调节时段d,调节控制端S*传输使能信号,调节晶体管M1再次导通。在该时段,调节信号端DVH提供第二调节信号DVH2。第二调节信号DVH2通过调节晶体管M1写入第二节点N2,使第二节点N2的电位为:VN2=VDVH2
在发光时段e,发光控制信号端E传输使能信号,第二晶体管M22和第三晶体管M23导通。第一扫描控制端S1、第二扫描控制端S2、第三扫描控制端S3和调节控制端S*均传输非使能电平,使调节晶体管M1、第一晶体管M21、第四晶体管M24、第五晶体管M25和第六晶体管M26均截止。第一节点N1在存储电容Cst的作用下保持VN1=Vdata-|Vth|。VN2=VPVDD。驱动晶体管M0导通,由第一节点N1的电位控制的电流流过发光元件200,使发光元件200点亮。
如图5所示,在本发明实施例中,调节控制端S*在一个数据写入周期T1内提供两次使能信号,以在第一调节时段a和第二调节时段d分别提供令调节模块12导通的信号。调节信号端DVH在第一调节时段a提供第一调节信号DVH1,在第二调节时段d提供第二调节信号DVH2。示例性的,第一调节信号DVH1和第二调节信号DVH2的设置可以根据像素驱动电路的工作需求进行调整,例如,第一调节信号DVH1和第二调节信号DVH2可以不同。在数据写入时段c或其他无需利用调节信号端DVH对第二节点N2的电位进行调节的时段,调节信号端DVH的电位可以保持为第一调节信号DVH1或第二调节信号DVH2,本发明实施例对此不作限定。图5为令调节信号端DVH在第一调节时段a和第二调节时段d之间保持第一调节信号DVH1的一种示意。
示例性的,如图6所示,图6为图4所示的像素驱动电路在数据写入周期的另一种工作时序图,本发明实施例还可以在数据写入周期T1中设置第三节点复位时段a0,第三节点复位时段a0位于第一节点复位时段b和数据写入时段c之间,在第三节点复位时段a0,第二扫描控制端S2和第三扫描控制端S3均提供使能电平,即,在第三节点复位时段a0,图4所示的像素驱动电路100中的第四晶体管M24和第五晶体管M25均导通,第一复位信号端Ref1所提供的复位信号能够通过导通的第四晶体管M24和第五晶体管M25对第三节点N3进行复位。
示例性的,如图7所示,图7为本发明实施例提供的另一种显示面板的示意图,该显示面板包括多个图4所示的像素驱动电路,沿第一方向x排布的多个像素驱动电路组成像素驱动电路行101。在图7以101_(iN)表示按照显示面板的扫描顺序,显示面板中的第(iN)个像素驱动电路行。显示面板还包括多条第一扫描控制线31、多条第二扫描控制线32、多条第三扫描控制线33、多条发光控制线40、多条调节控制线50、多条数据线DL。
示例性的,第一扫描控制线31、第二扫描控制线32、第三扫描控制线33、发光控制线40、调节控制线50可以均沿第一方向x延伸。
示例性的,显示面板还包括调节驱动电路、第一扫描驱动电路,第二扫描驱动电路、第三扫描驱动电路和发光控制电路。
如图7所示,第一扫描驱动电路包括多个级联的第一扫描驱动单元310,图7中以310_i表示按照显示面板的扫描顺序,显示面板中的第i个第一扫描驱动单元310,一个第一扫描驱动单元310通过一条第一扫描控制线31与一个像素驱动电路行101中的多个第一扫描控制端S1电连接。
第二扫描驱动电路包括多个级联的第二扫描驱动单元320,图7中以320_i表示按照显示面板的扫描顺序,显示面板中的第i个第二扫描驱动单元320,一个第二扫描驱动单元320通过一条或多条第二扫描控制线32与一个或多个像素驱动电路行101中的多个第二扫描控制端S2电连接。
第三扫描驱动电路包括多个级联的第三扫描驱动单元330,图7中以330_i表示按照显示面板的扫描顺序,显示面板中的第i个第三扫描驱动单元330。一个第三扫描驱动单元330通过一条或多条第三扫描控制线33与一个或多个像素驱动电路行101中的多个第三扫描控制端S3电连接。
发光控制电路包括多个级联的发光驱动单元400,图7中以400_i表示按照显示面板的扫描顺序,显示面板中的第i个发光驱动单元400。一个发光驱动单元400通过一条或多条发光控制线40与一个或多个像素驱动电路行中的多个发光控制信号端E电连接。
调节驱动电路包括M个相互级联的调节控制电路500,图7中以500_i表示按照显示面板的扫描顺序,显示面板中的第i个调节控制电路500。一个调节控制电路500通过一条或多条调节控制线50与N个像素驱动电路行中的多个调节控制端S*电连接。N为大于等于2的整数。以下定义与同一个调节控制电路500电连接的N个像素驱动电路行101为一个像素驱动电路行组。也即,同一个像素驱动电路行组中的多个调节控制端S*与同一个调节控制电路500电连接。其中,M为大于等于2的整数;N为大于等于1的整数。
数据线DL沿第二方向y延伸,多条数据线DL沿第一方向x排列。一条数据线DL与一个像素驱动电路列102中的多个数据信号端Vdata电连接。
在一个第一扫描驱动单元、一个第二扫描驱动单元、一个第三扫描驱动单元、一个发光控制电路和一个调节控制电路均与一个像素驱动电路行101电连接时,示例性的,如图8所示,图8为图7对应的一种工作时序图,其中,400_1和400_2分别表示按照显示面板的扫描顺序,显示面板中的第一个发光控制电路和第二个发光控制电路所输出的信号,310_1和310_2分别表示按照显示面板的扫描顺序,显示面板中的第一个第一扫描驱动单元和第二个第一扫描驱动单元所输出的信号,320_1和320_2分别表示按照显示面板的扫描顺序,显示面板中的第一个第二扫描驱动单元和第二个第二扫描驱动单元所输出的信号,330_1和330_2分别表示按照显示面板的扫描顺序,显示面板中的第一个第三扫描驱动单元和第二个第三扫描驱动单元所输出的信号,500_1和500_2分别表示按照显示面板的扫描顺序,显示面板中的第一个调节控制电路和第二个调节控制电路所输出的信号,本发明实施例可以令第一扫描驱动单元310所提供的使能信号的宽度、第二扫描驱动单元320所提供的使能信号的宽度、第三扫描驱动单元330所提供的使能信号的宽度,以及调节控制电路500所提供的使能信号的宽度相同,即,对于任一像素驱动电路100来说,本发明实施例可以控制对该像素驱动电路100的第一节点N1进行复位的时间和对该像素驱动电路100的驱动晶体管M0进行数据写入的时间、以及进行第一调节时段和第二调节时段的时长相等。
示例性的,本发明实施例还可以令一个第二扫描驱动单元、一个第三扫描驱动单元、一个发光控制电路和一个调节控制电路与两个或更多个像素驱动电路行电连接,在令一个第二扫描驱动单元、一个第三扫描驱动单元、一个发光控制电路和一个调节控制电路均与两个像素驱动电路行电连接时,示例性的,如图9所示,图9为图8对应的另一种工作时序图,其中,各标号的含义与图8中对应标号的含义相同,在此不再赘述。本发明实施例可以令第二扫描驱动单元320所提供的使能信号的宽度、第三扫描驱动单元330所提供的使能信号的宽度,以及调节控制电路500所提供的使能信号的宽度均大于第一扫描驱动单元310所提供的使能信号的宽度,即,对于任一像素驱动电路100来说,本发明实施例可以控制对该像素驱动电路100的第一节点N1进行复位的时间和进行第一调节时段和第二调节时段的时长均大于对该像素驱动电路进行数据写入的时间。
如前所述,在该显示面板工作时,在任一像素驱动电路的一个数据写入周期内,与该像素驱动电路电连接的调节控制电路500依次输出分别对应第一调节时段和第二调节时段的第一脉冲和第二脉冲。在本发明实施例中,按照显示面板的扫描顺序,在显示面板中存在第i个调节控制电路500_i所提供的第二脉冲与第j个调节控制电路500_j所提供的第一脉冲交叠。其中,i和j均为整数,且1≤i<j≤M。
继续参考图7所示,显示面板还包括第一调节信号线TL1和第二调节信号线TL2。第一调节信号线TL1和与第i个调节控制电路500_i电连接的像素驱动电路行组的调节模块电连接;第二调节信号线TL2和与第j个调节控制电路500_j电连接的像素驱动电路行组的调节模块电连接。
如图7所示,按照显示面板的扫描顺序,显示面板中与第i个调节控制电路500_i电连接的像素驱动电路行组包括第[(i-1)N+1]个像素驱动电路行到第(iN)个像素驱动电路行共N个像素驱动电路行;显示面板中与第j个调节控制电路500_j电连接的像素驱动电路行组包括第[(j-1)N+1]个像素驱动电路行到第(jN)个像素驱动电路行共N个像素驱动电路行。即,第一调节信号线TL1与第[(i-1)N+1]个像素驱动电路行到第(iN)个像素驱动电路行的调节模块12电连接。第二调节信号线TL2与第[(j-1)N+1]个像素驱动电路行到第(jN)个像素驱动电路行的调节模块12电连接。
可选的,如图7所示,本发明实施例可以令第一调节信号线TL1和第二调节信号线TL2沿第一方向x延伸,以使一条第一调节信号线TL1可以与一个像素驱动电路行101中的多个像素驱动电路电连接,以及,使一条第二调节信号线TL2可以与一个像素驱动电路行101中的多个像素驱动电路电连接。采用该设置方式,有利于减少所需的第一调节信号线TL1和第二调节信号线TL2的数量。
结合图10所示,图10为本发明实施例提供的一种调节控制电路、第一调节信号线和第二调节信号线的时序图,在第i个调节控制电路500_i输出第一脉冲时,第一调节信号线TL1传输第一调节信号DVH1。在第i个调节控制电路500_i输出第二脉冲时,第一调节信号线TL1传输第二调节信号DVH2。即,第一调节信号线TL1上的信号可以是变化的交流信号。在第j个调节控制电路500_j输出第一脉冲时,第二调节信号线TL2传输第一调节信号DVH1。在第j个调节控制电路500_j输出第二脉冲时,第二调节信号线TL2传输第二调节信号DVH2。即,第二调节信号线TL2上的信号也可以是变化的交流信号。
本发明实施例通过设置第一调节信号线TL1和第二调节信号线TL2,并令第一调节信号线TL1和第二调节信号线TL2分别和与第i个调节控制电路500_i和第j个调节控制电路500_j电连接的不同的像素驱动电路行组电连接,如此设置,可以对不同的像素驱动电路行组独立进行第一调节时段和第二调节时段的上述操作,而且,在利用第一调节信号线TL1对与第i个调节控制电路500_i电连接的像素驱动电路行组进行第二调节时段的操作的同时,还可以利用第二调节信号线TL2对与第j个调节控制电路500_j电连接的像素驱动电路行组进行第一调节时段的操作,可以压缩显示面板的扫描时间,有利于提高显示面板的刷新速度。
在本发明实施例中,上述i和j的取值与调节控制电路500所输出的第一脉冲的宽度、第二脉冲的宽度以及两个脉冲之间的间隔相关。示例性的,结合图10所示,以同一帧内各个调节控制电路500所输出的第一脉冲的宽度均为t11’,第二脉冲的宽度均为t12’,以及,第一脉冲和第二脉冲之间的间隔的长度为T’为例,沿显示面板的扫描顺序,从显示面板中的第i个调节控制电路500_i开始输出第一脉冲到第i个调节控制电路500_i开始输出第二脉冲的时间为A1,A1=t11’+T’;从第i个调节控制电路500_i开始输出第一脉冲到第i个调节控制电路500_i的第二脉冲输出完毕的时间为A2,A2=t11’+T’+t12’;从第i个调节控制电路500_i开始输出第一脉冲到第j个调节控制电路500_j开始输出第一脉冲的时间为A3,A3=(j-i)(t11’+tGAP);其中,tGAP为相邻两个调节控制电路500的第一脉冲之间的间隔时间。从第i个调节控制电路500_i开始输出第一脉冲到第j个调节控制电路500_j的第一脉冲输出完毕的时间为A4,A4=(j-i+1)×t11’+(j-i)tGAP。若第j个调节控制电路500_j输出的第一脉冲与第i个调节控制电路500_i输出的第二脉冲交叠,需满足以下公式(1)和公式(2):
A3<A2 (1)
A4>A1 (2)
上述公式(1)可以变形为如下公式(3):
(j-i)(t11’+tGAP)<t11’+T’+t12’ (3)
上述公式(2)可以变形为如下公式(4):
(j-i+1)×t11’+(j-i)tGAP>t11’+T’ (4)
对公式(3)和公式(4)进行推导可得:
T’/(t11’+tGAP)<(j-i)<1+(T’/t11’+t12’)/(t11’+tGAP) (5)
在设计该显示面板内的上述第一调节信号线TL1和第二调节信号线TL2与像素驱动电路行的连接关系时,可以根据上述N、T’、t11’和t12’来确定上述i和j。
示例性的,在j-i≥2时,本发明实施例还可以令上述第一调节信号线TL1与第(iN+1)个像素驱动电路行到第(j-1)N个像素驱动电路行这(j-i-1)N个像素驱动电路行101的调节模块12电连接,其中,第(iN+1)个像素驱动电路行到第(j-1)N个像素驱动电路行依次与第(i+1)个调节控制电路500_(i+1)到第(j-1)个调节控制电路500_(j-1)这(j-i-1)个调节控制电路500电连接。结合图10所示,这(j-i-1)个调节控制电路500的第一脉冲和第二脉冲与第i个调节控制电路500_i所输出的第一脉冲和第二脉冲均不交叠。如此设置,在利用第一调节信号线TL1和第二调节信号线TL2对多个像素驱动电路行分别执行第一调节时段和第二调节时段的操作,避免不同像素驱动电路行的第一调节时段和第二调节时段所写入的调节信号造成冲突的同时,如图10所示,由于第(i+1)个调节控制电路500_(i+1)到第(j-1)个调节控制电路500_(j-1)所输出的第一脉冲均位于第i个调节控制电路500_i所输出的第一脉冲和第二脉冲之间,因此,还能够使第一调节信号线TL1所传输的第一调节信号DVH1能够保持较长的时间,而不需频繁发生跳变。以及,由于第i+1个调节控制电路500_(i+1)到第(j-1)个调节控制电路500_(j-1)所输出的第二脉冲均位于第i个调节控制电路500_i所输出的第二脉冲之后,因此,也能够使第一调节信号线TL1所传输的第二调节信号DVH2保持较长的时间,而不需频繁发生跳变,有利于降低显示面板的功耗。
类似的,本发明实施例还可以令第二调节信号线TL2还与第(jN+1)个像素驱动电路行101到第(2j-i-1)N个像素驱动电路行101这(j-i-1)N个像素驱动电路行101的调节模块12电连接,其中,第(jN+1)个像素驱动电路行101到第(2j-i-1)N个像素驱动电路行101这(j-i-1)N个像素驱动电路行101依次与第(j+1)个调节控制电路500_(j+1)到第(2j-i-1)个调节控制电路500_(2j-i-1)这(j-i-1)个调节控制电路500电连接。结合图10所示,这(j-i-1)个调节控制电路500的第一脉冲和第二脉冲与第j个调节控制电路500_j所输出的第一脉冲和第二脉冲均不交叠。如此设置,在利用第一调节信号线TL1和第二调节信号线TL2独立对多个像素驱动电路行分别执行第一调节时段和第二调节时段的操作,避免不同像素驱动电路行的第一调节时段和第二调节时段所写入的调节信号造成冲突的同时,如图10所示,由于第j+1个调节控制电路500_(j+1)到第(2j-i-1)个调节控制电路500_(2j-i-1)所输出的第一脉冲均位于第j个调节控制电路500_j所输出的第一脉冲和第二脉冲之间,因此,还能够使第二调节信号线TL2所传输的第一调节信号DVH1能够保持较长的时间,而不需频繁发生跳变;以及,由于第j+1个调节控制电路500_(j+1)到第(2j-i-1)个调节控制电路500_(2j-i-1)所输出的第二脉冲均位于第j个调节控制电路500_j所输出的第二脉冲之后,因此,也能够使第二调节信号线TL2所传输的第二调节信号DVH2保持较长的时间,而不需频繁发生跳变,有利于降低显示面板的功耗。
示例性的,按照显示面板的扫描顺序,第一调节信号线TL1还与第[(2j-i-1)N+1]个像素驱动电路行101到第[(3j-2i-1)N]这[(j-i)N]个像素驱动电路行101的调节模块12电连接,其中,第[(2j-i-1)N+1]个像素驱动电路行101到第[(3j-2i-1)N]这[(j-i)N]个像素驱动电路行101依次与第(2j-i)个调节控制电路500_(2j-i)到第(3j-2i-1)个调节控制电路500_(3j-2i-1)这(j-i)个调节控制电路500电连接。这(j-i)个调节控制电路500的第一脉冲和第二脉冲均互不交叠。第一调节信号线TL1还用于在第2j-i个调节控制电路的第一脉冲到第(3j-2i-1)个调节控制电路的第一脉冲的时间内提供第一调节信号DVH1,以及,在第2j-i个调节控制电路的第二脉冲到第(3j-2i-1)个调节控制电路的第二脉冲的时间内提供第二调节信号DVH2。如此设置,可以使第一调节信号线TL1连接更多数量的像素驱动电路,有利于可以减少第一调节信号线TL1的数量。
类似的,第二调节信号线TL2还与第[(3j-2i-1)N+1]个像素驱动电路行到第[(4j-3i-1)N]这[(j-i)N]个像素驱动电路行的调节模块12电连接,其中,第[(3j-2i-1)N+1]个像素驱动电路行到第[(4j-3i-1)N]这[(j-i)N]个像素驱动电路行依次与第(3j-2i)个调节控制电路到第(4j-3i-1)个这(j-i)个调节控制电路电连接。如此设置,可以使第二调节信号线TL2连接更多数量的像素驱动电路,有利于可以减少第二调节信号线TL2的数量。
示例性的,沿显示面板的扫描顺序,自第一个调节控制电路500起,本发明实施例可以将(j-i)个相邻的调节控制电路500划分为一个调节控制电路组,相应的,沿显示面板的扫描顺序,自第一个像素驱动电路行101起,本发明实施例可以将与(j-i)个相邻的调节控制电路500电连接的[(j-i)]个像素驱动电路行组划分为一个像素驱动电路行组单元,在本发明实施例中,自第一个像素驱动电路行组单元起,不同的像素驱动电路行组单元交替与上述第一调节信号线TL1和第二调节信号线TL2电连接。即,奇数个像素驱动电路行组单元中的多个像素驱动电路连接至第一调节信号线TL1,偶数个像素驱动电路行组单元中的多个像素驱动电路连接至第二调节信号线TL2。如此设置,不仅可以使各个像素驱动电路能够独立执行上述第一调节时段和第二调节时段的操作,而且也可以减少第一调节信号线TL1和第二调节信号线TL2上的信号的跳变次数,除此之外,还也可以使第一调节信号线TL1和第二调节信号线TL2连接更多数量的像素驱动电路,有利于减少显示面板中的调节信号线的数量。
为更加清楚的示意本发明实施例,以i=1,j=4,N=2作为示意,如图11和图12所示,图11为本发明实施例提供的又一种显示面板的示意图,图12为与图11对应的一种工作时序图,在图11中,101_1表示第一个像素驱动电路行,500_1表示第一个调节控制电路。在图12中,500_1表示第一个调节控制电路所输出的信号,可以看出,调节控制电路组5与三个像素驱动电路行组10电连接,每个像素驱动电路行组10包括两个像素驱动电路行101,调节控制电路组5所连接的六个像素驱动电路行101组成一个像素驱动电路行组单元1。其中,奇数个像素驱动电路行组单元1与第一调节信号线TL1电连接,偶数个像素驱动电路行组单元1与第二调节信号线TL2电连接。
可选的,结合图3和图13所示,图13为本发明实施例提供的又一种子像素的等效电路示意图,子像素包括像素驱动电路100和发光元件200,像素驱动电路100包括调节模块12,调节模块12包括第一子调节模块121和第二子调节模块122,第一子调节模块121的一端与第一调节信号端DVH1电连接,另一端与第三节点N3电连接,第二子调节模块122的一端与第二调节信号端DVH2电连接,另一端与第二节点N2电连接。第一调节信号端DVH1传输第一调节信号DVH1,第二调节信号端DVH2传输第二调节信号DVH2。第一子调节模块121用于在第一调节时段向第三节点N3传输第一调节信号DVH1;第二子调节模块122用于在第二调节时段向第二节点N2传输第二调节信号DVH2。
示例性的,如图13所示,第一子调节模块121包括第一子调节晶体管M11,第二子调节模块122包括第二子调节晶体管M12。第一子调节晶体管M11的控制极与第一子调节控制端G*电连接,第二子调节晶体管M12的控制极与第二子调节控制端H*电连接。在图13中,数据写入模块11和其他模块的晶体管的实现方式可以与图4相同,在此不再赘述。
在该像素驱动电路100工作时,在第一调节时段,第一子调节模块121导通,将第一调节信号DVH1提供给第三节点N3,在第二调节时段,第二子调节模块122导通,将第二调节信号DVH2提供给第二节点N2。
如图14所示,图14为图13所示的像素驱动电路在数据写入周期的一种工作时序图,第一子调节控制端G*在第一调节时段a提供使能信号,以令第一子调节晶体管M11导通;第一调节信号端DVH1在第一调节时段a提供第一调节信号DVH1;第二子调节控制端H*在第二调节时段d提供使能信号,以令第二子调节晶体管M12导通;第二调节信号端DVH2在第二调节时段d提供第二调节信号DVH2。
示例性的,如图14所示,上述第一调节信号端DVH1和/或第二调节信号端DVH2用于提供恒定信号,以降低显示面板的功耗。
在第一子调节晶体管M11的第二极与第三节点N3电连接时,示例性的,结合图13和图15所示,图15为图13所示的像素驱动电路在数据写入周期的另一种工作时序图,第一子调节控制端G*还可以在第二调节时段d提供使能信号,第一调节信号端DVH1还用于在第二调节时段d提供第三调节信号DVH3。示例性的,第三调节信号DVH3可以与当前驱动周期内数据写入模块11所写入的数据信号相关。如此设置,可以避免第一节点N1在第二调节时段d向第三节点N3漏电。可选的,第三调节信号DVH3与第二调节信号DVH2可以相同。
示例性的,如图16所示,图16为图13所示的像素驱动电路在数据写入周期的又一种工作时序图,本发明实施例还可以在数据写入周期中增设第三节点复位时段a0,第三节点复位时段a0位于第一节点复位时段b和数据写入时段c之间。在第三节点复位时段a0,第二扫描控制端S2和第三扫描控制端S3均提供使能电平。即,在第三节点复位时段a0,图13所示的像素驱动电路100的第四晶体管M24和第五晶体管M25均导通,第一复位信号端Ref1所提供的复位信号能够通过导通的第四晶体管M24和第五晶体管M25对第三节点N3进行复位。
示例性的,如图2、图3、图4和图13所示,像素驱动电路100还包括第三子调节模块123,第三子调节模块123的一端与第一节点N1电连接,第三子调节模块123的另一端与第三节点N3电连接;第三子调节模块123用于在第一调节时段a连通第一节点N1和第三节点N3。如图4所示,在第一调节时段a,在通过调节模块12向第二节点N2提供第一调节信号DVH1时,第一调节信号DVH1可以通过驱动晶体管M0和第三子调节模块123写入第一节点N1,对第一节点N1进行电位刷新。如图13所示,在第一调节时段a,在通过调节模块12向第三节点N3提供第一调节信号DVH1时,第一调节信号DVH1可以通过第三子调节模块123写入第一节点N1,对第一节点N1进行电位刷新。如此设置,可以在第一调节时段a对驱动晶体管M0的控制极、第一极和第二极均进行刷新,有利于改善驱动晶体管M0的器件特性。
示例性的,如图4和图13所示,第三子调节模块123包括第三子调节晶体管M13;第三子调节晶体管M13的控制极与第三子调节控制端V*电连接,第三子调节晶体管M13的第一极与第三节点N3电连接,第三子调节晶体管M13的第二极与第一节点N1电连接。
可选的,如图2和图3所示,本发明实施例可以令上述阈值补偿模块14复用为第三子调节模块123。具体的,如图4和图13所示,本发明实施例可以令上述第五晶体管M25复用为第三子调节晶体管M13,令第三扫描控制端S3复用为第三子调节控制端V*。即,令第三扫描控制端S3除在数据写入时段c提供使能信号外,还在第一调节时段a提供使能信号。也即,令第三子调节模块123还用于实现补偿驱动晶体管的阈值电压的功能。结合图17和图18所示,图17为图4所示的像素驱动电路在数据写入周期的又一种工作时序图,图18为图13所示的像素驱动电路在数据写入周期的又一种工作时序图,除在数据写入时段c提供使能电平外,第三扫描控制端S3在第一调节时段a也提供使能电平。如此设置,在第一调节时段a对驱动晶体管M0的三端进行刷新,改善驱动晶体管M0的器件特性的同时,还能够在像素驱动电路100中设置较少数量的晶体管,有利于简化像素驱动电路的结构。
可选的,如图19和图20所示,图19为图4所示的像素驱动电路在数据写入周期的又一种工作时序图,图20为图13所示的像素驱动电路在数据写入周期的又一种工作时序图,本发明实施例也可以令第三扫描控制端S3在第一节点复位时段b提供使能信号,即,在通过第一复位信号端Ref1的信号对第一节点N1进行复位时,第一复位信号端Ref1的信号也可以通过第五晶体管M25写入第三节点N3。
示例性的,如图21所示,图21为本发明实施例提供的又一种显示面板的示意图,显示面板包括多个图13所示的像素驱动电路。沿第一方向x排布的多个像素驱动电路组成像素驱动电路行101。在图21以101_(iN)表示沿显示面板的扫描顺序的第(iN)个像素驱动电路行。显示面板还包括多条第一调节控制线51和多条第二调节控制线52。
示例性的,显示面板还包括第一调节驱动电路和第二调节驱动电路。如图21所示,第一调节驱动电路包括多个相互级联的第一调节控制电路501,图21中以501_i表示沿显示面板的扫描顺序的第i个第一调节控制电路。一个第一调节控制电路501通过一条或多条第一调节控制线51与N个像素驱动电路行中的多个第一子调节控制端G*电连接。N为大于等于1的整数。第二调节驱动电路包括多个相互级联的第二调节控制电路502,图21中以502_i表示沿显示面板的扫描顺序的第i个第二调节控制电路。一个第二调节控制电路502通过一条或多条第二调节控制线52与N个像素驱动电路行101电连接。也即,同一个像素驱动电路行组中的多个第二子调节控制端H*与同一个第二调节控制电路502电连接。
如图21所示,显示面板还包括第一调节信号线TL1和第二调节信号线TL2,第一调节信号线TL1与各个像素驱动电路的第一调节信号端DVH1电连接,第一调节信号线TL1用于恒定传输第一调节信号DVH1。第二调节信号线TL2与各个像素驱动电路的第二调节信号端DVH2电连接。第二调节信号线TL2用于恒定传输第二调节信号DVH2。
在一个第一扫描驱动单元、一个第二扫描驱动单元、一个第三扫描驱动单元、一个发光控制电路和一个调节控制电路均与一个像素驱动电路行电连接时,示例性的,如图22所示,图22为与图21对应的一种工作时序图,其中,400_1和400_2分别表示沿显示面板的扫描顺序的第一个发光控制电路和第二个发光控制电路所输出的信号,310_1和310_2分别表示沿显示面板的扫描顺序的第一个第一扫描驱动单元和第二个第一扫描驱动单元所输出的信号,320_1和320_2分别表示沿显示面板的扫描顺序的第一个第二扫描驱动单元和第二个第二扫描驱动单元所输出的信号,330_1和330_2分别表示沿显示面板的扫描顺序的第一个第三扫描驱动单元和第二个第三扫描驱动单元所输出的信号,501_1和501_2分别表示沿显示面板的扫描顺序的第一个第一调节控制电路和第二个第一调节控制电路所输出的信号,502_1和502_2分别表示沿显示面板的扫描顺序的第一个第二调节控制电路和第二个第二调节控制电路所输出的信号,本发明实施例可以令第一扫描驱动单元310所提供的使能信号的宽度、第一调节控制电路501所提供的使能信号的宽度、第二调节控制电路502所提供的使能信号的宽度相同,即,对于任一像素驱动电路100来说,本发明实施例可以控制对该像素驱动电路100进行数据写入的时间与进行第一调节时段和第二调节时段的时长相等。
或者,本发明实施例还可以令一个第二扫描驱动单元、一个第三扫描驱动单元、一个发光控制电路、一个第一调节控制电路和一个第二调节控制电路与两个或更多个像素驱动电路行电连接,在令一个第二扫描驱动单元、一个第三扫描驱动单元、一个发光控制电路、一个第一调节控制电路和一个第二调节控制电路均与两个像素驱动电路行电连接时,示例性的,如图23所示,图23为与图21对应的另一种工作时序图,其中,各标号的含义与图22中对应标号的含义相同,在此不再赘述。本发明实施例可以令第一调节控制电路501和第二调节控制电路502所提供的使能信号的宽度均大于第一扫描驱动单元310所提供的使能信号的宽度,即,对于任一像素驱动电路100来说,本发明实施例可以控制对该像素驱动电路100执行第一调节时段和第二调节时段的操作的时间均大于对该像素驱动电路进行数据写入的时间。
需要说明的是,图22和图23仅为以各个像素驱动电路设置为按照图14所示时序进行工作的一种示意,实际上,也可以将第一扫描驱动单元、第二扫描驱动单元、第三扫描驱动单元、第一调节控制电路和第二调节控制电路配置为使像素驱动电路按照图15、图16、图17、图18、图19和图20任一所示的时序进行工作,在此不再一一赘述。
可选的,如图24所示,图24为本发明实施例提供的又一种子像素的等效电路示意图,子像素包括相互电连接的像素驱动电路100和发光元件200。像素驱动电路100包括与第二节点N2电连接的调节模块12。示例性的,调节模块12包括第一子调节模块121和第二子调节模块122。第一子调节模块121的一端与第一调节信号端DVH1电连接,另一端与第二节点N2电连接。第二子调节模块122的一端与第二调节信号端DVH2电连接,另一端与第二节点N2电连接。第一调节信号端DVH1传输第一调节信号DVH1,第二调节信号端DVH2传输第二调节信号DVH2。第一子调节模块121用于在第一调节时段向第二节点N2传输第一调节信号DVH1;第二子调节模块122用于在第二调节时段向第二节点N2传输第二调节信号DVH2。
在该像素驱动电路工作时,在第一调节时段,第一子调节模块121导通,将第一调节信号端DVH1所提供的第一调节信号DVH1传输给第二节点N2。在第二调节时段,第二子调节模块122导通,将第二调节信号端DVH2所提供的第二调节信号DVH2提供给第二节点N2。
示例性的,如图25所示,图25为本发明实施例提供的另一种子像素的等效电路示意图,第一子调节模块121包括第一子调节晶体管M11;第一子调节晶体管M11的控制极与第一子调节控制端G*电连接,第一子调节晶体管M11的第一极与第一调节信号端DVH1电连接,第一子调节晶体管M11的第二极与第二节点N2电连接;第二子调节模块122包括第二子调节晶体管M12;第二子调节晶体管M12的控制极与第二子调节控制端H*电连接,第二子调节晶体管M12的第一极与第二调节信号端DVH2电连接,第二子调节晶体管M12的第二极与第二节点N2电连接。在图25中,数据写入模块和其他模块的晶体管的实现方式可以与图4相同,在此不再赘述。
示例性的,图25所示的像素驱动电路100也可以按照图14和图16所示的时序进行工作。
示例性的,如图24所示,像素驱动电路还包括第三子调节模块123,第三子调节模块123的一端与第一节点N1电连接,第三子调节模块123的另一端与第三节点N3电连接;第三子调节模块123用于在第一调节时段a连通第一节点N1和第三节点N3。如图24所示,在第一调节时段a,在通过调节模块12向第二节点N2提供第一调节信号DVH1时,第一调节信号DVH1可以通过驱动晶体管M0和第三子调节模块123写入第一节点N1,对第一节点N1进行电位刷新。如此设置,可以在第一调节时段a对驱动晶体管M0的控制极、第一极和第二极均进行刷新,有利于改善驱动晶体管M0的器件特性。
示例性的,如图25所示,第三子调节模块123包括第三子调节晶体管M13;第三子调节晶体管M13的控制极与第三子调节控制端V*电连接,第三子调节晶体管M13的第一极与第三节点N3电连接,第三子调节晶体管M13的第二极与第一节点N1电连接。
可选的,如图24和图25所示,本发明实施例可以令上述阈值补偿模块14复用为第三子调节模块123。具体的,令上述第五晶体管M25复用为第三子调节晶体管M13,令第三扫描控制端S3除在阈值补偿时段提供使能电平外,还在第一调节时段a提供使能信号,即,令第三扫描控制端S3复用为第三子调节控制端V*。或者,也可以理解为令第三子调节控制端V*除在第一调节时段a提供使能信号外,还在阈值补偿时段提供使能信号。即,图25所示的像素驱动电路100也可以按照图18所示的时序进行工作。
示例性的,在将显示面板中的像素驱动电路按照图25进行设置时,仍然可以采用图21所示的显示面板的结构,以及图22和图23所示的显示面板的驱动时序。
在本发明实施例中,显示面板包括低频显示模式和高频显示模式。例如,在显示动态画面时,本发明实施例可以使显示面板工作于刷新频率大于等于60Hz高频显示模式,以提升显示面板的显示效果。在显示静态画面时,本发明实施例可以使显示面板工作于刷新频率为15Hz或30Hz的低频显示模式,此时可以降低显示面板的功耗。
在高频显示模式下,各个像素驱动电路在工作时可以重复进行上述数据写入周期T1。
在低频显示模式下,除上述数据写入周期外,像素驱动电路的一个工作周期还包括数据保持周期。在数据写入周期T1,使像素驱动电路可以依次执行诸如前文所述的第一调节时段a、第一节点复位时段b、数据写入时段c、第二调节时段d和发光时段e的操作。在数据保持周期中,像素驱动电路可以不执行上述数据写入时段c的操作。例如,本发明实施例可以使上述第一扫描控制信号S1、第二扫描控制信号S2和第三扫描控制信号S3仅在数据写入周期T1中提供使能信号,令发光控制信号E、调节控制信号S*或第一子调节控制信号G*和第二子调节控制信号H*在数据写入周期T1和数据保持周期中均提供使能信号。在数据保持周期,调节控制信号S*、第一子调节控制信号G*和第二子调节控制信号H*的使能信号可以与发光控制信号E的非使能信号交叠。
示例性的,如图26所示,图26为图4所示的像素驱动电路在数据保持周期的一种工作时序图,数据保持周期T2包括非发光时段f和发光时段g,非发光时段f包括第三调节时段h,在第三调节时段h,调节控制信号端S*提供使能信号,调节信号端DVH提供第四调节信号DVH4,以控制调节模块12向第二节点N2提供第四调节信号DVH4。其中,第四调节信号DVH4与当前工作周期内数据写入模块所写入的数据信号对应,以使发光元件200在数据保持周期的亮度保持与数据写入周期一致。
在数据保持周期T2的非发光时段f,数据写入模块11、发光控制模块13、阈值补偿模块14、发光元件复位模块15和第一节点复位模块16均截止。在数据保持周期T2的发光时段g,发光模块13导通,控制数据写入模块11、调节模块12、阈值补偿模块14、发光元件复位模块15和第一节点复位模块16均截止。
可选的,上述调节信号端DVH所提供的信号在数据保持周期T2可以恒定保持为第四调节信号DVH4,以降低显示面板的功耗。调节控制端S*所提供的使能信号的脉宽可以根据调节信号端DVH在数据保持周期所提供的第四调节信号DVH4的大小进行调整,本发明实施例对此不作限定。例如,在第四调节信号DVH4的电位较高时,本发明实施例可以令调节控制端S*所提供的使能信号的脉宽较小;在第四调节信号DVH4的电位较低时,本发明实施例可以令调节控制端S*所提供的使能信号的脉宽较大。
如图26所示,本发明实施例可以令调节控制信号S*在一个数据保持周期T2提供一次使能信号。
或者,如图27所示,图27为图4所示的像素驱动电路在数据保持周期的另一种工作时序图,本发明实施例还可以在数据保持周期T2的非发光时段f中增设第四调节时段k,即,令调节控制端DVH在第三调节时段h和第四调节时段k各提供一次使能信号。其中,第四调节时段k和第三调节时段h间隔设置。
示例性的,本发明实施例可以令上述第三调节时段h的时长和上述第一调节时段a的时长相等,令第四调节时段k的时长和上述第二调节时段d的时长相等,并令第三调节时段h和第四调节时段k之间的间隔时长与第一调节时段a和第二调节时段d之间的间隔时长相等。即,在数据保持周期T2,本发明实施例可以控制调节控制端S*的信号时序与图5所示的数据写入周期T1的时序相同,如图27所示,在第四调节时段k,调节信号端DVH提供第五调节信号DVH5,第五调节信号DVH5也与当前工作周期内数据写入模块所写入的数据信号对应。如此设置,在提高发光元件200在数据保持周期T2和数据写入周期T1的亮度一致性的同时,还可以使调节控制端S*的信号在显示面板进入低频显示模式时无需复杂变化。
示例性的,如图28所示,图28为图13和图25所示的像素驱动电路在数据保持周期的一种工作时序图,上述在第三调节时段h,控制调节模块12向第二节点N2提供第四调节信号DVH4,包括:在第三调节时段h,通过第一子调节控制端G*控制第一子调节模块121导通,使第一调节信号端DVH1提供的第四调节信号DVH4通过第一子调节模块121提供至第二节点N2或第三节点N3。上述在第四调节时段k,控制调节模块12向第二节点N2提供第五调节信号DVH5,包括:在第四调节时段k,通过第二子调节控制端H*控制第二子调节模块122导通,使第二调节信号端DVH2提供的第五调节信号DVH5通过第二子调节模块122提供至第二节点N2。
示例性的,如图28所示,在数据保持周期T2,本发明实施例可以控制第一子调节控制端G*和第二子调节控制端H*的信号时序与图14所示的数据写入周期T1的时序相同,以使第一子调节控制端G*和第二子调节控制端H*在显示面板进入低频显示模式时无需复杂变化。可选的,在数据保持周期T2中,上述第一调节信号端DVH1所提供的信号在数据保持周期T2可以恒定保持为第四调节信号DVH4,第二调节信号端DVH2所提供的信号在数据保持周期T2可以恒定保持为第五调节信号DVH5,以降低显示面板的功耗。
在显示面板以低频显示模式驱动时,像素驱动电路100中第一节点N1的电位需要保持较长的时间。因此,在相关技术中,在低频显示模式下,因第一节点N1的漏流将导致发光元件200的亮度下降,造成抖屏问题。在本发明实施例中,在数据保持周期T2,可以通过上述调节模块12的设置给第二节点N2或第三节点N3写入相应的调节信号,可以改善上述抖屏问题。
本发明实施例还提供了一种用于显示面板的驱动方法,其中,显示面板的具体结构在上文中已经进行了详细描述,在此不再赘述。
像素驱动电路的驱动周期包括数据写入周期,数据写入周期包括第一调节时段、数据写入时段和第二调节时段;数据写入时段位于第一调节时段和第二调节时段之间。
结合图2和图5所示,本发明实施例提供的显示面板的驱动方法包括:在第一调节时段a,控制调节模块12向第二节点N2提供第一调节信号DVH1;在数据写入时段c,控制数据写入模块11向第二节点N2提供数据信号Vdata;在第二调节时段d,控制调节模块12向第二节点N2提供第二调节信号DVH2。
或者,结合图3和图14所示,本发明实施例提供的显示面板的驱动方法包括:在第一调节时段a,控制调节模块12向第三节点N3提供第一调节信号DVH1;在数据写入时段c,控制数据写入模块11向第二节点N2提供数据信号Vdata;在第二调节时段d,控制调节模块12向第二节点N2提供第二调节信号DVH2。
本发明实施例通过在像素驱动电路100的数据写入周期中设置第一调节时段和第二调节时段,在第一调节时段,向像素驱动电路100中的第二节点N2或第三节点N3提供第一调节信号DVH1,在第二调节时段,向第二节点N2提供第二调节信号DVH2,可以对第二节点N2和/或第三节点N3分时段提供不同时段所需的信号,能够使驱动晶体管M0在像素驱动电路工作的不同时段均处于目标状态。例如,在每一帧显示画面的第一调节时段,本发明实施例通过向像素驱动电路100中的第二节点N2或第三节点N3写入第一调节信号以对第二节点N2或第三节点N3的电位进行刷新,其中第一调节信号的电压可以大于上述第一电源电压端的电压,在显示面板在不同显示画面之间进行切换时,该操作可以消除上一帧显示画面对当前帧显示画面的影响,改善显示面板所显示画面的迟滞和拖影现象。以及,在第二调节时段,本发明实施例可以向像素驱动电路100中的第二节点N2写入与当前帧画面的数据信号相关的信号,可以保持驱动晶体管M0的器件特性在第二调节时段与数据写入时段趋于一致。采用本发明实施例提供的上述设置方式,在像素驱动电路100的不同工作阶段,可以实现对驱动晶体管的器件特性的精细调整。
示例性的,在第一调节时段a,控制上述调节模块12向第二节点N2提供第一调节信号DVH的情况下,结合图2、图4、图5和图6所示,像素驱动电路100还包括与调节模块12电连接的调节信号端DVH,调节信号端DVH在第一调节时段a提供第一调节信号DVH1,在第二调节时段d提供第二调节信号DVH2。
示例性的,结合图24和图25所示,调节模块12包括第一子调节模块121和第二子调节模块122,第一子调节模块121的一端与第一调节信号端DVH1电连接,另一端与第二节点N2电连接,第二子调节模块122的一端与第二调节信号端DVH2电连接,另一端与第二节点N2电连接;上述在第一调节时段,控制调节模块12向第二节点N2提供第一调节信号DVH1,包括:在第一调节时段,控制第一子调节模块121导通,使第一调节信号端DVH1提供的第一调节信号通过第一子调节模块121提供至第二节点N2。
上述在第二调节时段d,控制调节模块12向第二节点N2提供第二调节信号DVH2,包括:在第二调节时段d,控制第二子调节模块122导通,使第二调节信号端DVH2提供的第二调节信号DVH2通过第二子调节模块122提供至第二节点N2。
示例性的,结合图3和图13所示,调节模块12包括第一子调节模块121和第二子调节模块122,第一子调节模块121的一端与第一调节信号端DVH1电连接,另一端与第三节点N3电连接,第二子调节模块122的一端与第二调节信号端DVH2电连接,另一端与第二节点N2电连接;上述在第一调节时段,控制调节模块12向第三节点N3提供第一调节信号DVH1,包括:在第一调节时段,控制第一子调节模块121导通,使第一调节信号端DVH1提供的第一调节信号通过第一子调节模块121提供至第三节点N3。
上述在第二调节时段d,控制调节模块12向第二节点N2提供第二调节信号DVH2,包括:在第二调节时段d,控制第二子调节模块122导通,使第二调节信号端DVH2提供的第二调节信号通过第二子调节模块122提供至第二节点N2。
示例性的,如图4、图13和图25所示,调节模块12还包括第三子调节模块123,第三子调节模块123的一端与第一节点N1电连接,第三子调节模块123的另一端与第三节点N3电连接。第三子调节模块123的控制极与第三子调节控制端V*电连接。
上述驱动方法还包括:在第一调节时段a,控制第三子调节模块123连通第一节点N1和第三节点N3,以在第一调节时段,令驱动晶体管M0的三端均被刷新,改善驱动晶体管M0的器件特性。
结合图17和图18所示,数据写入周期T1还包括位于第一调节时段a和第二调节时段d之间的阈值补偿时段,阈值补偿时段可以和数据写入时段c同时进行,驱动方法还包括:在阈值补偿时段,控制第三子调节模块123连通第一节点N1和第三节点N3。可选的,如图4、图13和图25所示,如此设置,可以使第三子调节控制端V*可以复用为上述第三扫描控制端S3,使上述第三子调节模块123复用为阈值补偿模块14。
可选的,像素驱动电路的驱动周期还包括位于数据写入周期T1之后的数据保持周期。数据保持周期包括发光时段和非发光时段。本发明实施例可以在非发光时段中设置对第二节点N2或第三节点N3进行电位调节的第三调节时段。可选的,结合图2和图26所示,本发明实施例提供的显示面板的驱动方法还包括:
在数据保持周期T2的第三调节时段h,控制调节模块12向第二节点N2提供第四调节信号DVH4。其中,第四调节信号DVH4与当前工作周期内数据写入模块所写入的数据信号对应,以使发光元件200在数据保持周期的亮度保持与数据写入周期一致。
结合图2和图26所示,上述驱动方法还包括:
在数据保持周期T2的非发光时段f,控制数据写入模块11、发光控制模块13、阈值补偿模块14、发光元件复位模块15和第一节点复位模块16均截止。
在数据保持周期T2的发光时段g,控制发光模块13导通,控制控制数据写入模块11、调节模块12、阈值补偿模块14、发光元件复位模块15和第一节点复位模块16均截止。
也就是说,本发明实施例可以使上述第一扫描控制信号S1、第二扫描控制信号S2和第三扫描控制信号S3仅在数据写入周期T1中提供使能信号,令发光控制信号E在数据写入周期T1的发光时段和数据保持周期T2的发光时段均提供使能信号,令调节控制信号S*在数据写入周期T1和数据保持周期T2均提供使能信号。
可选的,上述调节信号端DVH所提供的信号在数据保持周期T2可以恒定保持为第四调节信号DVH4,以降低显示面板的功耗。调节控制端S*所提供的使能信号的脉宽可以根据调节信号端DVH在数据保持周期所提供的第四调节信号DVH4的大小进行调整,本发明实施例对此不作限定。例如,在第四调节信号DVH4的电位较高时,本发明实施例可以令调节控制端S*所提供的使能信号的脉宽较小;在第四调节信号DVH4的电位较低时,本发明实施例可以令调节控制端S*所提供的使能信号的脉宽较大。
如图26所示,本发明实施例可以令调节控制信号S*在一个数据保持周期T2提供一次使能信号。
或者,如图27所示,本发明实施例还可以在数据保持周期T2的非发光时段f中增设第四调节时段k,即,令调节控制端DVH在第三调节时段h和第四调节时段k各提供一次使能信号。其中,第四调节时段k和第三调节时段h间隔设置。如图27所示,在第四调节时段k,调节信号端DVH提供第五调节信号DVH5,第五调节信号DVH5与当前工作周期内数据写入模块所写入的数据信号对应。第五调节信号DVH5和第四调节信号DVH4可以相等,或者,也可以不等。
示例性的,本发明实施例可以令上述第三调节时段h的时长和上述第一调节时段a的时长相等,令第四调节时段k的时长和上述第二调节时段d的时长相等,并令第三调节时段h和第四调节时段k之间的间隔时长与第一调节时段a和第二调节时段d之间的间隔时长相等。如此设置,可以使调节控制端S*的信号在数据写入周期T1和数据保持周期T2保持一致,降低调节控制端S*的信号的复杂度。
可选的,在将像素驱动电路设计为具有如图24和图25所示的结构时,结合图28所示,上述在第三调节时段h,控制调节模块12向第二节点N2提供第四调节信号DVH4,包括:在第三调节时段h,通过第一子调节控制端G*控制第一子调节模块121导通,使第一调节信号端DVH1提供的第四调节信号DVH4通过第一子调节模块121提供至第二节点N2。上述在第四调节时段k,控制调节模块12向第二节点N2提供第五调节信号DVH5,包括:在第四调节时段k,通过第二子调节控制端H*控制第二子调节模块122导通,使第二调节信号端DVH2提供的第五调节信号DVH5通过第二子调节模块122提供至第二节点N2。
可选的,在数据保持周期T2,本发明实施例可以使第一子调节控制端G*和第二子调节控制端H*的信号与图14所示的数据写入周期T1的时序相同,以使第一子调节控制端G*、第二子调节控制端H*和发光控制信号端E在显示面板进入低频显示模式时无需复杂变化。在这种情况下,第一调节信号端DVH1和第二调节信号端DVH2在数据保持周期T2可以均提供恒定信号,以降低显示面板的功耗。
本发明实施例还提供了一种显示装置,如图29所示,图29为本发明实施例提供的一种显示装置的示意图,该显示装置包括上述的显示面板1000。其中,显示面板1000的具体结构已经在上述实施例中进行了详细说明,此处不再赘述。当然,图29所示的显示装置仅仅为示意说明,该显示装置可以是例如手机、平板计算机、笔记本电脑、电纸书或电视机等任何具有显示功能的电子设备。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。

Claims (24)

1.一种显示面板,其特征在于,包括发光元件和像素驱动电路,所述像素驱动电路包括驱动晶体管、数据写入模块和调节模块;所述驱动晶体管的栅极与第一节点电连接,所述驱动晶体管的第一极与第二节点电连接,所述驱动晶体管的第二极与第三节点电连接;所述第三节点与所述发光元件电连接;
所述像素驱动电路的工作周期包括数据写入周期,所述数据写入周期包括第一调节时段、数据写入时段和第二调节时段;所述数据写入时段位于所述第一调节时段和所述第二调节时段之间;
所述数据写入模块用于在所述数据写入时段向所述第二节点提供数据信号;
所述调节模块用于在所述第一调节时段向所述第二节点或所述第三节点提供第一调节信号;以及,在所述第二调节时段向所述第二节点提供第二调节信号;
所述第一调节时段的时长大于所述数据写入时段的时长;
所述第二调节时段的时长大于所述数据写入时段的时长。
2.根据权利要求1所述的显示面板,其特征在于,
所述调节模块的一端与所述第二节点电连接,另一端与调节信号端电连接,所述调节模块响应于调节控制端的信号,将所述调节信号端的信号提供至所述第二节点;
所述调节控制端用于在所述第一调节时段和所述第二调节时段分别提供令所述调节模块导通的信号;
所述调节信号端用于在所述第一调节时段提供所述第一调节信号,以及,在所述第二调节时段提供所述第二调节信号。
3.根据权利要求2所述的显示面板,其特征在于,
所述调节模块包括调节晶体管,所述调节晶体管的控制极与所述调节控制端电连接,所述调节晶体管的第一极与所述调节信号端电连接,所述调节晶体管的第二极与所述第二节点电连接。
4.根据权利要求2所述的显示面板,其特征在于,所述显示面板包括M个像素驱动电路行组和M个相互级联的调节控制电路,所述像素驱动电路行组包括N个像素驱动电路行,所述像素驱动电路行包括多个所述像素驱动电路;同一个所述像素驱动电路行组中的所述调节控制端与同一个所述调节控制电路电连接;其中,M为大于等于2的整数;N为大于等于1的整数;
沿所述显示面板的扫描顺序,多个所述调节控制电路逐次输出第一脉冲和第二脉冲,与所述调节控制电路电连接的所述像素驱动电路的所述第一调节时段和所述第一脉冲对应,与所述调节控制电路电连接的所述像素驱动电路的所述第二调节时段和所述第二脉冲对应;
第i个调节控制电路所输出的第二脉冲与第j个调节控制电路所输出的第一脉冲交叠;其中,i和j均为整数,且1≤i<j≤M。
5.根据权利要求4所述的显示面板,其特征在于,
所述显示面板还包括第一调节信号线和第二调节信号线;
所述第一调节信号线和与第i个所述调节控制电路电连接的所述像素驱动电路行组的所述调节模块电连接;在第i个所述调节控制电路输出所述第一脉冲时,所述第一调节信号线传输所述第一调节信号;在第i个所述调节控制电路输出所述第二脉冲时,所述第一调节信号线传输所述第二调节信号;
所述第二调节信号线和与第j个所述调节控制电路电连接的所述像素驱动电路行组的所述调节模块电连接;在第j个所述调节控制电路输出所述第一脉冲时,所述第二调节信号线传输所述第一调节信号;在第j个所述调节控制电路输出所述第二脉冲时,所述第二调节信号线传输所述第二调节信号。
6.根据权利要求5所述的显示面板,其特征在于,
M个相互级联的所述调节控制电路包括多个调节控制电路组,所述调节控制电路组包括(j-i)个相邻的所述调节控制电路;
M个所述像素驱动电路行组包括多个像素驱动电路行组单元,所述像素驱动电路行组单元包括(j-i)个相邻的所述像素驱动电路行组;
沿所述显示面板的扫描顺序,奇数个所述像素驱动电路行组中的所述像素驱动电路与所述第一调节信号线电连接,偶数个所述像素驱动电路行组中的所述像素驱动电路与所述第二调节信号线电连接。
7.根据权利要求4所述的显示面板,其特征在于,
N≥2。
8.根据权利要求1所述的显示面板,其特征在于,
所述调节模块包括第一子调节模块和第二子调节模块,所述第一子调节模块与所述第二节点或所述第三节点电连接,所述第二子调节模块与所述第二节点电连接;
所述第一子调节模块用于在所述第一调节时段向所述第二节点或所述第三节点提供所述第一调节信号;
所述第二子调节模块用于在所述第二调节时段向所述第二节点提供所述第二调节信号。
9.根据权利要求8所述的显示面板,其特征在于,
所述第一子调节模块包括第一子调节晶体管;所述第一子调节晶体管的控制极与第一子调节控制端电连接,所述第一子调节晶体管的第一极与第一调节信号端电连接,所述第一子调节晶体管的第二极与所述第二节点或所述第三节点电连接;所述第一子调节控制端用于在所述第一调节时段提供令所述第一子调节晶体管导通的信号;所述第一调节信号端用于在所述第一调节时段提供所述第一调节信号;
所述第二子调节模块包括第二子调节晶体管;所述第二子调节晶体管的控制极与第二子调节控制端电连接,所述第二子调节晶体管的第一极与第二调节信号端电连接,所述第二子调节晶体管的第二极与所述第二节点电连接;所述第二子调节控制端用于在所述第二调节时段提供令所述第二子调节晶体管导通的信号;所述第二调节信号端用于在所述第二调节时段提供所述第二调节信号。
10.根据权利要求9所述的显示面板,其特征在于,
所述第一调节信号端和/或所述第二调节信号端用于提供恒定信号。
11.根据权利要求9所述的显示面板,其特征在于,
所述第一子调节晶体管的第二极与所述第三节点电连接,所述第一调节信号端还用于在所述第二调节时段提供第三调节信号,所述第三调节信号与当前所述工作周期内所述数据写入模块所写入的所述数据信号对应。
12.根据权利要求1所述的显示面板,其特征在于,所述调节模块还包括第三子调节模块,所述第三子调节模块的一端与所述第一节点电连接,所述第三子调节模块的另一端与所述第三节点电连接;
所述第三子调节模块用于在所述第一调节时段连通所述第一节点和所述第三节点。
13.根据权利要求12所述的显示面板,其特征在于,
所述数据写入周期还包括位于所述第一调节时段和所述第二调节时段之间的阈值补偿时段;所述第三子调节模块还用于在所述阈值补偿时段补偿所述驱动晶体管的阈值电压。
14.根据权利要求13所述的显示面板,其特征在于,所述第三子调节模块包括第三子调节晶体管;所述第三子调节晶体管的控制极与第三子调节控制端电连接,所述第三子调节晶体管的第一极与所述第三节点电连接,所述第三子调节晶体管的第二极与所述第一节点电连接;所述第三子调节控制端用于在所述第一调节时段和所述阈值补偿时段分别提供令所述第三子调节晶体管导通的信号。
15.根据权利要求1所述的显示面板,其特征在于,
所述像素驱动电路包括多个所述工作周期,不同的所述工作周期内的所述第一调节信号相同。
16.根据权利要求15所述的显示面板,其特征在于,所述第二节点与第一电源电压端电连接,所述发光元件与第二电源电压端电连接,所述第一电源电压端的电压大于所述第二电源电压端的电压,所述第一调节信号大于等于所述第一电源电压端的电压。
17.根据权利要求1所述的显示面板,其特征在于,
所述像素驱动电路包括多个所述工作周期,所述第二调节信号与当前所述工作周期内所述数据写入模块所写入的所述数据信号对应。
18.根据权利要求1所述的显示面板,其特征在于,所述驱动晶体管包括P型晶体管。
19.一种用于显示面板的驱动方法,其特征在于,所述显示面板包括相互电连接的像素驱动电路和发光元件,所述像素驱动电路包括驱动晶体管、数据写入模块和调节模块;所述驱动晶体管的栅极与第一节点电连接,所述驱动晶体管的第一极与第二节点电连接,所述驱动晶体管的第二极与第三节点电连接;
所述像素驱动电路的工作周期包括数据写入周期,所述数据写入周期包括第一调节时段、数据写入时段和第二调节时段;所述数据写入时段位于所述第一调节时段和所述第二调节时段之间;
所述驱动方法包括:
在所述第一调节时段,控制所述调节模块向所述第二节点或所述第三节点提供第一调节信号;
在所述数据写入时段,控制所述数据写入模块向所述第二节点提供数据信号;
在所述第二调节时段,控制所述调节模块向所述第二节点提供第二调节信号;
所述第一调节时段的时长大于所述数据写入时段的时长;
所述第二调节时段的时长大于所述数据写入时段的时长。
20.根据权利要求19所述的驱动方法,其特征在于,
在所述第一调节时段,控制所述调节模块向所述第二节点提供第一调节信号;
所述像素驱动电路还包括与所述调节模块电连接的调节信号端,所述调节信号端在所述第一调节时段提供所述第一调节信号,在所述第二调节时段提供所述第二调节信号。
21.根据权利要求19所述的驱动方法,其特征在于,
所述调节模块包括第一子调节模块和第二子调节模块,所述第一子调节模块与所述第二节点或所述第三节点电连接,所述第二子调节模块与所述第二节点电连接;
在所述第一调节时段,控制所述调节模块向所述第二节点或所述第三节点提供第一调节信号,包括:
在所述第一调节时段,控制所述第一子调节模块向所述第二节点或所述第三节点提供所述第一调节信号;
在所述第二调节时段,控制所述调节模块向所述第二节点提供第二调节信号,包括:
在所述第二调节时段,控制所述第二子调节模块向所述第二节点提供所述第二调节信号。
22.根据权利要求19所述的驱动方法,其特征在于,所述调节模块还包括第三子调节模块,所述第三子调节模块的一端与所述第一节点电连接,所述第三子调节模块的另一端与所述第三节点电连接;
所述驱动方法还包括:
在所述第一调节时段,控制所述第三子调节模块连通所述第一节点和所述第三节点。
23.根据权利要求22所述的驱动方法,其特征在于,
所述数据写入周期还包括位于所述第一调节时段和所述第二调节时段之间的阈值补偿时段,所述驱动方法还包括:
在所述阈值补偿时段,控制所述第三子调节模块连通所述第一节点和所述第三节点。
24.一种显示装置,其特征在于,包括权利要求1-18任一项所述的显示面板。
CN202210425316.XA 2022-04-21 2022-04-21 显示面板及其驱动方法、显示装置 Active CN114582289B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210425316.XA CN114582289B (zh) 2022-04-21 2022-04-21 显示面板及其驱动方法、显示装置
US17/862,749 US11810514B2 (en) 2022-04-21 2022-07-12 Display panel, method for driving the same, and display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210425316.XA CN114582289B (zh) 2022-04-21 2022-04-21 显示面板及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN114582289A CN114582289A (zh) 2022-06-03
CN114582289B true CN114582289B (zh) 2023-07-28

Family

ID=81778161

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210425316.XA Active CN114582289B (zh) 2022-04-21 2022-04-21 显示面板及其驱动方法、显示装置

Country Status (2)

Country Link
US (1) US11810514B2 (zh)
CN (1) CN114582289B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104318894A (zh) * 2014-09-30 2015-01-28 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
JP2018045186A (ja) * 2016-09-16 2018-03-22 株式会社ジャパンディスプレイ 表示装置
CN109087610A (zh) * 2018-08-20 2018-12-25 武汉华星光电半导体显示技术有限公司 Amoled像素驱动电路、驱动方法及显示面板
CN112150967A (zh) * 2020-10-20 2020-12-29 厦门天马微电子有限公司 一种显示面板、驱动方法及显示装置
CN112634832A (zh) * 2020-12-31 2021-04-09 上海天马有机发光显示技术有限公司 一种显示面板、驱动方法及显示装置
CN113012643A (zh) * 2021-03-01 2021-06-22 上海天马微电子有限公司 显示面板及其驱动方法和显示装置
CN113450709A (zh) * 2020-03-24 2021-09-28 三星显示有限公司 显示装置和使用显示装置驱动显示面板的方法
CN113793568A (zh) * 2021-10-27 2021-12-14 Oppo广东移动通信有限公司 像素驱动电路及其控制方法、显示屏和显示设备
CN114255707A (zh) * 2020-09-25 2022-03-29 乐金显示有限公司 显示驱动电路及使用该显示驱动电路的显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102293409B1 (ko) * 2015-04-30 2021-08-25 삼성디스플레이 주식회사 유기 발광 표시 장치
CN109887464B (zh) * 2017-12-06 2021-09-21 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示设备
KR20210054114A (ko) * 2019-11-04 2021-05-13 삼성디스플레이 주식회사 표시 장치
KR20210111945A (ko) 2020-03-03 2021-09-14 삼성디스플레이 주식회사 표시장치
CN112102785B (zh) * 2020-10-15 2024-04-16 厦门天马微电子有限公司 像素电路、显示面板及其驱动方法和显示装置
CN112509519A (zh) * 2020-10-20 2021-03-16 厦门天马微电子有限公司 一种显示面板的驱动方法及显示装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104318894A (zh) * 2014-09-30 2015-01-28 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
JP2018045186A (ja) * 2016-09-16 2018-03-22 株式会社ジャパンディスプレイ 表示装置
CN109087610A (zh) * 2018-08-20 2018-12-25 武汉华星光电半导体显示技术有限公司 Amoled像素驱动电路、驱动方法及显示面板
CN113450709A (zh) * 2020-03-24 2021-09-28 三星显示有限公司 显示装置和使用显示装置驱动显示面板的方法
CN114255707A (zh) * 2020-09-25 2022-03-29 乐金显示有限公司 显示驱动电路及使用该显示驱动电路的显示装置
CN112150967A (zh) * 2020-10-20 2020-12-29 厦门天马微电子有限公司 一种显示面板、驱动方法及显示装置
CN112634832A (zh) * 2020-12-31 2021-04-09 上海天马有机发光显示技术有限公司 一种显示面板、驱动方法及显示装置
CN113012643A (zh) * 2021-03-01 2021-06-22 上海天马微电子有限公司 显示面板及其驱动方法和显示装置
CN113793568A (zh) * 2021-10-27 2021-12-14 Oppo广东移动通信有限公司 像素驱动电路及其控制方法、显示屏和显示设备

Also Published As

Publication number Publication date
CN114582289A (zh) 2022-06-03
US11810514B2 (en) 2023-11-07
US20220343853A1 (en) 2022-10-27

Similar Documents

Publication Publication Date Title
US11004385B1 (en) Display panel, driving method and display device
CN1503211B (zh) 电光学装置、电光学装置的驱动方法和电子设备
CN100504995C (zh) 电光学装置、电光学装置的驱动方法和电子机器
US8432345B2 (en) Display apparatus, layout method for a display apparatus and an electronic apparatus
CN111710299A (zh) 一种显示面板、其驱动方法及显示装置
KR102527847B1 (ko) 표시 장치
CN110675824B (zh) 一种信号输出电路、驱动ic、显示装置及其驱动方法
CN110379351B (zh) 显示面板的驱动方法、显示面板及显示装置
CN114038383B (zh) 显示面板及其驱动方法、显示装置
KR20210085875A (ko) 저속 구동 가능한 영상 표시장치와 그 구동방법
US20210225266A1 (en) Pixel and display device having the same
CN112365843B (zh) 像素驱动电路及其驱动方法、显示面板及装置
JP3966270B2 (ja) 画素回路の駆動方法、電気光学装置及び電子機器
KR20230001618A (ko) 화소 및 표시 장치
JP2018155832A (ja) 電気光学装置、電子機器及び電気光学装置の駆動方法
CN114582289B (zh) 显示面板及其驱动方法、显示装置
CN116665592A (zh) 一种显示装置及其控制方法
CN114495836B (zh) 像素电路及其驱动方法、显示面板及电子设备
CN115881015A (zh) 显示装置的像素
US10854142B2 (en) Display device and electronic apparatus
CN113205769A (zh) 阵列基板及其驱动方法、显示装置
CN113129826A (zh) 有机发光二极管显示装置及其驱动方法
CN117423314B (zh) 像素电路及其驱动方法、显示面板
WO2022217527A1 (zh) 显示面板及其控制方法、显示装置
WO2022222055A1 (zh) 像素电路及其驱动方法、显示面板及其驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant