CN114551301B - 一种半导体加工方法及其系统 - Google Patents
一种半导体加工方法及其系统 Download PDFInfo
- Publication number
- CN114551301B CN114551301B CN202210144623.0A CN202210144623A CN114551301B CN 114551301 B CN114551301 B CN 114551301B CN 202210144623 A CN202210144623 A CN 202210144623A CN 114551301 B CN114551301 B CN 114551301B
- Authority
- CN
- China
- Prior art keywords
- semiconductor
- configuration mode
- process configuration
- processing
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67242—Apparatus for monitoring, sorting or marking
- H01L21/67271—Sorting devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P90/00—Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
- Y02P90/30—Computing systems specially adapted for manufacturing
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- General Factory Administration (AREA)
Abstract
本发明公开了一种半导体加工方法及其系统,应用在半导体加工技术领域,其技术方案要点是:具体方法包括以下步骤:将需要加工成型的半导体进行分类设置;根据不同分类设置半导体分配相对应的半导体加工型腔加工制作半导体;根据需要加工制作的半导体对相对应的半导体加工型腔配置第一工艺配置方式和第二工艺配置方式;通过第一工艺配置方式对半导体进行切割加工成型的制作,得到初步加工成型半导体;通过第二工艺配置方式对初步加工成型半导体进行定位裁切成型,得到加工半导体成品;具有的技术效果是:通过采用第一工艺配置方式与第二工艺配置方式相互结合的方法实现对半导体的加工制作,提高了工作效率。
Description
技术领域
本发明涉及半导体加工技术领域,特别涉及一种半导体加工方法及其系统。
背景技术
半导体指常温下导电性能介于导体与绝缘体之间的材料,半导体在集成电路、消费电子、通信系统、光伏发电、照明、大功率电源转换等领域都有应用,常见的二极管就是采用半导体制作的器件;无论从科技或是经济发展的角度来看,半导体的重要性都是非常巨大的,大部分的电子产品,如计算机、移动电话或是数字录音机当中的核心单元都和半导体有着极为密切的关联,常见的半导体材料有硅、锗、砷化镓等,硅是各种半导体材料应用中最具有影响力的一种。
半导体在加工制作的过程中需要根据半导体的具体成型情况进行配料设置,配料设置完成后需要将半导体加工制作,在制作的过程中通过完整系统的设置实现半导体的加工制作,通过针对半导体制作的系统对半导体制作过程进行监视,通常情况下的半导体加工制作中由于加工过程中配料设置不完善,对半导体加工出的产品质量造成影响。
发明内容
本发明的第一目的是提供一种半导体加工方法,其优点是方便半导体的加工制作,提高半导体加工效率。
本发明的上述技术目的是通过以下技术方案得以实现的:
一种半导体加工方法,该方法包括以下步骤:
将需要加工成型的半导体进行分类设置;
根据不同分类设置半导体分配相对应的半导体加工型腔加工制作半导体;
根据需要加工制作的半导体对相对应的半导体加工型腔配置第一工艺配置方式和第二工艺配置方式;
通过第一工艺配置方式对半导体进行切割加工成型的制作,得到初步加工成型半导体;
通过第二工艺配置方式对初步加工成型半导体进行定位裁切成型,得到加工半导体成品。
通过上述技术方案,在加工制作半导体的过程中,通过根据需要的半导体设置形状对半导体进行分类设置,根据分类之后的半导体分配相对应的加工型腔,在加工型腔内选择第一工艺配置方式或者第二工艺配置方式对半导体加工成型,制作出成型的产品,以备投入使用。
本发明进一步设置为:所述第一工艺配置方式与所述第二工艺配置方式之间设置过渡连接关系,所述过渡连接关系将所述第一工艺配置方式与所述第二工艺配置方式的信息增设在加工型腔内。
通过上述技术方案,通过在第一工艺配置方式与第二工艺配置方式之间建立过渡连接关系将第一工艺配置方式与第二工艺配置方式实现连接,以便于在半导体加工制作的过程中将第一工艺配置方式的进度与第二工艺配置方式的进度实现连接,完成加工制作。
本发明进一步设置为:所述过渡连接关系包括第一工艺配置方式加工完成的第一时间、经过第一工艺配置方式完成的第一限定规则,经第一工艺配置方式进入第二工艺配置方式的第二时间、经过第二工艺配置方式完成的第二限定规则。
通过上述技术方案,设置的第一时间与第二时间将第一工艺配置方式和第二工艺配置方式能够精确加工使用时间,提高了工作效率,通过第一限定规则和第二限定规则的设置使用,能够在第一工艺配置方式和第二工艺配置方式实现的过程中方便加工,有效的提高了第一工艺配置方式与第二工艺配置方式的加工效率。
本发明进一步设置为:所述第一限定规则包括使用的原料以及原料组分的配比分配,所述第二限定规则包括对所述初步加工成型半导体设置的尺寸数据。
采用上述技术方案,通过设置的第一限定规则和第二限定规则提升了加工过程中工作的有效进行。
本发明进一步设置为:所述原料组分包括使用的原料属性,搭配所述原料组分设置的原料配比参数。
采用上述技术方案,通过使用的原料属性设置不同原料属性之间的配比,方便加工使用。
本发明进一步设置为:所述尺寸数据包括针对所述初步加工成型半导体设置的长度数值、宽度数值以及高度数值。
通过上述技术方案,对于需要加工成型的半导体外形的具体数据进行预先的设置,以便在加工过程中根据已经设置的具体外形数据进行加工,提高加工效率。
本发明进一步设置为:所述原料配比参数根据所述原料属性搭配设置出相对应的原料约束配比。
通过上述技术方案,根据原料的配比参数以及原料属性设置出约束配比,提高了原料配比的高效性。
本发明的第二目的是提供一种用于半导体加工方法的系统,其优点是方便半导体的加工制作,提高半导体加工效率。
本发明的上述技术目的是通过以下技术方案得以实现的:
一种用于半导体加工方法的系统,系统设置包括第一工艺配置方式生成模块,用于加工初步成型的半导体;
第二工艺配置方式生成模块,用于加工成型的半导体;
过渡连接模块,用于将第一工艺配置方式生成模块的信息传递至第二工艺配置方式生成模块;
原料组分划分和配比模块,用于向第一工艺配置方式模块或第二工艺配置方式模块中提供详细的原料组分配比,加快使用安装。
通过上述技术方案,通过设置的过渡连接模块实现了第一工艺配置方式模块与第二工艺配置方式模块之间的连接,方便半导体的加工使用。
本发明进一步设置为:所述第一工艺配置方式模块中设置用于统计和限定使用的第一统计规则,将在第一工艺配置方式模块中需要的时间,以及加工成型的初步成型半导体需要的时间以及加工初步成型半导体的限定规则进行统计。
通过上述技术方案,设置的第一统计规则在第一工艺配置方式进行加工的过程中,提高半导体的加工效率。
本发明进一步设置为:所述第二工艺配置方式模块中设置用于统计和限定使用的第二统计规则模块,所述第二统计规则模块将在第二工艺配置方式模块加工成型半导体需要的时间以及加工成型的的限定规则进行统计。
通过上述技术方案,设置的第二统计规则在第二工艺配置方式进行加工的过程中,提高半导体的加工效率。
综上所述,本发明具有以下有益效果:
1.在加工半导体的过程中通过设置第一工艺配置方式和第二工艺配置方式对半导体进行加工,通过分开设置的具体加工制作方式能够提升半导体制作过程中的加工效率;
2.在加工半导体的过程中通过为半导体制作的方法设置系统实现第一工艺配置方式模块与第二工艺配置方式模块之间的连接使用,实现半导体加工方法的实现,完成对半导体的加工。
附图说明
图1是本实施例的结构流程示意图;
图2是本实施例的模块划分结构示意图。
具体实施方式
以下结合附图对本发明作进一步详细说明。
实施例1
一种半导体加工方法,参见图1,该方法包括以下步骤:
S1:将需要加工成型的半导体进行分类设置;
S2:根据不同分类设置半导体分配相对应的半导体加工型腔加工制作半导体;
S3:根据需要加工制作的半导体对相对应的半导体加工型腔配置第一工艺配置方式和第二工艺配置方式;
S4:通过第一工艺配置方式对半导体进行切割加工成型的制作,得到初步加工成型半导体;
S5:通过第二工艺配置方式对初步加工成型半导体进行定位裁切成型,得到加工半导体成品。
在上述加工制作半导体的过程中,通过根据需要的半导体设置形状对半导体进行分类设置,根据分类之后的半导体分配相对应的加工型腔,在加工型腔内选择第一工艺配置方式或者第二工艺配置方式对半导体加工成型,制作出成型的产品,以备投入使用。
在步骤S3中,第一工艺配置方式与第二工艺配置方式之间设置过渡连接关系,过渡连接关系将第一工艺配置方式与第二工艺配置方式的信息增设在加工型腔内;通过在第一工艺配置方式与第二工艺配置方式之间建立过渡连接关系将第一工艺配置方式与第二工艺配置方式实现连接,以便于在半导体加工制作的过程中将第一工艺配置方式的进度与第二工艺配置方式的进度实现连接,完成加工制作;其中在具体使用的过程中,需要将该结构得到安装使用实现足够的。
在过渡连接关系中,包括第一工艺配置方式加工完成的第一时间、经过第一工艺配置方式完成的第一限定规则,经第一工艺配置方式进入第二工艺配置方式的第二时间、经过第二工艺配置方式完成的第二限定规则;设置的第一时间与第二时间将第一工艺配置方式和第二工艺配置方式能够精确加工使用时间,提高了工作效率,通过第一限定规则和第二限定规则的设置使用,能够在第一工艺配置方式和第二工艺配置方式实现的过程中方便加工,有效的提高了第一工艺配置方式与第二工艺配置方式的加工效率。
第一限定规则包括使用的原料以及原料组分的配比分配,第二限定规则包括对初步加工成型半导体设置的尺寸数据;通过设置的第一限定规则和第二限定规则提升了加工过程中工作的有效进行。
原料组分包括使用的原料属性,搭配原料组分设置的原料配比参数;通过使用的原料属性设置不同原料属性之间的配比,方便加工使用。
尺寸数据包括针对初步加工成型半导体设置的长度数值、宽度数值以及高度数值;对于需要加工成型的半导体外形的具体数据进行预先的设置,以便在加工过程中根据已经设置的具体外形数据进行加工,提高加工效率。
原料配比参数根据所述原料属性搭配设置出相对应的原料约束配比;根据原料的配比参数以及原料属性设置出约束配比,提高了原料配比的高效性。
在具体的使用过程中,第一统计规则以及第二统计规则通过具体的加工设置方便安装使用以便提高加工效率,其中,在具体的加工数据过程中通过对尺寸数据的设置方便加工半导体提高效率,在使用的过程中实现对该结构使用的过程中实现安装设置使用,在使用的过程中需要借助使用和安装件实现安装使用,提高使用效率,在使用的过程中实现安装使用实现该结构设置安装。
实施例2
一种用于半导体加工方法的系统,参见图2,该系统是用来实现实施例1中公开的用于半导体加工方法,优点是方便半导体的加工制作,提高半导体加工效率,系统设置包括第一工艺配置方式生成模块,用于加工初步成型的半导体;在使用的过程中通过使用的结构实现第一生成模块和第二生成模块之间的
第二工艺配置方式生成模块,用于加工成型的半导体;
过渡连接模块,用于将第一工艺配置方式生成模块的信息传递至第二工艺配置方式生成模块;
原料组分划分和配比模块,用于向第一工艺配置方式模块或第二工艺配置方式模块中提供详细的原料组分配比,以便半导体的加工安装,提高加工使用效率。
第一工艺配置方式模块中设置用于统计和限定使用的第一统计规则,将在第一工艺配置方式模块中需要的时间,以及加工成型的初步成型半导体需要的时间以及加工初步成型半导体的限定规则进行统计。
第二工艺配置方式模块中设置用于统计和限定使用的第二统计规则模块,第二统计规则模块将在第二工艺配置方式模块加工成型半导体需要的时间以及加工成型的的限定规则进行统计。
在实施例2中,通过设置的过渡连接模块,将第一工艺配置方式模块制作得到初步加工成型半导体,将初步加工成型半导体防止在第二工艺配置方式中进行加工制作,加工制作的过程中通过设置的第一统计规则模块和第二统计规则模块对第一工艺配置方式模块和第二工艺配置方式模块进行加工,加工的整个过程中借助过渡连接模块实现半导体加工流程的使用,以便借助该系统实现该实施例的设置,通过该系统得到实现。
本具体实施例仅仅是对本发明的解释,其并不是对本发明的限制,本领域技术人员在阅读完本说明书后可以根据需要对本实施例做出没有创造性贡献的修改,但只要在本发明的权利要求范围内都受到专利法的保护。
Claims (4)
1.一种半导体加工方法,其特征在于,所述方法包括以下步骤:
将需要加工成型的半导体进行分类设置;
根据不同分类设置半导体分配相对应的半导体加工型腔加工制作半导体;
根据需要加工制作的半导体对相对应的半导体加工型腔配置第一工艺配置方式和第二工艺配置方式;
通过第一工艺配置方式对半导体进行切割加工成型的制作,得到初步加工成型半导体;
通过第二工艺配置方式对初步加工成型半导体进行定位裁切成型,得到加工半导体成品;
所述第一工艺配置方式与所述第二工艺配置方式之间设置过渡连接关系,所述过渡连接关系将所述第一工艺配置方式与所述第二工艺配置方式的信息增设在加工型腔内;
所述过渡连接关系包括第一工艺配置方式加工完成的第一时间、经过第一工艺配置方式完成的第一限定规则,经第一工艺配置方式进入第二工艺配置方式的第二时间、经过第二工艺配置方式完成的第二限定规则;
所述第一限定规则包括使用的原料以及原料组分的配比分配,所述第二限定规则包括对所述初步加工成型半导体设置的尺寸数据;
所述原料组分包括使用的原料属性,搭配所述原料组分设置的原料配比参数;
所述尺寸数据包括针对所述初步加工成型半导体设置的长度数值、宽度数值以及高度数值;
所述原料配比参数根据所述原料属性搭配设置出相对应的原料约束配比。
2.一种用于实现权利要求1所述半导体加工方法的系统,其特征在于,系统设置包括
第一工艺配置方式生成模块,用于加工初步成型的半导体;
第二工艺配置方式生成模块,用于加工成型的半导体;
过渡连接模块,用于将第一工艺配置方式生成模块的信息传递至第二工艺配置方式生成模块;
原料组分划分和配比模块,用于向第一工艺配置方式模块或第二工艺配置方式模块中提供详细的原料组分配比,加快使用安装。
3.根据权利要求2所述的半导体加工方法的系统,其特征在于,所述第一工艺配置方式模块中设置用于统计和限定使用的第一统计规则,将在第一工艺配置方式模块中需要的时间,以及加工成型的初步成型半导体需要的时间以及加工初步成型半导体的限定规则进行统计。
4.根据权利要求3所述的半导体加工方法的系统,其特征在于,所述第二工艺配置方式模块中设置用于统计和限定使用的第二统计规则模块,所述第二统计规则模块将在第二工艺配置方式模块加工成型半导体需要的时间以及加工成型的限定规则进行统计。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210144623.0A CN114551301B (zh) | 2022-02-17 | 2022-02-17 | 一种半导体加工方法及其系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210144623.0A CN114551301B (zh) | 2022-02-17 | 2022-02-17 | 一种半导体加工方法及其系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114551301A CN114551301A (zh) | 2022-05-27 |
CN114551301B true CN114551301B (zh) | 2023-06-16 |
Family
ID=81675326
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210144623.0A Active CN114551301B (zh) | 2022-02-17 | 2022-02-17 | 一种半导体加工方法及其系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114551301B (zh) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7567922B1 (en) * | 2004-08-12 | 2009-07-28 | Versata Development Group, Inc. | Method and system for generating a normalized configuration model |
CN101893873B (zh) * | 2009-04-06 | 2014-10-22 | Dmg电子有限公司 | 产生用于控制机床上的刀具的控制数据的方法和装置 |
CN105226143B (zh) * | 2015-09-29 | 2018-02-09 | 山东浪潮华光光电子股份有限公司 | 一种GaAs基LED芯片的切割方法 |
CN108789857A (zh) * | 2018-06-20 | 2018-11-13 | 李春洪 | 一种节省人力的组合式阳极炭块开槽设备 |
-
2022
- 2022-02-17 CN CN202210144623.0A patent/CN114551301B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN114551301A (zh) | 2022-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6760900B2 (en) | Integrated circuits with scalable design | |
US11152272B2 (en) | Die-to-wafer hybrid bonding with forming glass | |
CN107210297B (zh) | 中心偏离栅极切割 | |
CN114551301B (zh) | 一种半导体加工方法及其系统 | |
US20160126240A1 (en) | Methods and apparatuses for forming multiple radio frequency (rf) components associated with different rf bands on a chip | |
US9799686B2 (en) | Millimetre wave integrated circuits with thin film transistors | |
TWI288971B (en) | Method for designing integrated circuit package and method for manufacturing same | |
US10522427B2 (en) | Techniques providing semiconductor wafer grouping in a feed forward process | |
Joseph et al. | Product applications and technology directions with SiGe BiCMOS | |
US5332405A (en) | Apparatus for manufacturing semiconductor lead frames in a circular path | |
CN115176391A (zh) | 硅上分布式反馈(dfb)激光器和包括硅上dfb激光器的集成器件 | |
US8458638B2 (en) | Cell library, integrated circuit, and methods of making same | |
Lim et al. | Chained-function waveguide filter for 5G and beyond | |
CN1536641A (zh) | 半导体集成电路装置及其制造方法 | |
EP4362096A2 (en) | Field-programmable gate array device | |
CN105684141B (zh) | 到晶片中的异构沟道材料集成 | |
EP3504734A1 (en) | Methods of forming a device having semiconductor devices on two sides of a buried dielectric layer | |
CN114239470A (zh) | 一种化合物半导体拼版设计方法及系统 | |
CN203690287U (zh) | 一种基于框架采用镀银技术的封装件 | |
Aoki et al. | Design guidelines and process quality improvement for treatment of device variations in an LSI chip | |
CN219855543U (zh) | 一种分立器件的模具引线槽 | |
CN204348713U (zh) | 一种多芯片封装结构 | |
CN209282166U (zh) | 一种引线框架蚀刻模具 | |
Hadaway et al. | BiCMOS technology for telecommunications | |
CN212991040U (zh) | 一种半导体生产用封装设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |