CN114530132B - 显示面板及显示终端 - Google Patents

显示面板及显示终端 Download PDF

Info

Publication number
CN114530132B
CN114530132B CN202210209282.0A CN202210209282A CN114530132B CN 114530132 B CN114530132 B CN 114530132B CN 202210209282 A CN202210209282 A CN 202210209282A CN 114530132 B CN114530132 B CN 114530132B
Authority
CN
China
Prior art keywords
port
transistor
electrically connected
compensation
switching
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210209282.0A
Other languages
English (en)
Other versions
CN114530132A (zh
Inventor
刘倩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangzhou China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Guangzhou China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangzhou China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Guangzhou China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202210209282.0A priority Critical patent/CN114530132B/zh
Publication of CN114530132A publication Critical patent/CN114530132A/zh
Application granted granted Critical
Publication of CN114530132B publication Critical patent/CN114530132B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请涉及一种显示面板及显示终端,其中显示面板包括子像素单元阵列及分时复用单元,分时复用单元包括多条选通线及多个开关晶体管,部分开关晶体管的第一端口与第三端口间设有第一补偿电容,所述开关晶体管的第一端口与其他开关晶体管的第三端口间设有第二补偿电容;或部分开关晶体管的第一端口与第二端口间设有第三补偿电容。通过在部分开关晶体管的第一端口与第三端口间设第一补偿电容及第一端口与其他第三端口间设第二补偿电容,或第一端口与第二端口间设第三补偿电容,本申请能够对分时复用单元输出的各条数据线上的数据信号进行补偿,保证数据信号的一致性,避免各条数据线上的数据信号出现差异,消除显示画面显示不均匀的现象。

Description

显示面板及显示终端
技术领域
本申请涉及显示技术领域,尤其涉及一种显示面板及显示终端。
背景技术
在液晶显示(Liquid Crystal Display,LCD)领域,为节约成本,一般采用减少驱动芯片的方式或Demux(多路复用)技术。例如,在GOA(Gate on Array)电路中去除栅极驱动芯片,或者采用Demux技术,通过分时复用减少栅极驱动芯片或源极驱动芯片的数量。
然而,相关技术中采用Demux电路,虽然能够减少源极驱动芯片的数量,但Demux电路中不同晶体管之间存在的耦合电容不同,导致对应的数据线上的数据信号出现差异,使得显示画面可能出现竖纹、横纹等不良现象,影响显示画面的均匀性。
发明内容
有鉴于此,本申请提出了一种显示面板及显示终端,能够对分时复用单元输出的各条数据线上的数据信号进行补偿,保证所述各条数据线上的数据信号的一致性,进而避免所述各条数据线上的数据信号出现差异,消除显示画面显示不均匀的现象。
根据本申请的一方面,提供了一种显示面板,所述显示面板包括子像素单元阵列以及多个分时复用单元,各个所述分时复用单元分别与所述子像素单元阵列电连接,各个所述分时复用单元包括多条选通线以及多个开关晶体管,所述子像素单元阵列包括多条数据线,其中,各个所述开关晶体管的第一端口分别与一条选通线电连接,各个所述开关晶体管的第二端口均与驱动信号电连接,各个所述开关晶体管的第三端口分别与所述子像素单元阵列中的一条数据线电连接;所述多个开关晶体管中,部分所述开关晶体管的第一端口与该开关晶体管的第三端口之间设置有第一补偿电容,该第一补偿电容对应的开关晶体管的第一端口与其他开关晶体管的第三端口之间设置有一个或多个第二补偿电容;或者,所述多个开关晶体管中,部分所述开关晶体管的第一端口与该开关晶体管的第二端口之间设置有一个或多个第三补偿电容。
进一步地,各个所述开关晶体管的第一端口为该开关晶体管的栅极,各个所述开关晶体管的第二端口为该开关晶体管的源极,各个所述开关晶体管的第三端口为该开关晶体管的漏极,或者,各个所述开关晶体管的第一端口为该开关晶体管的栅极,各个所述开关晶体管的第二端口为该开关晶体管的漏极,各个所述开关晶体管的第三端口为该开关晶体管的源极。
进一步地,所述多个分时复用单元中,一个所述分时复用单元的选通线的数量以及开关晶体管的数量均为N,N为大于或等于2的自然数,其中,该分时复用单元中的补偿电容的数量为N-1。
进一步地,所述N-1个补偿电容包括第一补偿电容以及N-2个第二补偿电容,其中,第一补偿电容的一端与第1个开关晶体管的第一端口电连接,第一补偿电容的另一端与第1个开关晶体管的第三端口电连接;第N-2个第二补偿电容的一端与第1个开关晶体管的第一端口电连接,第N-2个第二补偿电容的另一端与第N-1个开关晶体管的第三端口之间电连接。
进一步地,第N-2个第二补偿电容的容值为第一耦合容值与第二耦合容值之差,其中,所述第一耦合容值为第N个开关晶体管的第三端口分别与前N-1个开关晶体管的第一端口之间的N-1个耦合电容之和;所述第二耦合容值为第N-1个开关晶体管的第三端口分别与前N-2个开关晶体管的第一端口之间的N-2个耦合电容之和。
进一步地,所述N-1个补偿电容均为第三补偿电容,所述N-1个第三补偿电容中,任意一个所述第三补偿电容的一端与对应的开关晶体管的第一端口电连接,该第三补偿电容的另一端与对应的开关晶体管的第二端口电连接。
进一步地,第N-1个第三补偿电容的容值与所述分时复用单元中N-1个耦合电容相关联,其中,第N-1个第三补偿电容的容值为第N个开关晶体管的第三端口分别与前N-1个开关晶体管的第一端口之间的多个耦合电容之和。
进一步地,所述显示面板还包括驱动单元,所述多个分时复用单元分别与所述驱动单元电连接,用于接收所述驱动单元输出的驱动信号。
进一步地,所述子像素单元阵列包括多个行列形式排列的子像素单元,各个所述子像素单元中设置有薄膜晶体管,其中,各个所述子像素单元中的薄膜晶体管的漏极分别与该子像素单元对应的数据线电连接。
根据本申请的另一方面,提供了一种显示终端,所述显示终端包括终端主体和所述显示面板,所述终端主体与所述显示面板相连接。
通过在分时复用单元的多个开关晶体管中,部分所述开关晶体管的第一端口与该开关晶体管的第三端口之间设置第一补偿电容,该第一补偿电容对应的开关晶体管的第一端口与其他开关晶体管的第三端口之间设置一个或多个第二补偿电容,或者部分所述开关晶体管的第一端口与该开关晶体管的第二端口之间设置一个或多个第三补偿电容,根据本申请的各方面能够对分时复用单元输出的各条数据线上的数据信号进行补偿,保证所述各条数据线上的数据信号的一致性,进而避免所述各条数据线上的数据信号出现差异,消除显示画面显示不均匀的现象。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1示出相关技术的Demux驱动架构的示意图。
图2示出本申请实施例的显示面板的示意图。
图3示出本申请实施例的分时复用单元的示意图。
图4示出本申请实施例的分时复用单元的示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接连接,也可以通过中间媒介间接连接,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。在一些实例中,对于本领域技术人员熟知的方法、手段、元件和电路未作详细描述,以便于凸显本申请的主旨。
图1示出相关技术的Demux驱动架构的示意图。
如图1所示,相关技术中,Demux电路可将源极驱动芯片(即,Source Driver IC)输出的驱动信号(即,Signal 1)以1:3的方式,通过晶体管T1、晶体管T2以及晶体管T3依次开启和关闭,分时传输至显示区的3列数据线DL1、DL2以及DL3。
在图1中,红色子像素单元11、绿色子像素单元12以及蓝色子像素单元13可位于显示面板的显示区的同一个像素单元中。每个子像素单元中可设置有对应的薄膜晶体管,每个子像素单元中的薄膜晶体管可与对应的数据线电连接。例如,红色子像素单元11中的薄膜晶体管的漏极可与数据线DL1电连接,绿色子像素单元12中的薄膜晶体管的漏极可与数据线DL2电连接,蓝色子像素单元13中的薄膜晶体管的漏极可与数据线DL3电连接。
参见图1,De1、De2以及De3可以是不同的选通线,栅极线GL1可分别与一行子像素单元中各个薄膜晶体管的栅极电连接。在实际工作时,在栅极线GL1的高电平期间,De1、De2以及De3可以依次为脉冲信号,以控制晶体管T1、晶体管T2以及晶体管T3依次开启,进而将数据信号Signal 1分时传输至数据线DL1、DL2以及DL3上,最终将显示数据分时写入到子像素单元11、子像素单元12以及子像素单元13中,实现显示画面的显示。
然而,在图1中,晶体管T2的漏极与晶体管T1的栅极之间(或者数据线DL2与选通线De1之间)存在耦合电容(或称寄生电容)Cp21,晶体管T3的漏极与晶体管T1的栅极之间存在耦合电容Cp31,晶体管T3的漏极与晶体管T2的栅极之间存在耦合电容Cp32。由于晶体管T1、晶体管T2以及晶体管T3各自之间的耦合电容的存在,使得不同的数据线DL1、DL2以及DL3之间的耦合状况并不一致。在选通线开启或关闭晶体管T1、晶体管T2以及晶体管T3时,数据线DL1、DL2以及DL3上的数据信号出现差异,进而使得显示画面可能出现竖纹、横纹等显示不均匀的现象。
有鉴于此,本申请提供了一种显示面板,所述显示面板包括子像素单元阵列以及多个分时复用单元,各个所述分时复用单元分别与所述子像素单元阵列电连接,各个所述分时复用单元包括多条选通线以及多个开关晶体管,所述子像素单元阵列包括多条数据线,其中,各个所述开关晶体管的第一端口分别与一条选通线电连接,各个所述开关晶体管的第二端口均与驱动信号电连接,各个所述开关晶体管的第三端口分别与所述子像素单元阵列中的一条数据线电连接;所述多个开关晶体管中,部分所述开关晶体管的第一端口与该开关晶体管的第三端口之间设置有第一补偿电容,该第一补偿电容对应的开关晶体管的第一端口与其他开关晶体管的第三端口之间设置有一个或多个第二补偿电容;或者,所述多个开关晶体管中,部分所述开关晶体管的第一端口与该开关晶体管的第二端口之间设置有一个或多个第三补偿电容。
通过在分时复用单元的多个开关晶体管中,部分所述开关晶体管的第一端口与该开关晶体管的第三端口之间设置第一补偿电容,该第一补偿电容对应的开关晶体管的第一端口与其他开关晶体管的第三端口之间设置一个或多个第二补偿电容,或者部分所述开关晶体管的第一端口与该开关晶体管的第二端口之间设置一个或多个第三补偿电容,本申请能够对分时复用单元输出的各条数据线上的数据信号进行补偿,保证所述各条数据线上的数据信号的一致性,进而避免所述各条数据线上的数据信号出现差异,消除显示画面显示不均匀的现象。
图2示出本申请实施例的显示面板的示意图。
如图2所示,1可以表示子像素单元阵列,2可以表示任意一个所述分时复用单元(也称Demux单元)。扫描线14可与一行子像素单元中的各个子像素单元电连接。子像素单元11可以是红色子像素单元,子像素单元12可以是绿色子像素单元,子像素单元13可以是蓝色子像素单元。24可以是驱动信号,25、26、27可以是不同的选通信号,21、22、23可以是不同的开关晶体管。其中,211可以是所述第一补偿电容,221可以是第二补偿电容,231可以是所述第三补偿电容。需要说明的是,21可以是第1个开关晶体管,22可以是第2个开关晶体管,依次类推,本申请对于开关晶体管的数量并不限定。
进一步地,各个所述开关晶体管的第一端口为该开关晶体管的栅极,各个所述开关晶体管的第二端口为该开关晶体管的源极,各个所述开关晶体管的第三端口为该开关晶体管的漏极,或者,各个所述开关晶体管的第一端口为该开关晶体管的栅极,各个所述开关晶体管的第二端口为该开关晶体管的漏极,各个所述开关晶体管的第三端口为该开关晶体管的源极。
需要说明的是,本申请实施例中的晶体管,例如开关晶体管以及薄膜晶体管,均可以是N型或P型,本申请对于晶体管的类型并不限定。以下,本申请实施例主要以N型作为示例进行说明。
具体的,本申请实施例中的分时复用单元,可以将输入到该分时复用单元中的驱动信号以1:N的方式,分时传输至子像素单元中对应的数据线上,以将数据线上的数据写入到对应的子像素单元,从而使各个子像素单元发光,实现显示画面的显示。其中,N为大于或等于2的自然数。
其中,所述分时复用单元可以设置有多个。各个所述分时复用单元控制预设数量的子像素单元进行发光。可以理解,对于各个所述分时复用单元之间的结构,本申请并不限定。
进一步地,所述多个分时复用单元中,一个所述分时复用单元的选通线的数量以及开关晶体管的数量均为N,N为大于或等于2的自然数,其中,该分时复用单元中的补偿电容的数量为N-1。例如,所述多个分时复用单元中,其中一个所述分时复用单元的选通线的数量以及开关晶体管的数量可以均为3。此时,该分时复用单元中的补偿电容的数量可以为2。
进一步地,所述N-1个补偿电容包括第一补偿电容以及N-2个第二补偿电容,其中,第一补偿电容的一端与第1个开关晶体管的第一端口电连接,第一补偿电容的另一端与第1个开关晶体管的第三端口电连接;第N-2个第二补偿电容的一端与第1个开关晶体管的第一端口电连接,第N-2个第二补偿电容的另一端与第N-1个开关晶体管的第三端口之间电连接。以所述开关晶体管均为N型为例,则所述第一补偿电容可以有1个,而第二补偿电容可以有N-2个。其中第一补偿电容的一端可与对应的开关晶体管的栅极电连接,该第一补偿电容的另一端可与对应的开关晶体管的漏极电连接。可以理解,在实际应用中,可以根据需要设置第一补偿电容以及第二补偿电容的数量,本申请对于第一补偿电容以及第二补偿电容的数量并不限定。
进一步地,所述第一补偿的电容的容值可以是第三开关晶体管的第三端口分别与第二开关晶体管的第一端口以及第一开关晶体管的第一端口之间的耦合电容之和。所述第一补偿的电容的容值也可以按照其他方式进行计算,根据实际需要进行调整,本申请并不限定。
进一步地,第N-2个第二补偿电容的容值为第一耦合容值与第二耦合容值之差,其中,所述第一耦合容值为第N个开关晶体管的第三端口分别与前N-1个开关晶体管的第一端口之间的N-1个耦合电容之和;所述第二耦合容值为第N-1个开关晶体管的第三端口分别与前N-2个开关晶体管的第一端口之间的N-2个耦合电容之和。上述过程可用下面一组公式表示如下:
C1’=Cp(N/N-1)+Cp(N/N-2)+……+Cp(N/1);
C2’=Cp(N/N-1)+Cp(N/N-2)+……+Cp(N/1)-Cp(2/1),
……,
C(N-2)’=Cp(N/N-1)+Cp(N/N-2)+……+Cp(N/1)-[Cp(N-1/N-2)+……+Cp(N-1/1)]。
其中,C1’可以表示第一个所述第二补偿电容,即图3中的C2;C(N-2)’可以表示第N-2个第二补偿电容。
图3示出本申请实施例的分时复用单元的示意图。
如图3所示,本申请实施例的一个分时复用单元可包括3个开关晶体管,分别是第一开关晶体管T1、第二开关晶体管T2以及开关晶体管T3。其中,第一开关晶体管的栅极与第一选通线De1电连接,第一开关晶体管的漏极与第一数据线DL1电连接;第二开关晶体管的栅极与第二选通线De2电连接,第二开关晶体管的漏极与第二数据线DL2电连接;第三开关晶体管的栅极与第三选通线De3电连接,第三开关晶体管的漏极与第三数据线DL3电连接。第一开关晶体管的源极、第二开关晶体管的源极以及第三开关晶体管的源极均与驱动信号Signal 1电连接。
参见图3,第二开关晶体管的漏极与第一开关晶体管的栅极之间存在耦合电容Cp21,第三开关晶体管的漏极与第一开关晶体管的栅极之间存在耦合电容Cp31,第三开关晶体管的漏极与第二开关晶体管的栅极之间存在耦合电容Cp32。由于Cp21、Cp31、Cp32容值不同,结构上也并不对称,因此会造成数据线DL1、数据线DL2以及数据线DL3中各自数据线上的数据信号存在差异,从而导致显示画面出现竖纹、横纹等显示不均匀的现象。
进一步地,参见图3,本申请实施例可在第一开关晶体管的栅极与该第一开关晶体管的漏极之间设置第一补偿电容C1,在第二开关晶体管的漏极与第一开关晶体管的栅极之间设置第二补偿电容C2。
示例性的,以N=3为例,第一补偿电容C1可根据下式计算:
C1=Cp31+Cp32;
进一步地,第一个第二补偿电容C2可根据下式进行计算:
C2=Cp31+Cp32-Cp21;
需要说明的是,对于图3,所述第一补偿电容以及第二补偿电容设置在数据线与选通线之间无跨线或跨线较少的一侧(即靠近子像素单元阵列的一侧)。通过在靠近子像素单元阵列的一侧增加第一补偿电容以及第二补偿电容,本申请实施例能够对分时复用单元输出的各条数据线上的数据信号进行补偿,保证所述各条数据线上的数据信号的一致性,进而避免所述各条数据线上的数据信号出现差异,消除显示画面显示不均匀的现象。
进一步地,所述N-1个补偿电容均为第三补偿电容,所述N-1个第三补偿电容中,任意一个所述第三补偿电容的一端与对应的开关晶体管的第一端口电连接,该第三补偿电容的另一端与对应的开关晶体管的第二端口电连接。
进一步地,第N-1个第三补偿电容的容值与所述分时复用单元中N-1个耦合电容相关联,其中,第N-1个第三补偿电容的容值为第N个开关晶体管的第三端口分别与前N-1个开关晶体管的第一端口之间的多个耦合电容之和。
图4示出本申请实施例的分时复用单元的示意图。
如图4所示,基本的电路结构与图3类似,不再赘述。不同的是,本申请实施例在第二开关晶体管的栅极与该第一开关晶体管的源极之间设置第一个第三补偿电容C1,在第三开关晶体管的栅极与该第三开关晶体管的源极之间设置第二个第三补偿电容C2。
示例性的,第一个第三补偿电容C1可根据下式计算:
C1=Cp21;
进一步地,第二个第三补偿电容C2可根据下式进行计算:
C2=Cp31+Cp32;
在一个示例中,参见图4,通过C1进行信号补偿,将进入DL2的Signal1信号拉高,从而抵消Cp21对DL2耦合造成的DL2信号降低;通过C2进行信号补偿,将进入DL3的Signal1信号拉高,从而抵消Cp31以及Cp32对DL3耦合造成的DL3信号降低;不同的新增补偿电容的大小等于耦合电容的大小,从而使补偿信号拉高的水准与耦合电容拉低的水准相同,使其互相抵消。
需要说明的是,对于图4,所述第三补偿电容设置在数据线与选通线之间跨线较多一侧(即靠近驱动信号的一侧)。通过在靠近驱动信号的一侧增加第三补偿电容,本申请实施例能够对分时复用单元输出的各条数据线上的数据信号进行补偿,保证所述各条数据线上的数据信号的一致性,进而避免所述各条数据线上的数据信号出现差异,消除显示画面显示不均匀的现象。
进一步地,所述显示面板还包括驱动单元,所述多个分时复用单元分别与所述驱动单元电连接,用于接收所述驱动单元输出的驱动信号。例如,所述驱动信号可以利用显示面板中的源驱动器产生。可以理解,本申请对于驱动信号如何产生并不限定。
进一步地,所述子像素单元阵列包括多个行列形式排列的子像素单元,各个所述子像素单元中设置有薄膜晶体管,其中,各个所述子像素单元中的薄膜晶体管的漏极分别与该子像素单元对应的数据线电连接。可以理解,本申请对于子像素单元阵列的具体结构并不限定。
此外,本申请还提供了一种显示终端,所述显示终端包括终端主体和所述显示面板,所述终端主体与所述显示面板相连接。
综上所述,本申请实施例通过在分时复用单元的多个开关晶体管中,部分所述开关晶体管的第一端口与该开关晶体管的第三端口之间设置第一补偿电容,该第一补偿电容对应的开关晶体管的第一端口与其他开关晶体管的第三端口之间设置一个或多个第二补偿电容,或者部分所述开关晶体管的第一端口与该开关晶体管的第二端口之间设置一个或多个第三补偿电容,能够对分时复用单元输出的各条数据线上的数据信号进行补偿,保证所述各条数据线上的数据信号的一致性,进而避免所述各条数据线上的数据信号出现差异,消除显示画面显示不均匀的现象,适用于多种类型的显示面板。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的显示面板及显示终端进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (7)

1.一种显示面板,其特征在于,所述显示面板包括子像素单元阵列以及多个分时复用单元,各个所述分时复用单元分别与所述子像素单元阵列电连接,各个所述分时复用单元包括多条选通线以及多个开关晶体管,所述多个分时复用单元中,一个所述分时复用单元的选通线的数量以及开关晶体管的数量均为N,N为大于或等于2的自然数,该分时复用单元中的补偿电容的数量为N-1,各个所述开关晶体管的第一端口为该开关晶体管的栅极,所述子像素单元阵列包括多条数据线,其中,
各个所述开关晶体管的第一端口分别与一条选通线电连接,各个所述开关晶体管的第二端口均与驱动信号电连接,各个所述开关晶体管的第三端口分别与所述子像素单元阵列中的一条数据线电连接;
所述多个开关晶体管中,部分所述开关晶体管的第一端口与该开关晶体管的第三端口之间设置有第一补偿电容,该第一补偿电容对应的开关晶体管的第一端口与其他开关晶体管的第三端口之间设置有一个或多个第二补偿电容;
N-1个补偿电容包括第一补偿电容以及N-2个第二补偿电容,其中,第一补偿电容的一端与第1个开关晶体管的第一端口电连接,第一补偿电容的另一端与第1个开关晶体管的第三端口电连接;第N-2个第二补偿电容的一端与第1个开关晶体管的第一端口电连接,第N-2个第二补偿电容的另一端与第N-1个开关晶体管的第三端口之间电连接;
第N-2个第二补偿电容的容值为第一耦合容值与第二耦合容值之差,其中,所述第一耦合容值为第N个开关晶体管的第三端口分别与前N-1个开关晶体管的第一端口之间的N-1个耦合电容之和;所述第二耦合容值为第N-1个开关晶体管的第三端口分别与前N-2个开关晶体管的第一端口之间的N-2个耦合电容之和;
或者,所述多个开关晶体管中,部分所述开关晶体管的第一端口与该开关晶体管的第二端口之间设置有一个或多个第三补偿电容,以对所述分时复用单元输出的各条数据线上的数据信号进行补偿。
2.根据权利要求1所述的显示面板,其特征在于,各个所述开关晶体管的第二端口为该开关晶体管的源极,各个所述开关晶体管的第三端口为该开关晶体管的漏极,
或者,各个所述开关晶体管的第一端口为该开关晶体管的栅极,各个所述开关晶体管的第二端口为该开关晶体管的漏极,各个所述开关晶体管的第三端口为该开关晶体管的源极。
3.根据权利要求1所述的显示面板,其特征在于,当部分所述开关晶体管的第一端口与该开关晶体管的第二端口之间设置有一个或多个第三补偿电容时,所述N-1个补偿电容均为第三补偿电容,所述N-1个第三补偿电容中,任意一个所述第三补偿电容的一端与对应的开关晶体管的第一端口电连接,该第三补偿电容的另一端与对应的开关晶体管的第二端口电连接。
4.根据权利要求3所述的显示面板,其特征在于,第N-1个第三补偿电容的容值与所述分时复用单元中N-1个耦合电容相关联,其中,
第N-1个第三补偿电容的容值为第N个开关晶体管的第三端口分别与前N-1个开关晶体管的第一端口之间的多个耦合电容之和。
5.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括驱动单元,所述多个分时复用单元分别与所述驱动单元电连接,用于接收所述驱动单元输出的驱动信号。
6.根据权利要求1所述的显示面板,其特征在于,所述子像素单元阵列包括多个行列形式排列的子像素单元,各个所述子像素单元中设置有薄膜晶体管,其中,各个所述子像素单元中的薄膜晶体管的漏极分别与该子像素单元对应的数据线电连接。
7.一种显示终端,其特征在于,所述显示终端包括终端主体和如权利要求1至6中任一项权利要求所述的显示面板,所述终端主体与所述显示面板相连接。
CN202210209282.0A 2022-03-04 2022-03-04 显示面板及显示终端 Active CN114530132B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210209282.0A CN114530132B (zh) 2022-03-04 2022-03-04 显示面板及显示终端

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210209282.0A CN114530132B (zh) 2022-03-04 2022-03-04 显示面板及显示终端

Publications (2)

Publication Number Publication Date
CN114530132A CN114530132A (zh) 2022-05-24
CN114530132B true CN114530132B (zh) 2023-07-25

Family

ID=81627426

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210209282.0A Active CN114530132B (zh) 2022-03-04 2022-03-04 显示面板及显示终端

Country Status (1)

Country Link
CN (1) CN114530132B (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107301850B (zh) * 2017-07-27 2019-10-29 南京中电熊猫平板显示科技有限公司 多路分用电路、液晶显示装置以及电容补偿方法
TWI646837B (zh) * 2017-09-14 2019-01-01 友達光電股份有限公司 抗干擾顯示面板和抗干擾線路
TWI652815B (zh) * 2017-12-18 2019-03-01 友達光電股份有限公司 顯示面板
CN109634010B (zh) * 2019-01-02 2022-01-18 南京京东方显示技术有限公司 一种显示装置
CN110930938B (zh) * 2019-12-23 2021-02-02 厦门天马微电子有限公司 一种显示面板及显示装置

Also Published As

Publication number Publication date
CN114530132A (zh) 2022-05-24

Similar Documents

Publication Publication Date Title
US7508479B2 (en) Liquid crystal display
KR101604140B1 (ko) 액정표시장치
US10923052B2 (en) Liquid crystal display device
KR101623593B1 (ko) 액정표시장치
CN100582881C (zh) 液晶显示装置及其驱动方法
RU2488865C9 (ru) Подложка, содержащая тонкопленочные транзисторы и жидкокристаллический дисплей, в котором использована такая подложка
EP2192572B1 (en) Method for driving display panel and display apparatus for performing the method
US8723786B2 (en) Liquid crystal display device, and method of driving liquid crystal display device
KR20080041089A (ko) 액정표시장치와 그 구동방법
KR20070122317A (ko) 액정 모듈, 액정 모듈의 구동 방법 및 액정표시장치
US8531377B2 (en) Liquid crystal display device having drive circuits with master/slave control
KR20060025785A (ko) 액정 표시 장치
KR20070120276A (ko) 액정표시장치
CN114530132B (zh) 显示面板及显示终端
US20230395035A1 (en) Gate driving circuit, display panel and display device
KR20150044514A (ko) 액정표시장치
CN114530133B (zh) 显示面板及显示终端
CN113589608B (zh) 显示面板及显示终端
US20170316747A1 (en) Display apparatus
CN114530134B (zh) 显示面板及显示终端
US20100039598A1 (en) Liquid crystal display panel
KR20140074121A (ko) 액정표시 장치
CN111025711A (zh) 一种波导显示液晶驱动电路、液晶显示装置和驱动方法
CN220731152U (zh) 电子纸显示装置、显示面板和显示装置
CN114509900B (zh) 显示面板、显示模组与显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant