CN114461461A - 故障诊断卡、方法、装置、设备、存储介质和程序产品 - Google Patents

故障诊断卡、方法、装置、设备、存储介质和程序产品 Download PDF

Info

Publication number
CN114461461A
CN114461461A CN202111632809.2A CN202111632809A CN114461461A CN 114461461 A CN114461461 A CN 114461461A CN 202111632809 A CN202111632809 A CN 202111632809A CN 114461461 A CN114461461 A CN 114461461A
Authority
CN
China
Prior art keywords
signal
control signal
fault diagnosis
fault
selection signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111632809.2A
Other languages
English (en)
Inventor
陈俊帆
贾晓寒
田野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dawning Information Industry Co Ltd
Original Assignee
Dawning Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dawning Information Industry Co Ltd filed Critical Dawning Information Industry Co Ltd
Priority to CN202111632809.2A priority Critical patent/CN114461461A/zh
Publication of CN114461461A publication Critical patent/CN114461461A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2247Verification or detection of system hardware configuration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/324Display of status information
    • G06F11/325Display of status information by lamps or LED's

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

本申请涉及一种故障诊断卡、方法、装置、设备、存储介质和程序产品,故障诊断卡插接在服务器主板上;故障诊断卡包括可编程逻辑器件和显示组件。故障诊断卡中的可编程逻辑器件接收服务器主板的输出信号,对输出信号进行译码和锁存处理后,得到控制信号,根据控制信号控制显示组件执行相应的故障显示操作。在本方案中,故障诊断卡无需线缆连接主板,便于维护,可实用性强,便于安装,且故障诊断卡包括可编程逻辑器件和显示组件,可编程逻辑器件可根据输出信号,对输出信号进行译码和锁存处理,可以实现精准显示服务器主板故障码的效果,故障诊断卡上的组成器件简单,可编程逻辑器件可充当译码器、锁存器、驱动器的功能,设计简单,降低成本。

Description

故障诊断卡、方法、装置、设备、存储介质和程序产品
技术领域
本申请涉及计算机技术领域,特别是涉及一种故障诊断卡、方法、装置、设备、存储介质和程序产品。
背景技术
随着服务器市场需求逐渐扩增,伴随着服务器的维护以及售后技术支持至关重要。服务器上电开启时,基本输入输出系统(Basic Input Output System,BIOS)会进行上电自检(Power On Self Test),简称POST。在POST过程中可能会出现一些在显示器上无法显示的故障,此时,需要通过服务器的诊断面板中的数码管进行诊断显示。
然而,现有的诊断面板通过线缆连接,不利于机台内部的布局,增加了基础成本和维护成本。
发明内容
基于此,有必要针对上述技术问题,提供一种降低服务器故障诊断基础成本和维护成本的故障诊断卡、方法、装置、设备、存储介质和程序产品。
第一方面,本申请提供一种故障诊断卡,故障诊断卡插接在服务器主板上;故障诊断卡包括可编程逻辑器件和显示组件;
可编程逻辑器件,用于接收服务器主板的输出信号,对输出信号进行译码和锁存处理后,得到控制信号;并根据控制信号控制显示组件执行相应的故障显示操作。
在本实施例中,故障诊断卡无需线缆连接主板,便于维护,可实用性强,便于安装,且故障诊断卡包括可编程逻辑器件和显示组件,可编程逻辑器件可根据输出信号,对输出信号进行译码和锁存处理,可以实现精准显示服务器主板故障码的效果,此外,故障诊断卡上的组成器件简单,可编程逻辑器件可充当译码器、锁存器、驱动器的功能,无需复杂的外围电路设计,设计简单,降低成本。
在其中一个可选的实施例中,故障诊断插卡还包括转接卡;故障诊断插卡通过转接卡插接在服务器主板上。
在本实施例中,故障诊断卡通过转接卡与服务器主板连接,无需线缆连接主板,设计简单,降低成本,便于维护,可实用性强。
在其中一个可选的实施例中,显示组件包括数码管,数码管与可编程逻辑器件连接;
可编程逻辑器件,用于对输出信号中的位选信号和段选信号进行译码和锁存处理后,得到控制信号;并根据控制信号控制数码管执行故障显示操作。
在本实施例中,可编程逻辑器件对位选信号和段选信号进行译码和锁存处理,处理之后的控制信号为增强稳定后的信号,提升数码管的显示驱动能力。
在其中一个可选的实施例中,故障诊断卡还包括转换电路;转换电路的输入端与可编程逻辑器件的输出端连接,转换电路的输出端与数码管的输入端连接;
转换电路,用于控制信号进行电平转换,得到转换后的控制信号;
数码管,用于根据转换后的控制信号执行故障显示操作。
在本实施例中,通过转换电路对可编程逻辑器件输出的经过译码锁存的段选信号和位选信号进行电平取反,并将电平取反后的段选信号和位选信号输出到数码管进行显示,实现了数码管的正置显示。
第二方面,本申请提供了一种故障诊断方法,该方法包括:
获取服务器主板的输出信号;
对输出信号进行译码和锁存处理后,得到控制信号;
根据控制信号执行相应的故障显示操作。
在本方法中,计算机设备可以直接根据服务器主板输出的信号进行信号译码和锁存处理,从而控制显示组件进行故障码显示,不需要增设译码器、锁存器、驱动器的器件,降低了服务器主板的故障诊断成本。
在其中一个可选的实施例中,输出信号包括位选信号和段选信号;对输出信号进行译码和锁存处理后,得到控制信号,包括:
对位选信号和段选信号分别进行译码和锁存处理,得到控制信号;
根据控制信号执行相应的故障显示操作,包括:
根据控制信号控制数码管执行故障显示操作。
在本实施例中,可编程逻辑器件对位选信号和段选信号进行译码和锁存处理,处理之后的控制信号为增强稳定后的信号,提升数码管的显示驱动能力。
在其中一个可选的实施例中,对位选信号和段选信号分别进行译码和锁存处理,得到控制信号,包括:
在段选信号的持续低电平的情况下,对段选信号的波形进行检测;
在检测到段选信号的从低电平跳转至高电平时,根据位选信号的周期和占空比,对段选信号、位选信号进行周期采样,得到译码之后的输出信号;
对译码后的输出信号进行锁存处理,得到控制信号。
在本实施例中,可编程逻辑器件对位选信号和段选信号进行译码和锁存处理,处理之后的控制信号为增强稳定后的信号,提升数码管的显示驱动能力。
在其中一个可选的实施例中,对译码后的输出信号进行锁存处理,得到控制信号,包括:
将译码后的输出信号进行预设第二时长的锁存处理,得到锁存后的输出信号;
将锁存后的输出信号按照预设的输出频率输出,得到控制信号。
在本实施例中,可编程逻辑器件对位选信号和段选信号进行译码和锁存处理,处理之后的控制信号为增强稳定后的信号,提升数码管的显示驱动能力。
在其中一个可选的实施例中,根据控制信号控制数码管执行故障显示操作,包括:
对控制信号进行电平转换,得到转换后的控制信号;
根据转换后的控制信号执行故障显示操作。
在本实施例中,通过转换电路对可编程逻辑器件输出的经过译码锁存的段选信号和位选信号进行电平取反,并将电平取反后的段选信号和位选信号输出到数码管进行显示,实现了数码管的正置显示。
第三方面,本申请还提供了一种故障诊断装置,该装置包括:
获取模块,用于获取服务器主板的输出信号;
处理模块,用于对输出信号进行译码和锁存处理后,得到控制信号;
显示模块,用于根据控制信号执行相应的故障显示操作。
第四方面,本申请还提供了一种计算机设备。所述计算机设备包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现以下第二方面提供的方法。
第五方面,本申请还提供了一种计算机可读存储介质。所述计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现第二方面提供的方法。
第六方面,本申请还提供了一种计算机程序产品。所述计算机程序产品,包括计算机程序,该计算机程序被处理器执行时实现第二方面提供的方法。
上述故障诊断卡、方法、装置、设备、存储介质和程序产品,故障诊断卡插接在服务器主板上;故障诊断卡包括可编程逻辑器件和显示组件。故障诊断卡中的可编程逻辑器件接收服务器主板的输出信号,对输出信号进行译码和锁存处理后,得到控制信号,根据控制信号控制显示组件执行相应的故障显示操作。在本方案中,故障诊断卡无需线缆连接主板,便于维护,可实用性强,便于安装,且故障诊断卡包括可编程逻辑器件和显示组件,可编程逻辑器件可根据输出信号,对输出信号进行译码和锁存处理,可以实现精准显示服务器主板故障码的效果,此外,故障诊断卡上的组成器件简单,可编程逻辑器件可充当译码器、锁存器、驱动器的功能,无需复杂的外围电路设计,设计简单,降低成本。
附图说明
图1为一个实施例中故障诊断卡的结构示意图;
图2为另一个实施例中故障诊断卡的结构示意图;
图3为另一个实施例中故障诊断卡的结构示意图;
图4为一个实施例中段选信号和位选信号对应的结构示意图;
图5为一个实施例中段选信号和位选信号的波形示意图;
图6为另一个实施例中故障诊断卡的结构示意图;
图7为一个实施例中故障诊断方法的环境示意图;
图8为一个实施例中故障诊断方法的流程示意图;
图9为另一个实施例中故障诊断方法的流程示意图;
图10为另一个实施例中故障诊断方法的流程示意图;
图11为另一个实施例中故障诊断方法的流程示意图;
图12为另一个实施例中故障诊断方法的流程示意图;
图13为另一个实施例中故障诊断方法的流程示意图;
图14为一个实施例中故障诊断装置的结构框图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
随着服务器市场需求逐渐扩增,伴随着服务器的维护以及售后技术支持至关重要。在服务器中,通常通过服务器上的故障灯来确定服务器是否存在故障。服务器上电开启时,基本输入输出系统(Basic Input Output System,BIOS)会进行上电自检(Power OnSelf Test),简称POST。在POST过程中可能会出现一些在显示器上无法显示的故障,此时,需要通过服务器的诊断面板中的数码管进行诊断显示。
数码管作为服务器开机BIOS POST阶段的诊断面板的故障显示,通过LPC(Low pincount Bus)信号传到解码芯片进行解析显示出不同的数码,不断的发送到IO空间的0x80地址,也称为port 80故障码。数码管的显示结果分别对应于POST阶段中服务器不同模块的自检结果,便于根据数码管的显示结果定位服务器故障点。
目前,服务器的诊断面板中大多数都是通过线缆连接到服务器主板上,现有的诊断面板通过线缆连接,增加了成本,且不利于机台内部的布局,需要维护线缆以及诊断面板两个部分,维护复杂不方便;并且,通过复杂的非逻辑控制芯片的电路设计来实现数码管的显示,增加了数码管显示的复杂性。
为解决上述问题,本实施例提供一种故障诊断卡,如图1所示,故障诊断卡插接在服务器主板上;故障诊断卡包括可编程逻辑器件和显示组件。
可编程逻辑器件,用于接收服务器主板的输出信号,对输出信号进行译码和锁存处理后,得到控制信号;并根据控制信号控制显示组件执行相应的故障显示操作。
可选地,可编程逻辑器件可以为微控制单元(Micro Control Unit,MCU)、复杂可编程逻辑器件(Complex Programmable Logic Device,CPLD)、现场可编程门阵列(FieldProgrammable Gate Array,FPGA)和异步响应方式(Asynchronous Response Mode,ARM)、逻辑控制芯片等其中一种。显示组件可以为数码管、LED、二极管等。
示例性地,故障诊断卡以插接的方式与服务器主板连接,故障诊断卡接收服务器主板中基板管理控制器(Baseboard Management Controller,BMC)的输出信号,如图1所示。BMC将输出信号传输至故障诊断卡的可编程逻辑器件中,可编程逻辑器件对输出信号进行译码和锁存处理后,得到控制信号;并根据控制信号控制显示组件执行相应的80port故障码的显示操作。需要说明的是,本实施例中均是对80PORT码进行解码输出的过程。
服务器主板启动时,BIOS会将服务器主板中80端口输出码80PORT码发送到桥片,桥片将接收到的各个端口的地址编码以LPC信号输出,经过BMC解码定位故障位置,基于故障位置得到输出信号,将输出信号传输至故障诊断卡的可编程逻辑器件中。以某一平台服务器机型为例,其对应的80端口输出码80PORT码见如下表1。
表1
Figure BDA0003440712470000061
Figure BDA0003440712470000071
由于BMC的输出信号的频率最大只能调整到1KHz左右,无法达到人眼观测的频率范围,因此,可编程逻辑器件在接收到输出信号之后,需要对该输出信号进行译码和锁存处理,从而输出译码和锁存处理后的控制信号,目的在于,可编程逻辑器件将BMC输出信号以可见频率稳定输出至显示组件中,以使显示组件显示对应的故障编码。
上述故障诊断卡,故障诊断卡插接在服务器主板上;故障诊断卡包括可编程逻辑器件和显示组件。故障诊断卡中的可编程逻辑器件接收服务器主板的输出信号,对输出信号进行译码和锁存处理后,得到控制信号,根据控制信号控制显示组件执行相应的故障显示操作。在本方案中,故障诊断卡无需线缆连接主板,便于维护,可实用性强,便于安装,且故障诊断卡包括可编程逻辑器件和显示组件,可编程逻辑器件可根据输出信号,对输出信号进行译码和锁存处理,可以实现精准显示服务器主板故障码的效果,此外,故障诊断卡上的组成器件简单,可编程逻辑器件可充当译码器、锁存器、驱动器的功能,无需复杂的外围电路设计,设计简单,降低成本。
为了减少线缆连接,还可以通过转接卡实现故障诊断卡与服务器主板的连接。在其中一个可选的实施例中,如图2所示,故障诊断插卡还包括转接卡;故障诊断插卡通过转接卡插接在服务器主板上。
可选地,转接卡可以为Riser卡或其他转接卡,用于实现服务器主板中BMC与故障诊断卡可编程逻辑器件的连接。
在本实施例中,故障诊断卡通过转接卡与服务器主板连接,无需线缆连接主板,设计简单,降低成本,便于维护,可实用性强。
通过数码显示端口故障码,可以使得工作人员根据端口故障码确定服务器主板中的故障端口,在其中一个可选的实施例中,如图3所示,显示组件包括数码管,数码管与可编程逻辑器件连接;
可编程逻辑器件,用于对输出信号中的位选信号和段选信号进行译码和锁存处理后,得到控制信号;并根据控制信号控制数码管执行故障显示操作。
可选地,数码管可以包括一位或多位,在数码管包括多位的情况下,用于控制数码管的信号包括段选信号和位选信号。示例性地,本实施例以数码管包括高位和低位两位数码来举例说明。可参考图4所示,图4中给出了包括两位数码的数码管示意图,DIG1用于指示显示高四位数字信号,DIG2用于指示显示低四位数字信号,A、B、C、D、E、F、G代表数码管的7个段选位置,可选地,数码管的显示频率可以为1KHz,DP为小数点,无需显示。
在显示组件为数码管的场景下,服务器主板中的BMC可以根据接收到的LPC信号,解码得到数码管对应的段选信号LED_PORT_80_A~LED_PORT_80_G、以及数码管的两个位选信号LED_PORT_80_DG_L、LED_PORT_80_DG_H。
可选地,以LPC信号携带0X10为例,BMC接收到该LPC信号之后,将16进制的0X10进行解码,得到对应的二级制数据00010000,根据二级制数据00010000确定高四位为0001,低四位为0000,以位选信号LED_PORT_80_DG_H为高位选信号,LED_PORT_80_DG_L为低位选信号,0为低电平,1位高电平为例说明,输出LED_PORT_80_DG_H为高电平、LED_PORT_80_DG_L为低电平,1对应的段选信号LED_PORT_80_A~LED_PORT_80_G至可编程逻辑器件中。
可选地,BMC输出的7个段选信号和2个位选信号对应的管脚与可编程逻辑器件对应的管脚的连接关系表可参考表2所示,其中,以可编程逻辑器件为CPLD来举例说明。
表2
Figure BDA0003440712470000091
BMC通过与CPLD的管脚连接,将位选信号和段选信号传输至CPLD中,CPLD对位选信号和段选信号进行信号处理,得到控制信号,并根据控制信号控制数码管执行故障显示操作。
可选地,以可编程逻辑器件为CPLD、显示组件为数码管为例来说明,表3中给出了一种实施例下CPLD与数码管的管脚连接关系。
表3
Figure BDA0003440712470000101
表3中0~F为数码管显示的数字,80_A~80_L为LED_CPLD_PORT_80_A~LED_CPLD_PORT_80_DG_L的简称。以显示0为例,数码管的7位段选信号电平分别为LLLLLLH(L为低电平,H为高电平,对应数字信号分别是0,1)。以BMC输出LED_PORT_80_B、LED_PORT_80_H、LED_PORT_80_L三个信号波形为例(其他段选信号与段选信号B类似),如图5所示,可编程逻辑器件(CPLD)基于输出信号LED_PORT_80_B、LED_PORT_80_H、LED_PORT_80_L进行译码锁存处理。
由于数码管端位选信号H和L高低电平决定数码管是否显示,即都为低电平,段选信号的二级管才会导通。对于CPLD输出而言,需要反向译码,位选信号H和L都为高电平。因此,以此两个信号进行处理来判断段选信号A~G。由图5可以,从上至下,第一行所对应的波形信号为LED_PORT_80_B信号;第二行所对应的波形信号为LED_PORT_80_H信号,第三行所对应的波形信号为LED_PORT_80_L信号。可见,段选信号LED_PORT_80_B有一段持续的低电平,在持续的低电平过后,LED_PORT_80_B的其他波形与位选信号LED_PORT_80_H和LED_PORT_80_L的周期以及占空比一致。基于此,为确保段选信号与位选信号的采集频率一致,CPLD可以根据持续低电平的时长,例如,这里可以为2.06ms,持续2.06ms获取该信号低电平,可选地,CPLD可以将该持续低电平以1ms的方波输出。
示例性地,CPLD分别对LED_PORT_80_H和LED_PORT_80_L的上升沿进行计数采样,确定位选信号的周期以及占空比,在检测到段选信号LED_PORT_80_B的持续低电平时,将该持续低电平以1ms的方波输出。在检测段选信号LED_PORT_80_B从低电平跳转至高电平时,按照位选信号的周期以及占空比,对位选信号LED_PORT_80_H和LED_PORT_80_L、段选信号LED_PORT_80_B进行采样,将段选信号LED_PORT_80_B赋值给寄存器变量进行锁存,这里锁存时长可以为1ms,在锁存之后,按照预设的频率,例如1KHz,输出段选信号LED_PORT_80_B。同时,对于输出的位选信号LED_PORT_80_H和LED_PORT_80_L,用1us的方波对位选信号LED_PORT_80_H和LED_PORT_80_L进行采样,位选信号LED_PORT_80_H直接赋给寄存器,位选信号LED_PORT_80_L取反赋给寄存器。从而CPLD将寄存器中读取段选信号LED_PORT_80_B、位选信号LED_PORT_80_H、位选信号LED_PORT_80_L输出至数码管进行故障码显示。
在本实施例中,可编程逻辑器件以1ms的方波进行采样,由中间寄存器对段选信号LED_PORT_80_B、位选信号LED_PORT_80_H、位选信号LED_PORT_80_L进行锁存,输出的段选信号LED_PORT_80_B、位选信号LED_PORT_80_H、位选信号LED_PORT_80_L为增强稳定后的信号,提升数码管的显示驱动能力。
由于故障诊断卡是通过转接卡插接在服务器的主板上,故障诊断卡背面朝上,因此两位数码管是倒置的,段选信号和位选信号状态与正常的正置是不一样的。为了实现倒置与正置的数码管显示效果相同,在其中一个可选的实施例中,如图6所示,故障诊断卡还包括转换电路;转换电路的输入端与可编程逻辑器件的输出端连接,转换电路的输出端与数码管的输入端连接。
转换电路,用于控制信号进行电平转换,得到转换后的控制信号;
数码管,用于根据转换后的控制信号执行故障显示操作。
可选地,转换电路可通过复合场效应管dual mos来实现。复合场效应管的栅极作为信号输入端,漏级作为信号输出端,可实现对段选信号和位选信号的取反效果。示例性地,数码管为两位共阴极数码管,段选信号为高电平,位选为低电平时数码管点亮。
在本实施例中,可编程逻辑器件将经过译码锁存的段选信号和位选信号输出至复合场效应管的栅极中,段选信号和位选信号经过复合场效应管的漏级输出,得到电平取反之后的段选信号和位选信号,输出至数码管中进行故障码显示。
在本实施例中,通过转换电路对可编程逻辑器件输出的经过译码锁存的段选信号和位选信号进行电平取反,并将电平取反后的段选信号和位选信号输出到数码管进行显示,实现了数码管的正置显示。
本申请实施例提供的故障诊断方法,可以应用于如图7所示的应用环境中。在一个实施例中,提供了一种计算机设备,该计算机设备可以是服务器,其内部结构图可以如图7所示。该计算机设备包括通过系统总线连接的处理器、存储器和网络接口。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质和内存储器。该非易失性存储介质存储有操作系统、计算机程序和数据库。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的数据库用于存储故障诊断数据。该计算机设备的网络接口用于与外部的终端通过网络连接通信。该计算机程序被处理器执行时以实现一种故障诊断方法。
本领域技术人员可以理解,图7中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的计算机设备的限定,具体的计算机设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
在一个实施例中,如图8所示,提供了一种故障诊断方法,以该方法应用于图7中的计算机设备为例进行说明,包括以下步骤:
步骤201,获取服务器主板的输出信号。
在本实施例中,服务器主板启动时,BIOS会将服务器主板中80端口输出码发送到桥片,桥片将接收到的各个端口的地址编码以LPC信号输出,经过BMC解码定位故障位置,基于故障位置得到输出信号,将输出信号传输至故障诊断卡的可编程逻辑器件中。
步骤202,对输出信号进行译码和锁存处理后,得到控制信号。
在本实施例中,可编程逻辑器件在接收到输出信号之后,需要对该输出信号进行译码和锁存处理,从而输出译码和锁存处理后的控制信号,目的在于,可编程逻辑器件将BMC输出信号以可见频率稳定输出至显示组件中,以使显示组件显示对应的故障编码。
可选地,输出信号包括位选信号和段选信号;计算机设备对输出信号进行译码和锁存处理后,得到控制信号,包括:
步骤301,对位选信号和段选信号分别进行译码和锁存处理,得到控制信号。
可选地,如图10所示,对位选信号和段选信号分别进行译码和锁存处理,得到控制信号,包括:
步骤401,在段选信号的持续低电平的情况下,对段选信号的波形进行检测。
在本实施例中,计算机设备接收到的段选信号和位选信号中,段选信号的波形特征为存在一段持续的低电平,在持续的低电平过后,段选信号的其他波形与位选信号的周期以及占空比一致。在这种情况下,计算机设备对段选信号的波形进行检测。
步骤402,在检测到段选信号的从低电平跳转至高电平时,根据位选信号的周期和占空比,对段选信号、位选信号进行周期采样,得到译码之后的输出信号。
在本实施例中,在检测到段选信号的从低电平跳转至高电平时,也即,检测到段选信号的持续的低电平结束时,基于位选信号的周期和占空比,对段选信号和位选信号进行周期性采样,得到译码之后的段选信号和位选信号。
步骤403,对译码后的输出信号进行锁存处理,得到控制信号。
示例性地,锁存处理指的是将信号暂时赋值到寄存器中,然后以一定的输出频率进行信号输出。
可选地,如图11所示,对译码后的输出信号进行锁存处理,得到控制信号,包括:
步骤501,将译码后的输出信号进行预设第二时长的锁存处理,得到锁存后的输出信号;
步骤502,将锁存后的输出信号按照预设的输出频率输出,得到控制信号。
在本实施例中,在本实施例中,计算机设备将段选信号赋值给寄存器变量进行第二时长的锁存,这里第二时长可以为1ms,在锁存之后,按照预设的频率,例如1KHz,输出段选信号,同时,将位选信号直接赋给寄存器进行锁存,输出位选信号,得到锁存后的段选信号和位选信号。
步骤302,根据控制信号控制数码管执行故障显示操作。
在本实施例中,计算机设备将寄存器中读取段选信号和位选信号输出至数码管中,控制数码管中对应的引脚的电平处于相应的状态,从而实现故障码的显示。
步骤203,根据控制信号执行相应的故障显示操作。
在本实施例中,计算机设备将控制信号输出至显示组件中,以显示相应的故障码,使得工作人员基于故障码与服务器主板的映射关系,确定服务器主板的故障位置。示例性地,显示组件可以为数码管,计算机设备控制数码管的段选信号和位选信号,用于输出故障数码,来确定服务器主板的故障位置;或者,显示组件还可以为LED,计算机设备控制LED显示相应的地址信息,来该地址对应的服务器主板的故障位置,本实施例对比不做限定。
上述故障诊断方法中,计算机设备获取服务器主板的输出信号,对输出信号进行译码和锁存处理后,得到控制信号,根据控制信号执行相应的故障显示操作。在本方法中,计算机设备可以直接根据服务器主板输出的信号进行信号译码和锁存处理,从而控制显示组件进行故障码显示,不需要增设译码器、锁存器、驱动器的器件,降低了服务器主板的故障诊断成本。
由于故障诊断卡是通过转接卡插接在服务器的主板上,故障诊断卡背面朝上,因此两位数码管是倒置的,段选信号和位选信号状态与正常的正置是不一样的。为了实现倒置与正置的数码管显示效果相同,在其中一个可选的实施例中,如图12所示,根据控制信号控制数码管执行故障显示操作,包括:
步骤601,对控制信号进行电平转换,得到转换后的控制信号。
可选地,计算机设备可以将控制信号输入至转换电路中进行电平转换,这里电平转换可以理解为电平的取反处理,也即,将高电平取反得到低电平,将低电平取反得到高电平。
示例性地,转换电路可通过复合场效应管dual mos来实现。复合场效应管的栅极作为信号输入端,漏级作为信号输出端,可实现对段选信号和位选信号的取反效果。示例性地,数码管为两位共阴极数码管,段选信号为高电平,位选为低电平时数码管点亮。
步骤602,根据转换后的控制信号执行故障显示操作。
在本实施例中,可编程逻辑器件将经过译码锁存的段选信号和位选信号输出至复合场效应管的栅极中,段选信号和位选信号经过复合场效应管的漏级输出,得到电平取反之后的段选信号和位选信号,输出至数码管中进行故障码显示。
在本实施例中,通过转换电路对可编程逻辑器件输出的经过译码锁存的段选信号和位选信号进行电平取反,并将电平取反后的段选信号和位选信号输出到数码管进行显示,实现了数码管的正置显示。
为了更好的说明上述方法,如图13所示,本实施例提供一种故障诊断方法,具体包括:
S101、获取服务器主板的输出信号;输出信号包括段选信号和位选信号;
S102、在段选信号的持续低电平的情况下,对段选信号的波形进行检测;
S103、在检测到段选信号的从低电平跳转至高电平时,根据位选信号的周期和占空比,对段选信号、位选信号进行周期采样,得到译码之后的输出信号;
S104、将译码后的输出信号进行预设第二时长的锁存处理,得到存储后的输出信号;
S105、将锁存后的输出信号按照预设的输出频率输出,得到控制信号;
S106、对控制信号进行电平转换,得到转换后的控制信号;
S107、根据转换后的控制信号执行故障显示操作。
在本实施例中,故障诊断卡无需线缆连接主板,便于维护,可实用性强,便于安装,且故障诊断卡包括可编程逻辑器件和显示组件,可编程逻辑器件可根据输出信号,对输出信号进行译码和锁存处理,可以实现精准显示服务器主板故障码的效果,此外,故障诊断卡上的组成器件简单,可编程逻辑器件可充当译码器、锁存器、驱动器的功能,无需复杂的外围电路设计,设计简单,降低成本。
上述实施例提供的故障诊断方法,其实现原理和技术效果与上述方法实施例类似,在此不再赘述。
应该理解的是,虽然如上所述的各实施例所涉及的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,如上所述的各实施例所涉及的流程图中的至少一部分步骤可以包括多个步骤或者多个阶段,这些步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤中的步骤或者阶段的至少一部分轮流或者交替地执行。
基于同样的发明构思,本申请实施例还提供了一种用于实现上述所涉及的故障诊断方法的故障诊断装置。该装置所提供的解决问题的实现方案与上述方法中所记载的实现方案相似,故下面所提供的一个或多个故障诊断装置实施例中的具体限定可以参见上文中对于故障诊断方法的限定,在此不再赘述。
在一个实施例中,如图14所示,提供了一种故障诊断装置,包括:
获取模块01,用于获取服务器主板的输出信号;
处理模块02,用于对输出信号进行译码和锁存处理后,得到控制信号;
显示模块03,用于根据控制信号执行相应的故障显示操作。
在其中一个可选的实施例中,输出信号包括位选信号和段选信号;处理模块02,用于对位选信号和段选信号分别进行译码和锁存处理,得到控制信号;显示模块03,用于根据控制信号控制数码管执行故障显示操作。
在其中一个可选的实施例中,处理模块02,用于在段选信号的持续低电平的情况下,对段选信号的波形进行检测;在检测到段选信号的从低电平跳转至高电平时,根据位选信号的周期和占空比,对段选信号、位选信号进行周期采样,得到译码之后的输出信号;对译码后的输出信号进行锁存处理,得到控制信号。
在其中一个可选的实施例中,处理模块02,用于将译码后的输出信号进行预设第二时长的锁存处理,得到锁存后的输出信号;将锁存后的输出信号按照预设的输出频率输出,得到控制信号。
在其中一个可选的实施例中,显示模块03,用于对控制信号进行电平转换,得到转换后的控制信号;根据转换后的控制信号执行故障显示操作。
上述故障诊断装置中的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于计算机设备中的处理器中,也可以以软件形式存储于计算机设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
在一个实施例中,提供了一种计算机设备,包括存储器和处理器,存储器中存储有计算机程序,该处理器执行计算机程序时实现以下步骤:
获取服务器主板的输出信号;
对输出信号进行译码和锁存处理后,得到控制信号;
根据控制信号执行相应的故障显示操作。
上述实施例提供的计算机设备,其实现原理和技术效果与上述方法实施例类似,在此不再赘述。
在一个实施例中,提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现以下步骤:
获取服务器主板的输出信号;
对输出信号进行译码和锁存处理后,得到控制信号;
根据控制信号执行相应的故障显示操作。
上述实施例提供的计算机可读存储介质,其实现原理和技术效果与上述方法实施例类似,在此不再赘述。
在一个实施例中,提供了一种计算机程序产品,包括计算机程序,该计算机程序被处理器执行时实现以下步骤:
获取服务器主板的输出信号;
对输出信号进行译码和锁存处理后,得到控制信号;
根据控制信号执行相应的故障显示操作。
上述实施例提供的计算机程序产品,其实现原理和技术效果与上述方法实施例类似,在此不再赘述。
需要说明的是,本申请所涉及的用户信息(包括但不限于用户设备信息、用户个人信息等)和数据(包括但不限于用于分析的数据、存储的数据、展示的数据等),均为经用户授权或者经过各方充分授权的信息和数据。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、数据库或其它介质的任何引用,均可包括非易失性和易失性存储器中的至少一种。非易失性存储器可包括只读存储器(Read-OnlyMemory,ROM)、磁带、软盘、闪存、光存储器、高密度嵌入式非易失性存储器、阻变存储器(ReRAM)、磁变存储器(Magnetoresistive Random Access Memory,MRAM)、铁电存储器(Ferroelectric Random Access Memory,FRAM)、相变存储器(Phase Change Memory,PCM)、石墨烯存储器等。易失性存储器可包括随机存取存储器(Random Access Memory,RAM)或外部高速缓冲存储器等。作为说明而非局限,RAM可以是多种形式,比如静态随机存取存储器(Static Random Access Memory,SRAM)或动态随机存取存储器(Dynamic RandomAccess Memory,DRAM)等。本申请所提供的各实施例中所涉及的数据库可包括关系型数据库和非关系型数据库中至少一种。非关系型数据库可包括基于区块链的分布式数据库等,不限于此。本申请所提供的各实施例中所涉及的处理器可为通用处理器、中央处理器、图形处理器、数字信号处理器、可编程逻辑器、基于量子计算的数据处理逻辑器等,不限于此。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请的保护范围应以所附权利要求为准。

Claims (10)

1.一种故障诊断卡,其特征在于,所述故障诊断卡插接在服务器主板上;所述故障诊断卡包括可编程逻辑器件和显示组件;
所述可编程逻辑器件,用于接收所述服务器主板的输出信号,对所述输出信号进行译码和锁存处理后,得到控制信号;并根据所述控制信号控制所述显示组件执行相应的故障显示操作。
2.根据权利要求1所述的故障诊断卡,其特征在于,所述故障诊断插卡还包括转接卡;所述故障诊断插卡通过所述转接卡插接在所述服务器主板上。
3.根据权利要求1或2所述的故障诊断卡,其特征在于,所述显示组件包括数码管,所述数码管与所述可编程逻辑器件连接;
所述可编程逻辑器件,用于对所述输出信号中的位选信号和段选信号进行译码和锁存处理后,得到控制信号;并根据所述控制信号控制所述数码管执行所述故障显示操作。
4.根据权利要求3所述的故障诊断卡,其特征在于,所述故障诊断卡还包括转换电路;所述转换电路的输入端与所述可编程逻辑器件的输出端连接,所述转换电路的输出端与所述数码管的输入端连接;
所述转换电路,用于所述控制信号进行电平转换,得到转换后的控制信号;
所述数码管,用于根据所述转换后的控制信号执行所述故障显示操作。
5.一种故障诊断方法,其特征在于,所述方法包括:
获取服务器主板的输出信号;
对所述输出信号进行译码和锁存处理后,得到控制信号;
根据所述控制信号执行相应的故障显示操作。
6.根据权利要求5所述的方法,其特征在于,所述输出信号包括位选信号和段选信号;对所述输出信号进行译码和锁存处理后,得到控制信号,包括:
对所述位选信号和所述段选信号分别进行译码和锁存处理,得到所述控制信号;
所述根据所述控制信号执行相应的故障显示操作,包括:
根据所述控制信号控制数码管执行所述故障显示操作。
7.根据权利要求6所述的方法,其特征在于,所述对所述位选信号和所述段选信号分别进行译码和锁存处理,得到所述控制信号,包括:
在所述段选信号的持续低电平的情况下,对所述段选信号的波形进行检测;
在检测到所述段选信号的从低电平跳转至高电平时,根据所述位选信号的周期和占空比,对所述段选信号、所述位选信号进行周期采样,得到译码之后的输出信号;
对所述译码后的输出信号进行锁存处理,得到所述控制信号。
8.根据权利要求7所述的方法,其特征在于,所述对所述译码后的输出信号进行锁存处理,得到所述控制信号,包括:
将所述译码后的输出信号进行预设第二时长的锁存处理,得到锁存后的输出信号;
将所述锁存后的输出信号按照预设的输出频率输出,得到所述控制信号。
9.根据权利要求7所述的方法,其特征在于,所述根据所述控制信号控制数码管执行所述故障显示操作,包括:
对所述控制信号进行电平转换,得到转换后的控制信号;
根据所述转换后的控制信号执行所述故障显示操作。
10.一种故障诊断装置,其特征在于,所述装置包括:
获取模块,用于获取服务器主板的输出信号;
处理模块,用于对所述输出信号进行译码和锁存处理后,得到控制信号;
显示模块,用于根据所述控制信号执行相应的故障显示操作。
CN202111632809.2A 2021-12-28 2021-12-28 故障诊断卡、方法、装置、设备、存储介质和程序产品 Pending CN114461461A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111632809.2A CN114461461A (zh) 2021-12-28 2021-12-28 故障诊断卡、方法、装置、设备、存储介质和程序产品

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111632809.2A CN114461461A (zh) 2021-12-28 2021-12-28 故障诊断卡、方法、装置、设备、存储介质和程序产品

Publications (1)

Publication Number Publication Date
CN114461461A true CN114461461A (zh) 2022-05-10

Family

ID=81408130

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111632809.2A Pending CN114461461A (zh) 2021-12-28 2021-12-28 故障诊断卡、方法、装置、设备、存储介质和程序产品

Country Status (1)

Country Link
CN (1) CN114461461A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116126571A (zh) * 2022-12-13 2023-05-16 中科可控信息产业有限公司 故障诊断方法、故障监测电路和服务器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116126571A (zh) * 2022-12-13 2023-05-16 中科可控信息产业有限公司 故障诊断方法、故障监测电路和服务器

Similar Documents

Publication Publication Date Title
TWI620061B (zh) 伺服器的偵錯裝置及其偵錯方法
WO2014150636A1 (en) Vector indirect element vertical addressing mode with horizontal permute
CN114461461A (zh) 故障诊断卡、方法、装置、设备、存储介质和程序产品
KR100495755B1 (ko) 미리 정의된 정지점 조건의 발생시에 신호를 감시하는메모리를 이용하는 디지털 회로
CN111766510B (zh) 一种便携式数字芯片自动测试系统及其工作方法
TWI438621B (zh) Bios post代碼顯示系統及方法
CN1244864C (zh) 具有开机除错功能的信息处理系统及其开机除错方法
CN109669830B (zh) 一种用于内存的物理检测方法及终端设备
US7716543B2 (en) Methods and systems for eliminating test system reboots between functional tests of host adapter boards
TW200535601A (en) A system and a method for decoding port data
CN109215607B (zh) 显示面板的驱动方法、装置及计算机设备
CN109696614B (zh) 电路测试优化方法及装置
CN113724808B (zh) 医学调查问卷生成方法、装置、电子设备及存储介质
GB2099618A (en) Algorithmic word generator
US10204029B2 (en) Stack pattern breakpoint in COBOL
US10748245B1 (en) Scaling a fixed font used by a firmware interface
US6112316A (en) System for use of bus parking states to communicate diagnostic information
CN114442987B (zh) 设备控制方法、装置、计算机设备、存储介质和程序产品
CN103474045A (zh) 用于显示设备的数据存取装置
JPH0450784A (ja) 半導体集積回路
TWI804301B (zh) 基本輸入輸出系統的驗證系統及其驗證方法
CN109597740B (zh) 调试代码的显示方法、装置和计算机设备
JP2003141897A (ja) メモリの検査装置および方法およびプログラム記憶媒体およびプログラム
US20080022158A1 (en) Display system and method for displaying self-testing message
CN106293672A (zh) 开机方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination