CN114443536A - 一种信号发生器变更设置参数的方法 - Google Patents
一种信号发生器变更设置参数的方法 Download PDFInfo
- Publication number
- CN114443536A CN114443536A CN202210091427.1A CN202210091427A CN114443536A CN 114443536 A CN114443536 A CN 114443536A CN 202210091427 A CN202210091427 A CN 202210091427A CN 114443536 A CN114443536 A CN 114443536A
- Authority
- CN
- China
- Prior art keywords
- fpga
- waveform
- output
- data
- memory bank
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 11
- 238000004088 simulation Methods 0.000 claims description 5
- 238000009434 installation Methods 0.000 claims description 2
- 102100029368 Cytochrome P450 2C18 Human genes 0.000 description 1
- 101000919360 Homo sapiens Cytochrome P450 2C18 Proteins 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
Abstract
本发明涉及一种信号发生器变更设置参数的方法,通过桥接芯片将PC总线转化为局部总线,局部总线通过局部总线读写逻辑进行寄存器的解析;PC机通过DA输出数据寄存器将数据写入到FPGA SRAM1存储体内,再通过DA控制寄存器将DA输出指令传输到FPGA,FPGA控制DA输出SRAM1存储体内的波形数据;PC机通过DA输出数据寄存器将数据写入到FPGA SRAM2存储体内,FPGA检测当前输出的波形,当波形输出到当前周期的最后一个点时,FPGA进行波形切换,DA输出SRAM2存储体内的波形数据;通过切换存储体SRAM1和存储体SRAM2的波形数据对输出信号进行控制。本发明使用FPGA模拟时序的方式对DA芯片进行控制,解决信号发生器变更参数产生波形畸变的问题。
Description
技术领域
本发明属于信号发生器输出参数变更技术领域,具体涉及一种信号发生器变更设置参数的方法。
背景技术
实现信号发生器输出参数变更设计,满足信号发生器输出信号无畸变切换功能,目前国内使用的信号发生器变更参数对输出波形的改变比较随机,有一个周期的波形在前半部分是变更前的波形,后半部分是变更参数后的波形,导致产生一个周期畸变波形。一个周期的畸变波形对信号要求比较敏感的设备会产生故障,对客户使用及系统安全均带来不利影响。
发明内容
本发明的目的是为解决上述问题,提供一种使用FPGA模拟时序的方式对DA芯片进行控制,解决信号发生器变更参数产生波形畸变的问题。
为实现上述目的,本发明提供以下技术方案:一种信号发生器变更设置参数的方法,使用FPGA模拟时序对DA芯片进行控制,包含以下时序控制流程:
S1.通过桥接芯片将PC总线转化为局部总线,局部总线通过局部总线读写逻辑进行寄存器的解析;
S2.PC机通过DA输出数据寄存器将数据写入到FPGA SRAM1存储体内,再通过DA控制寄存器将DA输出指令传输到FPGA,FPGA控制DA输出SRAM1存储体内的波形数据;
S3.更新波形参数:PC机通过DA输出数据寄存器将数据写入到FPGA SRAM2存储体内,FPGA检测当前输出的波形,当波形输出到当前周期的最后一个点时,FPGA进行波形切换,DA输出SRAM2存储体内的波形数据;
S4.通过切换存储体SRAM1和存储体SRAM2的波形数据对输出信号进行控制。
进一步的:所述步骤S1-S4中的硬件安装采用嵌入式平台,使用局部总线、并行总线或串行总线对DA芯片进行时序模拟控制。
与现有技术相比,本发明的有益效果在于:
本发明能够通过切换存储体SRAM1和存储体SRAM2的波形数据对输出信号进行控制;
解决信号发生器变更参数导致输出一个周期波形畸变的问题;
采用嵌入式平台,使用局部总线、并行总线或串行总线对存DA芯片进行时序模拟操作。
附图说明
为了更清楚地说明本发明实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是为了更清楚地说明本发明实施例或现有技术中的技术方案,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明使用方法的整体结构示意图。
具体实施方式
为了使本领域技术人员更好地理解本发明的技术方案能予以实施,下面结合具体实施例对本发明作进一步说明,但所举实施例只作为对本发明的说明,不作为对本发明的限定。
如图1所示的一种信号发生器变更设置参数的方法,使用FPGA模拟时序对DA芯片进行控制,包含以下时序控制流程:
S1.通过桥接芯片将PC总线转化为局部总线,局部总线通过局部总线读写逻辑进行寄存器的解析;
S2.PC机通过DA输出数据寄存器将数据写入到FPGA SRAM1存储体内,再通过DA控制寄存器将DA输出指令传输到FPGA,FPGA控制DA输出SRAM1存储体内的波形数据;
S3.更新波形参数:PC机通过DA输出数据寄存器将数据写入到FPGA SRAM2存储体内,FPGA检测当前输出的波形,当波形输出到当前周期的最后一个点时,FPGA进行波形切换,DA输出SRAM2存储体内的波形数据;
S4.通过切换存储体SRAM1和存储体SRAM2的波形数据对输出信号进行控制。
作为优先的:可以使用DSP或其他控制器替代FPGA完成时序的模拟;
作为优先的:使用CPCI总线,PXI总线,PCIE总线,PXIE总线,ISA总线或其他的计算机总线替代PCI总线对模块硬件进行操作;
作为优先的:采用嵌入式平台,使用局部总线、并行总线或串行总线对存DA芯片进行时序模拟操作。
本发明的关键点和保护点
使用FPGA或控制器通过控制两个存储体的读写控制,检测波形输出,抓取周期波形最后一个点,实现信号发生器参数变更,解决信号发生器参数变更导致输出波形畸变问题。
本发明中未做详细描述的内容均为现有技术。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (2)
1.一种信号发生器变更设置参数的方法,使用FPGA模拟时序对DA芯片进行控制,其特征在于,包含以下时序控制流程:
S1.通过桥接芯片将PC总线转化为局部总线,局部总线通过局部总线读写逻辑进行寄存器的解析;
S2.PC机通过DA输出数据寄存器将数据写入到FPGA SRAM1存储体内,再通过DA控制寄存器将DA输出指令传输到FPGA,FPGA控制DA输出SRAM1存储体内的波形数据;
S3.更新波形参数:PC机通过DA输出数据寄存器将数据写入到FPGA SRAM2存储体内,FPGA检测当前输出的波形,当波形输出到当前周期的最后一个点时,FPGA进行波形切换,DA输出SRAM2存储体内的波形数据;
S4.通过切换存储体SRAM1和存储体SRAM2的波形数据对输出信号进行控制。
2.根据权利要求1所述的一种信号发生器变更设置参数的方法,其特征在于:所述步骤S1-S4中的硬件安装采用嵌入式平台,使用局部总线、并行总线或串行总线对DA芯片进行时序模拟控制。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210091427.1A CN114443536A (zh) | 2022-01-26 | 2022-01-26 | 一种信号发生器变更设置参数的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210091427.1A CN114443536A (zh) | 2022-01-26 | 2022-01-26 | 一种信号发生器变更设置参数的方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114443536A true CN114443536A (zh) | 2022-05-06 |
Family
ID=81369973
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210091427.1A Pending CN114443536A (zh) | 2022-01-26 | 2022-01-26 | 一种信号发生器变更设置参数的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114443536A (zh) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101425103A (zh) * | 2008-10-07 | 2009-05-06 | 成都飞机工业集团电子科技有限公司 | 基于pci总线的任意波形发生器 |
CN101907881A (zh) * | 2010-06-04 | 2010-12-08 | 西安电子科技大学 | 可编程式数字脉冲发生器 |
CN102073032A (zh) * | 2010-11-02 | 2011-05-25 | 中国兵器工业第二○六研究所 | 多波形雷达信号的模块化产生方法 |
CN102769448A (zh) * | 2006-04-04 | 2012-11-07 | 密克罗奇普技术公司 | 允许脉宽调制值的立即更新 |
CN103107798A (zh) * | 2012-12-26 | 2013-05-15 | 北京遥测技术研究所 | 时钟无缝切换系统 |
CN203104385U (zh) * | 2013-01-16 | 2013-07-31 | 河北省电力公司电力科学研究院 | 一种适用于电力系统的多谐波信号发生装置 |
CN104467749A (zh) * | 2014-12-21 | 2015-03-25 | 天津七六四通信导航技术有限公司 | 一种仪表着陆地面设备音频信号产生电路及其方法 |
CN108107389A (zh) * | 2018-01-12 | 2018-06-01 | 重庆迈格威电子科技有限公司 | 基于数字调制技术的核磁共振射频脉冲发生器及控制方法 |
CN213601206U (zh) * | 2020-09-27 | 2021-07-02 | 西安凯锐测控科技有限公司 | 一种减少计算机内存占用的结构 |
-
2022
- 2022-01-26 CN CN202210091427.1A patent/CN114443536A/zh active Pending
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102769448A (zh) * | 2006-04-04 | 2012-11-07 | 密克罗奇普技术公司 | 允许脉宽调制值的立即更新 |
CN101425103A (zh) * | 2008-10-07 | 2009-05-06 | 成都飞机工业集团电子科技有限公司 | 基于pci总线的任意波形发生器 |
CN101907881A (zh) * | 2010-06-04 | 2010-12-08 | 西安电子科技大学 | 可编程式数字脉冲发生器 |
CN102073032A (zh) * | 2010-11-02 | 2011-05-25 | 中国兵器工业第二○六研究所 | 多波形雷达信号的模块化产生方法 |
CN103107798A (zh) * | 2012-12-26 | 2013-05-15 | 北京遥测技术研究所 | 时钟无缝切换系统 |
CN203104385U (zh) * | 2013-01-16 | 2013-07-31 | 河北省电力公司电力科学研究院 | 一种适用于电力系统的多谐波信号发生装置 |
CN104467749A (zh) * | 2014-12-21 | 2015-03-25 | 天津七六四通信导航技术有限公司 | 一种仪表着陆地面设备音频信号产生电路及其方法 |
CN108107389A (zh) * | 2018-01-12 | 2018-06-01 | 重庆迈格威电子科技有限公司 | 基于数字调制技术的核磁共振射频脉冲发生器及控制方法 |
CN213601206U (zh) * | 2020-09-27 | 2021-07-02 | 西安凯锐测控科技有限公司 | 一种减少计算机内存占用的结构 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102087621B (zh) | 一种具有自诊断功能的处理器装置 | |
EP3416014A1 (en) | Process data synchronization between redundant process controllers | |
CN1154906C (zh) | 处理设备,编解码器及其有睡眼方式驱动的系统 | |
CN103529733A (zh) | 一种码头智能型高压电源控制系统 | |
CN114443536A (zh) | 一种信号发生器变更设置参数的方法 | |
CN202196324U (zh) | 智能区域控制器 | |
CN101526805A (zh) | Plc模拟控制系统及其模拟控制方法 | |
CN203981806U (zh) | 机车信号测试装置 | |
CN110994613B (zh) | 一种电厂负荷调度系统及其调度方法 | |
CN101893891A (zh) | 风力发电机控制系统实验室测试系统及测试方法 | |
CN102804092B (zh) | 基于jtag总线的单板上下电控制系统和方法 | |
CN204631477U (zh) | 一种航空发动机控制器快速原型架构 | |
CN213601206U (zh) | 一种减少计算机内存占用的结构 | |
CN208873368U (zh) | 一种plc实验装置 | |
CN106328186A (zh) | 存储器控制方法及其系统 | |
CN104731550A (zh) | 一种基于单fifo的双倍时钟双向数字延迟方法 | |
CN110096094B (zh) | 一种任意波形发生器系统 | |
CN113609052A (zh) | 基于fpga和微处理器的芯片模拟系统及实现方法 | |
CN106897114A (zh) | 一种基于fpga的实时仿真器的数模接口及其驱动方法 | |
CN104850357B (zh) | 硬盘重置装置 | |
CN100357934C (zh) | 主板及其控制方法 | |
CN103576642B (zh) | 核电站模拟机声光环境系统及其实现方法 | |
CN102929264B (zh) | 一种课堂铃声同步方法及装置 | |
CN202523798U (zh) | 一种基于can总线的人机界面在燃料电池系统的应用结构 | |
JPS6031645A (ja) | シーケンス演算処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |