CN114360457A - 发射驱动电路以及显示装置 - Google Patents

发射驱动电路以及显示装置 Download PDF

Info

Publication number
CN114360457A
CN114360457A CN202210091511.3A CN202210091511A CN114360457A CN 114360457 A CN114360457 A CN 114360457A CN 202210091511 A CN202210091511 A CN 202210091511A CN 114360457 A CN114360457 A CN 114360457A
Authority
CN
China
Prior art keywords
level
high level
voltage value
segment
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210091511.3A
Other languages
English (en)
Other versions
CN114360457B (zh
Inventor
魏佳
田凡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202210091511.3A priority Critical patent/CN114360457B/zh
Publication of CN114360457A publication Critical patent/CN114360457A/zh
Application granted granted Critical
Publication of CN114360457B publication Critical patent/CN114360457B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本申请提供一种发射驱动电路以及显示装置,该发射驱动电路包括:第一时钟信号线,被配置为输入第一时钟信号;移位寄存器,与第一时钟信号线连接;第一输出线,与移位寄存器连接;反相器,与第一输出线连接;多个第二时钟信号线,与第一输出线之间形成寄生电容,第二时钟信号线与反相器连接,第二时钟信号线被配置为输入第二时钟信号,第二时钟信号包括多个削角脉冲段,削角脉冲段具有第一高电平、第二高电平以及第一低电平,第一高电平的电压值大于第二高电平的电压值,第二高电平的电压值大于第一低电平的电压值;其中,第一时钟信号的电压变化量大于第二高电平的电压值与第一低电平的电压值的差值。该发射驱动电路能够提高显示装置的画面质量。

Description

发射驱动电路以及显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种发射驱动电路以及显示装置。
背景技术
OLED(Organic Light Emitting Diode,有机发光半导体)显示装置具有更高对比度、更低功耗、可柔性弯曲等优势而广受消费者青睐。当显示装置显示的图像为静止或者帧间图像信息改变较小时,可以通过低速驱动像素的技术来达到降低功耗的效果。
其中,OLED显示装置通过发射控制信号来控制像素的显示。发射控制信号由发射驱动电路生成。发射驱动电路包括移位寄存器以及反相器,该移位寄存器生成反相控制信号,该反相器使得反向控制信号的相位反转并生成发射控制信号。其中,用于输出反相发射控制信号的移位寄存器的第一输出线与反相器的连接,移位寄存器的第一输出线为与反相器的时钟信号线交叉,第一输出线与时钟信号线之间发生耦合使得反相控制信号输入至反相器的过程中形成纹波。该纹波使得在低速驱动下的控制信号稳定性下降,从而影响显示装置的画面质量。
发明内容
本申请实施例提供一种发射驱动电路以及显示装置,该发射驱动电路能够有效地减少纹波的产生,提高显示装置的画面质量。
本申请实施例提供一种发射驱动电路,包括:
第一时钟信号线,被配置为输入第一时钟信号;
移位寄存器,与所述第一时钟信号线连接;
第一输出线,与所述移位寄存器连接,第一输出线被配置为输出第一发光控制信号;
反相器,与所述第一输出线连接;
多个第二时钟信号线,与所述第一输出线之间形成寄生电容,所述第二时钟信号线与所述反相器连接,所述第二时钟信号线被配置为输入第二时钟信号,所述第二时钟信号包括多个削角脉冲段,所述削角脉冲段具有第一高电平、第二高电平以及第一低电平,第一高电平的电压值大于第二高电平的电压值,第二高电平的电压值大于第一低电平的电压值;
其中,第一时钟信号的电压变化量大于第二高电平的电压值与第一低电平的电压值的差值。
在一些实施例中,所述削角脉冲段的初始时刻的电平为第一高电平,所述削角脉冲段的终止时刻的电平为第二高电平。
在一些实施例中,每一所述削角脉冲段的至少一部分时间内电位的电压值随时间呈线性变化。
在一些实施例中,所述削角脉冲段包括第一信号段以及第二信号段,所述第一信号段内的电平为第一高电平,所述第二信号段内的电平的电压值呈线性变化。
在一些实施例中,所述第二信号段包括第一子信号段以及第二子信号段,所述第一子信号段的初始时刻的电平为所述第一高电平,所述第一子信号段的终止时刻的电平为第三高电平,所述第二子信号段的初始时刻的电平为所述第三高电平,所述第二子信号段的终止时刻的电平为所述第二高电平,所述第一子信号段内的电平的电压值随时间呈线性变化的斜率与第二子信号段内的电平的电压值随时间呈线性变化的斜率不同。
在一些实施例中,所述削角脉冲段包括第三信号段、第四信号段以及第五信号段,所述第三信号段内的电平为所述第一高电平,所述第四信号段内的电平的电压值随时间呈线性变化,所述第四信号段的初始时刻的电平为第一高电平,所述第四信号段的终止时刻的电平为第二高电平,所述第五信号段内的电平为第二高电平。
在一些实施例中,所述第一时钟信号包括多个栅极脉冲段,所述栅极脉冲段具有第四高电平以及第二低电平,所述第一低电平的电压值等于所述第二低电平的电压值,所述第四高电平的电压值大于所述第一高电平的电压值。
在一些实施例中,所述第一时钟信号包括多个栅极脉冲段,所述栅极脉冲段具有第四高电平以及第二低电平,所述第四高电平的电压值等于所述第一高电平的电压值,所述第一低电平的电压值大于所述第二低电平的电压值。
本申请实施例提供一种显示装置,包括上述发射驱动电路。
在一些实施例中,所述显示装置包括显示区以及非显示区,所述发射驱动电路设置于非显示区。
本申请实施例提供的发射驱动电路,该发射驱动电路包括移位寄存器以及反相器,第一时钟信号线以及第一输出线与移位寄存器连接,第一输出线以及多个第二时钟信号线与反相器连接。第一输出线与第二时钟信号线之间发生耦合使得反相控制信号输入至反相器的过程中形成纹波。为了避免产生纹波,该第二时钟信号为削角脉冲段,且第一时钟信号的电压变化量大于第二高电平的电压值与第一低电平的电压值的差值,从而有效地减少纹波的产生,提高显示装置的画面质量。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的显示装置的结构示意图。
图2为本申请实施例提供的发射驱动电路的结构示意图。
图3为本申请实施例提供的栅极脉冲段与削角脉冲段的第一种波形对比示意图。
图4为本申请实施例提供的削角脉冲段的第一种波形示意图。
图5为本申请实施例提供的削角脉冲段的第二种波形示意图。
图6为本申请实施例提供的削角脉冲段的第三种波形示意图。
图7为本申请实施例提供的削角脉冲段的第四种波形示意图。
图8为本申请实施例提供的削角脉冲段的第五种波形示意图。
图9为本申请实施例提供的栅极脉冲段与削角脉冲段的第二种波形对比示意图。
图10为本申请实施例提供的栅极脉冲段与削角脉冲段的第三种波形对比示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例提供一种发射驱动电路以及显示装置,该发射驱动电路能够有效地减少纹波的产生,提高显示装置的画面质量。
请参阅图1以及图2,图1为本申请实施例提供的显示装置的结构示意图,图2为本申请实施例提供的发射驱动电路的结构示意图。
本申请实施例提供的该显示装置10包括显示区100以及非显示区200。该显示装置10可以包括发射驱动电路300,该发射驱动电路300可以直接焊接或者绑定在显示装置10的非显示区200,该发射驱动电路300也可以通过其他部件和结构与显示装置10的显示区100电性连接。例如,该显示装置10为电视机,该发射驱动电路300可以设置在电视机的非显示区200,也可以设置在外接入的电路板上,该电路板再设置在显示装置10的非显示区200。
请继续参阅图2,本申请实施例提供的发射驱动电路300,该发射驱动电路300包括第一时钟信号线310、移位寄存器320、第一输出线330、反相器340以及多个第二时钟信号线350。其中,第一时钟信号线310被配置为输入第一时钟信号,移位寄存器320与第一时钟信号线310连接,第一输出线330与移位寄存器320连接,第一输出线330被配置为输出第一发光控制信号,反相器340与第一输出线330连接,第二时钟信号线350与第一输出线330之间形成寄生电容,第二时钟信号线350与反相器340连接,第二时钟信号线350被配置为输入第二时钟信号,第二时钟信号包括多个削角脉冲段,该削角脉冲段具有第一高电平、第二高电平以及第一低电平,第一高电平的电压值大于第二高电平的电压值,第二高电平的电压值大于第一低电平的电压值。该第一时钟信号的电压变化量大于第二高电平的电压值与第一低电平的电压值的差值。
其中,显示装置10通过发射控制信号来控制像素的显示。发射控制信号由发射驱动电路300生成。发射驱动电路300包括移位寄存器320以及反相器340,该移位寄存器320生成反相控制信号,该反相器340使得反向控制信号的相位反转并生成发射控制信号。其中,用于输出反相发射控制信号的移位寄存器320的第一输出线330与反相器340的连接,移位寄存器320的第一输出线330为与反相器340的第二时钟信号线350交叉,以防止显示装置10的非显示区200的尺寸增大。其中,至少一层绝缘层被设置在第一输出线330与第二时钟信号线350之间,使得第一输出线330与第二时钟信号线350之间产生寄生电容,导致第一输出线330与第二时钟信号线350传输的信号之间发生耦合产生纹波。该纹波具有与第二高电平的电压值与第一低电平的电压值的差值成比例的特性。请参阅图3,图3为本申请实施例提供的栅极脉冲段与削角脉冲段的第一种波形对比示意图。如图3(1),若将第一时钟信号的电压变化量记作ΔV1,如图3(2),第二高电平的电压值与第一低电平的电压值的差值记作ΔV2,当ΔV1大于ΔV2时,反相控制信号输入至反相器340的过程中形成纹波的问题,从而有利于提高显示装置10的画面质量。
本申请实施例提供的发射驱动电路300,该发射驱动电路300包括移位寄存器320以及反相器340,第一时钟信号线310以及第一输出线330与移位寄存器320连接,第一输出线330以及多个第二时钟信号线350与反相器340连接。第一输出线330与第二时钟信号线350之间发生耦合使得反相控制信号输入至反相器340的过程中形成纹波。为了避免产生纹波,该第二时钟信号为削角脉冲段,且第一时钟信号的电压变化量大于第二高电平的电压值与第一低电平的电压值的差值,从而有效地减少纹波的产生,提高显示装置10的画面质量。
请参阅图4以及图5,图4为本申请实施例提供的削角脉冲段的第一种波形示意图。图5为本申请实施例提供的削角脉冲段的第二种波形示意图。
在一些实施例中,每一削角脉冲段的至少一部分时间内的电位的电压值随时间呈线性变化。例如,该削角脉冲段的初始时刻记为T0,终止时刻记为T1。在一些情况下,在初始时刻T0与终止时刻T1之间设置时刻T2。从时刻T0至时刻T2的变化中,电平的电压保持V1不变,从时刻T2至时刻T1的变化中,电平的电压从V1至V2均匀减少,呈线性变化;在另一些情况下,在初始时刻T0与终止时刻T1之间设置时刻T2以及时刻T3,从时刻T0至时刻T2的变化中,电平的电压保持V1不变,从时刻T2至时刻T3的变化中,电平的电压从V1至V2均匀减少,呈线性变化,从时刻T3至时刻T1的变化中,电平的电压保持V2不改变。
请参阅图6,图6为本申请实施例提供的削角脉冲段的第三种波形示意图。
在一些实施例中,该削角脉冲段的初始时刻的电平为第一高电平,该削角脉冲段的终止时刻的电平为第二高电平。例如,该削角脉冲段的初始时刻是T0,终止时刻是T1,在T0时的第一高电平的电压记为V3,在T2时的第二高电平的电压记为V4。在一些情况下,在初始时刻T0与终止时刻T1之间设置时刻T2。从时刻T0至时刻T2的变化中,电平的电压保持V3不变,从时刻T2至时刻T1的变化中,电平的电压从V3至V4均匀减少,呈线性变化。
请参阅图7,图7为本申请实施例提供的削角脉冲段的第四种波形示意图。
在一些实施例中,该削角脉冲段包括第一信号段以及第二信号段,该第一信号段内的电平为第一高电平,第二信号段内的电平的电压值呈线性变化。当该第一信号段的初始时刻为削角脉冲段的初始时刻T0,该第一时钟子信号的终止时刻为T4,该第二信号段的初始时刻为T4,该第二信号段的终止时刻为T1时,例如,从时刻T0至时刻T4的变化过程中,电平的电压保持V3恒定,从时刻T4至时刻T1的变化中,电平的电压从V3至V4均匀减少或者分段均匀减少。
在一些实施例中,请继续参阅图7,第二信号段包括第一子信号段以及第二子信号段,该第一子信号段的初始时刻的电平为第一高电平,第二子信号段的终止时刻的电平为第三高电平,所述第二子信号段的初始时刻的电平为第三高电平,第二子信号段的终止时刻的电平为第二高电平,第一子信号段内的电平的电压值随时间呈线性变化的斜率与第二子信号段内的电平的电压值随时间呈线性变化的斜率不同。例如,第一子信号段的初始时刻为T4,第一子信号段的终止时刻为T5,电平的电压为V3,第二子信号段的初始时刻为T5,电平的电压为V5,第二子信号段的终止时刻为T1,电平的电压为V4,从时刻T4至时刻T5的变化中,电平的电压从V3至V5均匀减少,第一子信号段的斜率为K1,从时刻T5至时刻T1的变化中,电平的电压从V5至V4均匀减少,第二子信号段的斜率为K2,K1与K2不同。可以理解的是,K1可以大于K2,例如K1为—0.3,K2为—0.4;K1也可以小于K2,例如K1为—0.3,K2为—0.1。
请参阅图8,图8为本申请实施例提供的削角脉冲段的第五种波形示意图。
在一些实施例中,该削角脉冲段包括第三信号段、第四信号段以及第五信号段,第三信号段内的电平为第一高电平,第四信号段内的电平的电压值随时间呈线性变化,第四信号段的初始时刻的电平为第一高电平,第四信号段的终止时刻的电平为第二高电平,第五信号段内的电平为第二高电平。例如,当该第三信号段的初始时刻为削角脉冲段的初始时刻T0,该第三信号段的终止时刻为T5,该第二信号段的初始时刻为T5,该第二信号段的终止时刻为T6,该第三信号段的初始时刻为T6,该第二信号段的终止时刻为T1时,例如,从时刻T0至时刻T5的变化过程中,电平的电压保持V3恒定,从时刻T5至时刻T6的变化中,电平的电压从V3至V4均匀减少或者分段均匀减少,从时刻T6至时刻T1的变化中,电平的电压保持V4恒定。
请参阅图9,图9为本申请实施例提供的栅极脉冲段与削角脉冲段的第二种波形对比示意图。
在一些实施例中,该第一时钟信号包括多个栅极脉冲段,如图9(3)为栅极脉冲波段,该栅极脉冲段具有第四高电平以及第二低电平,该第一低电平的电压值等于第二低电平的电压值,第四高电平的电压值大于第一高电平的电压值。例如,将该第四高电平记作V7,第二低电平记作V6,例如栅极脉冲段的初始时刻为T6,终止时刻为T7,在时刻T6时,该栅极脉冲段的电平的电压从V6跳转至V7,从时刻T6至时刻T7的变化过程中,该栅极脉冲段的电平的电压恒定为V7,在时刻T7时,该栅极脉冲段的电平的电压从V7跳转至V6。如图9(4)为削角脉冲波段,在削角脉冲段中,该削角脉冲段的初始时刻记为T0,终止时刻记为T1。在初始时刻T0与终止时刻T1之间设置时刻T2。在时刻T0时,该削角脉冲段的电平的电压从V0跳转至V1,从时刻T0至时刻T2的变化中,电平的电压保持V1不变,从时刻T2至时刻T1的变化中,电平的电压从V1至V2均匀减少,呈线性变化,在时刻T1时,该削角脉冲段的电平的电压从V2跳转至V0。可以理解的是,该栅极脉冲段的电平的电压V7大于削角脉冲段的电平的电压V1且削角脉冲段的电平的电压V0等于栅极脉冲段的电平的电压V6,即第一时钟信号的电压变化量大于第一高电平的电压值与第一低电平的电压值的差值,能够有效地减少纹波的产生,提高显示装置10的画面质量。
请参阅图10,图10为本申请实施例提供的栅极脉冲段与削角脉冲段的第三种波形对比示意图。
在一些实施例中,该第一时钟信号包括多个栅极脉冲段,如图10(5)为栅极脉冲波段,该栅极脉冲段具有第四高电平以及第二低电平,该第四高电平的电压值等于第一高电平的电压值,第一低电平的电压值大于第二低电平的电压值。例如,将该第四高电平记作V7,第二低电平记作V6,例如栅极脉冲段的初始时刻为T6,终止时刻为T7,在时刻T6时,该栅极脉冲段的电平的电压从V6跳转至V7,从时刻T6至时刻T7的变化过程中,该栅极脉冲段的电平的电压恒定为V7,在时刻T7时,该栅极脉冲段的电平的电压从V7跳转至V6。如图10(6)为削角脉冲波段,在时刻T0时,该削角脉冲段的电平的电压从V0跳转至V1,从时刻T0至时刻T2的变化中,电平的电压保持V1不变,从时刻T2至时刻T1的变化中,电平的电压从V1至V2均匀减少,呈线性变化,在时刻T1时,该削角脉冲段的电平的电压从V2跳转至V0。可以理解的是,该削角脉冲段的电平的电压V0大于栅极脉冲段的电平的电压V6且栅极脉冲段的电平的电压V7等于削角脉冲段的电平的电压V1,即第一时钟信号的电压变化量大于第一高电平的电压值与第一低电平的电压值的差值,能够有效地减少纹波的产生,提高显示装置10的画面质量。
本申请实施例提供的发射驱动电路300,该发射驱动电路300包括移位寄存器320以及反相器340,第一时钟信号线310以及第一输出线330与移位寄存器320连接,第一输出线330以及多个第二时钟信号线350与反相器340连接。第一输出线330与第二时钟信号线350之间发生耦合使得反相控制信号输入至反相器340的过程中形成纹波。为了避免产生纹波,该第二时钟信号为削角脉冲段,且第一时钟信号的电压变化量大于第二高电平的电压值与第一低电平的电压值的差值,从而有效地减少纹波的产生,提高显示装置10的画面质量。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请的描述中,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个特征。
以上对本申请实施例提供的发射驱动电路以及显示装置进行了详细介绍。本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请。同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种发射驱动电路,其特征在于,包括:
第一时钟信号线,被配置为输入第一时钟信号;
移位寄存器,与所述第一时钟信号线连接;
第一输出线,与所述移位寄存器连接,第一输出线被配置为输出第一发光控制信号;
反相器,与所述第一输出线连接;
多个第二时钟信号线,与所述第一输出线之间形成寄生电容,所述第二时钟信号线与所述反相器连接,所述第二时钟信号线被配置为输入第二时钟信号,所述第二时钟信号包括多个削角脉冲段,所述削角脉冲段具有第一高电平、第二高电平以及第一低电平,第一高电平的电压值大于第二高电平的电压值,第二高电平的电压值大于第一低电平的电压值;
其中,第一时钟信号的电压变化量大于第二高电平的电压值与第一低电平的电压值的差值。
2.根据权利要求1所述的发射驱动电路,其特征在于,每一所述削角脉冲段的至少一部分时间内电位的电压值随时间呈线性变化。
3.根据权利要求2所述的发射驱动电路,其特征在于,所述削角脉冲段的初始时刻的电平为第一高电平,所述削角脉冲段的终止时刻的电平为第二高电平。
4.根据权利要求3所述发射驱动电路,其特征在于,所述削角脉冲段包括第一信号段以及第二信号段,所述第一信号段内的电平为第一高电平,所述第二信号段内的电平的电压值随时间呈线性变化。
5.根据权利要求4所述的发射驱动电路,其特征在于,所述第二信号段包括第一子信号段以及第二子信号段,所述第一子信号段的初始时刻的电平为所述第一高电平,所述第一子信号段的终止时刻的电平为第三高电平,所述第二子信号段的初始时刻的电平为所述第三高电平,所述第二子信号段的终止时刻的电平为所述第二高电平,所述第一子信号段内的电平的电压值随时间呈线性变化的斜率与第二子信号段内的电平的电压值随时间呈线性变化的斜率不同。
6.根据权利要求3所述的发射驱动电路,其特征在于,所述削角脉冲段包括第三信号段、第四信号段以及第五信号段,所述第三信号段内的电平为所述第一高电平,所述第四信号段内的电平的电压值随时间呈线性变化,所述第四信号段的初始时刻的电平为第一高电平,所述第四信号段的终止时刻的电平为第二高电平,所述第五信号段内的电平为第二高电平。
7.根据权利要求1至6任一项所述的发射驱动电路,其特征在于,所述第一时钟信号包括多个栅极脉冲段,所述栅极脉冲段具有第四高电平以及第二低电平,所述第一低电平的电压值等于所述第二低电平的电压值,所述第四高电平的电压值大于所述第一高电平的电压值。
8.根据权利要求1至6任一项所述的发射驱动电路,其特征在于,所述第一时钟信号包括多个栅极脉冲段,所述栅极脉冲段具有第四高电平以及第二低电平,所述第四高电平的电压值等于所述第一高电平的电压值,所述第一低电平的电压值大于所述第二低电平的电压值。
9.一种显示装置,其特征在于,包括权利要求1至8任一项所述的发射驱动电路。
10.根据权利要求9所述的显示装置,其特征在于,包括显示区以及非显示区,所述发射驱动电路设置于非显示区。
CN202210091511.3A 2022-01-26 2022-01-26 发射驱动电路以及显示装置 Active CN114360457B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210091511.3A CN114360457B (zh) 2022-01-26 2022-01-26 发射驱动电路以及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210091511.3A CN114360457B (zh) 2022-01-26 2022-01-26 发射驱动电路以及显示装置

Publications (2)

Publication Number Publication Date
CN114360457A true CN114360457A (zh) 2022-04-15
CN114360457B CN114360457B (zh) 2023-05-02

Family

ID=81093370

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210091511.3A Active CN114360457B (zh) 2022-01-26 2022-01-26 发射驱动电路以及显示装置

Country Status (1)

Country Link
CN (1) CN114360457B (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102005197A (zh) * 2010-10-28 2011-04-06 友达光电股份有限公司 液晶显示器驱动电路及相关驱动方法
CN102547320A (zh) * 2010-12-07 2012-07-04 乐金显示有限公司 立体图像显示器
CN103325353A (zh) * 2012-03-23 2013-09-25 乐金显示有限公司 用于液晶显示器的电平移位器
CN105706368A (zh) * 2014-07-31 2016-06-22 中央大学校产学协力团 非同步式逐次逼近寄存器型模数转换器及包含于其中的内部时钟发生器
CN105825814A (zh) * 2016-06-07 2016-08-03 京东方科技集团股份有限公司 一种栅极驱动电路、其驱动方法、显示面板及显示装置
CN106128408A (zh) * 2016-09-18 2016-11-16 深圳市华星光电技术有限公司 一种液晶显示面板的驱动电路及液晶显示面板
US20170098413A1 (en) * 2015-10-05 2017-04-06 Lg Display Co., Ltd. Organic light-emitting diode display and method of driving the same
CN206370275U (zh) * 2017-01-04 2017-08-01 合肥鑫晟光电科技有限公司 时钟控制电路、栅极驱动电路及显示装置
CN107633828A (zh) * 2017-09-22 2018-01-26 深圳市华星光电技术有限公司 电平移位电路
CN111354316A (zh) * 2018-12-20 2020-06-30 乐金显示有限公司 包括栅极驱动器的电致发光显示装置
CN113421509A (zh) * 2021-06-04 2021-09-21 Tcl华星光电技术有限公司 驱动电路及显示装置

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102005197A (zh) * 2010-10-28 2011-04-06 友达光电股份有限公司 液晶显示器驱动电路及相关驱动方法
CN102547320A (zh) * 2010-12-07 2012-07-04 乐金显示有限公司 立体图像显示器
CN103325353A (zh) * 2012-03-23 2013-09-25 乐金显示有限公司 用于液晶显示器的电平移位器
CN105706368A (zh) * 2014-07-31 2016-06-22 中央大学校产学协力团 非同步式逐次逼近寄存器型模数转换器及包含于其中的内部时钟发生器
US20160241254A1 (en) * 2014-07-31 2016-08-18 Chung-Ang University Industry-Academy Cooperation Foundation Asynchronous successive approximation register analog-to-digital converter and internal clock generator included therein
CN106875891A (zh) * 2015-10-05 2017-06-20 乐金显示有限公司 有机发光二极管显示器及其驱动方法
US20170098413A1 (en) * 2015-10-05 2017-04-06 Lg Display Co., Ltd. Organic light-emitting diode display and method of driving the same
CN105825814A (zh) * 2016-06-07 2016-08-03 京东方科技集团股份有限公司 一种栅极驱动电路、其驱动方法、显示面板及显示装置
CN106128408A (zh) * 2016-09-18 2016-11-16 深圳市华星光电技术有限公司 一种液晶显示面板的驱动电路及液晶显示面板
CN206370275U (zh) * 2017-01-04 2017-08-01 合肥鑫晟光电科技有限公司 时钟控制电路、栅极驱动电路及显示装置
CN107633828A (zh) * 2017-09-22 2018-01-26 深圳市华星光电技术有限公司 电平移位电路
CN111354316A (zh) * 2018-12-20 2020-06-30 乐金显示有限公司 包括栅极驱动器的电致发光显示装置
CN113421509A (zh) * 2021-06-04 2021-09-21 Tcl华星光电技术有限公司 驱动电路及显示装置

Also Published As

Publication number Publication date
CN114360457B (zh) 2023-05-02

Similar Documents

Publication Publication Date Title
JP7001805B2 (ja) シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置
US8483350B2 (en) Shift register of LCD devices
CN108766340B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
US9293223B2 (en) Shift register unit, gate driving circuit and display device
KR100705617B1 (ko) 액정구동장치
CN112652271B (zh) 移位寄存器、显示面板及显示装置
US20210264868A1 (en) Display panel, manufacturing method thereof, and display device
CN111986605B (zh) 栅极驱动电路
CN106782281B (zh) 移位寄存器电路
CN110751929B (zh) 一种显示面板及显示装置
US20130216235A1 (en) Transmission system and electronic equipment
KR20170102134A (ko) 게이트 구동 회로 및 이를 포함하는 표시 장치
US11763726B2 (en) Display apparatus, gate electrode driver circuit, shift register circuit and drive method thereof
KR20010015247A (ko) 표시장치 및 그 구동방법
KR101257636B1 (ko) 액정 표시 장치
CN114360457A (zh) 发射驱动电路以及显示装置
US5786800A (en) Display device
CN114512084B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板
CN111373469B (zh) Oled显示面板及其显示面板发光驱动电路
KR101346901B1 (ko) 액정 표시 장치
WO2016143550A1 (ja) 表示装置およびその駆動方法
CN112419994B (zh) 显示面板和显示装置
CN116229904A (zh) 栅极驱动器及包括该栅极驱动器的显示装置
CN111292695B (zh) 一种goa电路和显示面板
CN108447437B (zh) 发射控制电路及其驱动方法、发射控制器、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant