CN114204805A - 用于高压Buck变换器的电源轨电路 - Google Patents

用于高压Buck变换器的电源轨电路 Download PDF

Info

Publication number
CN114204805A
CN114204805A CN202210022643.0A CN202210022643A CN114204805A CN 114204805 A CN114204805 A CN 114204805A CN 202210022643 A CN202210022643 A CN 202210022643A CN 114204805 A CN114204805 A CN 114204805A
Authority
CN
China
Prior art keywords
resistor
circuit
power
tube
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210022643.0A
Other languages
English (en)
Other versions
CN114204805B (zh
Inventor
罗萍
樊捷
陈嘉豪
王浩
杨楠
何致远
宋浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Electronic Science and Technology of China
Guangdong Electronic Information Engineering Research Institute of UESTC
Original Assignee
University of Electronic Science and Technology of China
Guangdong Electronic Information Engineering Research Institute of UESTC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Electronic Science and Technology of China, Guangdong Electronic Information Engineering Research Institute of UESTC filed Critical University of Electronic Science and Technology of China
Priority to CN202210022643.0A priority Critical patent/CN114204805B/zh
Publication of CN114204805A publication Critical patent/CN114204805A/zh
Application granted granted Critical
Publication of CN114204805B publication Critical patent/CN114204805B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/36Means for starting or stopping converters
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)
  • Dc-Dc Converters (AREA)

Abstract

本发明属于电子电路技术领域,具体涉及一种用于高压Buck变换器的电源轨电路。本发明提出用于高压Buck变换器的电源轨电路,通过简单的辅助启动电路,省去预降压模块,在简化电路结构的同时降低功耗,实现了电源轨低功耗的功能。整个Buck变换器实现低至μA级输入电流源启动,在整个待机过程处于低功耗状态。用运放箝位的浮动轨LDO,相较于二极管连接形式的箝位而言,输出VOUT信号受工艺影响较小。整个电源轨电路不使用集成稳压管,电源轨电路输出在全工艺角下变化小,稳定性高。

Description

用于高压Buck变换器的电源轨电路
技术领域
本发明属于电子电路技术领域,具体的说是涉及一种用于高压Buck变换器的电源轨电路。
背景技术
随着节能减排政策的不断推进,市场对低功耗产品的需求急剧增加。以开关电源为例,在高压Buck变换器中,通常会利用电源轨电路为内部电路模块进行供电,以降低开关电源的内部功耗,从而使整个电子产品功耗更低。传统的高压Buck变换器中,内部电源轨电路由预降压模块、基准模块和LDO模块组成。电源轨的实现方式通过稳压管进行预降压,得到粗糙的电压为后级基准模块供电,再由基准模块产生的基准电压作为后级LDO模块的参考电压,最终得到内部电源轨。使用稳压管实现预降压存在以下缺点:集成稳压管的性能受工艺影响较大且利用稳压管实现预降压方式具有较大的功耗。因此上述的电源轨电路不适合应用到对低功耗要求更高的高压Buck变换器中。
发明内容
本发明所要解决的,就是针对上述问题,提出一种用于高压Buck变换器的电源轨电路,该电路基于直接级联LDO模块和基准模块,省去预降压模块,通过增加简单的辅助启动电路使级联后的电源轨系统路正常启动上电。整个电源轨电路不使用集成稳压管。与此同时,通过运放A1、A2箝位实现浮动轨LDO电路。
为实现上述目的,本发明采用如下技术方案:
用于高压Buck变换器的电源轨电路,包括LDO电路和基准电路,LDO电路包括电流偏置电路、辅助启动电路、固定轨LDO电路、浮动轨LDO电路;
所述电流偏置电路的输入端接输入电压VIN,电流偏置电路输出偏置电流IBIAS和参考电压VB;
所述固定轨LDO电路包括第一运算放大器A1、PMOS功率管MPOWER、第一电阻R1、第二电阻R2、第一电容C1;第一运算放大器A1的负输入端接基准电路输出的基准电压VREF,正输入端接第一电阻R1和第二电阻R2的连接点,输出端接PMOS功率管MPOWER的栅极,第一运算放大器A1的电源端接输入电压VIN,偏置电流IBIAS为第一运算放大器A1提供电流偏置;PMOS功率管MPOWER的源极接输入电压VIN,其漏极依次通过第一电阻R1和第二电阻R2后接地信号VSS;第一电容C1与串联的第一电阻R1和第二电阻R2并联;PMOS功率管MPOWER的漏极与第一电阻R1和第一电容C1的连接点为固定轨LDO电路的输出端,输出第一输出电压VIN2,第一输出电压VIN2接基准电路的输入端;
所述浮动轨LDO电路包括第二运算放大器A2、第三运算放大器A3、第一NMOS管M1、第二NMOS管M2、第三电阻R3、第四电阻R4、第五电阻R5、第二电容C2;所述第二运算放大器A2的正输入端接基准电压VREF,负输入端接第一NMOS管MN1的源极,输出端接第一NMOS管M1的栅极,第二运算放大器A2的电源端接输入电压VIN,偏置电流IBIAS为第二运算放大器A2提供电流偏置;第一NMOS管M1的漏极通过第三电阻R3后接输入电压VIN,第一NMOS管M1的源极通过第四电阻R4后接地VSS;第三运算放大器A3的负输入端通过第三电阻后接输入电压VIN,正输入端接第二NMOS管M2的漏极,输出端接第二NMOS管M2的栅极,第三运算放大器A3的电源端接输入电压VIN,偏置电流IBIAS为第三运算放大器A3提供电流偏置;第二NMOS管的漏极通过第五电阻R5后接输入电压VIN,其源极接地VSS;第二电容C2和第五电阻R5并联;第五电阻R5、第二电容C2和第二NMOS管漏极的连接点为浮动轨LDO电路的输出端,输出第二输出电压VOUT;
所述辅助启动电路的输入分别为输入电压VIN、参考电压VB、偏置电流IBIAS和第一输出电压VIN2,辅助启动电路输出端接PMOS功率管MPOWER的栅极,所述辅助启动电路用于拉低PMOS功率管MPOWER的栅极,使第一输出电压VIN2开始上升,当第一输出电压VIN2达到基准电路最低输入电压后,VREF建立,辅助启动电路中的比较器发生翻转,辅助启动电路断开对PMOS功率管MPOWER的栅极控制,整个LDO通过自身负反馈调节完成电源轨电路建立。
进一步的,所述辅助启动电路包括比较器A、PMOS管M6、第三NMOS管M3、第四NMOS管M4、第五NMOS管M5、第六电阻R6、第七电阻R7;比较器的负输入端接参考电压VB,比较器的正输入端接第六电阻R6和第七电阻R7的连接点,输出端接第四NMOS管M4的栅极;第六电阻R6和第七电阻R7串联,串联后第六电阻R6接第一输出电压VIN2,第七电阻R7接地VSS;PMOS管M6的源极接输入电压VIN,其栅极接偏置电流IBIAS,其源极接第五NMOS管M5的栅极、第三NMOS管M3的漏极和第四NMOS管M4的漏极;第四NMOS管M4的源极、第三NMOS管的栅极和源极、第五NMOS管的源极接地VSS。
本发明的有益效果为,本发明提出用于高压Buck变换器的电源轨电路,通过简单的辅助启动电路,省去预降压模块,在简化电路结构的同时降低功耗,实现了电源轨低功耗的功能。整个Buck变换器实现低至μA级输入电流源启动,在整个待机过程处于低功耗状态。用运放A2、A3箝位的浮动轨LDO,相较于二极管连接形式的箝位而言,输出VOUT信号受工艺影响较小。整个电源轨电路不使用集成稳压管,电源轨电路输出在全工艺角下变化小,稳定性高。
附图说明
图1为本发明提出的用于高压Buck变换器的电源轨电路整体框图;
图2为辅助启动电路图;
图3为用于高压Buck变换器的电源轨电路上电示意图。
具体实施方式
下面结合附图和具体实施例详细描述本发明的技术方案。
图1为本发明提出的高压Buck变换器的电源轨电路的整体结构示意图。包括LDO电路和基准电路。其中,LDO电路内含电流偏置电路、辅助启动电路、固定轨LDO电路、浮动轨LDO电路。图2为辅助启动电路图。
所述电流偏置电路产生LDO内部各模块所需的偏置电流IBIAS以及辅助启动电路的参考电压VB;所述辅助启动电路在基准电路未建立的初始上电阶段,通过比较固定轨LDO输出信号VIN2的分压信号和参考电压VB,产生的控制信号Vcon会下拉固定轨LDO电路中的PMOS功率管MPOWER的栅极,使得固定轨LDO电路输出信号VIN2快速建立;所述VIN2也是基准电路的输入电压信号,当VIN2达到基准电路的最小工作电压后,基准电路正常工作,产生稳定的电压基准VREF信号;所述固定轨LDO电路,当电压基准VREF建立完成后,辅助启动电路产生的控制信号Vcon会断开对固定轨LDO的PMOS功率管MPOWER栅极的控制,由固定轨LDO的运放A1实现负反馈调节,产生固定轨LDO输出稳定电压VIN2;所述浮动轨LDO电路,在电压基准VREF建立完成后,通过运放A2箝位产生对输入VIN固定的压差ΔV,再由浮动轨LDO的运放A3实现负反馈调节,产生固定浮动的输出电压VOUT。本发明通过简单的辅助启动电路,省去预降压模块,在简化电路结构的同时降低功耗,实现了电源轨低功耗的功能。用运放A2、A3箝位的浮动轨LDO,相较于二极管连接形式和电阻连接形式的箝位而言,输出信号VOUT受工艺影响较小,使整个电源轨电路全工艺角下输出变化小,稳定性高。
用于高压Buck变换器的电源轨电路,包括LDO电路和基准电路。LDO电路和基准电路为级联关系,VIN、VREF、VSS为LDO电路的输入信号,VIN2、VOUT为LDO电路的输出信号;VIN2、VSS为基准电路的输入信号,VREF为基准电路的输出信号。
所述LDO电路包含电流偏置电路、辅助启动电路、固定轨LDO电路、浮动轨LDO电路,其中,VIN、VSS为电流偏置电路、辅助启动电路、固定轨LDO电路、浮动轨LDO电路的输入信号,VREF为固定轨LDO电路、浮动轨LDO电路的输入信号。VIN2、VOUT为LDO电路的输出信号,VIN2为固定轨LDO的输出,VOUT为浮动轨LDO的输出。
电流偏置电路输入信号为VIN、VSS,输出信号为IBIAS、VB。IBIAS信号给固定轨LDO电路、辅助启动电路、浮动轨LDO电路提供电流偏置。VB信号提供辅助启动电路的参考电压。
固定轨LDO包含运放A1,PMOS功率管MPOWER,反馈电阻R1、R2,电容C1。运放A1的输入信号包含VIN、VREF、IBIAS以及自身电阻R1和R2分压的反馈电压信号;MPOWER的栅极连接A1的输出端和辅助启动电路的输出端Vcon,MPOWER的源极连接输入信号VIN,MPOWER的漏极连接电阻R1以及电容C1的一端,R1另一端连接R2的一端,R2和C1的另一端连接地信号VSS。
浮动轨LDO电路包含运放A2、A3,NMOS管M1、M2,电阻R3、电阻R4、电阻R5、电容C2。运放A2的输入信号包含VIN、VREF、IBIAS、电阻R4的反馈电压信号。电阻R4的一端接NMOS管M1的源极,R4另一端接地信号VSS;运放A2的输出接M1的栅极,M1的漏极接电阻R3的一端、R3另一端连接输入信号VIN。运放A3的输入包含VIN、IBAIS、M1的漏极电压信号和输出VOUT信号,运放A3的输出端连接NMOS管M2的栅极。M2的源极接地信号VSS,漏极连接输出信号VOUT。电阻R5和电容C2并联,它们的一端连接输入信号VIN,另一端连接输出信号VOUT。
辅助启动电路包含比较器A,PMOS管M6,NMOS管M3、M4、M5以及电阻R6、R7。比较器A的输入信号包含VIN2、VB、IBIAS和电阻R6、R7的分压信号;电阻R6的一端接VIN2,另一端接R7;电阻R7的一端接R6,另一端接地信号VSS;比较器A的输出连接NMOS管M4,M4的漏端连接NMOS管M5的栅极、NMOS管M3的漏极以及PMOS管M6的漏极。M4、M5的源极和M3的源极、栅极均接到地信号VSS;M5的漏极为辅助启动电路的输出端Vcon;M6的源极接到输入信号VIN,M6的栅极电位由电流偏置电路IBIAS提供
具体工作过程如下:如图1所示,初始阶段电流偏置电路给LDO电路中的辅助启动电路、固定轨LDO电路和浮动轨LDO电路提供偏置,PMOS功率管MPOWER断开,VIN2电压很低。如图2所示,辅助启动电路比较器A比较VB电压和VIN2的分压,输出产生低信号使NMOS管M4断开,NMOS管M5的栅极由PMOS管M6拉高,此时NMOS管M5打开,将辅助启动电路的输出信号Vcon拉低,致使MPOWER的栅极被拉低,MPOWER打开,VIN迅速给电容C1充电,VIN2逐渐升高。随着VIN2的升高,基准电路的输出信号VREF也逐渐建立。当VIN2达到基准电路的最小输入工作电压时,辅助启动电路的比较器A进行翻转,将NMOS管M4打开,拉低NMOS管M5的栅极电压,M5断开,此时Vcon断开对PMOS功率管MPOWER的栅极控制,由自身环路进行负反馈调节。完成辅助启动后,VREF建立完成,固定轨LDO输出电压VIN2和浮动轨LDO输出电压VOUT逐渐建立。浮动轨VOUT的建立由运放A2箝位产生与输入VIN固定的差值电压ΔV,ΔV由VREF、R3和R4的比值决定。最后浮动电压VOUT由运放A3进行负反馈调节,得到VOUT=VIN-ΔV的浮动电压。整个电源轨电路的整体功耗取决于电阻大小,电阻越大则功耗越小。相较于通过二极管连接方式得到的固定压差ΔV,本发明提出的电源轨通过运放A2箝位产生的固定压差ΔV受工艺角影响较小,使得整个电源轨的浮动输出VOUT会更加准确。
图3为高压Buck变换器的电源轨电路上电示意图,包含输入电压VIN,固定轨LDO输出VIN2,浮动轨LDO输出VOUT和基准输出VREF。初始VIN上电阶段,MPOWER断开,VIN2为低不变;由于VIN很低,电路中的MOS管未开启工作,VOUT跟随VIN升高。当VIN达到一定值后,辅助启动电路开始工作,MPOWER打开,VIN2跟随VIN升高,VREF开始建立。当VREF建立完成后,辅助启动电路断开对MPOWER的控制,VIN2和VOUT逐渐建立完成,之后,VOUT与VIN始终保持ΔV的压差。

Claims (2)

1.用于高压Buck变换器的电源轨电路,包括LDO电路和基准电路,LDO电路包括电流偏置电路、辅助启动电路、固定轨LDO电路、浮动轨LDO电路;
所述电流偏置电路的输入端接输入电压VIN,电流偏置电路输出偏置电流IBIAS和参考电压VB;
所述固定轨LDO电路包括第一运算放大器A1、PMOS功率管MPOWER、第一电阻R1、第二电阻R2、第一电容C1;第一运算放大器A1的负输入端接基准电路输出的基准电压VREF,正输入端接第一电阻R1和第二电阻R2的连接点,输出端接PMOS功率管MPOWER的栅极,第一运算放大器A1的电源端接输入电压VIN,偏置电流IBIAS为第一运算放大器A1提供电流偏置;PMOS功率管MPOWER的源极接输入电压VIN,其漏极依次通过第一电阻R1和第二电阻R2后接地信号VSS;第一电容C1与串联的第一电阻R1和第二电阻R2并联;PMOS功率管MPOWER的漏极与第一电阻R1和第一电容C1的连接点为固定轨LDO电路的输出端,输出第一输出电压VIN2,第一输出电压VIN2接基准电路的输入端;
所述浮动轨LDO电路包括第二运算放大器A2、第三运算放大器A3、第一NMOS管M1、第二NMOS管M2、第三电阻R3、第四电阻R4、第五电阻R5、第二电容C2;所述第二运算放大器A2的正输入端接基准电压VREF,负输入端接第一NMOS管MN1的源极,输出端接第一NMOS管M1的栅极,第二运算放大器A2的电源端接输入电压VIN,偏置电流IBIAS为第二运算放大器A2提供电流偏置;第一NMOS管M1的漏极通过第三电阻R3后接输入电压VIN,第一NMOS管M1的源极通过第四电阻R4后接地VSS;第三运算放大器A3的负输入端通过第三电阻后接输入电压VIN,正输入端接第二NMOS管M2的漏极,输出端接第二NMOS管M2的栅极,第三运算放大器A3的电源端接输入电压VIN,偏置电流IBIAS为第三运算放大器A3提供电流偏置;第二NMOS管的漏极通过第五电阻R5后接输入电压VIN,其源极接地VSS;第二电容C2和第五电阻R5并联;第五电阻R5、第二电容C2和第二NMOS管漏极的连接点为浮动轨LDO电路的输出端,输出第二输出电压VOUT;
所述辅助启动电路的输入分别为输入电压VIN、参考电压VB、偏置电流IBIAS和第一输出电压VIN2,辅助启动电路输出端接PMOS功率管MPOWER的栅极,所述辅助启动电路用于拉低PMOS功率管MPOWER的栅极,使第一输出电压VIN2开始上升,当第一输出电压VIN2达到基准电路最低输入电压后,VREF建立,辅助启动电路中的比较器发生翻转,辅助启动电路断开对PMOS功率管MPOWER的栅极控制,整个LDO通过自身负反馈调节完成电源轨电路建立。
2.根据权利要求1所述的用于高压Buck变换器的电源轨电路,其特征在于,所述辅助启动电路包括比较器、PMOS管M6、第三NMOS管M3、第四NMOS管M4、第五NMOS管M5、第六电阻R6、第七电阻R7;比较器的负输入端接参考电压VB,比较器的正输入端接第六电阻R6和第七电阻R7的连接点,输出端接第四NMOS管M4的栅极;第六电阻R6和第七电阻R7串联,串联后第六电阻R6接第一输出电压VIN2,第七电阻R7接地VSS;PMOS管M6的源极接输入电压VIN,其栅极接偏置电流IBIAS,其源极接第五NMOS管M5的栅极、第三NMOS管M3的漏极和第四NMOS管M4的漏极;第四NMOS管M4的源极、第三NMOS管的栅极和源极、第五NMOS管的源极接地VSS。
CN202210022643.0A 2022-01-10 2022-01-10 用于高压Buck变换器的电源轨电路 Active CN114204805B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210022643.0A CN114204805B (zh) 2022-01-10 2022-01-10 用于高压Buck变换器的电源轨电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210022643.0A CN114204805B (zh) 2022-01-10 2022-01-10 用于高压Buck变换器的电源轨电路

Publications (2)

Publication Number Publication Date
CN114204805A true CN114204805A (zh) 2022-03-18
CN114204805B CN114204805B (zh) 2023-04-28

Family

ID=80658392

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210022643.0A Active CN114204805B (zh) 2022-01-10 2022-01-10 用于高压Buck变换器的电源轨电路

Country Status (1)

Country Link
CN (1) CN114204805B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115079762A (zh) * 2022-07-07 2022-09-20 圣邦微电子(北京)股份有限公司 低压差线性稳压器电路
CN115268543A (zh) * 2022-06-27 2022-11-01 西安电子科技大学 一种互偏置双电压轨产生电路

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101853041A (zh) * 2010-03-26 2010-10-06 东莞电子科技大学电子信息工程研究院 一种适用于宽输入范围的高压预调整降压电路
CN103812339A (zh) * 2012-11-09 2014-05-21 比亚迪股份有限公司 降压电路及具有其的降压组件
CN108021168A (zh) * 2017-12-19 2018-05-11 电子科技大学 一种适用于开关电容稳压器的变频变压调制电路
US20180284829A1 (en) * 2017-04-03 2018-10-04 Vidatronic, Inc. Voltage regulators with improved power supply rejection using negative impedance
CN108646848A (zh) * 2018-05-18 2018-10-12 电子科技大学 一种基于bcd工艺的高压浮动轨ldo
WO2020106360A2 (en) * 2019-09-20 2020-05-28 Futurewei Technologies, Inc. Low noise power conversion system and method

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101853041A (zh) * 2010-03-26 2010-10-06 东莞电子科技大学电子信息工程研究院 一种适用于宽输入范围的高压预调整降压电路
CN103812339A (zh) * 2012-11-09 2014-05-21 比亚迪股份有限公司 降压电路及具有其的降压组件
US20180284829A1 (en) * 2017-04-03 2018-10-04 Vidatronic, Inc. Voltage regulators with improved power supply rejection using negative impedance
CN108021168A (zh) * 2017-12-19 2018-05-11 电子科技大学 一种适用于开关电容稳压器的变频变压调制电路
CN108646848A (zh) * 2018-05-18 2018-10-12 电子科技大学 一种基于bcd工艺的高压浮动轨ldo
WO2020106360A2 (en) * 2019-09-20 2020-05-28 Futurewei Technologies, Inc. Low noise power conversion system and method

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
张锐: "基于自适应恒定导通时间的高效率Buck型DC-DC设计" *
樊捷: "用于压电能量采集的 Buck 电路设计" *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115268543A (zh) * 2022-06-27 2022-11-01 西安电子科技大学 一种互偏置双电压轨产生电路
CN115268543B (zh) * 2022-06-27 2024-04-16 西安电子科技大学 一种互偏置双电压轨产生电路
CN115079762A (zh) * 2022-07-07 2022-09-20 圣邦微电子(北京)股份有限公司 低压差线性稳压器电路
CN115079762B (zh) * 2022-07-07 2024-02-06 圣邦微电子(北京)股份有限公司 低压差线性稳压器电路

Also Published As

Publication number Publication date
CN114204805B (zh) 2023-04-28

Similar Documents

Publication Publication Date Title
CN100504710C (zh) 高电源抑制的带隙基准源
CN108508951B (zh) 一种无片外电容的ldo稳压器电路
CN104699162B (zh) 一种快速响应的低压差线性稳压器
CN114204805A (zh) 用于高压Buck变换器的电源轨电路
CN101097456B (zh) 电压调节器
CN102609031B (zh) 一种高度集成的低功耗基准源
CN113342111B (zh) 一种应用于低功耗ldo的快速响应电路
CN111725996B (zh) 恒定关断时间控制模式伪定频提高精度的控制电路及方法
CN115173686B (zh) 一种降低输出电压纹波的电路结构
CN111245233B (zh) 一种用于降压型开关电源的自适应关断时间产生电路
CN204480101U (zh) 一种快速响应的低压差线性稳压器
KR102227203B1 (ko) Sr 래치 스위치를 이용한 ldo 레귤레이터
US6285223B1 (en) Power-up circuit for analog circuits
CN108988624B (zh) 一种异步启动电路
JP5068631B2 (ja) 定電圧回路
CN108258896B (zh) 软启动电路以及电源系统
CN112684843B (zh) 一种数模混合线性稳压器系统
CN215498731U (zh) 一种输出负压的稳压电荷泵电路
CN212649430U (zh) 一种电压比较器电路
CN110299843B (zh) 一种复合dcdc电路
CN110445362B (zh) 一种适用于Buck变换器的瞬态增强电路
CN110262610B (zh) 一种功率管的线性稳压器
CN108063544B (zh) 一种dc-dc升压转换器启动浪涌电流保护电路
CN216772288U (zh) 一种射频前端芯片的偏置电压产生电路
CN117277783B (zh) 一种应用于ac-dc电源驱动芯片启动电路的ldo电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant