CN114141278A - 3d存储器件及其数据操作方法 - Google Patents

3d存储器件及其数据操作方法 Download PDF

Info

Publication number
CN114141278A
CN114141278A CN202111342761.1A CN202111342761A CN114141278A CN 114141278 A CN114141278 A CN 114141278A CN 202111342761 A CN202111342761 A CN 202111342761A CN 114141278 A CN114141278 A CN 114141278A
Authority
CN
China
Prior art keywords
word line
memory cell
dummy word
line
applying
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111342761.1A
Other languages
English (en)
Inventor
刘红涛
黄莹
魏文喆
王明
王启光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yangtze Memory Technologies Co Ltd
Original Assignee
Yangtze Memory Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yangtze Memory Technologies Co Ltd filed Critical Yangtze Memory Technologies Co Ltd
Priority to CN202111342761.1A priority Critical patent/CN114141278A/zh
Publication of CN114141278A publication Critical patent/CN114141278A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits

Landscapes

  • Read Only Memory (AREA)
  • Non-Volatile Memory (AREA)

Abstract

本申请公开了一种3D存储器件的数据操作方法,3D存储器件具有沿垂直于衬底的方向排列的多个存储单元串,每个存储单元串包括第一选择晶体管、第一伪存储单元、多个主存储单元、第二伪存储单元和第二选择晶体管,包括:接收擦除指令;根据擦除指令对第一伪存储单元、多个主存储单元以及第二伪存储单元执行擦除操作;在擦除操作结束后验证多个主存储单元是否擦除成功;当多个主存储单元擦除成功时,接收编程指令;根据编程指令对第一伪存储单元和第二伪存储单元执行编程操作。本申请通过对伪存储单元和存储单元同时擦除,然后再对伪存储单元进行编程,提高边缘存储单元的擦除效率,减少擦除次数,提高存储单元的可靠性。

Description

3D存储器件及其数据操作方法
技术领域
本发明涉及存储器技术,更具体地,涉及3D存储器件及其数据操作方法。
背景技术
存储器件的存储密度的提高与半导体制造工艺的进步密切相关。随着半导体制造工艺的特征尺寸越来越小,存储器件的存储密度越来越高。为了进一步提高存储密度,已经开发出三维结构的存储器件(即,3D存储器件)。3D存储器件包括沿着垂直方向堆叠的多个存储单元,在单位面积的晶片上可以成倍地提高集成度,并且可以降低成本。
如图1a和1b所示,垂直沟道结构的三维存储器包括具有沿垂直于衬底101的方向排列的多个存储单元串100,存储单元串100的第一端连接至位线BL,第二端连接至源极线SL。每个存储单元串100包括在第一端和第二端之间串联连接的多个晶体管,包括:第一选择晶体管Q1、存储单元MC1-MC8和第二选择晶体管Q2,其中,第一选择晶体管Q1的栅极连接至串选择线SSL,第二选择晶体管Q2的栅极连接至地选择线GSL。存储单元MC1至MC8的栅极分别连接至字线WL1至WL8的相应字线。其中,存储单元又分为主存储单元和伪存储单元,其中伪存储单元位于主存储单元与第一选择晶体管Q1或第二选择晶体管Q2之间。其中,位于主存储单元与第一选择晶体管Q1之间的存储单元为第一伪存储单元,与其栅极连接的字线为第一伪字线DWL1;位于主存储单元与第二选择晶体管Q2之间的存储单元为第二伪存储单元,与其栅极连接的字线为第二伪字线DWL2。
进一步地,存储单元串100的选择晶体管Q1和Q2分别包括栅极导体层122和123,存储单元MC1至MC8分别包括栅极导体层121。栅极导体层121、122和123与存储单元串100中的晶体管的堆叠顺序一致,相邻的栅极导体层之间彼此采用层间绝缘层隔开,从而形成栅叠层结构。进一步地,存储单元串100包括沟道柱110(图1b中未示出沟道柱110的内部结构)。沟道柱110与栅叠层结构相邻或者贯穿栅叠层结构。
该三维存储器的擦除操作与一般的闪存一样,具体的操作步骤方法如图2的流程图以及图3的时序所示:先做一次擦除,然后验证被擦除的主存储单元的阈值电压是否达到预设值,若是没有达到预设值,增加擦除电压然后再进行擦除,直至被擦除的主存储单元的阈值电压达到预设值。在擦除操作期间,串选择线、地选择线以及第一伪字线和第二伪字线浮置,多个主字线接地,在衬底上施加擦除电压进行擦除操作。这样擦除电场只会在主存储单元上,不会对选择晶体管和伪存储单元进行擦除。
然而,在擦除过程中,对于与伪存储单元相邻的边缘存储单元来说,由于第一伪存储单元和第二伪存储单元浮置,会影响边缘存储单元的擦除电场,降低边缘存储单元的擦除效率。为了使边缘存储单元的阈值电压达到预设值,则需要更多的擦除次数,增加了擦除时间。另一方面,由于擦除次数的增加,对于其他存储单元来说会被擦除的更深,导致三维存储器的可靠性下降。
发明内容
本发明的目的是提供一种改进的3D存储器件及其数据操作方法,其中,在擦除操作期间将伪存储单元接地,而后在擦除操作结束后,对与伪存储单元相邻的边缘存储单元进行编程操作,提高边缘存储单元的擦除效率,减少擦除次数,提高存储单元的可靠性。
根据本发明的一方面,提供一种3D存储器件的数据操作方法,所述3D存储器件具有沿垂直于衬底的方向排列的多个存储单元串,每个存储单元串包括第一选择晶体管、第一伪存储单元、多个主存储单元、第二伪存储单元和第二选择晶体管,其中,第一选择晶体管、第一伪存储单元、第二伪存储单元、多个主存储单元和第二选择晶体管分别耦接到串选择线、第一伪字线、多条主字线、第二伪字线和地选择线,所述方法包括:接收擦除指令;根据所述擦除指令对第一伪存储单元、多个主存储单元以及第二伪存储单元执行擦除操作;在擦除操作结束后验证多个主存储单元是否擦除成功;当多个主存储单元擦除成功时,接收编程指令;根据所述编程指令对第一伪存储单元和第二伪存储单元执行编程操作。
优选地,第一伪存储单元与最靠近第一选择晶体管的存储单元相邻,第二伪存储单元与最靠近第二选择晶体管的存储单元相邻。
优选地,对第一伪存储单元、多个主存储单元以及第二伪存储单元执行擦除操作包括:
将第一电压施加至第一伪字线、多条主字线和第二伪字线,将串选择线、地选择线浮置;以及
将擦除电压施加至所述衬底上。
优选地,验证多个主存储单元是否擦除成功包括:判断多个主存储单元的阈值电压是否达到第一阈值电压;当多个主存储单元的阈值电压未达到第一阈值电压时,增加所述擦除电压并继续执行擦除操作,直至多个主存储单元的阈值电压均达到第一阈值电压。
优选地,所述的数据操作方法还包括:在编程操作结束后验证第一伪存储单元和第二伪存储单元是否编程成功。
优选地,验证第一伪存储单元和第二伪存储单元是否编程成功包括:判断第一伪存储单元和第二伪存储单元的阈值电压是否达到第二阈值电压;当第一伪存储单元和第二伪存储单元的阈值电压未达到第二阈值电压时,继续执行编程操作,直至第一伪存储单元和第二伪存储单元的阈值电压均达到第二阈值电压。
优选地,对第一伪存储单元和第二伪存储单元进行编程操作包括:
将编程电压施加至第一伪字线和第二伪字线,将串选择线、地选择线以及多条主字线浮置;将所述衬底接地。
优选地,第一电压为地电压。
根据本发明的另一方面,提供一种3D存储器件,包括:沿垂直于衬底方向的多个存储单元串,每个存储单元串包括第一选择晶体管、第一伪存储单元、多个主存储单元、第二伪存储单元和第二选择晶体管,其中,第一选择晶体管、第一伪存储单元、第二伪存储单元、多个主存储单元和第二选择晶体管分别耦接到串选择线、第一伪字线、多条主字线、第二伪字线和地选择线;控制器,用于接收擦除指令;数据操作模块,用于根据擦除指令对第一伪存储单元、多个主存储单元以及第二伪存储单元执行擦除操作;验证模块,用于在擦除操作结束后验证多个主存储单元是否擦除成功;控制器还用于当多个主存储单元擦除成功时,接收编程指令;数据操作模块还用于根据编程指令对第一伪存储单元和第二伪存储单元执行编程操作。
优选地,第一伪存储单元与最靠近第一选择晶体管的存储单元相邻,第二伪存储单元与最靠近第二选择晶体管的存储单元相邻。
优选地,所述数据操作模块包括:电压发生单元,用于在擦除操作期间将第一电压施加至第一伪字线、多条主字线和第二伪字线;以及将擦除电压施加至所述衬底上;浮置单元,用于在擦除操作期间将串选择线以及地选择线浮置。
优选地,所述电压发生单元还用于在编程操作期间将编程电压施加至第一伪字线和第二伪字线;以及将衬底接地;所述浮置单元还用于在编程操作期间将串选择线、多条主字线以及地选择线浮置。
优选地,所述验证模块包括:第一判断单元,用于判断多个主存储单元的阈值电压是否达到第一阈值电压;第一验证单元,用于当多个主存储单元的阈值电压未达到第一阈值电压时,增加所述擦除电压并继续执行擦除操作,直至多个主存储单元的阈值电压均达到第一阈值电压。
优选地,所述验证模块还用于在编程操作结束后验证第一伪存储单元和第二伪存储单元是否编程成功。
优选地,所述验证模块还包括:第二判断单元,用于判断第一伪存储单元和第二伪存储单元的阈值电压是否达到第二阈值电压;第二验证单元,用于当第一伪存储单元和第二伪存储单元的阈值电压未达到第二阈值电压时,继续执行编程操作,直至第一伪存储单元和第二伪存储单元的阈值电压均达到第二阈值电压。
优选地,第一电压为地电压。
本发明实施例提供的3D存储器件及其数据操作方法,通过对多个主存储单元和伪存储单元被擦除,并在擦除结束后,再对伪存储单元进行编程操作,提高边缘存储单元的擦除效率,减少擦除次数,提高存储单元的可靠性。虽然增加了编程操作,但是编程操作花费的时间比整个擦除所用的时间小很多,因此,对擦除效率影响不大。
进一步地,仅对与最靠近第一选择晶体管的存储单元相邻的第一伪存储单元以及与最靠近第二选择晶体管的第二伪存储单元相邻的伪存储单元进行擦除操作和编程操作,而不用对所有的伪存储单元进行擦除操作和编程操作,更加减少了擦除时间,提高了边缘存储单元的擦除效率。
附图说明
通过以下参照附图对本发明实施例的描述,本发明的上述以及其他目的、特征和优点将更为清楚。
图1a和图1b分别示出根据现有技术的3D存储器件的等效电路图以及剖视图;
图2示出图1b所示的3D存储器件的擦除操作的示意流程图;
图3示出图2所示的擦除操作的时序图;
图4示出根据本发明实施例的3D存储器件的数据操作方法的示意流程图;
图5示出根据本发明实施例的3D存储器件的擦除操作的时序图。
图6示出了3D存储器件的电路图。
具体实施方式
以下将参照附图更详细地描述本发明。在各个附图中,相同的元件采用类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。此外,可能未示出某些公知的部分。为了简明起见,可以在一幅图中描述经过数个步骤后获得的半导体结构。
应当理解,在描述器件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将器件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
如果为了描述直接位于另一层、另一个区域上面的情形,本文将采用“直接在……上面”或“在……上面并与之邻接”的表述方式。
在本申请中,术语“半导体结构”指在制造存储器件的各个步骤中形成的整个半导体结构的统称,包括已经形成的所有层或区域。在下文中描述了本发明的许多特定的细节,例如器件的结构、材料、尺寸、处理工艺和技术,以便更清楚地理解本发明。但正如本领域的技术人员能够理解的那样,可以不按照这些特定的细节来实现本发明。
本发明可以各种形式呈现,以下将描述其中一些示例。
图4示出根据本发明实施例的3D存储器件的数据操作方法的示意流程图。所述3D存储器件具有沿垂直于衬底101的方向排列的多个存储单元串100,存储单元串100的第一端连接至位线BL,第二端连接至源极线SL。每个存储单元串100包括在第一端和第二端之间串联连接的多个晶体管,包括:第一选择晶体管Q1、存储单元MC1-MC8(以8个存储单元为例,但并不局限于此)和第二选择晶体管Q2,其中,第一选择晶体管Q1的栅极连接至串选择线SSL,第二选择晶体管Q2的栅极连接至地选择线GSL。存储单元MC1至MC8的栅极分别连接至字线WL1至WL8的相应字线。其中,与第一选择晶体管Q1和第二选择晶体管Q2相邻的存储单元为伪存储单元,与其栅极连接的字线分别为第一伪字线DWL1和第二伪字线DWL2。
在本实施例中,存储单元MC1-MC8可以是主存储单元MMC或伪存储单元DMC,其中,伪存储单元被连接到伪字线DWL,主存储单元被连接至主字线MWL。图1b中所示的字线WL1至W8中的集合包括至少一条主字线MWL和至少一条伪字线DWL。伪字线DWL被包括保护作为主字线MWL免受噪声的一种手段,并且作为提高连接到主字线MWL的存储单元的制造一致性的一种手段。
在图1b示出的示例中,被布置在串选择线SSL和“最高”主字线MWL(WL3)之间的伪字线为最高的总体制作的(overall fabricated)字线WL1和字线WL2;被布置在地选择线GSL和“最低”主字线MWL(WL6)之间的伪字线为最低的总体制作的(overall fabricated)字线WL7和字线WL8。在这个上下文中,术语最低和最高是对于布置在相对于衬底的垂直位置处的相应字线作出的任意指定。在这方面,伪字线可以是单数或组合被引用,并且可以具有不同的结构和布局排列。伪存储单元DMC为连接在第一选择晶体管Q1和一主存储单元MMC之间的第一存储单元MC1和第二存储单元MC2,以及连接在第二选择晶体管Q2和一主存储单元MMC之间的第七存储单元MC7和第八存储单元MC8,但并不局限于此。
在图1b示出的示例中,本发明实施例中的第一伪字线DWL1与最靠近串选择线SSL的主字线MWL(WL3)相邻;第二伪字线DWL2与最靠近地选择线GSL的主字线MWL(WL6)相邻。即第一伪存储单元DMC1为与最靠近第一选择晶体管Q1的一主存储单元MMC相邻的和第二存储单元MC2,第二伪存储单元DMC2为与最靠近第二选择晶体管Q2的一主存储单元MMC相邻的第七存储单元MC7,但并不局限于此。伪存储单元可以包括多个存储单元。与第一伪存储单元DMC1相邻的第三存储单元MC3以及与第二伪存储单元DMC2相邻的第六存储单元MC6为边缘存储单元。
如图4所示,所述数据操作方法包括以下步骤。
在步骤S01中,接收擦除指令。
在本实施例中,控制器(未示出)接收用户输入或者其他处理器(CPU、GPU等)的反馈指令,准备开始向衬底101施加擦除电压(例如+12V)。
在步骤S02中,根据所述擦除指令对第一伪存储单元、多个主存储单元以及第二伪存储单元执行擦除操作。
在本实施例中,如图5所示,在擦除操作期间,将第一电压施加至最靠近主字线MWL的第一伪字线DWL1、多条主字线MWL和最靠近主字线MWL的第二伪字线DWL2,将串选择线SSL、地选择线GSL浮置;以及将擦除电压施加至所述衬底101上。由于串选择线SSL以及地选择线GSL浮置,则第一选择晶体管Q1和第二选择晶体管Q2关断。其中,第一电压为地电压。
在步骤S03中,在擦除操作结束后验证多个主存储单元是否擦除成功。
在本实施例中,验证可以是判断多个主存储单元(即主存储单元MMC)的阈值电压是否达到第一阈值电压;当多个主存储单元的阈值电压未达到第一阈值电压时,增加所述擦除电压并继续执行擦除操作,直至多个主存储单元的阈值电压均达到第一阈值电压。
在步骤S04中,当多个主存储单元擦除成功时,接收编程指令。
在本实施例中,控制器(未示出)接收用户输入或者其他处理器(CPU、GPU等)的反馈指令,准备开始向衬底101施加接地电压。在步骤S05中,根据所述编程指令对第一伪存储单元和第二伪存储单元执行编程操作。
在本实施例中,在编程操作期间,将编程电压施加至最靠近主字线MWL的第一伪字线DWL1和第二伪字线DWL2,将串选择线SSL、地选择线GSL以及多条主字线MWL浮置;以及将衬底101接地。
在一个优选地实施例中,所述数据操作方法还包括步骤S06和步骤S07。
在步骤S06中,在编程操作结束后验证第一伪存储单元和第二伪存储单元是否编程成功。
在本实施例中,验证可以是判断第一伪存储单元DMC1和第二伪存储单元DMC2的阈值电压是否达到第二阈值电压;当第一伪存储单元DMC1和第二伪存储单元DMC2的阈值电压未达到第二阈值电压时,继续执行编程操作,直至第一伪存储单元DMC1和第二伪存储单元DMC1的阈值电压均达到第二阈值电压。
本发明实施例提供的3D存储器件的数据操作方法,通过对多个主存储单元和伪存储单元被擦除,并在擦除结束后,再对伪存储单元进行编程操作,提高边缘存储单元的擦除效率,减少擦除次数,提高存储单元的可靠性。虽然增加了编程操作,但是编程操作花费的时间比整个擦除所用的时间小很多,因此,对擦除效率影响不大。
进一步地,仅对与最靠近第一选择晶体管的存储单元相邻的第一伪存储单元以及与最靠近第二选择晶体管的第二伪存储单元相邻的伪存储单元进行擦除操作和编程操作,而不用对所有的伪存储单元进行擦除操作和编程操作,更加减少了擦除时间,提高了边缘存储单元的擦除效率。
图6示出了3D存储器件的电路图。如图6所示,所述3D存储器件,包括沿垂直于衬底101方向的多个存储单元串100、控制器200、数据操作模块300、验证模块400。
其中,存储单元串100的第一端连接至位线BL,第二端连接至源极线SL。每个存储单元串100包括在第一端和第二端之间串联连接的多个晶体管,包括:第一选择晶体管Q1、存储单元MC1-MC8和第二选择晶体管Q2,其中,第一选择晶体管Q1的栅极连接至串选择线SSL,第二选择晶体管Q2的栅极连接至地选择线GSL。存储单元MC1至MC8的栅极分别连接至字线WL1至WL8的相应字线。其中,与第一选择晶体管Q1和第二选择晶体管Q2相邻的存储单元为伪存储单元,与其栅极连接的字线分别为第一伪字线DWL1和第二伪字线DWL2。
在本实施例中,存储单元MC1-MC8可以是主存储单元MMC或伪存储单元DMC,其中,伪存储单元被连接到伪字线DWL,主存储单元被连接至主字线MWL。图1b中所示的字线WL1至W8中的集合包括至少一条主字线MWL和至少一条伪字线DWL。伪字线DWL被包括保护作为主字线MWL免受噪声的一种手段,并且作为提高连接到主字线MWL的存储单元的制造一致性的一种手段。
在图1b示出的示例中,被布置在串选择线SSL和“最高”主字线MWL(WL3)之间的伪字线为最高的总体制作的(overall fabricated)字线WL1和字线WL2;被布置在地选择线GSL和“最低”主字线MWL(WL6)之间的伪字线为最低的总体制作的(overall fabricated)字线WL7和字线WL8。在这个上下文中,术语最低和最高是对于布置在相对于衬底的垂直位置处的相应字线作出的任意指定。在这方面,伪字线可以是单数或组合被引用,并且可以具有不同的结构和布局排列。伪存储单元DMC为连接在第一选择晶体管Q1和一主存储单元MMC之间的第一存储单元MC1和第二存储单元MC2,以及连接在第二选择晶体管Q2和一主存储单元MMC之间的第七存储单元MC7和第八存储单元MC8,但并不局限于此。
在图1b示出的示例中,本发明实施例中的第一伪字线DWL1与最靠近串选择线SSL的主字线MWL(WL3)相邻;第二伪字线DWL2与最靠近地选择线GSL的主字线MWL(WL6)相邻。即第一伪存储单元DMC1为与最靠近第一选择晶体管Q1的一主存储单元MMC相邻的和第二存储单元MC2,第二伪存储单元DMC2为与最靠近第二选择晶体管Q2的一主存储单元MMC相邻的第七存储单元MC7,但并不局限于此。伪存储单元可以包括多个存储单元。与第一伪存储单元DMC1相邻的第三存储单元MC3以及与第二伪存储单元DMC2相邻的第六存储单元MC6为边缘存储单元。
控制器200用于接收擦除指令。
在本实施例中,控制器200接收用户输入或者其他处理器(CPU、GPU等)的反馈指令,准备开始向衬底101施加擦除电压(例如+12V)。
数据操作模块300用于根据擦除指令对第一伪存储单元、多个主存储单元以及第二伪存储单元执行擦除操作。
在本实施例中,在擦除操作期间,将第一电压施加至第一伪字线DWL1、多条主字线MWL和第二伪字线DWL2,将串选择线SSL、地选择线GSL浮置;以及将擦除电压施加至所述衬底101上。由于串选择线SSL以及地选择线GSL浮置,则第一选择晶体管Q1和第二选择晶体管Q2关断。其中,第一电压为地电压。
数据操作模块300包括电压发生单元301和浮置单元302,其中,电压发生单元301用于在擦除操作期间将第一电压施加至第一伪字线DWL1、多条主字线MWL和第二伪字线DWL2;浮置单元302用于在擦除操作期间将串选择线SSL、地选择线GSL浮置。验证模块400用于在擦除操作结束后验证多个主存储单元是否擦除成功。
在本实施例中,验证模块400包括第一判断单元401和第一验证单元402,其中,第一判断单元401用于判断多个主存储单元(即主存储单元MMC)的阈值电压是否达到第一阈值电压;第一验证单元402用于当多个主存储单元的阈值电压未达到第一阈值电压时,增加所述擦除电压并继续执行擦除操作,直至多个主存储单元的阈值电压均达到第一阈值电压。
控制器200还用于当多个主存储单元擦除成功时,接收编程指令。
在本实施例中,控制器200接收用户输入或者其他处理器(CPU、GPU等)的反馈指令,准备开始向衬底101施加接地电压。
数据操作模块300还用于根据编程指令对第一伪存储单元和第二伪存储单元执行编程操作。
在本实施例中,在编程操作期间,将编程电压施加至第一伪字线DWL1和第二伪字线DWL2,将串选择线SSL、地选择线GSL以及多条主字线MWL浮置;以及将衬底101接地。
电压发生单元301还用于在编程操作期间将编程施加至第一伪字线DWL1和第二伪字线DWL2;浮置单元302还用于在编程操作期间将串选择线SSL、地选择线GSL以及多条主字线MWL浮置。
在一个优选地实施例中,所述验证模块400还用于在编程操作结束后验证第一伪存储单元和第二伪存储单元是否编程成功。
在本实施例中,所述验证模块还包括第二判断单元403和第二验证单元404,其中,第二判断单元403用于判断第一伪存储单元DMC1和第二伪存储单元DMC2的阈值电压是否达到第二阈值电压;第二验证单元404用于当第一伪存储单元DMC1和第二伪存储单元DMC2的阈值电压未达到第二阈值电压时,继续执行编程操作,直至第一伪存储单元DMC1和第二伪存储单元DMC1的阈值电压均达到第二阈值电压。
本发明实施例提供的3D存储器件,通过对多个主存储单元和伪存储单元被擦除,并在擦除结束后,再对伪存储单元进行编程操作,提高边缘存储单元的擦除效率,减少擦除次数,提高存储单元的可靠性。虽然增加了编程操作,但是编程操作花费的时间比整个擦除所用的时间小很多,因此,对擦除效率影响不大。
进一步地,仅对与最靠近第一选择晶体管的存储单元相邻的第一伪存储单元以及与最靠近第二选择晶体管的第二伪存储单元相邻的伪存储单元进行擦除操作和编程操作,而不用对所有的伪存储单元进行擦除操作和编程操作,更加减少了擦除时间,提高了边缘存储单元的擦除效率。
在以上的描述中,对于各层的构图、蚀刻等技术细节并没有做出详细的说明。但是本领域技术人员应当理解,可以通过各种技术手段,来形成所需形状的层、区域等。另外,为了形成同一结构,本领域技术人员还可以设计出与以上描述的方法并不完全相同的方法。另外,尽管在以上分别描述了各实施例,但是这并不意味着各个实施例中的措施不能有利地结合使用。
以上对本发明的实施例进行了描述。但是,这些实施例仅仅是为了说明的目的,而并非为了限制本发明的范围。本发明的范围由所附权利要求及其等价物限定。不脱离本发明的范围,本领域技术人员可以做出多种替代和修改,这些替代和修改都应落在本发明的范围之内。

Claims (13)

1.一种3D存储器件的数据操作方法,所述3D存储器件包括:存储单元串、位线、公共源极线、串选择线、地选择线、主字线、第一伪字线以及第二伪字线,所述存储单元串的第一端与所述位线相连、第二端与所述公共源极线相连,
所述数据操作方法包括:
对所述存储单元串施加擦除命令,包括将所述串选择线、所述地选择线处于浮置状态,对所述主字线、所述第一伪字线、所述第二伪字线施加接地电压,对所述公共源极线施加擦除电压;以及
在施加所述擦除电压之后,对所述第一伪字线、所述第二伪字线施加编程电压。
2.根据权利要求1所述的数据操作方法,其中,所述存储单元串包括多个串联的晶体管,沿所述存储单元串的第一端到第二端的方向,所述串选择线、所述第一伪字线、所述主字线、所述第二伪字线以及所述地选择线分别与所述存储单元串中相应晶体管的栅极连接。
3.根据权利要求2所述的数据操作方法,在所述对所述存储单元串施加擦除命令的步骤之后,并且在所述对所述第一伪字线、所述第二伪字线施加编程电压的步骤之前,所述数据操作方法还包括判断所述主字线对应的晶体管的阈值电压是否达到第一阈值电压,
若判断结果为是,则进行所述对所述第一伪字线、所述第二伪字线施加编程电压的步骤,
若判断结果为否,则返回所述对所述存储单元串施加擦除命令的步骤。
4.根据权利要求3所述的数据操作方法,在所述对所述第一伪字线、所述第二伪字线施加编程电压的步骤之后,所述数据操作方法还包括判断所述第一伪字线、所述第二伪字线对应的晶体管的阈值电压是否达到第二阈值电压,
若判断结果为是,则结束该数据操作,
若判断结果为否,则返回所述对所述第一伪字线、所述第二伪字线施加编程电压的步骤。
5.根据权利要求1-4任一项所述的数据操作方法,其中,所述第一伪字线与最靠近所述第一端的主字线相邻,所述第二伪字线与最靠近所述第二端的主字线相邻。
6.一种3D存储器件的数据操作方法,所述3D存储器件包括:存储单元串、位线、公共源极线、串选择线、地选择线、主字线、第一伪字线以及第二伪字线,所述存储单元串的第一端与所述位线相连、第二端与所述公共源极线相连,所述数据操作方法包括对所述存储单元串施加擦除命令,
所述对所述存储单元串施加擦除命令的步骤包括:
对所述串选择线、所述地选择线施加浮置电压;
对所述主字线施加接地电压;
对所述公共源极线施加擦除电压;
在施加所述擦除电压的至少部分阶段,对所述第一伪字线、所述第二伪字线施加接地电压。
7.根据权利要求6所述的数据操作方法,其中,所述存储单元串包括多个串联的晶体管,沿所述存储单元串的第一端到第二端的方向,所述串选择线、所述第一伪字线、所述主字线、所述第二伪字线以及所述地选择线分别与所述存储单元串中相应晶体管的栅极连接。
8.根据权利要求7所述的数据操作方法,在所述对所述存储单元串施加擦除命令的步骤之后,所述数据操作方法还包括判断所述主字线对应的晶体管的阈值电压是否达到第一阈值电压,
若判断结果为是,则结束该数据操作,
若判断结果为否,则返回所述对所述存储单元串施加擦除命令的步骤。
9.根据权利要求6-8任一项所述的数据操作方法,其中,所述第一伪字线与最靠近所述第一端的主字线相邻,所述第二伪字线与最靠近所述第二端的主字线相邻。
10.一种3D存储器件,包括存储单元串、位线、公共源极线、串选择线、地选择线、主字线、第一伪字线以及第二伪字线,所述存储单元串的第一端与所述位线相连、第二端与所述公共源极线相连,
所述3D存储器件还包括数据操作模块,用于对所述存储单元串施加擦除命令,包括对所述串选择线、所述地选择线施加浮置电压,对所述主字线、所述第一伪字线、所述第二伪字线施加接地电压,对所述公共源极线施加擦除电压,
在施加所述擦除电压之后,所述数据操作模块还用于对所述第一伪字线、所述第二伪字线施加编程电压。
11.根据权利要求10所述的3D存储器件,所述存储单元串包括多个串联的晶体管,沿所述存储单元串的第一端到第二端的方向,所述串选择线、所述第一伪字线、所述主字线、所述第二伪字线以及所述地选择线分别与所述存储单元串中相应晶体管的栅极连接。
12.根据权利要求11所述的3D存储器件,还包括验证模块,用于在所述对所述存储单元串施加擦除命令的步骤之后,并且在所述对所述第一伪字线、所述第二伪字线施加编程电压的步骤之前,判断所述主字线对应的晶体管的阈值电压是否达到第一阈值电压,
若判断结果为是,则控制所述数据操作模块进行所述对所述第一伪字线、所述第二伪字线施加编程电压的步骤,
若判断结果为否,则控制所述数据操作模块返回所述对所述存储单元串施加擦除命令的步骤。
13.根据权利要求12所述的3D存储器件,所述验证模块还用于在所述对所述第一伪字线、所述第二伪字线施加编程电压的步骤之后,判断所述第一伪字线、所述第二伪字线对应的晶体管的阈值电压是否达到第二阈值电压,
若判断结果为是,则控制所述数据操作模块结束该数据操作,
若判断结果为否,则控制所述数据操作模块返回所述对所述第一伪字线、所述第二伪字线施加编程电压的步骤。
CN202111342761.1A 2019-03-25 2019-03-25 3d存储器件及其数据操作方法 Pending CN114141278A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111342761.1A CN114141278A (zh) 2019-03-25 2019-03-25 3d存储器件及其数据操作方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201910229050.XA CN109949835B (zh) 2019-03-25 2019-03-25 3d存储器件及其数据操作方法
CN202111342761.1A CN114141278A (zh) 2019-03-25 2019-03-25 3d存储器件及其数据操作方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201910229050.XA Division CN109949835B (zh) 2019-03-25 2019-03-25 3d存储器件及其数据操作方法

Publications (1)

Publication Number Publication Date
CN114141278A true CN114141278A (zh) 2022-03-04

Family

ID=67011460

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202111342761.1A Pending CN114141278A (zh) 2019-03-25 2019-03-25 3d存储器件及其数据操作方法
CN201910229050.XA Active CN109949835B (zh) 2019-03-25 2019-03-25 3d存储器件及其数据操作方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201910229050.XA Active CN109949835B (zh) 2019-03-25 2019-03-25 3d存储器件及其数据操作方法

Country Status (1)

Country Link
CN (2) CN114141278A (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3980995B1 (en) * 2019-10-23 2023-12-06 Yangtze Memory Technologies Co., Ltd. Method of programming memory device and related memory device
EP3953938A4 (en) 2019-11-14 2022-06-29 Yangtze Memory Technologies Co., Ltd. Memory device capable of reducing program disturbance and erasing method thereof
CN110993009B (zh) * 2019-11-29 2022-03-11 长江存储科技有限责任公司 一种3d nand存储器擦除时的电压控制方法及装置
JP7119238B2 (ja) * 2020-02-26 2022-08-16 長江存儲科技有限責任公司 メモリデバイスをプログラミングする方法および関連のメモリデバイス

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101981798B1 (ko) * 2012-06-19 2019-05-23 에스케이하이닉스 주식회사 불휘발성 메모리 장치의 소거 방법 및 소프트 프로그램 방법
KR102083506B1 (ko) * 2013-05-10 2020-03-02 삼성전자주식회사 더미 워드 라인을 갖는 3차원 플래시 메모리 장치 및 그것을 포함하는 데이터 저장 장치
KR102347181B1 (ko) * 2015-07-02 2022-01-04 삼성전자주식회사 메모리 장치 및 그것을 포함하는 메모리 시스템
KR102329800B1 (ko) * 2015-10-22 2021-11-22 삼성전자주식회사 메모리 장치 및 메모리 장치의 에지 워드라인 관리 방법

Also Published As

Publication number Publication date
CN109949835B (zh) 2021-11-16
CN109949835A (zh) 2019-06-28

Similar Documents

Publication Publication Date Title
CN109949835B (zh) 3d存储器件及其数据操作方法
US9361993B1 (en) Method of reducing hot electron injection type of read disturb in memory
US9437300B2 (en) Semiconductor memory device
US9905298B2 (en) Nonvolatile memory device and methods of operating the same including floating a common source line based on at least one of a program command and an access address
US20160111164A1 (en) Weak Erase After Programming To Improve Data Retention In Charge-Trapping Memory
KR20090072406A (ko) 3차원 메모리 장치 및 그것의 프로그램 방법
CN104428837A (zh) 使用可控栅极感应漏极泄漏电流对三维非易失性存储器的擦除操作
EP3669366B1 (en) Reducing program disturb by modifying word line voltages at interface in two-tier stack after program-verify
US9589647B1 (en) Semiconductor device with improved programming reliability
US10373972B2 (en) Vertical memory devices and methods of manufacturing vertical memory devices
EP3204948B1 (en) Programming of drain side word line to reduce program disturb and charge loss
US9892801B2 (en) Semiconductor memory device with improved program verification reliability
US10971240B1 (en) Wordline smart tracking verify
WO2020131169A1 (en) Reducing neighbor word line interference in a two-tier memory device by modifying word line programming order
US20160306582A1 (en) Method and apparatus for staggered start-up of a predefined, random, or dynamic number of flash memory devices
US9431503B2 (en) Integrating transistors with different poly-silicon heights on the same die
US10770117B1 (en) Semiconductor storage device
US9929172B2 (en) Method of verifying layout of vertical memory device
US11894077B2 (en) Self-diagnostic smart verify algorithm in user mode to prevent unreliable acquired smart verify program voltage
US8208296B2 (en) Apparatus and method for extended nitride layer in a flash memory
US8790530B2 (en) Planar cell ONO cut using in-situ polymer deposition and etch
WO2022148128A1 (zh) 3d存储器件及其读取方法
US11322213B2 (en) Enhanced multistate verify techniques in a memory device
JP7559151B2 (ja) メモリデバイスのプログラミング中のプリチャージ方式
US8114756B1 (en) Method and manufacture for high voltage gate oxide formation after shallow trench isolation formation

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination