CN114118356B - 神经网络处理器验证方法、装置、电子设备及存储介质 - Google Patents

神经网络处理器验证方法、装置、电子设备及存储介质 Download PDF

Info

Publication number
CN114118356B
CN114118356B CN202111182273.9A CN202111182273A CN114118356B CN 114118356 B CN114118356 B CN 114118356B CN 202111182273 A CN202111182273 A CN 202111182273A CN 114118356 B CN114118356 B CN 114118356B
Authority
CN
China
Prior art keywords
neural network
network processor
calculation
verification
calculation instruction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111182273.9A
Other languages
English (en)
Other versions
CN114118356A (zh
Inventor
金鑫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Baidu Netcom Science and Technology Co Ltd
Original Assignee
Beijing Baidu Netcom Science and Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Baidu Netcom Science and Technology Co Ltd filed Critical Beijing Baidu Netcom Science and Technology Co Ltd
Priority to CN202111182273.9A priority Critical patent/CN114118356B/zh
Publication of CN114118356A publication Critical patent/CN114118356A/zh
Application granted granted Critical
Publication of CN114118356B publication Critical patent/CN114118356B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/04Architecture, e.g. interconnection topology
    • G06N3/045Combinations of networks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/06Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
    • G06N3/063Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons using electronic means

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Biomedical Technology (AREA)
  • Biophysics (AREA)
  • General Health & Medical Sciences (AREA)
  • Data Mining & Analysis (AREA)
  • Evolutionary Computation (AREA)
  • Computational Linguistics (AREA)
  • Molecular Biology (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • Artificial Intelligence (AREA)
  • Neurology (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本公开提供了神经网络处理器验证方法、装置、电子设备及存储介质,涉及人工智能芯片和云计算等人工智能领域,其中的方法可包括:向神经网络处理器发送待验证的计算指令;获取神经网络处理器返回的计算结果,所述计算结果为神经网络处理器根据所述计算指令对源数据进行计算得到的;根据计算结果确定验证是否通过。应用本公开所述方案,可实现对于神经网络处理器的有效验证。

Description

神经网络处理器验证方法、装置、电子设备及存储介质
技术领域
本公开涉及人工智能技术领域,特别涉及人工智能芯片和云计算等领域的神经网络处理器验证方法、装置、电子设备及存储介质。
背景技术
神经网络处理器(NPU,Neural Network Processing Unit)是人工智能芯片的大脑,是最为核心的模块,其计算性能决定了芯片的性能。
人工智能算法通常都是基于神经网络处理器的计算实现的,一旦神经网络处理器发生故障,人工智能芯片就将无法使用,因此对神经网络处理器进行有效可靠的验证是非常必要的。但针对神经网络处理器的验证,目前还没有较好的实现方法。
发明内容
本公开提供了神经网络处理器验证方法、装置、电子设备及存储介质。
一种神经网络处理器验证方法,包括:
向神经网络处理器发送待验证的计算指令;
获取所述神经网络处理器返回的计算结果,所述计算结果为所述神经网络处理器根据所述计算指令对源数据进行计算得到的;
根据所述计算结果确定验证是否通过。
一种神经网络处理器验证装置,包括:第一处理模块、第二处理模块以及第三处理模块;
所述第一处理模块,用于向神经网络处理器发送待验证的计算指令;
所述第二处理模块,用于获取所述神经网络处理器返回的计算结果,所述计算结果为所述神经网络处理器根据所述计算指令对源数据进行计算得到的;
所述第三处理模块,用于根据所述计算结果确定验证是否通过。
一种电子设备,包括:
至少一个处理器;以及
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行如以上所述的方法。
一种存储有计算机指令的非瞬时计算机可读存储介质,所述计算机指令用于使计算机执行如以上所述的方法。
一种计算机程序产品,包括计算机程序/指令,所述计算机程序/指令被处理器执行时实现如以上所述的方法。
上述公开中的一个实施例具有如下优点或有益效果:根据验证需求,可向神经网络处理器发送对应的计算指令,并可根据获取到的计算结果确定验证是否通过,即可实现对于神经网络处理器的有效验证,而且,可适用于各种类型的神经网络处理器,具有普遍适用性等。
应当理解,本部分所描述的内容并非旨在标识本公开的实施例的关键或重要特征,也不用于限制本公开的范围。本公开的其它特征将通过以下的说明书而变得容易理解。
附图说明
附图用于更好地理解本方案,不构成对本公开的限定。其中:
图1为本公开所述神经网络处理器验证方法实施例的流程图;
图2为本公开所述验证平台的架构示意图;
图3为本公开所述神经网络处理器验证装置实施例300的组成结构示意图;
图4示出了可以用来实施本公开的实施例的电子设备400的示意性框图。
具体实施方式
以下结合附图对本公开的示范性实施例做出说明,其中包括本公开实施例的各种细节以助于理解,应当将它们认为仅仅是示范性的。因此,本领域普通技术人员应当认识到,可以对这里描述的实施例做出各种改变和修改,而不会背离本公开的范围和精神。同样,为了清楚和简明,以下的描述中省略了对公知功能和结构的描述。
另外,应理解,本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
图1为本公开所述神经网络处理器验证方法实施例的流程图。如图1所示,包括以下具体实现方式。
在步骤101中,向神经网络处理器发送待验证的计算指令。
在步骤102中,获取神经网络处理器返回的计算结果,所述计算结果为神经网络处理器根据获取到的计算指令对源数据进行计算得到的。
在步骤103中,根据计算结果确定验证是否通过。
上述方法实施例所述方案中,可根据验证需求,向神经网络处理器发送对应的计算指令,并可根据获取到的计算结果确定验证是否通过,即可实现对于神经网络处理器的有效验证,而且,可适用于各种类型的神经网络处理器,具有普遍适用性等。
神经网络处理器主要用于实现卷积矩阵向量操作(gemv)、卷积神经网络(CNN,Convolutional Neural Networks)等各种计算,因此对神经网络处理器的验证主要集中在通过指令对各种计算功能的验证。
针对待验证的神经网络处理器,每次进行验证时分别验证哪种计算功能可根据实际需要而定。
针对当前验证的计算功能,可向神经网络处理器发送该计算功能对应的计算指令,所述计算指令用于指示神经网络处理器所需执行的计算功能,即告知神经网络处理器需要进行何种计算,之后可获取神经网络处理器返回的计算结果,所述计算结果为神经网络处理器根据获取到的计算指令对源数据进行计算得到的,源数据为计算指令对应的源数据。
本公开的一个实施例中,可通过与神经网络处理器之间的第一信息交互总线将计算指令发送给神经网络处理器,并可通过与神经网络处理器之间的第二信息交互总线获取神经网络处理器返回的计算结果。
其中,第一信息交互总线和第二信息交互总线可为高级外围总线(APB,AdvancedPeripheral Bus)、高级高性能总线(AHB,Advanced High Performance Bus)、集成电路总线(IIC,Inter-Integrated Circuit)、串行外设接口(SPI,Serial PeripheralInterface)等各种神经网络处理器支持的总线接口,并可适配各种神经网络处理器支持的总线协议,具体实现时可根据实际需要灵活选取。
借助于信息交互总线,可方便高效地实现与神经网络处理器之间的信息交互,且可适用于各种总线接口及总线协议等,具有普遍适用性。
本公开的一个实施例中,可获取神经网络处理器在获取到计算指令后发起的数据请求,将源数据提供给神经网络处理器。比如,可对计算指令和源数据进行存储,相应地,可将所存储的源数据提供给神经网络处理器。
也就是说,神经网络处理器在获取到计算指令后,可进一步获取对应的源数据,即计算所需的数据,进而可根据计算指令对源数据进行计算,得到计算结果,并可将计算结果返回。
在获取到神经网络处理器返回的计算结果后,可根据获取到的计算结果确定本次验证是否通过。
本公开的一个实施例中,可将获取到的计算结果与对应的期望值进行比对,根据比对结果确定本次验证是否通过。通过比对操作,可高效准确地获取到所需的验证结果。
本公开的一个实施例中,可利用仿真的神经网络处理器模型,根据计算指令对源数据进行计算,将得到的计算结果作为所述期望值。
神经网络处理器模型可为利用高级语言编写的神经网络处理器模型,即仿真的神经网络处理器,可认为其计算结果是准确的。
相应地,可将获取自神经网络处理器的计算结果与获取自神经网络处理器模型的计算结果进行比对,若一致,则可确定本次验证通过,否则,可确定本次验证不通过。
本公开的一个实施例中,还可监控第一信息交互总线的行为,从中提取出计算指令,若确定提取出的计算指令与发送给神经网络处理器的计算指令不一致,也可确定本次验证不通过,如可进行告警等。
通过上述处理,可确保发送给神经网络处理器的计算指令为正确的指令,从而避免了神经网络处理器由于获取到的计算指令错误所造成的计算错误问题。
作为一种可能的实现方式,上述方法实施例的执行主体可为基于通用验证方法学(UVM,Universal Verification Methodology)的验证平台。
图2为本公开所述验证平台的架构示意图。如图2所示,其中可包括:主代理(Mst_agent)、从代理(Slv_agent)、寄存器模型(Reg_model)、存储器模型(Mem_model)、仿真模型(Cmodel)和比对模块(scoreboard)等。
如图2所示,验证平台可通过第一信息交互总线(Mst_interface)和第二信息交互总线(Slv_interface)与神经网络处理器进行信息交互,其中,主代理可通过第一信息交互总线与神经网络处理器进行信息交互,从代理可通过第二信息交互总线与神经网络处理器进行信息交互。第一代理和第二代理均是一个通用的概念,可以是APB、AHB、IIC、SPI等各种总线代理,具体实现时可根据实际需要灵活选取。
如图2所示,可通过主代理驱动第一信息交互总线向神经网络处理器发送计算指令,神经网络处理器可驱动第二信息交互总线与从代理进行信息交互,完成源数据获取和计算结果的存放等。
如图2所示,寄存器模型可用来镜像神经网络处理器中的寄存器,可通过前门访问方式对神经网络处理器的寄存器进行读写。
如图2所示,存储器模型中可包括第一存储器模块(mem1)和第二存储器模块(mem2),第一存储器模块可用于存储源数据和计算指令,第二存储器模块可用于存储神经网络处理器返回的计算结果。
如图2所示,仿真模型可为利用高级语言编写的神经网络处理器模型,可用于生成期望值,仿真模型可通过直接程序接口(DPI,Direct Programming Interface)集成到验证平台中。
如图2所示,比对模块可用于将神经网络处理器返回的计算结果与仿真模型生成的期望值进行比对,即比较是否一致。
如图2所示,主代理中可进一步包括:主序列(Mst_seqr)、主驱动(Mst_driver)以及主监控器(Mst_monitor)等。其中,主序列可用于将计算指令和神经网络处理器的寄存器配置信息等发送给主驱动,主驱动可用于将获取到的计算指令和寄存器配置信息等按照第一信息交互总线协议发出,配置、驱动神经网络处理器,主监控器可用于采集第一信息交互总线上的计算指令等。
如图2所示,从代理中可进一步包括:从序列(Slv_seqr)、从驱动(Slv_driver)以及从监控器(Slv_monitor)等。其中,从序列可用于将第一存储器模块中的源数据发送给从驱动,从驱动可用于根据神经网络处理器的数据请求,将源数据提供给神经网络处理器,从监控器可用于采集神经网络处理器返回的计算结果,并可存储到第二存储器模块中。
以下结合图2所示验证平台,对本公开所述神经网络处理器验证方法进行进一步说明。
如图2所示,针对当前验证的计算功能,可通过主代理驱动第一信息交互总线向神经网络处理器发送该计算功能对应的计算指令,另外,还可将计算指令和对应的源数据存储到第一存储器模块中。
主监控器还可监控第一信息交互总线的行为,从中提取出计算指令,发送给比对模块,比对模块若确定提取出的计算指令与发送给神经网络处理器的计算指令不一致,可确定本次验证不通过。
如图2所示,神经网络处理器获取到计算指令后,可驱动第二信息交互总线,通过从代理访问第一存储器模块,获取源数据,进一步地,神经网络处理器可根据计算指令对源数据进行计算,得到计算结果,并可驱动第二信息交互总线,通过从代理访问第二存储器模块,从而将计算结果存储到第二存储器模块中。
如图2所示,还可将第一存储器模块中存储的源数据和计算指令提供给神经网络处理器模型,以便由神经网络处理器模型根据计算指令对源数据进行计算,将得到的计算结果作为期望值,提供给比对模块。
相应地,比对模块可将从第二存储器模块中获取的计算结果与从仿真模型中获取的计算结果进行比对,即比较两者是否一致,若一致,可确定本次验证通过,否则,可确定本次验证不通过。
需要说明的是,对于前述的方法实施例,为了简单描述,将其表述为一系列的动作组合,但是本领域技术人员应该知悉,本公开并不受所描述的动作顺序的限制,因为依据本公开,某些步骤可以采用其它顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本公开所必须的。
总之,采用本公开方法实施例所述方案,可实现对于神经网络处理器的有效验证,并可适用于各种类型的神经网络处理器以及各种类型的总线接口和总线协议等,具有普遍适用性。
以上是关于方法实施例的介绍,以下通过装置实施例,对本公开所述方案进行进一步说明。
图3为本公开所述神经网络处理器验证装置实施例300的组成结构示意图。如图3所示,包括:第一处理模块301、第二处理模块302以及第三处理模块303。
第一处理模块301,用于向神经网络处理器发送待验证的计算指令。
第二处理模块302,用于获取神经网络处理器返回的计算结果,所述计算结果为神经网络处理器根据所述计算指令对源数据进行计算得到的。
第三处理模块303,用于根据计算结果确定验证是否通过。
上述装置实施例所述方案中,可根据验证需求,向神经网络处理器发送对应的计算指令,并可根据获取到的计算结果确定验证是否通过,即可实现对于神经网络处理器的有效验证。
神经网络处理器主要用于实现各种计算,因此对神经网络处理器的验证主要集中在通过指令对各种计算功能的验证。
针对待验证的神经网络处理器,每次进行验证时分别验证哪种计算功能可根据实际需要而定。
针对待验证的计算功能,第一处理模块301可向神经网络处理器发送该计算功能对应的计算指令,所述计算指令用于指示神经网络处理器所需执行的计算功能,即告知神经网络处理器需要进行何种计算,相应地,第二处理模块302可获取神经网络处理器返回的计算结果,所述计算结果为神经网络处理器根据获取到的计算指令对源数据进行计算得到的,源数据为计算指令对应的源数据。
本公开的一个实施例中,第一处理模块301可通过与神经网络处理器之间的第一信息交互总线将计算指令发送给神经网络处理器,第二处理模块302可通过与神经网络处理器之间的第二信息交互总线获取神经网络处理器返回的计算结果。
其中,第一信息交互总线和第二信息交互总线可为APB、AHB、IIC、SPI等各种神经网络处理器支持的总线接口,并可适配各种神经网络处理器支持的总线协议,具体实现时可根据实际需要灵活选取。
本公开的一个实施例中,第二处理模块302可获取神经网络处理器在获取到计算指令后发起的数据请求,将源数据提供给神经网络处理器。比如,可对计算指令和源数据进行存储,相应地,可将所存储的源数据提供给神经网络处理器。
也就是说,神经网络处理器在获取到计算指令后,可进一步获取对应的源数据,即计算所需的数据,进而可根据计算指令对源数据进行计算,得到计算结果,并可将计算结果返回。
在获取到神经网络处理器返回的计算结果后,第三处理模块303可根据获取到的计算结果确定验证是否通过。
本公开的一个实施例中,第三处理模块303可将获取到的计算结果与对应的期望值进行比对,根据比对结果确定验证是否通过。
本公开的一个实施例中,第三处理模块303可利用仿真的神经网络处理器模型,根据计算指令对源数据进行计算,将得到的计算结果作为所述期望值。
神经网络处理器模型可为利用高级语言编写的神经网络处理器模型,即仿真的神经网络处理器,可认为其计算结果是准确的。
也就是说,第三处理模块303可将获取自神经网络处理器的计算结果与获取自神经网络处理器模型的计算结果进行比对,若一致,则可确定验证通过,否则,可确定验证不通过。
本公开的一个实施例中,第一处理模块301还可监控第一信息交互总线的行为,从中提取出计算指令,相应地,第三处理模块303若确定提取出的计算指令与发送给神经网络处理器的计算指令不一致,也可确定验证不通过。
图3所示装置实施例的具体工作流程可参照前述方法实施例中的相关说明。
总之,采用本公开装置实施例所述方案,可实现对于神经网络处理器的有效验证,并可适用于各种类型的神经网络处理器以及各种类型的总线接口和总线协议等,具有普遍适用性。
本公开所述方案可应用于人工智能领域,特别涉及人工智能芯片和云计算等领域。人工智能是研究使计算机来模拟人的某些思维过程和智能行为(如学习、推理、思考、规划等)的学科,既有硬件层面的技术也有软件层面的技术,人工智能硬件技术一般包括如传感器、专用人工智能芯片、云计算、分布式存储、大数据处理等技术,人工智能软件技术主要包括计算机视觉技术、语音识别技术、自然语言处理技术以及机器学习/深度学习、大数据处理技术、知识图谱技术等几大方向。
另外,本公开的技术方案中,所涉及的用户个人信息的收集、存储、使用、加工、传输、提供和公开等处理,均符合相关法律法规的规定,且不违背公序良俗。
根据本公开的实施例,本公开还提供了一种电子设备、一种可读存储介质和一种计算机程序产品。
图4示出了可以用来实施本公开的实施例的电子设备400的示意性框图。电子设备旨在表示各种形式的数字计算机,诸如,膝上型计算机、台式计算机、工作台、服务器、刀片式服务器、大型计算机、和其它适合的计算机。电子设备还可以表示各种形式的移动装置,诸如,个人数字助理、蜂窝电话、智能电话、可穿戴设备和其它类似的计算装置。本文所示的部件、它们的连接和关系、以及它们的功能仅仅作为示例,并且不意在限制本文中描述的和/或者要求的本公开的实现。
如图4所示,设备400包括计算单元401,其可以根据存储在只读存储器(ROM)402中的计算机程序或者从存储单元408加载到随机访问存储器(RAM)403中的计算机程序,来执行各种适当的动作和处理。在RAM 403中,还可存储设备400操作所需的各种程序和数据。计算单元401、ROM 402以及RAM 403通过总线404彼此相连。输入/输出(I/O)接口405也连接至总线404。
设备400中的多个部件连接至I/O接口405,包括:输入单元406,例如键盘、鼠标等;输出单元407,例如各种类型的显示器、扬声器等;存储单元408,例如磁盘、光盘等;以及通信单元409,例如网卡、调制解调器、无线通信收发机等。通信单元409允许设备400通过诸如因特网的计算机网络和/或各种电信网络与其他设备交换信息/数据。
计算单元401可以是各种具有处理和计算能力的通用和/或专用处理组件。计算单元401的一些示例包括但不限于中央处理单元(CPU)、图形处理单元(GPU)、各种专用的人工智能(AI)计算芯片、各种运行机器学习模型算法的计算单元、数字信号处理器(DSP)、以及任何适当的处理器、控制器、微控制器等。计算单元401执行上文所描述的各个方法和处理,例如本公开所述的方法。例如,在一些实施例中,本公开所述的方法可被实现为计算机软件程序,其被有形地包含于机器可读介质,例如存储单元408。在一些实施例中,计算机程序的部分或者全部可以经由ROM 402和/或通信单元409而被载入和/或安装到设备400上。当计算机程序加载到RAM 403并由计算单元401执行时,可以执行本公开所述的方法的一个或多个步骤。备选地,在其他实施例中,计算单元401可以通过其他任何适当的方式(例如,借助于固件)而被配置为执行本公开所述的方法。
本文中以上描述的系统和技术的各种实施方式可以在数字电子电路系统、集成电路系统、场可编程门阵列(FPGA)、专用集成电路(ASIC)、专用标准产品(ASSP)、芯片上系统的系统(SOC)、负载可编程逻辑设备(CPLD)、计算机硬件、固件、软件、和/或它们的组合中实现。这些各种实施方式可以包括:实施在一个或者多个计算机程序中,该一个或者多个计算机程序可在包括至少一个可编程处理器的可编程系统上执行和/或解释,该可编程处理器可以是专用或者通用可编程处理器,可以从存储系统、至少一个输入装置、和至少一个输出装置接收数据和指令,并且将数据和指令传输至该存储系统、该至少一个输入装置、和该至少一个输出装置。
用于实施本公开的方法的程序代码可以采用一个或多个编程语言的任何组合来编写。这些程序代码可以提供给通用计算机、专用计算机或其他可编程数据处理装置的处理器或控制器,使得程序代码当由处理器或控制器执行时使流程图和/或框图中所规定的功能/操作被实施。程序代码可以完全在机器上执行、部分地在机器上执行,作为独立软件包部分地在机器上执行且部分地在远程机器上执行或完全在远程机器或服务器上执行。
在本公开的上下文中,机器可读介质可以是有形的介质,其可以包含或存储以供指令执行系统、装置或设备使用或与指令执行系统、装置或设备结合地使用的程序。机器可读介质可以是机器可读信号介质或机器可读储存介质。机器可读介质可以包括但不限于电子的、磁性的、光学的、电磁的、红外的、或半导体系统、装置或设备,或者上述内容的任何合适组合。机器可读存储介质的更具体示例会包括基于一个或多个线的电气连接、便携式计算机盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM或快闪存储器)、光纤、便捷式紧凑盘只读存储器(CD-ROM)、光学储存设备、磁储存设备、或上述内容的任何合适组合。
为了提供与用户的交互,可以在计算机上实施此处描述的系统和技术,该计算机具有:用于向用户显示信息的显示装置(例如,CRT(阴极射线管)或者LCD(液晶显示器)监视器);以及键盘和指向装置(例如,鼠标或者轨迹球),用户可以通过该键盘和该指向装置来将输入提供给计算机。其它种类的装置还可以用于提供与用户的交互;例如,提供给用户的反馈可以是任何形式的传感反馈(例如,视觉反馈、听觉反馈、或者触觉反馈);并且可以用任何形式(包括声输入、语音输入或者、触觉输入)来接收来自用户的输入。
可以将此处描述的系统和技术实施在包括后台部件的计算系统(例如,作为数据服务器)、或者包括中间件部件的计算系统(例如,应用服务器)、或者包括前端部件的计算系统(例如,具有图形用户界面或者网络浏览器的用户计算机,用户可以通过该图形用户界面或者该网络浏览器来与此处描述的系统和技术的实施方式交互)、或者包括这种后台部件、中间件部件、或者前端部件的任何组合的计算系统中。可以通过任何形式或者介质的数字数据通信(例如,通信网络)来将系统的部件相互连接。通信网络的示例包括:局域网(LAN)、广域网(WAN)和互联网。
计算机系统可以包括客户端和服务器。客户端和服务器一般远离彼此并且通常通过通信网络进行交互。通过在相应的计算机上运行并且彼此具有客户端-服务器关系的计算机程序来产生客户端和服务器的关系。服务器可以是云服务器,也可以为分布式系统的服务器,或者是结合了区块链的服务器。
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本发公开中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本公开公开的技术方案所期望的结果,本文在此不进行限制。
上述具体实施方式,并不构成对本公开保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本公开的精神和原则之内所作的修改、等同替换和改进等,均应包含在本公开保护范围之内。

Claims (6)

1.一种神经网络处理器验证方法,包括:
验证平台针对当前验证的计算功能,向神经网络处理器发送所述计算功能对应的待验证的计算指令,包括:通过与所述神经网络处理器之间的第一信息交互总线,将所述计算指令发送给所述神经网络处理器,并将所述计算指令和对应的源数据存储到第一存储器模块中,所述验证平台为基于通用验证方法学的验证平台;
所述验证平台监控所述第一信息交互总线的行为,从中提取出计算指令,若确定提取出的计算指令与发送给所述神经网络处理器的计算指令不一致,则确定验证不通过,并进行告警,否则,获取所述神经网络处理器在获取到所述计算指令后发起的数据请求,通过与所述神经网络处理器之间的第二信息交互总线将所述源数据提供给所述神经网络处理器,并获取所述神经网络处理器返回的计算结果,包括:通过所述第二信息交互总线,获取所述神经网络处理器返回的所述计算结果,所述计算结果为所述神经网络处理器根据所述计算指令对源数据进行计算得到的;
所述验证平台将所述第一存储器模块中存储的所述源数据和所述计算指令提供给仿真的神经网络处理器模型,以便所述神经网络处理器模型根据所述计算指令对所述源数据进行计算,得到期望值,所述神经网络处理器模型通过直接程序接口集成到所述验证平台中;
所述验证平台根据所述计算结果以及所述期望值确定验证是否通过。
2.根据权利要求1所述的方法,其中,所述根据所述计算结果确定验证是否通过包括:
将所述计算结果与所述期望值进行比对,根据比对结果确定验证是否通过。
3.一种神经网络处理器验证装置,所述装置应用在基于通用验证方法学的验证平台中,包括:第一处理模块、第二处理模块以及第三处理模块;
所述第一处理模块,用于针对当前验证的计算功能,向神经网络处理器发送所述计算功能对应的待验证的计算指令,包括:通过与所述神经网络处理器之间的第一信息交互总线,将所述计算指令发送给所述神经网络处理器,并将所述计算指令和对应的源数据存储到第一存储器模块中;
所述第二处理模块,用于获取所述神经网络处理器在获取到所述计算指令后发起的数据请求,通过与所述神经网络处理器之间的第二信息交互总线将所述源数据提供给所述神经网络处理器,并获取所述神经网络处理器返回的计算结果,包括:通过所述第二信息交互总线,获取所述神经网络处理器返回的所述计算结果,所述计算结果为所述神经网络处理器根据所述计算指令对源数据进行计算得到的;
所述第三处理模块,用于将所述第一存储器模块中存储的所述源数据和所述计算指令提供给仿真的神经网络处理器模型,用于所述神经网络处理器模型根据所述计算指令对所述源数据进行计算,得到期望值,根据所述计算结果以及所述期望值确定验证是否通过,所述神经网络处理器模型通过直接程序接口集成到所述验证平台中;
所述第一处理模块进一步用于,监控所述第一信息交互总线的行为,从中提取出计算指令;
所述第三处理模块进一步用于,若确定提取出的计算指令与发送给所述神经网络处理器的计算指令不一致,则确定验证不通过,并进行告警。
4.根据权利要求3所述的装置,其中,
所述第三处理模块将所述计算结果与所述期望值进行比对,根据比对结果确定验证是否通过。
5.一种电子设备,包括:
至少一个处理器;以及
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行权利要求1-2中任一项所述的方法。
6.一种存储有计算机指令的非瞬时计算机可读存储介质,其中,所述计算机指令用于使计算机执行权利要求1-2中任一项所述的方法。
CN202111182273.9A 2021-10-11 2021-10-11 神经网络处理器验证方法、装置、电子设备及存储介质 Active CN114118356B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111182273.9A CN114118356B (zh) 2021-10-11 2021-10-11 神经网络处理器验证方法、装置、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111182273.9A CN114118356B (zh) 2021-10-11 2021-10-11 神经网络处理器验证方法、装置、电子设备及存储介质

Publications (2)

Publication Number Publication Date
CN114118356A CN114118356A (zh) 2022-03-01
CN114118356B true CN114118356B (zh) 2023-02-28

Family

ID=80441882

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111182273.9A Active CN114118356B (zh) 2021-10-11 2021-10-11 神经网络处理器验证方法、装置、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN114118356B (zh)

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1924823A (zh) * 2006-09-29 2007-03-07 北京中星微电子有限公司 一种测试芯片的方法及系统
CN108154230A (zh) * 2016-12-05 2018-06-12 北京深鉴科技有限公司 深度学习处理器的监控方法和监控装置
CN109992461A (zh) * 2017-12-29 2019-07-09 北京中科寒武纪科技有限公司 激励生成装置的模板库构建方法、芯片验证方法及系统
CN110134580A (zh) * 2019-04-01 2019-08-16 深圳云天励飞技术有限公司 处理器验证方法及相关产品
CN110309911A (zh) * 2019-07-05 2019-10-08 北京中科寒武纪科技有限公司 神经网络模型验证方法、装置、计算机设备和存储介质
CN110309918A (zh) * 2019-07-05 2019-10-08 北京中科寒武纪科技有限公司 神经网络在线模型的验证方法、装置和计算机设备
CN111212775A (zh) * 2017-11-17 2020-05-29 特斯拉公司 用于处理载具神经网络处理器中的错误的系统和方法
CN111382021A (zh) * 2018-12-29 2020-07-07 深圳云天励飞技术有限公司 一种处理器测试方法、相关装置和设备
CN112100954A (zh) * 2020-08-31 2020-12-18 北京百度网讯科技有限公司 验证芯片的方法、装置和计算机存储介质
CN112380046A (zh) * 2020-11-10 2021-02-19 北京灵汐科技有限公司 计算结果校验方法、系统、装置、设备及存储介质
CN112506724A (zh) * 2020-12-02 2021-03-16 深圳米飞泰克科技有限公司 芯片测试方法、装置及计算机可读存储介质
CN113191114A (zh) * 2021-04-30 2021-07-30 北京百度网讯科技有限公司 用于验证系统的方法和装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101630343B (zh) * 2009-08-18 2011-07-13 中兴通讯股份有限公司 仿真方法及系统
CN102360329B (zh) * 2011-09-29 2014-11-05 西北工业大学 总线监控与调试控制装置及进行总线监控与总线调试的方法
CN106502811B (zh) * 2016-10-12 2020-03-24 北京精密机电控制设备研究所 一种1553b总线通信故障处理方法
US10108850B1 (en) * 2017-04-24 2018-10-23 Intel Corporation Recognition, reidentification and security enhancements using autonomous machines
JP6600398B1 (ja) * 2018-09-15 2019-10-30 株式会社ブロードリーフ Ai創作物の検証装置
CN112602096A (zh) * 2020-03-13 2021-04-02 深圳市大疆创新科技有限公司 卷积神经网络的运算方法、装置、设备和存储介质

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1924823A (zh) * 2006-09-29 2007-03-07 北京中星微电子有限公司 一种测试芯片的方法及系统
CN108154230A (zh) * 2016-12-05 2018-06-12 北京深鉴科技有限公司 深度学习处理器的监控方法和监控装置
CN111212775A (zh) * 2017-11-17 2020-05-29 特斯拉公司 用于处理载具神经网络处理器中的错误的系统和方法
CN109992461A (zh) * 2017-12-29 2019-07-09 北京中科寒武纪科技有限公司 激励生成装置的模板库构建方法、芯片验证方法及系统
CN111382021A (zh) * 2018-12-29 2020-07-07 深圳云天励飞技术有限公司 一种处理器测试方法、相关装置和设备
CN110134580A (zh) * 2019-04-01 2019-08-16 深圳云天励飞技术有限公司 处理器验证方法及相关产品
CN110309911A (zh) * 2019-07-05 2019-10-08 北京中科寒武纪科技有限公司 神经网络模型验证方法、装置、计算机设备和存储介质
CN110309918A (zh) * 2019-07-05 2019-10-08 北京中科寒武纪科技有限公司 神经网络在线模型的验证方法、装置和计算机设备
CN112100954A (zh) * 2020-08-31 2020-12-18 北京百度网讯科技有限公司 验证芯片的方法、装置和计算机存储介质
CN112380046A (zh) * 2020-11-10 2021-02-19 北京灵汐科技有限公司 计算结果校验方法、系统、装置、设备及存储介质
CN112506724A (zh) * 2020-12-02 2021-03-16 深圳米飞泰克科技有限公司 芯片测试方法、装置及计算机可读存储介质
CN113191114A (zh) * 2021-04-30 2021-07-30 北京百度网讯科技有限公司 用于验证系统的方法和装置

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
NNV: The Neural Network Verification Tool for Deep Neural Networks and Learning-Enabled Cyber-Physical Systems;Hoang-Dung Tran 等;《Computer Aided Verification 2020》;20200714;3-17 *
深度神经网络硬件基准测试现状及发展趋势;张蔚敏;《信息通信技术与政策》;20191215;74-78 *

Also Published As

Publication number Publication date
CN114118356A (zh) 2022-03-01

Similar Documents

Publication Publication Date Title
CN113342345A (zh) 深度学习框架的算子融合方法、装置
CN114417780B (zh) 状态同步方法、装置、电子设备及存储介质
CN112527281A (zh) 基于人工智能的算子升级方法、装置、电子设备及介质
CN113961419B (zh) 存储器验证方法、装置、电子设备及存储介质
CN114462350B (zh) 集成电路芯片验证方法、装置、电子设备及存储介质
CN114861059A (zh) 资源推荐方法、装置、电子设备及存储介质
CN114743586B (zh) 存储器模型的镜像存储实现方法、装置及存储介质
CN113452760A (zh) 验证码的同步方法、装置、电子设备和存储介质
CN114330221B (zh) 计分板实现方法、计分板、电子设备及存储介质
CN114118356B (zh) 神经网络处理器验证方法、装置、电子设备及存储介质
CN114492370A (zh) 网页识别方法、装置、电子设备和介质
CN113126881B (zh) 系统配置方法、装置、设备、可读存储介质及分布式存储系统
CN114385829A (zh) 知识图谱创建方法、装置、设备以及存储介质
CN113361575A (zh) 模型训练方法、装置和电子设备
CN114218166A (zh) 数据处理方法、装置、电子设备及可读存储介质
CN114416518A (zh) 测试用例指标的验证方法及装置、电子设备和存储介质
CN113961405B (zh) 状态切换指令验证方法、装置、电子设备及存储介质
CN113553407B (zh) 事件追溯方法、装置、电子设备及存储介质
CN115102850B (zh) 配置比对方法、装置、电子设备及存储介质
CN113239296B (zh) 小程序的展示方法、装置、设备和介质
CN114218069B (zh) 回归测试方法、装置、电子设备及存储介质
CN113407844B (zh) 小程序框架的版本推荐方法、装置、设备以及存储介质
CN114218026B (zh) 计分板生成方法、装置、电子设备及存储介质
CN114721895B (zh) 待测设计的验证方法、平台、设备和介质
CN115080120B (zh) 寄存器的验证方法、装置、设备和介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant