CN114093277A - 拼接屏 - Google Patents

拼接屏 Download PDF

Info

Publication number
CN114093277A
CN114093277A CN202111497517.2A CN202111497517A CN114093277A CN 114093277 A CN114093277 A CN 114093277A CN 202111497517 A CN202111497517 A CN 202111497517A CN 114093277 A CN114093277 A CN 114093277A
Authority
CN
China
Prior art keywords
sub
display
screen
gate
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111497517.2A
Other languages
English (en)
Inventor
张乐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202111497517.2A priority Critical patent/CN114093277A/zh
Priority to US17/623,625 priority patent/US20240096264A1/en
Priority to PCT/CN2021/138980 priority patent/WO2023103028A1/zh
Publication of CN114093277A publication Critical patent/CN114093277A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/302Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements
    • G09F9/3026Video wall, i.e. stackable semiconductor matrix display modules
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/02Composition of display devices
    • G09G2300/026Video wall, i.e. juxtaposition of a plurality of screens to create a display screen of bigger dimensions
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current

Abstract

本发明公开了一种拼接屏,包括连接板和至少两个子显示屏,每一子显示屏包括交叉的栅极信号线和数据线,每一子显示屏朝向连接板的一侧还设置多个第一焊垫,每一第一焊垫电性连接一条数据线或栅极信号线;其中,连接板设于子显示屏背向出光的一侧;两个相互拼接的子显示屏的数据线所连接的第一焊垫通过连接板两两对应电性连接,和/或,两个相互拼接的子显示屏的栅极信号线所连接的第一焊垫通过连接板两两对应电性连接。本发明利用焊垫和连接板实现相互拼接的子显示屏中信号线之间的连通,无需在每个子显示屏的边缘设置驱动电路,缩小了拼接缝处非显示区域的宽度;同时,第一焊垫设置于子显示屏朝向连接板的一侧,进一步缩小了拼接缝的宽度。

Description

拼接屏
技术领域
本发明涉及显示技术领域,尤其涉及一种拼接屏。
背景技术
拼接屏是指利用小尺寸的拼接子显示屏拼接而成的显示屏,现有的拼接屏在拼接子显示屏之间不可避免的会产生拼接缝,且在该拼接缝处无法显示。同时,因为每个拼接子显示屏均需要集成电路控制,需要在拼接子显示屏的边缘直接绑定集成电路、柔性电路板或覆晶薄膜,导致会占用一定面积形成绑定区域,而该绑定区域不可正常显示,增加了拼接子显示屏之间无法显示区域的宽度。
发明内容
有鉴于此,本发明提供一种新的拼接屏,以减小现有技术中拼接子显示屏之间无法显示区域的宽度。
本发明提供的技术方案如下:
一种拼接屏,所述拼接屏包括:
连接板;以及
至少两个子显示屏,每一所述子显示屏包括若干沿第一方向延伸的栅极信号线和若干沿第二方向延伸的数据线,所述栅极信号线和所述数据线交叉设置,每一所述子显示屏朝向所述连接板的一侧还设置多个第一焊垫,每一所述第一焊垫电性连接一条所述数据线或所述栅极信号线;
其中,所述连接板设于所述子显示屏背向出光的一侧;两个相互拼接的所述子显示屏的所述数据线所连接的所述第一焊垫通过所述连接板两两对应电性连接,和/或,两个相互拼接的所述子显示屏的所述栅极信号线所连接的所述第一焊垫通过所述连接板两两对应电性连接。
进一步地,每一所述子显示屏包括至少一个与相邻所述子显示屏拼接的拼接边,所述第一焊垫靠近所述拼接边设置且沿着所述拼接边排列。
进一步地,每一所述子显示屏还包括若干亚像素单元,所述第一焊垫设于所述亚像素单元和所述拼接边之间。
进一步地,每一所述子显示屏还包括若干亚像素单元,在靠近所述拼接边处,所述第一焊垫错落设置于相邻两个所述亚像素单元之间。
进一步地,所述拼接屏包括第一非显示区和两个第二非显示区,两个所述第二非显示区位于所述拼接屏的相对两边的边缘区,所述第一非显示区位于所述拼接屏的另外一边的边缘区,所述第一非显示区位于两个所述第二非显示区之间;所述拼接屏还包括驱动芯片和两个栅极驱动电路;所述驱动芯片全部设于所述第一非显示区,且与两个栅极驱动电路和所述数据线连接,用以向所述栅极驱动电路输入栅极驱动信号,向所述数据线输入源极驱动信号;两个所述栅极驱动电路分别设于两个所述第二非显示区,且与所述栅极信号线连接,用以向所述栅极信号线传输行扫描信号。
进一步地,所述栅极驱动电路为用于驱动所述栅极信号线的多级驱动单元集成或闸级驱动芯片集成。
进一步地,所述子显示屏以M*N的阵列形式进行拼接,其中,M和N均为正整数;第1列和第M列的所述子显示屏包括第三非显示区,位于第1列的N个所述第三非显示区共同构成一个所述第二非显示区,位于第M列的N个所述第三非显示区共同构成另外一个所述第二非显示区;每一所述栅极驱动电路包括N个子栅极驱动电路,每一所述子栅极驱动电路设于一个对应的所述第三非显示区内,所述驱动芯片与所述子栅极驱动电路连接。
进一步地,所述驱动芯片分别电性连接第1列第1个和第M列第1个所述子显示屏内的所述子栅极驱动电路;第1列和第M列的所述子显示屏还包括第二焊垫,所述第二焊垫设于对应所述子显示屏朝向所述连接板的一侧,且与对应所述子显示屏内的所述子栅极驱动电路连接;相邻两个所述子栅极驱动电路分别所连接的两个所述第二焊垫通过所述连接板电性连接,以串联位于第1列的N个所述子栅极驱动电路,以串联位于第M列的N个所述子栅极驱动电路。
进一步地,所述子显示屏以M*N的阵列形式进行拼接,其中,M和N均为正整数;第一行的M个所述子显示屏包括第四非显示区,M个所述第四非显示区共同构成所述第一非显示区;所述驱动芯片包括M个子芯片,每一所述子芯片分别设于对应的所述第四非显示区内;第一行的M个所述子显示屏还包括第二焊垫,所述第二焊垫设于对应所述子显示屏朝向所述连接板的一侧,且与对应所述子显示屏内的所述子芯片连接;相邻两个所述子芯片分别所连接的两个所述第二焊垫通过所述连接板电性连接,以串联位于第一行的M个所述子芯片。
进一步地,每一所述子显示屏包括基板和设于所述基板上的像素驱动电路层,所述第一焊垫设于所述基板朝向所述连接板的一侧,所述第一焊垫通过所述像素驱动电路层与所述栅极信号线和/或所述数据线电性连接。
进一步地,所述像素驱动电路层包括设于所述基板上的有源层、栅极绝缘层、栅极层、层间绝缘层和第一金属层,所述第一金属层包括第一引线,所述第一焊垫通过所述第一引线与所述栅极信号线和/或所述数据线电性连接。
进一步地,所述子显示屏还包括发光结构层,所述发光结构层设于所述像素驱动电路层背向所述基板的一侧;所述发光结构层包括多个发光单元,所述像素驱动电路层包括多个驱动TFT,所述驱动TFT的栅极设于所述栅极层,所述驱动TFT的源极和漏极设于所述第一金属层,且所述驱动TFT的源极与对应所述发光单元的阳极电性连接。
进一步地,所述第一焊垫在所述基板上的投影位于部分所述发光单元在所述基板上的投影内。
进一步地,所述子显示屏还包括第二金属层,所述第二金属层设于所述像素驱动电路层和所述发光结构层之间,所述第二金属层包括第二引线,至少部分所述发光单元的阳极通过所述第二引线与所述驱动TFT的源极电性连接。
进一步地,所述子显示屏还包括缓冲层和平坦层,所述缓冲层设于所述基板和所述像素驱动电路层之间,所述平坦层设于所述像素驱动电路层和所述发光结构层之间。
进一步地,所述连接板上设有第三焊垫,在两个相互拼接的所述子显示屏中,两条连通的所述数据线和/或两条连通的所述栅极信号线分别所连接的两个所述第一焊垫通过所述第三焊垫电性连接。
进一步地,所述第一焊垫和所述第三焊垫之间通过导电材料压接粘合。
进一步地,所述第一焊垫朝向所述连接板的一侧表面与所述基板背向所述像素驱动电路层的一侧表面齐平。
进一步地,所述基板包括第一基板和第二基板,所述第二基板位于所述第一基板和所述像素驱动电路层之间,所述第一焊垫设于所述第二基板朝向所述第一基板的一侧,且所述第一焊垫朝向所述连接板的一侧表面与所述第二基板朝向所述第一基板的一侧表面齐平,所述第一基板上设有穿孔,所述穿孔对应所述第一焊垫设置,所述导电材料填充所述穿孔以电性连接所述第一焊垫和所述第三焊垫。
进一步地,所述子显示屏还包括过孔,所述过孔贯穿所述像素驱动电路层,所述第一焊垫对应所述过孔设置,所述第一引线部分沉积于所述过孔内以电性连接所述第一焊垫。
本发明的有益效果为:本发明的所述拼接屏利用焊垫和所述连接板实现相互拼接的所述子显示屏中信号线(栅极信号线和/或数据线)之间的连通,如此无需在每个子显示屏的边缘设置驱动电路,有效缩小了拼接缝处非显示区域的宽度,同时,在本发明的所述拼接屏中,第一焊垫设置于子显示屏朝向连接板的一侧,相较于在拼接缝处额外增加金属线以实现相互拼接的所述子显示屏中的信号线的连通,本发明进一步缩小了拼接缝的宽度,如此进一步缩小了拼接缝处非显示区域的宽度。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例一中的拼接屏的平面原理示意图。
图2A和图2B分别示出了本发明的拼接屏中的第一焊垫和亚像素单元之间的分布示意图。
图3是本发明实施例一的拼接屏中相邻两个子显示屏的结构示意图。
图4是本发明实施例二中的拼接屏的平面示意图。
图5是本发明实施例三中的拼接屏中相邻两个子显示屏的结构示意图。
图6是本发明实施例四中的拼接屏的子显示屏的结构示意图。
图7是本发明实施例五中的拼接屏的平面示意图。
图8是本发明实施例六中的拼接屏的平面示意图。
附图标记说明:
Figure BDA0003401351190000051
Figure BDA0003401351190000061
Figure BDA0003401351190000071
具体实施例
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。此外,应当理解的是,此处所描述的具体实施例仅用于说明和解释本发明,并不用于限制本发明。在本发明中,在未作相反说明的情况下,使用的方位词如″上″和″下″通常是指装置实际使用或工作状态下的上和下,具体为附图中的图面方向;而″内″和″外″则是针对装置的轮廓而言的。
本发明提供一种拼接屏,所述拼接屏包括连接板和至少两个子显示屏。每一所述子显示屏包括若干沿第一方向延伸的栅极信号线和若干沿第二方向延伸的数据线,所述栅极信号线和所述数据线交叉设置。每一所述子显示屏朝向所述连接板的一侧还设置多个第一焊垫,每一所述第一焊垫电性连接一条所述数据线或所述栅极信号线。其中,所述连接板设于所述子显示屏背向出光的一侧;两个相互拼接的所述子显示屏的所述数据线所连接的所述第一焊垫通过所述连接板两两对应电性连接,和/或,两个相互拼接的所述子显示屏的所述栅极信号线所连接的所述第一焊垫通过所述连接板两两对应电性连接。
需要说明的是,上述的子显示屏均具有相同数量的栅极信号线和数据线。
本发明的所述拼接屏利用焊垫和所述连接板实现相互拼接的所述子显示屏中信号线(栅极信号线和/或数据线)之间的连通,如此无需在每个子显示屏的边缘设置驱动电路,有效缩小了拼接缝处非显示区域的宽度,同时,在本发明的所述拼接屏中,第一焊垫设置于子显示屏朝向连接板的一侧,相较于在拼接缝处额外增加金属线以实现相互拼接的所述子显示屏中的信号线的连通,本发明进一步缩小了拼接缝的宽度,如此进一步缩小了拼接缝处非显示区域的宽度。
下面对本发明提供的所述显示装置的具体实施例进行说明。
实施例一
请参见图1至图3。在本实施例中,所述拼接屏100包括两个子显示屏10,两个所述子显示屏10以1*2(一行两列)的阵列模式进行拼接,即两个所述子显示屏在行向上进行拼接。
请参见图1,其示出了本发明实施例一中的拼接屏的平面原理示意图。每一所述子显示屏10包括一个与相邻所述子显示屏10拼接的拼接边101。需要说明的是,所述子显示屏10的拼接边101的数量与其所要进行拼接的其它所述子显示屏10的数量相等,也即,每一所述子显示屏10包括至少一个与相邻所述子显示屏10拼接的拼接边101。在实施例中,因为只有两个所述子显示屏10,每一所述子显示屏10只与一个其它的所述子显示屏10进行拼接,因此,每一所述子显示屏10仅包括一个与相邻所述子显示屏10拼接的拼接边101。
所述子显示屏10包括若干沿第一方向延伸的栅极信号线gate和若干沿第二方向延伸的数据线data,所述栅极信号线gate和所述数据线data交叉设置。从使用者正视的角度看,栅极信号线gate和数据线纵横交叉,栅极信号线gate为横向信号线,数据线data为纵向信号线。为方便说明,定义所述栅极信号线gate从上到下依次为gate1、gate2、gate3......,定义所述数据线data从左到右依次为data1、data2、data3......。
所述子显示屏10包括多个第一焊垫20,所述第一焊垫20靠近所述拼接边101设置且沿着所述拼接边101排列。每一所述第一焊垫20电性连接一条所述数据线data或所述栅极信号线gate。两个相互拼接的所述子显示屏10的所述数据线data所连接的所述第一焊垫20两两对应电性连接,和/或,两个相互拼接的所述子显示屏10的所述栅极信号线gate所连接的所述第一焊垫20两两对应电性连接,以使得两个相互拼接的所述子显示屏10中的信号线之间实现导通。
优选地,在两个相互拼接的所述子显示屏10的所述拼接边101处,其中一个所述子显示屏10的所述数据线data和/或所述栅极信号线gate电性连接另外一个所述子显示屏10中邻近的对应所述数据线data或对应所述栅极信号线gate。
具体到本实施例中,两个所述子显示屏10以1*2(一行两列)的阵列模式进行拼接,如此,两个所述子显示屏10的拼接边101为纵向延伸的边,该拼接边101平行于数据线data,所述第一焊垫20沿着该拼接边101排列,每一所述第一焊垫20连接一条对应的所述栅极信号线gate,两个所述子显示屏10中两条邻近的所述栅极信号线gate通过两个所述第一焊垫20导通,即,两条gate1通过分别与其所连接的两个所述第一焊垫20导通,两条gate2通过分别与其所连接的两个所述第一焊垫20导通,两条gate3通过分别与其所连接的两个所述第一焊垫20导通......。
可以理解地,在其它实施例中,在两个相互拼接的所述子显示屏10中,相互电性连接的两条所述栅极信号线gate也可以采用跳线连接模式,如,在两个相互拼接的所述子显示屏10中,其中一个所述子显示屏10中的gate1与另外一个所述子显示屏10中gate3电性连接。
所述拼接屏100还包括驱动芯片30和两个栅极驱动电路40。所述驱动芯片30设于所述拼接屏100的上端非显示区,两个所述栅极驱动电路40分别设于所述拼接屏100左右两侧的非显示区。所述驱动芯片30与两个栅极驱动电路40和所述数据线data连接,用以向所述栅极驱动电路40输入栅极驱动信号,向所述数据线data输入源极驱动信号;两个所述栅极驱动电路40与所述栅极信号线gate连接,用以向所述栅极信号线gate传输行扫描信号。
具体地,所述拼接屏100包括第一非显示区NA1和两个第二非显示区NA2两个所述第二非显示区NA2位于所述拼接屏100的相对两边的边缘区,所述第一非显示区NA1位于所述拼接屏100的另外一边的边缘区,所述第一非显示区NA1位于两个所述第二非显示区NA2之间。所述驱动芯片30全部设于所述第一非显示区NA1,两个所述栅极驱动电路40全部设于两个所述第二非显示区NA2,具体地,每一所述栅极驱动电路40设于一个对应的所述第二非显示区NA2内。
本发明的所述子显示屏10以M*N的阵列形式进行拼接(其中,M和N均为正整数)。下面先以M*N的阵列拼接形式对所述驱动芯片30和栅极驱动电路40的进行详细说明。
第1列和第M列的所述子显示屏10包括第三非显示区NA3,位于第1列的N个所述第三非显示区NA3共同构成一个所述第二非显示区NA2,位于第M列的N个所述第三非显示区NA3共同构成另外一个所述第二非显示区NA2。每一所述栅极驱动电路40包括N个子栅极驱动电路41,每一所述子栅极驱动电路41设于一个对应的所述第三非显示区NA3内,所述驱动芯片30与所述子栅极驱动电路41连接。
具体地,所述驱动芯片30分别电性连接第1列第1个和第M列第1个所述子显示屏10内的所述子栅极驱动电路41。第1列和第M列的所述子显示屏10还包括第二焊垫50,所述第二焊垫50与对应所述子显示屏10内的所述子栅极驱动电路41连接。相邻两个所述子栅极驱动电路41分别所连接的两个所述第二焊垫50电性连接,以串联位于第1列的N个所述子栅极驱动电路41,以串联位于第M列的N个所述子栅极驱动电路41。
所述驱动芯片30可以由单一芯片或多个子芯片31串联构成。若采用子芯片31串联结构所述子芯片31的数量可以与所述子显示屏10的列数相等,即,位于第一行的所述子显示屏10的上端边缘均设有一个子芯片31,所述驱动芯片30由子芯片31串联而成。在其它实施例中,所述子芯片31的数量也可以与所述子显示屏10的列数不等,只要满足功能要求即可。
具体地,第一行的M个所述子显示屏10包括第四非显示区NA4,M个所述第四非显示区NA4共同构成所述第一非显示区NA1。所述驱动芯片30包括M个子芯片31,每一所述子芯片31分别设于对应的所述第四非显示区NA4内。
第一行的M个所述子显示屏10还包括第二焊垫50,所述第二焊垫50与对应所述子显示屏10内的所述子芯片31连接。相邻两个所述子芯片31分别所连接的两个所述第二焊垫50电性连接,以串联位于第一行的M个所述子芯片31。
具体到本实施例中,所述子显示屏10以1*2(一行两列)的阵列模式进行拼接,因此,所述驱动芯片30由两个子芯片31串联而成,所述栅极驱动电路40仅由一个子栅极驱动电路41构成。
需要说明的是,在本实施例中,上述用于串联所述子栅极驱动电路41的第二焊垫50和用于串联所述子芯片31的第二焊垫50具有相同的结构和功能,不同之处仅在于其用于串联的对象不同。
优选地,在本实施例中,所述第二焊垫50的结构与所述第一焊垫20的结构相同,所述第二焊垫50相互之间的连通方式与所述第一焊垫20相互之间的连通方式也相同,所述第二焊垫50和所述第一焊垫20的不同之处仅在于命名,以区分其用于连通的主体。
另外,在本实施例中,所述栅极驱动电路40采用的是用于驱动所述栅极信号线gate的多级驱动单元集成(Gate Driver on Array,GOA)。可以理解地,在其它实施例中,所述栅极驱动电路40也可采用其它电路,以能够实现其功能为目的。
请参见图2A和图2B,其分别示出了本发明的拼接屏中的第一焊垫和亚像素单元之间的分布示意图。每一所述子显示屏10还包括若干亚像素单元102。在一些实施例中,如图2A所示,在靠近所述拼接边101的位置,所述第一焊垫20可以设于所述亚像素单元102和所述拼接边101之间。在一些实施例中,如图2B所示,在靠近所述拼接边101的位置,所述第一焊垫20也可以错落设置于相邻两个所述亚像素单元102之间,即,所述第一焊垫20可以是分布于相邻所述压像素单元102之间的间隙处,如此可以增大显示区的面积,进一步减小相邻两个所述子显示屏10之间的非显示区的面积。
请参见图3,其示出了本发明实施例一的拼接屏中相邻两个子显示屏的结构示意图。所述拼接屏100还包括连接板60,所述连接板60设置于所述子显示屏10背向出光的一侧。所述第一焊垫20和所述第二焊垫50设于所述子显示屏10朝向所述连接板60的一侧,且对应两个所述第一焊垫20之间的电性连接以及对应两个所述第二焊垫50之间的电性连接均通过所述连接板60实现。
具体地,所述子显示屏10包括基板11和设于所述基板11上的像素驱动电路层12和发光结构层13。所述发光结构层13设于所述像素驱动电路层12背向所述基板11的一侧,且与所述像素驱动电路层12连接。
所述像素驱动电路层12包括多个驱动TFT 120,所述发光结构层13包多个发光单元130,所述驱动TFT 120与对应的所述发光单元130连接,以驱动所述发光单元130。所述驱动TFT 120可以采用底栅结构、单顶栅结构、双顶栅结构等,只要满足驱动需求即可。
所述像素驱动电路层12至少包括设于所述基板11上的有源层121、栅极绝缘层122、栅极层123、层间绝缘层124和第一金属层125。所述驱动TFT 120的栅极TG设于所述栅极层123,所述驱动TFT 120的源极TS和漏极TD设于所述第一金属层125,且所述驱动TFT120的源极TS与对应所述发光单元130的阳极ANO电性连接。
在本实施例中,所述驱动TFT 120采用的是双顶栅结构。也即,所述栅极绝缘层122包括第一栅极绝缘层1221和第二栅极绝缘层1222,所述栅极层123包括第一栅极层1231和第二栅极层1232。
在本实施例中,所述子显示屏10还包括缓冲层14和平坦层15,所述缓冲层14设于所述基板11和所述像素驱动电路层12之间,所述平坦层15设于所述像素驱动电路层12和所述发光结构层13之间。
所述第一焊垫20和所述第二焊垫50设于所述基板11朝向所述连接板60的一侧,所述第一焊垫20通过所述像素驱动电路层12与所述栅极信号线gate和/或所述数据线data电性连接。具体地,所述第一金属层125还包括第一引线1251所述第一焊垫20通过所述第一引线1251与所述栅极信号线gate和/或所述数据线data电性连接,所述第二焊垫50通过所述第一引线1251与对应的所述子芯片31或所述子栅极驱动电路41电性连接。在本实施例中,所述栅极信号线gate通过所述第一引线1251引出以与所述第一焊垫20连接。
具体地,所述第一焊垫朝20和所述第二焊垫50朝向所述连接板60的一侧表面与所述基板11背向所述像素驱动电路层12的一侧表面齐平。所述子显示屏10还包括过孔103,所述过孔103贯穿所述像素驱动电路层12,所述第一焊垫20对应所述过孔103设置,所述第一引线1251部分沉积于所述过孔103内以电性连接所述第一焊垫20。
所述连接板60上设有第三焊垫70,在两个相互拼接的所述子显示屏10中,两条连通的所述数据线data和/或两条连通的所述栅极信号线gate分别所连接的两个所述第一焊垫20通过所述第三焊垫70电性连接,两个对应的所述第二焊垫50也通过所述第三焊垫70电性连接。
具体地,所述第一焊垫20和所述第三焊垫70之间,以及所述第二焊垫50和所述第三焊垫70之间,通过导电材料80压接粘合。所述导电材料80可以为银浆,但不限于此,可以实现所述第一焊垫20和所述第二焊垫50与所述第三焊垫70之间的导电粘合即可。
具体地,所述子显示屏10和所述连接板60之间以及所述子显示屏10和所述子显示屏之间的其它缝隙处(除所述第一焊垫20和所述第二焊垫50与所述第三焊垫70之间的缝隙外)可填充不导电粘合剂,以此使得拼接的所述子显示屏10成为一个整体。
可以理解,上述的膜层说明并非是对本发明的限制,在其它实施例中,所述子显示屏10的膜层结构还可以是其它形式,只要能够满足所述第一焊垫20和所述第二焊垫50的结构及连接即可。
实施例二
请参见图4,其示出了本发明实施例二中的拼接屏的平面示意图。本实施例中的拼接屏的结构与实施例一中的拼接屏的结构相似,不同之处在于:在本实施例中,所述拼接屏100包括两个子显示屏10,两个所述子显示屏10以2*1(两行一列)的阵列模式进行拼接,即两个所述子显示屏10在列向上进行拼接。
与实施例一相同,优选地,在两个相互拼接的所述子显示屏10的所述拼接边101处,其中一个所述子显示屏10的所述数据线data和/或所述栅极信号线gate电性连接另外一个所述子显示屏10中邻近的对应所述数据线data或对应所述栅极信号线gate。
具体到本实施例中,两个所述子显示屏10的拼接边101为横向延伸的边,该拼接边101平行于栅极信号线gate,所述第一焊垫20沿着该拼接边101排列,每一所述第一焊垫20连接一条对应的所述数据线data,两个所述子显示屏10中两条邻近的所述数据线data通过两个所述第一焊垫20导通,即,两条data1通过分别与其所连接的两个所述第一焊垫20导通,两条data2通过分别与其所连接的两个所述第一焊垫20导通,两条data3通过分别与其所连接的两个所述第一焊垫20导通......。
可以理解地,在其它实施例中,在两个相互拼接的所述子显示屏10中,相互电性连接的两条所述数据线data也可以采用跳线连接模式,如,在两个相互拼接的所述子显示屏10中,其中一个所述子显示屏10中的data1与另外一个所述子显示屏10中data3电性连接。
对应地,在本实施例中,所述数据线data通过所述第一引线1251引出以与所述第一焊垫20连接。
对应地,在本实施例中,所述驱动芯片30仅包括一个子芯片31,而所述栅极驱动电路40由两个所述子栅极驱动电路41串联构成,且每两个所述子显示屏10的左右两侧均设有第三非显示区NA3。
实施例三
请参见图5,其示出了本发明实施例三中的拼接屏中相邻两个子显示屏的结构示意图。本实施例中的子显示屏的结构与实施例一中的子显示屏的结构相似,不同之处在于:在本实施例中,所述基板11包括第一基板111和第二基板112,所述第二基板112位于所述第一基板111和所述像素驱动电路层12之间;所述第一焊垫20和所述第二焊垫50设于所述第二基板112朝向所述第一基板111的一侧,且所述第一焊垫20和所述第二焊垫50朝向所述连接板60的一侧表面与所述第二基板112朝向所述第一基板111的一侧表面齐平;所述第一基板111上设有穿孔113,所述穿孔113对应所述第一焊垫20或所述第二焊垫50设置,所述导电材料80填充所述穿孔113以电性连接所述第一焊垫20和所述第三焊垫70,以电性连接所述第二焊垫50和所述第三焊垫70。所述穿孔113可以采用激光打孔等方式通过去除第一基板111的部分材料而形成。
在所述子显示屏10的制造过程中,通过剥离工艺剥离本实施例中的所述第一基板111即可得到第一实施例中的所示子显示屏。在本实施例中,所述基板11保留了两个基板组合的模式,通过激光打孔的方式裸露焊垫,如此可省略通过剥离工艺剥离所述第一基板111的工艺流程。
实施例四
请参见图6,其示出了本发明实施例四中的拼接屏的子显示屏的结构示意图。本实施例中的拼接屏的子显示屏的结构与实施例一中的拼接屏的子显示屏的结构相似,不同之处在于:在本实施例中,所述第一焊垫20在所述基板11上的投影位于部分所述发光单元130在所述基板11上的投影内,即,所述发光单元130在所述子显示屏10的厚度方向上覆盖所述第一焊垫20。如此,所述第一焊垫20的上方也可以显示,以进一步缩减不可显示区的面积。
进一步地,在本实施例中,所述子显示屏10还包括第二金属层16。所述第二金属层16设于所述像素驱动电路层12和所述发光结构层13之间,所述第二金属层16包括第二引线161,至少部分所述发光单元130的阳极ANO通过所述第二引线161与所述驱动TFT 120的源极TS电性连接。
进一步地,在本实施例中,所述子显示屏10还包括第二层间绝缘层17。所述第二层间绝缘层17设于所述第二金属层16和所述发光结构层13之间。
实施例五
请参见图7,其示出了本发明实施例五中的拼接屏的平面示意图。本实施例中的拼接屏与实施例一中的拼接屏相似,不同之处在于:在本实施例中,所述拼接屏100包括九个子显示屏10,九个所述子显示屏10以3*3(三行三列)的阵列模式进行拼接。
对应地,在本实施例中,部分子显示屏10包括两个拼接边101,部分子显示屏10包括三个拼接边101,还有部分子显示屏10包括四个拼接边101。如此,相邻两个所述子显示屏10的拼接包括横向延伸的边之间的拼接和纵向延伸边之间的拼接。在本实施例中,显示信号线之间的连通可以参照实施例一和实施例二,此处不重复赘述。
对应地,在本实施例中,所述驱动芯片30由三个串联的所述子芯片31构成,且所述栅极驱动电路40由三个所述子栅极驱动电路41串联构成。同样地,所述子芯片31之间的串联和所述子栅极驱动电路41之间的串联也可以参照实施例一和实施例二,此处不重复赘述。
实施例六
请参见图8,其示出了本发明实施例六中的拼接屏的平面示意图。本实施例中的拼接屏与实施例五中的拼接屏相似,不同之处在于:在本实施例中,所述子栅极驱动电路41采用的是闸级驱动芯片,所述栅极驱动电路40为闸级驱动芯片集成,即由多个栅极驱动芯片串联而成。
综上所述,虽然本发明已以优选实施例揭露如上,可以理解地,各种实施例可以进行任意组合,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。

Claims (20)

1.一种拼接屏,其特征在于,所述拼接屏包括:
连接板;以及
至少两个子显示屏,每一所述子显示屏包括若干沿第一方向延伸的栅极信号线和若干沿第二方向延伸的数据线,所述栅极信号线和所述数据线交叉设置,每一所述子显示屏朝向所述连接板的一侧还设置多个第一焊垫,每一所述第一焊垫电性连接一条所述数据线或所述栅极信号线;
其中,所述连接板设于所述子显示屏背向出光的一侧;两个相互拼接的所述子显示屏的所述数据线所连接的所述第一焊垫通过所述连接板两两对应电性连接,和/或,两个相互拼接的所述子显示屏的所述栅极信号线所连接的所述第一焊垫通过所述连接板两两对应电性连接。
2.根据权利要求1所述的拼接屏,其特征在于,每一所述子显示屏包括至少一个与相邻所述子显示屏拼接的拼接边,所述第一焊垫靠近所述拼接边设置且沿着所述拼接边排列。
3.根据权利要求2所述的拼接屏,其特征在于,每一所述子显示屏还包括若干亚像素单元,所述第一焊垫设于所述亚像素单元和所述拼接边之间。
4.根据权利要求2所述的拼接屏,其特征在于,每一所述子显示屏还包括若干亚像素单元,在靠近所述拼接边处,所述第一焊垫错落设置于相邻两个所述亚像素单元之间。
5.根据权利要求1所述的拼接屏,其特征在于,所述拼接屏包括第一非显示区和两个第二非显示区,两个所述第二非显示区位于所述拼接屏的相对两边的边缘区,所述第一非显示区位于所述拼接屏的另外一边的边缘区,所述第一非显示区位于两个所述第二非显示区之间;
所述拼接屏还包括驱动芯片和两个栅极驱动电路;所述驱动芯片全部设于所述第一非显示区,且与两个所述栅极驱动电路和所述数据线连接,用以向所述栅极驱动电路输入栅极驱动信号,向所述数据线输入源极驱动信号;两个所述栅极驱动电路分别设于两个所述第二非显示区,且与所述栅极信号线连接,用以向所述栅极信号线传输行扫描信号。
6.根据权利要求5所述的拼接屏,其特征在于,所述栅极驱动电路为用于驱动所述栅极信号线的多级驱动单元集成或闸级驱动芯片集成。
7.根据权利要求5所述的拼接屏,其特征在于,所述子显示屏以M*N的阵列形式进行拼接,其中,M和N均为正整数;
第1列和第M列的所述子显示屏包括第三非显示区,位于第1列的N个所述第三非显示区共同构成一个所述第二非显示区,位于第M列的N个所述第三非显示区共同构成另外一个所述第二非显示区;
每一所述栅极驱动电路包括N个子栅极驱动电路,每一所述子栅极驱动电路设于一个对应的所述第三非显示区内,所述驱动芯片与所述子栅极驱动电路连接。
8.根据权利要求7所述的拼接屏,其特征在于,所述驱动芯片分别电性连接第1列第1个和第M列第1个所述子显示屏内的所述子栅极驱动电路;
第1列和第M列的所述子显示屏还包括第二焊垫,所述第二焊垫设于对应所述子显示屏朝向所述连接板的一侧,且与对应所述子显示屏内的所述子栅极驱动电路连接;
相邻两个所述子栅极驱动电路分别所连接的两个所述第二焊垫通过所述连接板电性连接,以串联位于第1列的N个所述子栅极驱动电路,以串联位于第M列的N个所述子栅极驱动电路。
9.根据权利要求5所述的拼接屏,其特征在于,所述子显示屏以M*N的阵列形式进行拼接,其中,M和N均为正整数;
第一行的M个所述子显示屏包括第四非显示区,M个所述第四非显示区共同构成所述第一非显示区;
所述驱动芯片包括M个子芯片,每一所述子芯片分别设于对应的所述第四非显示区内;
第一行的M个所述子显示屏还包括第二焊垫,所述第二焊垫设于对应所述子显示屏朝向所述连接板的一侧,且与对应所述子显示屏内的所述子芯片连接;
相邻两个所述子芯片分别所连接的两个所述第二焊垫通过所述连接板电性连接,以串联位于第一行的M个所述子芯片。
10.根据权利要求1所述的拼接屏,其特征在于,每一所述子显示屏包括基板和设于所述基板上的像素驱动电路层,所述第一焊垫设于所述基板朝向所述连接板的一侧,所述第一焊垫通过所述像素驱动电路层与所述栅极信号线和/或所述数据线电性连接。
11.根据权利要求10所述的拼接屏,其特征在于,所述像素驱动电路层包括设于所述基板上的有源层、栅极绝缘层、栅极层、层间绝缘层和第一金属层,所述第一金属层包括第一引线,所述第一焊垫通过所述第一引线与所述栅极信号线和/或所述数据线电性连接。
12.根据权利要求11所述的拼接屏,其特征在于,所述子显示屏还包括发光结构层,所述发光结构层设于所述像素驱动电路层背向所述基板的一侧;所述发光结构层包括多个发光单元,所述像素驱动电路层包括多个驱动TFT,所述驱动TFT的栅极设于所述栅极层,所述驱动TFT的源极和漏极设于所述第一金属层,且所述驱动TFT的源极与对应所述发光单元的阳极电性连接。
13.根据权利要求12所述的拼接屏,其特征在于,所述第一焊垫在所述基板上的投影位于部分所述发光单元在所述基板上的投影内。
14.根据权利要求13所述的拼接屏,其特征在于,所述子显示屏还包括第二金属层,所述第二金属层设于所述像素驱动电路层和所述发光结构层之间,所述第二金属层包括第二引线,至少部分所述发光单元的阳极通过所述第二引线与所述驱动TFT的源极电性连接。
15.根据权利要求12所述的拼接屏,其特征在于,所述子显示屏还包括缓冲层和平坦层,所述缓冲层设于所述基板和所述像素驱动电路层之间,所述平坦层设于所述像素驱动电路层和所述发光结构层之间。
16.根据权利要求11所述的拼接屏,其特征在于,所述连接板上设有第三焊垫,在两个相互拼接的所述子显示屏中,两条连通所述数据线和/或两条连通所述栅极信号线分别所连接的两个所述第一焊垫通过所述第三焊垫电性连接。
17.根据权利要求16所述的拼接屏,其特征在于,所述第一焊垫和所述第三焊垫之间通过导电材料压接粘合。
18.根据权利要求17所述的拼接屏,其特征在于,所述第一焊垫朝向所述连接板的一侧表面与所述基板背向所述像素驱动电路层的一侧表面齐平。
19.根据权利要求17所述的拼接屏,其特征在于,所述基板包括第一基板和第二基板,所述第二基板位于所述第一基板和所述像素驱动电路层之间,所述第一焊垫设于所述第二基板朝向所述第一基板的一侧,且所述第一焊垫朝向所述连接板的一侧表面与所述第二基板朝向所述第一基板的一侧表面齐平,所述第一基板上设有穿孔,所述穿孔对应所述第一焊垫设置,所述导电材料填充所述穿孔以电性连接所述第一焊垫和所述第三焊垫。
20.根据权利要求18或19所述的拼接屏,其特征在于,所述子显示屏还包括过孔,所述过孔贯穿所述像素驱动电路层,所述第一焊垫对应所述过孔设置,所述第一引线部分沉积于所述过孔内以电性连接所述第一焊垫。
CN202111497517.2A 2021-12-09 2021-12-09 拼接屏 Pending CN114093277A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202111497517.2A CN114093277A (zh) 2021-12-09 2021-12-09 拼接屏
US17/623,625 US20240096264A1 (en) 2021-12-09 2021-12-17 Splicing screen
PCT/CN2021/138980 WO2023103028A1 (zh) 2021-12-09 2021-12-17 拼接屏

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111497517.2A CN114093277A (zh) 2021-12-09 2021-12-09 拼接屏

Publications (1)

Publication Number Publication Date
CN114093277A true CN114093277A (zh) 2022-02-25

Family

ID=80307105

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111497517.2A Pending CN114093277A (zh) 2021-12-09 2021-12-09 拼接屏

Country Status (3)

Country Link
US (1) US20240096264A1 (zh)
CN (1) CN114093277A (zh)
WO (1) WO2023103028A1 (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100277440A1 (en) * 2009-04-29 2010-11-04 Cok Ronald S Chiplet display with oriented chiplets and busses
CN105093729A (zh) * 2015-09-17 2015-11-25 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
CN110797472A (zh) * 2019-10-29 2020-02-14 维沃移动通信有限公司 一种显示基板、显示装置及显示基板的制作方法
CN110828489A (zh) * 2019-11-26 2020-02-21 武汉华星光电半导体显示技术有限公司 显示面板及其制备方法、显示装置
CN112419980A (zh) * 2020-12-15 2021-02-26 深圳市华星光电半导体显示技术有限公司 一种显示装置
US20210066538A1 (en) * 2019-08-27 2021-03-04 Boe Technology Group Co., Ltd. Display substrate, manufacturing method thereof, and display device
US20210125566A1 (en) * 2019-10-23 2021-04-29 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and manufacturing method therefor, and display device
CN112820766A (zh) * 2018-03-28 2021-05-18 上海天马微电子有限公司 一种柔性显示面板及显示装置
CN113219729A (zh) * 2021-05-10 2021-08-06 武汉华星光电技术有限公司 显示面板及显示装置
CN113593478A (zh) * 2021-08-12 2021-11-02 武汉华星光电半导体显示技术有限公司 显示面板

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9947739B2 (en) * 2014-09-16 2018-04-17 Boe Technology Group Co., Ltd. Display device array substrate without frame
CN204463727U (zh) * 2015-01-27 2015-07-08 上海得倍电子技术有限公司 Led显示模块
CN106652929B (zh) * 2016-10-18 2019-11-05 武汉华星光电技术有限公司 显示模组及液晶显示屏
KR20180071657A (ko) * 2016-12-20 2018-06-28 엘지디스플레이 주식회사 표시 장치와 이를 포함하는 멀티 스크린 표시 장치
US10319273B2 (en) * 2017-07-12 2019-06-11 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd Array substrates and display panels
US11244937B2 (en) * 2018-10-09 2022-02-08 Industrial Technology Research Institute Spliced display with LED modules disposed on transparent substrate
CN111105720A (zh) * 2018-10-09 2020-05-05 财团法人工业技术研究院 拼接显示装置
KR102599722B1 (ko) * 2018-12-28 2023-11-09 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 타일드 표시 장치
WO2021046757A1 (zh) * 2019-09-11 2021-03-18 京东方科技集团股份有限公司 显示装置及其驱动方法
KR20220033645A (ko) * 2020-09-09 2022-03-17 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
CN215008219U (zh) * 2021-06-15 2021-12-03 深圳大道半导体有限公司 显示模组及显示屏

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100277440A1 (en) * 2009-04-29 2010-11-04 Cok Ronald S Chiplet display with oriented chiplets and busses
CN105093729A (zh) * 2015-09-17 2015-11-25 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
CN112820766A (zh) * 2018-03-28 2021-05-18 上海天马微电子有限公司 一种柔性显示面板及显示装置
US20210066538A1 (en) * 2019-08-27 2021-03-04 Boe Technology Group Co., Ltd. Display substrate, manufacturing method thereof, and display device
US20210125566A1 (en) * 2019-10-23 2021-04-29 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and manufacturing method therefor, and display device
CN110797472A (zh) * 2019-10-29 2020-02-14 维沃移动通信有限公司 一种显示基板、显示装置及显示基板的制作方法
CN110828489A (zh) * 2019-11-26 2020-02-21 武汉华星光电半导体显示技术有限公司 显示面板及其制备方法、显示装置
CN112419980A (zh) * 2020-12-15 2021-02-26 深圳市华星光电半导体显示技术有限公司 一种显示装置
CN113219729A (zh) * 2021-05-10 2021-08-06 武汉华星光电技术有限公司 显示面板及显示装置
CN113593478A (zh) * 2021-08-12 2021-11-02 武汉华星光电半导体显示技术有限公司 显示面板

Also Published As

Publication number Publication date
WO2023103028A1 (zh) 2023-06-15
US20240096264A1 (en) 2024-03-21

Similar Documents

Publication Publication Date Title
CN108878482B (zh) 一种显示面板及电子装置
CN107799008B (zh) 显示装置
US7567330B2 (en) Electro-optical device and electronic apparatus
CN101666951B (zh) 显示装置
EP3333906A1 (en) Led pixel point, light-emitting component, light-emitting panel and display screen
US20060125995A1 (en) Liquid crystal display with compact IC chip configuration
CN112185984B (zh) 一种阵列基板及显示面板
CN113299218A (zh) 一种显示面板和显示装置
CN113593424A (zh) 拼接显示面板及显示装置
CN113257143A (zh) 一种显示面板、显示装置和显示面板的制造方法
KR20210009489A (ko) 표시장치
CN113257173A (zh) 一种主动发光器件、显示面板以及拼接显示装置
CN211236524U (zh) 显示面板及其显示装置
JP5271172B2 (ja) 画像表示素子及びその製造方法
US11574953B2 (en) Mosaic active matrix driven light emitting diode (LED) display panel
US7002562B2 (en) Interconnecting large area display panels
CN114093277A (zh) 拼接屏
CN113644100B (zh) 一种显示面板及显示装置
CN110148608A (zh) 一种显示面板及显示装置
KR20210052741A (ko) 표시장치
CN101477970B (zh) 电路基板及其应用
CN114255658A (zh) 显示面板及显示装置
KR100920354B1 (ko) 박막 트랜지스터 표시판
TWI783875B (zh) 顯示面板
JP4450414B2 (ja) 電子部品、表示駆動用ドライバおよび表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination