CN114003375A - 一种芯片采样控制方法、装置、系统、设备及存储介质 - Google Patents

一种芯片采样控制方法、装置、系统、设备及存储介质 Download PDF

Info

Publication number
CN114003375A
CN114003375A CN202111165052.0A CN202111165052A CN114003375A CN 114003375 A CN114003375 A CN 114003375A CN 202111165052 A CN202111165052 A CN 202111165052A CN 114003375 A CN114003375 A CN 114003375A
Authority
CN
China
Prior art keywords
sampling
chip
analog
processing unit
central processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111165052.0A
Other languages
English (en)
Inventor
李默
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Original Assignee
Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd filed Critical Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Priority to CN202111165052.0A priority Critical patent/CN114003375A/zh
Publication of CN114003375A publication Critical patent/CN114003375A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5011Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals
    • G06F9/5016Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals the resource being the memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5027Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本申请公开了一种芯片采样控制方法、装置、系统、设备及存储介质,通过在所在芯片的中央处理器与芯片的模拟数字转换器之间增设模数转换控制器,中央处理器只需提供采样任务,由模数转换控制器按照采样任务实现对模拟数字转换器输出的采样结果进行周期读取,并将采样结果存入芯片的内存中的预定存储区域,中央处理器可以在需要采样结果时到内存中的预定存储区域去读取即可。通过由中央处理器发布采样任务、模数转换控制器执行采样任务以及存储后供中央处理器取用,解决了中央处理器自采自用时因系统资源有限造成获取采样数据的时间成本较大、控制采样周期不稳定、影响其他系统任务的问题。

Description

一种芯片采样控制方法、装置、系统、设备及存储介质
技术领域
本申请涉及芯片设计领域,特别是涉及一种芯片采样控制方法、装置、系统、设备及存储介质。
背景技术
很多芯片尤其是系统级芯片(System on Chip,SoC)中会配置中低速模拟数字转换器(analog to digital converter,ADC),用于系统采集外部模拟信号。在系统工作时,模拟数字转换器的数据采集需要系统软件完全控制。系统软件需要获取采集数据时,芯片的中央处理器(central processing unit,CPU)首先要控制模拟数字转换器完成信号采集、转换,等待转换完成后,系统软件再读取数据,流程复杂且耗费时间。如果系统工作中需要周期性获取外部信号,则需要反复访问模拟数字转换器,耗费大量时间,不仅由于采样任务较多而无法准确控制采用周期精度,还会降低系统性能,影响对其他事务的处理。
如何解决芯片中获取模拟数字转换器的数据的时间成本较大、控制采样周期不稳定的问题,是本领域技术人员需要解决的技术问题。
发明内容
本申请的目的是提供一种芯片采样控制方法、装置、系统、设备及存储介质,用于解决芯片中获取模拟数字转换器的数据的时间成本较大、控制采样周期不稳定的问题。
为解决上述技术问题,本申请提供一种芯片采样控制方法,基于设于所在芯片的中央处理器与所述芯片的模拟数字转换器之间的模数转换控制器,包括:
接收所述中央处理器发送的采样任务;
根据所述采样任务,周期读取所述模拟数字转换器输出的采样结果;
将所述采样结果存入所述芯片的内存中的预定存储区域,以使所述中央处理器在所述预定存储位置读取所述采样结果。
可选的,所述根据所述采样任务,周期读取所述模拟数字转换器输出的采样结果,具体包括:
根据所述采样任务要求的采样通道数量和所述中央处理器分配的所述预定存储区域,为所述模拟数字转换器的采样通道在所述预定存储区域分配对应的内存空间;
根据所述采样任务要求的采样周期配置内部定时器,以使所述内部定时器根据所述采样周期产生采样脉冲信号;
根据所述采样脉冲信号读取各所述采样通道输出的所述采样结果;
相应的,所述将所述采样结果存入所述芯片的内存中的预定存储区域,具体为:
根据获得所述采样结果的所述采样通道,将所述采样结果存入对应的所述内存空间。
可选的,所述为所述模拟数字转换器的采样通道在所述预定存储区域分配对应的内存空间,具体为:
为一个所述采样通道在所述预定存储区域分配对应的所述内存空间后,将所述内存空间再分为用于乒乓传输的两部分空间;
相应的,所述根据获得所述采样结果的所述采样通道,将所述采样结果存入对应的所述内存空间,具体为:
根据获得所述采样结果的所述采样通道,按读取顺序将所述采样结果存入对应的所述内存空间,并在一部分所述空间写满后切换至另一部分所述空间。
可选的,还包括:
在一部分所述空间写满后,向所述中央处理器发送中断信号,以使所述中央处理器将所述预定存储区域中的所述采样结果保存到文件系统。
可选的,还包括:
当所述采样通道对应的所述存储空间为空时,在所述采样通道对应的所述存储空间的第一个地址写入0;
在所述将所述采样结果存入对应的所述内存空间之后,更新所述第一个地址所记载的有效数据个数。
可选的,所述为所述模拟数字转换器的采样通道在所述预定存储区域分配对应的内存空间,具体为:
按所述采样通道对应的采样任务确定所述采样通道对应的存储空间比例,在所述预定存储区域为所述采样通道分配分配对应存储空间比例的内存空间。
为解决上述技术问题,本申请还提供一种芯片采样控制装置,基于设于所在芯片的中央处理器与所述芯片的模拟数字转换器之间的模数转换控制器,包括:
接收单元,用于接收所述中央处理器发送的采样任务;
读取单元,用于根据所述采样任务,周期读取所述模拟数字转换器输出的采样结果;
存储单元,用于将所述采样结果存入所述芯片的内存中的预定存储区域,以使所述中央处理器在所述预定存储位置读取所述采样结果。
为解决上述技术问题,本申请还提供一种芯片采样控制系统,其特征在于,包括芯片的中央处理器,模数转换控制器和模拟数字转换器;
其中,所述模拟数字转换器设于所述中央处理器和所述模拟数字转换器之间,用于执行如上述任意一项所述的芯片采样控制方法。
为解决上述技术问题,本申请还提供一种芯片采样控制设备,包括:
存储器,用于存储指令,所述指令包括上述任意一项所述芯片采样控制方法的步骤;
处理器,用于执行所述指令。
为解决上述技术问题,本申请还提供一种存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现如上述任意一项所述芯片采样控制方法的步骤。
本申请所提供的芯片采样控制方法,通过在所在芯片的中央处理器与芯片的模拟数字转换器之间增设模数转换控制器,中央处理器只需提供采样任务,由模数转换控制器按照采样任务实现对模拟数字转换器输出的采样结果进行周期读取,并将采样结果存入芯片的内存中的预定存储区域,中央处理器可以在需要采样结果时到内存中的预定存储区域去读取即可。通过由中央处理器发布采样任务、模数转换控制器执行采样任务以及存储后供中央处理器取用,解决了中央处理器自采自用时因系统资源有限造成获取采样数据的时间成本较大、控制采样周期不稳定、影响其他系统任务的问题。
本申请还提供了一种芯片采样控制装置、系统、设备及存储介质,具有上述有益效果,在此不再赘述。
附图说明
为了更清楚的说明本申请实施例或现有技术的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种芯片采样控制系统的结构示意图;
图2为本申请实施例提供的一种芯片采样控制方法的流程图;
图3为本申请实施例提供的一种芯片采样控制装置的结构示意图;
图4为本申请实施例提供的一种芯片采样控制设备的结构示意图。
具体实施方式
本申请的核心是提供一种芯片采样控制方法、装置、系统、设备及存储介质,用于解决芯片中获取模拟数字转换器的数据的时间成本较大、控制采样周期不稳定的问题。
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
图1为本申请实施例提供的一种芯片采样控制系统的结构示意图。
如图1所示,本申请实施例提供的芯片采样控制系统包括所在芯片的中央处理器101、模数转换控制器102和模拟数字转换器103;
其中,模数转换控制器102用于控制模拟数字转换器103的数据采集工作,并将采集结果存入内存中的预定存储区域。
模数转换控制器102可以包括系统总线从接口、系统总线主接口、控制寄存器与状态机模块、定时器和模数转换控制接口;
系统总线从接口用于中央处理器101访问控制模数转换控制器102,进行参数配置、状态获取,模块工作开关,发布采样任务,以及读取其他数据等。
系统总线主即接口用于模数转换控制器102控制访问内存空间。模数转换控制器102通过该接口,将数据(如采样结果)写入内存中。
控制寄存器与状态机模块为模数转换控制器102的核心模块,用于接收中央处理器101的配置参数与控制命令、控制定时器工作、协调整个模数转换控制器102的工作以及将数据通过系统总线主接口写入内存。
定时器用于在控制寄存器与状态机模块的控制下通过参数配置定时周期,以用于周期采样的定时。
图2为本申请实施例提供的一种芯片采样控制方法的流程图。
参考以图1所示的芯片采样控制系统,如图2所示,基于设于所在芯片的中央处理器与芯片的模拟数字转换器之间的模数转换控制器,本申请实施例提供的芯片采样控制方法包括:
S201:接收中央处理器发送的采样任务。
S202:根据采样任务,周期读取模拟数字转换器输出的采样结果。
S203:将采样结果存入芯片的内存中的预定存储区域,以使中央处理器在预定存储位置读取采样结果。
在具体实施中,中央处理器中的系统软件根据任务要求,生成采样任务,该采样任务包括模拟数字采样的采样通道数量和采样周期。而后,中央处理器的系统软件根据采样通道数量和采样周期,计算所需内存空间大小,并初始化内存。继而,中央处理器通过系统总线访问模数转换控制器,将采样任务发送至模数转换控制器,配置采样通道数量、采样周期、内存地址和空间大小等参数,并在模数转换控制器配置完成后向模数转换控制器发送启动采样命令。
对于步骤S201来说,模数转换控制器在接收到中央处理器发送的采样任务后,解析得到采样通道数量、采样周期、内存地址和空间大小等参数,进行本地的采样参数配置,如初始化模拟数字转换器的各采样通道,建立与分配给采样任务的内存的通信连接,以便在无需中央处理器进一步控制的前提下自行执行周期采样。
对于步骤S202和步骤S203来说,模数转换控制器具体可以根据采样任务要求的采样周期配置内部定时器,以使内部定时器根据采样周期产生采样脉冲信号,模数转换控制器即可在每个脉冲信号发生时读取模拟数字转换器的采样通道输出的数字信号,即采样结果,并将采样结果存入芯片的内存中的预定存储区域。
相应的,中央处理器在内存的预定存储位置读取采样结果,可以根据采样结果存入的时间确定采样结果对应的采样通道(或采样任务);或根据与模数转换控制器预先约定的采样结果的存储位置,确定采样结果对应的采样通道(或采样任务);或根据与模数转换控制器预先约定的数据标识,确定采样结果对应的采样通道(或采样任务)。
本申请实施例提供的芯片采样控制方法,通过在所在芯片的中央处理器与芯片的模拟数字转换器之间增设模数转换控制器,中央处理器只需提供采样任务,由模数转换控制器按照采样任务实现对模拟数字转换器输出的采样结果进行周期读取,并将采样结果存入芯片的内存中的预定存储区域,中央处理器可以在需要采样结果时到内存中的预定存储区域去读取即可。通过由中央处理器发布采样任务、模数转换控制器执行采样任务以及存储后供中央处理器取用,解决了中央处理器自采自用时因系统资源有限造成获取采样数据的时间成本较大、控制采样周期不稳定、影响其他系统任务的问题。
在上述实施例的基础上,在本申请实施例提供的芯片采样控制方法中,步骤S202:根据采样任务,周期读取模拟数字转换器输出的采样结果,具体包括:
根据采样任务要求的采样通道数量和中央处理器分配的预定存储区域,为模拟数字转换器的采样通道在预定存储区域分配对应的内存空间;
根据采样任务要求的采样周期配置内部定时器,以使内部定时器根据采样周期产生采样脉冲信号;
根据采样脉冲信号读取各采样通道输出的采样结果。
相应的,步骤S203中将采样结果存入芯片的内存中的预定存储区域,具体为:
根据获得采样结果的采样通道,将采样结果存入对应的内存空间。
在本申请实施例中,模拟转换控制器控制将不同采样通道的采样结果存入不同的存储位置,以规范化模拟转换控制器的存储流程,更加方便中央处理器获取并识别采样结果。
在具体实施中,模数转换控制器根据采样任务要求的采样通道数量确定启动的模拟数字转换器的采样通道,并在预定存储区域中为每个采样通道分配对应的内存空间。采样通道和内存空间可以一一对应,也可以根据采样通道采样数据的特征进行一对多、多对一分配。
各采样通道对应的存储空间可以大小一致,即根据采样通道的数量将预定存储位置的空间进行均分后依次划分给各采样通道。此外,为模拟数字转换器的采样通道在预定存储区域分配对应的内存空间,也可以为:
按采样通道对应的采样任务确定采样通道对应的存储空间比例,在预定存储区域为采样通道分配分配对应存储空间比例的内存空间。
模数转换控制器根据采样任务要求的采样周期确定读取采样结果的时间点,以此配置内部定时器产生采样脉冲信号的参数,以根据采样脉冲信号确定采样时间点。模数转换控制器可以在接收到采样脉冲信号时轮询依次读取各采样通道,并根据采样通道的标识(通道号)通过系统总线主接口将采样数据写入对应存储地址的内存空间。
由于在工作状态下,模数转换控制器会不断将采样结果写入预定存储位置,而中央处理器也会根据任务需求到预定存储位置读取采样结果,有可能出现模数转换控制器和中央处理器同时访问操作同一个地址的问题。为避免该情况,在上述实施例的基础上,在本申请实施例提供的芯片采样控制方法中,为模拟数字转换器的采样通道在预定存储区域分配对应的内存空间,具体可以为:
为一个采样通道在预定存储区域分配对应的内存空间后,将内存空间再分为用于乒乓传输的两部分空间。
相应的,根据获得采样结果的采样通道,将采样结果存入对应的内存空间,具体为:
根据获得采样结果的采样通道,按读取顺序将采样结果存入对应的内存空间,并在一部分空间写满后切换至另一部分空间。
在本申请实施例中,通过将每个采样通道对应的内存空间再分为两部分,可以使模数转换控制器在向其中一部分空间写入采样结果时,中央处理器在另一部分空间读取采样结果,使得二者不会同时访问、操作同一存储地址造成冲突。
在具体实施中,可以将每个采样通道对应的内存空间均分为两部分,模数转换控制器根据获得采样结果的采样通道,根据该采样数据的读取顺序(即从模拟数字转换器处读取到的时间顺序),将采样结果先按存储空间的地址顺序写入其中一部分空间,再在该部分空间写满后写另一部分空间,在另一部分空间再写满后再写入前一部分空间,覆盖旧的采样结果。
进一步的,为提示中央处理器及时读取采样结果,避免必要的采样结果被覆盖,本申请实施例提供的芯片采样控制方法还包括:
在一部分空间写满后,向中央处理器发送中断信号,以使中央处理器将预定存储区域中的采样结果保存到文件系统。
在上述实施例的基础上,本申请实施例提供的芯片采样控制方法还可以包括:
当采样通道对应的存储空间为空时,在采样通道对应的存储空间的第一个地址写入0;
在将采样结果存入对应的内存空间之后,更新第一个地址所记载的有效数据个数。
在具体实施中,可以以存储空间的第一个地址作为记载有效数据个数的地址,并在后续存储空间中按地址顺序写入采样结果,以便中央处理器在读取采样结果时可以知悉最新的采样结果所在的地址。否则中央处理器将无法在存储空间未写满时读取到采样结果,将不利于对采样结果的及时处理。
模数转换控制器在将采样结果写入与采样通道对应的存储空间后,将该存储空间第一个地址所记载的有效数据个数加一。
在存储空间写满后,模数转换控制器将新的采样结果在存储空间中进行从头写入,覆盖旧的采样结果后,可以将第一个地址记载的有效数据个数置为0,再进行累加。
上文详述了芯片采样控制方法对应的各个实施例,在此基础上,本申请还公开了与上述方法对应的芯片采样控制系统、装置、设备及存储介质。
本申请实施例提供一种芯片采样控制系统,包括芯片的中央处理器,模数转换控制器和模拟数字转换器;
其中,模拟数字转换器设于中央处理器和模拟数字转换器之间,用于执行如上述任意一项实施例提供的芯片采样控制方法的步骤。
本申请实施例提供的芯片采样控制系统的实施方式可以参考但不限于图1所示的芯片采样控制系统。
图3为本申请实施例提供的一种芯片采样控制装置的结构示意图。
如图3所示,基于设于所在芯片的中央处理器与芯片的模拟数字转换器之间的模数转换控制器,本申请实施例提供的芯片采样控制装置包括:
接收单元301,用于接收中央处理器发送的采样任务;
读取单元302,用于根据采样任务,周期读取模拟数字转换器输出的采样结果;
存储单元303,用于将采样结果存入芯片的内存中的预定存储区域,以使中央处理器在预定存储位置读取采样结果。
进一步的,读取单元302具体可以包括:
分配子单元,用于根据采样任务要求的采样通道数量和中央处理器分配的预定存储区域,为模拟数字转换器的采样通道在预定存储区域分配对应的内存空间;
定时子单元,用于根据采样任务要求的采样周期配置内部定时器,以使内部定时器根据采样周期产生采样脉冲信号;
读取子单元,用于根据采样脉冲信号读取各采样通道输出的采样结果;
相应的,存储单元303将采样结果存入芯片的内存中的预定存储区域,具体为:
根据获得采样结果的采样通道,将采样结果存入对应的内存空间。
进一步的,分配子单元为模拟数字转换器的采样通道在预定存储区域分配对应的内存空间,具体为:
为一个采样通道在预定存储区域分配对应的内存空间后,将内存空间再分为用于乒乓传输的两部分空间;
相应的,存储单元303根据获得采样结果的采样通道,将采样结果存入对应的内存空间,具体为:
根据获得采样结果的采样通道,按读取顺序将采样结果存入对应的内存空间,并在一部分空间写满后切换至另一部分空间。
进一步的,本申请实施例提供的芯片采样控制装置还可以包括:
中断单元,用于在一部分空间写满后,向中央处理器发送中断信号,以使中央处理器将预定存储区域中的采样结果保存到文件系统。
进一步的,本申请实施例提供的芯片采样控制装置还可以包括:
数据初始化单元,用于当采样通道对应的存储空间为空时,在采样通道对应的存储空间的第一个地址写入0;
数据更新单元,用于在将采样结果存入对应的内存空间之后,更新第一个地址所记载的有效数据个数。
由于装置部分的实施例与方法部分的实施例相互对应,因此装置部分的实施例请参见方法部分的实施例的描述,这里暂不赘述。
图4为本申请实施例提供的一种芯片采样控制设备的结构示意图。
如图4所示,本申请实施例提供的芯片采样控制设备包括:
存储器410,用于存储指令,所述指令包括上述任意一项实施例所述的芯片采样控制方法的步骤;
处理器420,用于执行所述指令。
其中,处理器420可以包括一个或多个处理核心,比如3核心处理器、8核心处理器等。处理器420可以采用数字信号处理DSP(Digital Signal Processing)、现场可编程门阵列FPGA(Field-Programmable Gate Array)、可编程逻辑阵列PLA(Programmable LogicArray)中的至少一种硬件形式来实现。处理器420也可以包括主处理器和协处理器,主处理器是用于对在唤醒状态下的数据进行处理的处理器,也称中央处理器CPU(CentralProcessing Unit);协处理器是用于对在待机状态下的数据进行处理的低功耗处理器。在一些实施例中,处理器420可以集成有图像处理器GPU(Graphics Processing Unit),GPU用于负责显示屏所需要显示的内容的渲染和绘制。一些实施例中,处理器420还可以包括人工智能AI(Artificial Intelligence)处理器,该AI处理器用于处理有关机器学习的计算操作。
存储器410可以包括一个或多个存储介质,该存储介质可以是非暂态的。存储器410还可包括高速随机存取存储器,以及非易失性存储器,比如一个或多个磁盘存储设备、闪存存储设备。本实施例中,存储器410至少用于存储以下计算机程序411,其中,该计算机程序411被处理器420加载并执行之后,能够实现前述任一实施例公开的芯片采样控制方法中的相关步骤。另外,存储器410所存储的资源还可以包括操作系统412和数据413等,存储方式可以是短暂存储或者永久存储。其中,操作系统412可以为Windows。数据413可以包括但不限于上述方法所涉及到的数据。
在一些实施例中,芯片采样控制设备还可包括有显示屏430、电源440、通信接口450、输入输出接口460、传感器470以及通信总线480。
本领域技术人员可以理解,图4中示出的结构并不构成对芯片采样控制设备的限定,可以包括比图示更多或更少的组件。
本申请实施例提供的芯片采样控制设备,包括存储器和处理器,处理器在执行存储器存储的程序时,能够实现如上所述的芯片采样控制方法,效果同上。
需要说明的是,以上所描述的装置、设备实施例仅仅是示意性的,例如,模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个模块或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或模块的间接耦合或通信连接,可以是电性,机械或其它的形式。作为分离部件说明的模块可以是或者也可以不是物理上分开的,作为模块显示的部件可以是或者也可以不是物理模块,即可以位于一个地方,或者也可以分布到多个网络模块上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能模块可以集成在一个处理模块中,也可以是各个模块单独物理存在,也可以两个或两个以上模块集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。
集成的模块如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,执行本申请各个实施例所述方法的全部或部分步骤。
为此,本申请实施例还提供一种存储介质,该存储介质上存储有计算机程序,计算机程序被处理器执行时实现如芯片采样控制方法的步骤。
该存储介质可以包括:U盘、移动硬盘、只读存储器ROM(Read-Only Memory)、随机存取存储器RAM(Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
本实施例中提供的存储介质所包含的计算机程序能够在被处理器执行时实现如上所述的芯片采样控制方法的步骤,效果同上。
以上对本申请所提供的一种芯片采样控制方法、装置、系统、设备及存储介质进行了详细介绍。说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置、系统、设备及存储介质而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

Claims (10)

1.一种芯片采样控制方法,其特征在于,基于设于所在芯片的中央处理器与所述芯片的模拟数字转换器之间的模数转换控制器,包括:
接收所述中央处理器发送的采样任务;
根据所述采样任务,周期读取所述模拟数字转换器输出的采样结果;
将所述采样结果存入所述芯片的内存中的预定存储区域,以使所述中央处理器在所述预定存储位置读取所述采样结果。
2.根据权利要求1所述的芯片采样控制方法,其特征在于,所述根据所述采样任务,周期读取所述模拟数字转换器输出的采样结果,具体包括:
根据所述采样任务要求的采样通道数量和所述中央处理器分配的所述预定存储区域,为所述模拟数字转换器的采样通道在所述预定存储区域分配对应的内存空间;
根据所述采样任务要求的采样周期配置内部定时器,以使所述内部定时器根据所述采样周期产生采样脉冲信号;
根据所述采样脉冲信号读取各所述采样通道输出的所述采样结果;
相应的,所述将所述采样结果存入所述芯片的内存中的预定存储区域,具体为:
根据获得所述采样结果的所述采样通道,将所述采样结果存入对应的所述内存空间。
3.根据权利要求2所述的芯片采样控制方法,其特征在于,所述为所述模拟数字转换器的采样通道在所述预定存储区域分配对应的内存空间,具体为:
为一个所述采样通道在所述预定存储区域分配对应的所述内存空间后,将所述内存空间再分为用于乒乓传输的两部分空间;
相应的,所述根据获得所述采样结果的所述采样通道,将所述采样结果存入对应的所述内存空间,具体为:
根据获得所述采样结果的所述采样通道,按读取顺序将所述采样结果存入对应的所述内存空间,并在一部分所述空间写满后切换至另一部分所述空间。
4.根据权利要求3所述的芯片采样控制方法,其特征在于,还包括:
在一部分所述空间写满后,向所述中央处理器发送中断信号,以使所述中央处理器将所述预定存储区域中的所述采样结果保存到文件系统。
5.根据权利要求2所述的芯片采样控制方法,其特征在于,还包括:
当所述采样通道对应的所述存储空间为空时,在所述采样通道对应的所述存储空间的第一个地址写入0;
在所述将所述采样结果存入对应的所述内存空间之后,更新所述第一个地址所记载的有效数据个数。
6.根据权利要求2所述的芯片采样控制方法,其特征在于,所述为所述模拟数字转换器的采样通道在所述预定存储区域分配对应的内存空间,具体为:
按所述采样通道对应的采样任务确定所述采样通道对应的存储空间比例,在所述预定存储区域为所述采样通道分配分配对应存储空间比例的内存空间。
7.一种芯片采样控制装置,其特征在于,基于设于所在芯片的中央处理器与所述芯片的模拟数字转换器之间的模数转换控制器,包括:
接收单元,用于接收所述中央处理器发送的采样任务;
读取单元,用于根据所述采样任务,周期读取所述模拟数字转换器输出的采样结果;
存储单元,用于将所述采样结果存入所述芯片的内存中的预定存储区域,以使所述中央处理器在所述预定存储位置读取所述采样结果。
8.一种芯片采样控制系统,其特征在于,包括芯片的中央处理器,模数转换控制器和模拟数字转换器;
其中,所述模拟数字转换器设于所述中央处理器和所述模拟数字转换器之间,用于执行如权利要求1至6任意一项所述的芯片采样控制方法。
9.一种芯片采样控制设备,其特征在于,包括:
存储器,用于存储指令,所述指令包括权利要求1至6任意一项所述芯片采样控制方法的步骤;
处理器,用于执行所述指令。
10.一种存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1至6任意一项所述芯片采样控制方法的步骤。
CN202111165052.0A 2021-09-30 2021-09-30 一种芯片采样控制方法、装置、系统、设备及存储介质 Pending CN114003375A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111165052.0A CN114003375A (zh) 2021-09-30 2021-09-30 一种芯片采样控制方法、装置、系统、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111165052.0A CN114003375A (zh) 2021-09-30 2021-09-30 一种芯片采样控制方法、装置、系统、设备及存储介质

Publications (1)

Publication Number Publication Date
CN114003375A true CN114003375A (zh) 2022-02-01

Family

ID=79922235

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111165052.0A Pending CN114003375A (zh) 2021-09-30 2021-09-30 一种芯片采样控制方法、装置、系统、设备及存储介质

Country Status (1)

Country Link
CN (1) CN114003375A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116048426A (zh) * 2023-03-27 2023-05-02 南京芯驰半导体科技有限公司 信号处理方法、装置、电子设备及存储介质
CN116107487A (zh) * 2023-04-12 2023-05-12 上海励驰半导体有限公司 采样控制方法、相关设备及存储介质

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116048426A (zh) * 2023-03-27 2023-05-02 南京芯驰半导体科技有限公司 信号处理方法、装置、电子设备及存储介质
CN116048426B (zh) * 2023-03-27 2023-06-27 南京芯驰半导体科技有限公司 信号处理方法、装置、电子设备及存储介质
CN116107487A (zh) * 2023-04-12 2023-05-12 上海励驰半导体有限公司 采样控制方法、相关设备及存储介质
CN116107487B (zh) * 2023-04-12 2023-08-08 上海励驰半导体有限公司 采样控制方法、相关设备及存储介质

Similar Documents

Publication Publication Date Title
US11042297B2 (en) Techniques to configure a solid state drive to operate in a storage mode or a memory mode
CN114003375A (zh) 一种芯片采样控制方法、装置、系统、设备及存储介质
CN102981892A (zh) 用于不同种类处理单元的集中式设备虚拟化层
CN101730872A (zh) 具有低功率缓存存取模式的数据处理装置
CN107273245B (zh) 运算装置与运作方法
JP2012099096A (ja) プログラム可能メモリコントローラ
CN110209597A (zh) 处理访问请求的方法、装置、设备和存储介质
CN111104178A (zh) 一种动态库加载方法、终端装置及存储介质
CN115470163A (zh) Dma传输的控制方法、控制装置、控制设备及存储介质
CN113204384B (zh) 设备启动方法、装置及计算机可读存储介质
JP5987203B1 (ja) A/d変換装置、d/a変換装置、及びplc
CN111124773A (zh) 一种基于vdbench的批量卷IO读写测试方法、系统及设备
CN114174939B (zh) 可编程逻辑控制器、设定工具及记录介质
CN104077080A (zh) 存储器存取方法、存储器存取控制方法、spi闪存装置及其控制器
CN113867803A (zh) 一种内存初始化装置、方法及计算机系统
CN111123818A (zh) 一种plc浮点数和定点数相互转换控制系统及方法
CN115599719A (zh) 一种基于fpga的fifo接口多通道dma控制器
CN114185720B (zh) 服务器动态热备份的方法、装置、设备及存储介质
CN104216836A (zh) 一种存储系统的并行读写方法和装置
CN201278146Y (zh) 一种基于fpga实现ata接口信号捕获装置
CN103178810B (zh) 一种具有波形消抖功能的信号发生器及消抖方法
CN102650861B (zh) 一种plc梯形图代码硬解题方法
CN112466384B (zh) 一种闪存编程挂起特性的测试方法、测试装置及测试设备
CN110209439A (zh) VxWorks的参数化配置方法
CN116069451B (zh) 一种虚拟化方法、装置、设备、介质、加速器及系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination