CN113990257A - 像素电路、驱动方法和显示装置 - Google Patents
像素电路、驱动方法和显示装置 Download PDFInfo
- Publication number
- CN113990257A CN113990257A CN202111268484.4A CN202111268484A CN113990257A CN 113990257 A CN113990257 A CN 113990257A CN 202111268484 A CN202111268484 A CN 202111268484A CN 113990257 A CN113990257 A CN 113990257A
- Authority
- CN
- China
- Prior art keywords
- circuit
- control
- driving circuit
- electrically connected
- driving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本发明提供一种像素电路、驱动方法和显示装置。像素电路包括:驱动电路,用于产生驱动信号;发光控制电路;第一初始化电路,用于在第一扫描信号的控制下,将第一电压信号写入驱动电路的第二端;补偿控制电路,用于第二扫描信号的控制下,控制驱动电路的控制端与驱动电路的第二端之间连通;第一控制电路,用于在第二扫描信号的控制下,控制驱动电路的控制端与第二储能电路的第一端之间连通;数据写入电路;第一储能电路,第一端与所述驱动电路的控制端电连接,第二端与第二电压线电连接;第二储能电路,第二端与所述发光元件的第一极电连接;以及,发光元件。本发明解能补偿驱动电路中的驱动晶体管的阈值电压,从而使得显示亮度均匀。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路、驱动方法和显示装置。
背景技术
AMOLED(有源矩阵有机发光二极管)显示面板采用利用有机半导体材料和发光材料,利用载流子在电场驱动下,由正、负电极进入有机固体层复合而发光的现象制成的显示器件,与LCD(液晶显示面板)相比,具有可视角度大、功耗低等优点。TFT(薄膜晶体管)材料的特性存在空间上的不一致性和时间上退化的现象,会存在阈值电压偏移。这种阈值电压偏移有主要有两种情况:第一种情况是显示面板比较大,整个显示面板的均一性不是很好,不同位置的薄膜晶体管的阈值电压不同;第二种情况是TFT使用了一段时间以后,由于TFT的栅极电位一直偏置在某种电压下,导致TFT的阈值电压出现偏移。无论是哪种情况,最后都会导致像素电路中的驱动晶体管的驱动电流出现漂移。很小的阈值电压偏移将会导致很大的像素灰度的变化,而整个AMOLED显示面板中的不同像素的驱动晶体管退化情况不同,阈值电压偏移程度也不同,该阈值电压不均匀化会导致显示器亮度不均匀。
发明内容
本发明的主要目的在于提供一种像素电路、驱动方法和显示装置,解决现有的像素电路不能补偿驱动电路中的驱动晶体管的阈值电压,从而使得显示亮度不均匀的问题。
为了达到上述目的,本发明实施例提供了一种像素电路,包括:
驱动电路,用于在其控制端的电位控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,产生驱动信号;
发光控制电路,分别与所述驱动电路和发光元件的第一极电连接,用于控制将所述驱动信号提供至所述发光元件的第一极;
第一初始化电路,分别与第一扫描线、第一电压线和所述驱动电路的第二端电连接,用于在所述第一扫描线提供的第一扫描信号的控制下,将所述第一电压线提供的第一电压信号写入所述驱动电路的第二端;
补偿控制电路,分别与第二扫描线、所述驱动电路的控制端和所述驱动电路的第二端电连接,用于在所述第二扫描线提供的第二扫描信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
第一控制电路,分别与所述第二扫描线、所述驱动电路的控制端和所述第二储能电路的第一端电连接,用于在所述第二扫描信号的控制下,控制所述驱动电路的控制端与第二储能电路的第一端之间连通;
数据写入电路,与所述驱动电路电连接,用于将提供数据电压至所述驱动电路;
第一储能电路,第一端与所述驱动电路的控制端电连接,第二端与第二电压线电连接,所述第一储能电路用于储存电能;
第二储能电路,第二端与所述发光元件的第一极电连接,所述第二储能电路用于储存电能;以及,
发光元件,所述发光元件的第二极与第三电压线电连接。
可选的,本发明至少一实施例所述的像素电路还包括第二控制电路;
所述第二控制电路分别与第一扫描线、所述驱动电路的控制端和所述驱动电路的第一端电连接,用于在所述第一扫描信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第一端之间连通。
可选的,本发明至少一实施例所述的像素电路,其特征在于,还包括第二初始化电路;
所述第二初始化电路分别与所述第二扫描线、第四电压线和所述发光元件的第一极电连接,用于在所述第二扫描信号的控制下,将第四电压线提供的第四电压信号写入所述发光元件的第一极。
可选的,所述第四电压线与所述第三电压线为同一电压线。
可选的,所述第一电压线与所述第三电压线为同一电压线。
可选的,所述第一扫描信号和所述第三扫描信号为同一扫描信号生成电路提供的扫描信号。
可选的,所述发光控制电路包括第一发光控制子电路和第二发光控制子电路;
所述第一发光控制子电路分别与发光控制线、电源电压线和所述驱动电路的第一端电连接,用于在所述发光控制线提供的发光控制信号的控制下,控制所述电源电压线与所述驱动电路的第一端之间连通;
所述第二发光控制子电路分别与所述发光控制线、所述驱动电路的第二端和所述发光元件的第一极电连接,用于在所述发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;
所述数据写入电路分别与第三扫描线、数据线和所述驱动电路的第一端电连接,用于在所述第三扫描线提供的第三扫描信号的控制下,将所述数据线提供的所述数据电压写入所述驱动电路的第一端。
可选的,所述补偿控制电路包括第一晶体管,所述第一控制电路包括第二晶体管;
所述第一晶体管的控制极与所述第二扫描线电连接,所述第一晶体管的第一极与所述驱动电路的控制端电连接,所述第一晶体管的第二极与所述驱动电路的第二端电连接;
所述第二晶体管的控制极与所述第二扫描线电连接,所述第二晶体管的第一极与所述驱动电路的控制端电连接,所述第二晶体管的第二极与所述第二储能电路的第一端电连接。
可选的,所述第一初始化电路包括第三晶体管;
所述第三晶体管的控制极与所述第一扫描线电连接,所述第三晶体管的第一极与所述第一电压线电连接,所述第三晶体管的第二极与所述驱动电路的第二端电连接。
可选的,所述数据写入电路包括第四晶体管;所述第一发光控制子电路包括第五晶体管,所述第二发光控制子电路包括第六晶体管;所述驱动电路包括驱动晶体管;
所述第四晶体管的控制极与所述第三扫描线电连接,所述第四晶体管的第一极与所述数据线电连接,所述第四晶体管的第二极与所述驱动电路的第一端电连接;
所述第五晶体管的控制极与所述发光控制线电连接,所述第五晶体管的第一极与所述电源电压线电连接,所述第五晶体管的第二极与所述驱动电路的第一端电连接;
所述第六晶体管的控制极与所述发光控制线电连接,所述第六晶体管的第一极与所述驱动电路的第二端电连接,所述第六晶体管的第二极与所述发光元件的第一极电连接;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端。
可选的,所述第一储能电路包括第一电容,所述第二储能电路包括第二电容;
所述第一电容的第一端与所述驱动电路的控制端电连接,所述第一电容的第二端与第二电压线电连接;
所述第二电容的第一端与所述第一控制电路电连接,所述第二电容的第二端与所述发光元件的第一极电连接。
可选的,所述第二控制电路包括第七晶体管;
所述第七晶体管的控制极与所述第一扫描线电连接,所述第七晶体管的第一极与所述驱动电路的控制端电连接,所述第七晶体管的第二极与所述驱动电路的第一端电连接。
可选的,所述第二初始化电路包括第八晶体管;
所述第八晶体管的控制极与所述第二扫描线电连接,所述第八晶体管的第一极与所述第四电压线电连接,所述第八晶体管的第二极与所述发光元件的第一极电连接。
本发明实施例还提供了一种驱动方法,应用于上述的像素电路,显示周期包括先后设置的重置阶段、补偿阶段和发光阶段;所述驱动方法包括:
在重置阶段,第一初始化电路在第一扫描信号的控制下,将第一电压信号写入驱动电路的第二端,补偿控制电路在第二扫描信号的控制下,控制所述驱动电路的第二端与所述驱动电路的控制端之间连通,第一控制电路在所述第二扫描信号的控制下,控制所述驱动电路的控制端与所述第二储能电路的第一端之间连通;
在补偿阶段,数据写入电路将数据电压Vdata写入所述驱动电路,补偿控制电路在第二扫描信号的控制下,控制所述驱动电路的第二端与所述驱动电路的控制端之间连通,第一控制电路在所述第二扫描信号的控制下,控制所述驱动电路的控制端与所述第二储能电路的第一端之间连通;
在所述补偿阶段开始时,通过充电而改变所述驱动电路中的驱动晶体管的栅源电压,直至所述栅源电压与Vth相关,Vth为所述驱动电路中的驱动晶体管的阈值电压;
在发光阶段,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,产生驱动信号,发光控制电路控制将所述驱动信号提供至所述发光元件的第一极,以驱动所述发光元件发光。
可选的,所述像素电路还包括第二控制电路;所述驱动方法还包括:
在所述重置阶段,所述第二控制电路在所述第一扫描信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第一端之间连通。
可选的,所述像素电路还包括第二初始化电路;所述驱动方法还包括:
在所述重置阶段和所述补偿阶段,所述第二初始化电路在所述第二扫描信号的控制下,将第四电压信号写入所述发光元件的第一极。
可选的,所述发光控制电路包括第一发光控制子电路和第二发光控制子电路,所述数据写入电路分别与第三扫描线、数据线和所述驱动电路的第一端电连接;
在所述补偿阶段,所述数据写入电路将数据电压Vdata写入所述驱动电路步骤包括:所述数据写入电路在所述第三扫描线提供的第三扫描信号的控制下,将所述数据线提供的数据电压Vdata写入所述驱动电路的第一端;
所述在所述补偿阶段开始时,通过充电而改变所述驱动电路中的驱动晶体管的栅源电压,直至所述栅源电压与Vth相关步骤包括:在所述补偿阶段开始时,通过充电而改变所述驱动电路的控制端的电位,直至所述驱动电路的控制端的电位变为Vdata+Vth;
在所述发光阶段,所述发光控制电路控制将所述驱动信号提供至所述发光元件的第一极步骤包括:所述第一发光控制子电路在发光控制信号的控制下,控制电源电压线与所述驱动电路的第一端之间连通,所述第二发光控制子电路在所述发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通,以将所述驱动信号提供至所述发光元件的第一极,驱动发光元件发光。
本发明实施例还提供了一种显示装置,包括上述的像素电路。
本发明实施例所述的像素电路、驱动方法和显示装置能够补偿驱动电路中的驱动晶体管的阈值电压,以及,发光元件的显示亮度。
附图说明
图1是本发明实施例所述的像素电路的结构图;
图2是本发明至少一实施例所述的像素电路的结构图;
图3是本发明至少一实施例所述的像素电路的结构图;
图4是本发明至少一实施例所述的像素电路的电路图;
图5是本发明如图4所示的像素电路的至少一实施例的工作时序图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述第一极可以为漏极,所述第二极可以为源极;或者,所述第一极可以为源极,所述第二极可以为漏极。
本发明实施例所述的像素电路可以包括:
驱动电路,用于在其控制端的电位控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,产生驱动信号;
发光控制电路,分别与所述驱动电路和发光元件的第一极电连接,用于控制将所述驱动信号提供至所述发光元件的第一极;
第一初始化电路,分别与第一扫描线、第一电压线和所述驱动电路的第二端电连接,用于在所述第一扫描线提供的第一扫描信号的控制下,将所述第一电压线提供的第一电压信号写入所述驱动电路的第二端;
补偿控制电路,分别与第二扫描线、所述驱动电路的控制端和所述驱动电路的第二端电连接,用于在所述第二扫描线提供的第二扫描信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
第一控制电路,分别与所述第二扫描线、所述驱动电路的控制端和所述第二储能电路的第一端电连接,用于在所述第二扫描信号的控制下,控制所述驱动电路的控制端与第二储能电路的第一端之间连通;
数据写入电路,与所述驱动电路电连接,用于将提供数据电压至所述驱动电路;
第一储能电路,第一端与所述驱动电路的控制端电连接,第二端与第二电压线电连接,所述第一储能电路用于储存电能;
第二储能电路,第二端与所述发光元件的第一极电连接,所述第二储能电路用于储存电能;以及,
发光元件,所述发光元件的第二极与第三电压线电连接。
本发明实施例所述的像素电路能够补偿驱动电路中的驱动晶体管的阈值电压,以及,发光元件的显示亮度,并能够在低帧率的情况下产生均一稳定的驱动信号。
本发明实施例所述的像素电路在工作时,显示周期可以包括先后设置的重置阶段、补偿阶段和发光阶段;
在重置阶段,第一初始化电路在第一扫描信号的控制下,将第一电压信号写入驱动电路的第二端,补偿控制电路在第二扫描信号的控制下,控制所述驱动电路的第二端与所述驱动电路的控制端之间连通,第一控制电路在所述第二扫描信号的控制下,控制所述驱动电路的控制端与所述第二储能电路的第一端之间连通;
在补偿阶段,数据写入电路在第三扫描信号的控制下,将数据电压Vdata写入所述驱动电路,补偿控制电路在第二扫描信号的控制下,控制所述驱动电路的第二端与所述驱动电路的控制端之间连通,第一控制电路在所述第二扫描信号的控制下,控制所述驱动电路的控制端与所述第二储能电路的第一端之间连通;
在所述补偿阶段开始时,通过充电而改变所述驱动电路中的驱动晶体管的栅源电压,直至所述栅源电压与Vth相关,以补偿Vth;Vth为所述驱动电路中的驱动晶体管的阈值电压;
在发光阶段,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,产生驱动信号,发光控制电路控制将所述驱动信号提供至所述发光元件的第一极,以驱动所述发光元件发光。
在本发明至少一实施例中,在发光阶段,发光控制电路将所述驱动电路产生的驱动信号提供至所述发光元件的第一极,在补偿阶段,数据写入电路将数据电压Vdata写入所述驱动电路。
在具体实施时,所述发光控制电路可以仅包括设置于驱动电路的第二端与发光元件的第一极之间的发光控制晶体管,此时所述驱动电路的第一端可以直接与电源电压线电连接;或者,所述发光控制电路可以包括设置于电源电压线与驱动电路之间的第一发光控制晶体管,以及,设置于驱动电路的第二端与发光元件的第一极之间的第二发光控制晶体管;所述发光控制电路的具体结构可以根据实际情况设定;
在补偿阶段,所述数据写入电路可以将所述数据电压Vdata写入所述驱动电路的第一端或所述驱动电路的控制端,所述数据写入电路可以与所述驱动电路的第一端或所述驱动电路的控制端电连接,数据写入电路与驱动电路的端子的连接关系可以根据实际情况选定。
可选的,所述发光控制电路可以包括第一发光控制子电路和第二发光控制子电路;
所述第一发光控制电路分别与发光控制线、电源电压线和所述驱动电路的第一端电连接,用于在所述发光控制线提供的发光控制信号的控制下,控制所述电源电压线与所述驱动电路的第一端之间连通;
所述第二发光控制电路分别与所述发光控制线、所述驱动电路的第二端和所述发光元件的第一极电连接,用于在所述发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;
所述数据写入电路可以分别与第三扫描线、数据线和所述驱动电路的第一端电连接,用于在所述第三扫描线提供的第三扫描信号的控制下,将所述数据线提供的数据电压写入所述驱动电路的第一端。
如图1所示,本发明至少一实施例所述的像素电路包括:
第一发光控制子电路111,分别与发光控制线EM、电源电压线VDD和驱动电路10的第一端电连接,用于在发光控制线EM提供的发光控制信号的控制下,控制电源电压线VDD与驱动电路10的第一端之间连通;
第二发光控制子电路112,分别与所述发光控制线EM、所述驱动电路10的第二端和发光元件EL的第一极电连接,用于在发光控制线EM提供的发光控制信号的控制下,控制驱动电路10的第二端与发光元件EL的第一极之间连通;
第一初始化电路12,分别与第一扫描线S1(n)、第一电压线V1和所述驱动电路11的第二端电连接,用于在所述第一扫描线S1(n)提供的第一扫描信号的控制下,将所述第一电压线V1提供的第一电压信号写入所述驱动电路10的第二端;
补偿控制电路13,分别与第二扫描线S2(n)、所述驱动电路10的控制端和所述驱动电路10的第二端电连接,用于在所述第二扫描线S2(n)提供的第二扫描信号的控制下,控制所述驱动电路10的控制端与所述驱动电路10的第二端之间连通;
第一控制电路14,分别与所述第二扫描线S2(n)、所述驱动电路10的控制端和所述第二储能电路17的第一端电连接,用于在所述第二扫描信号的控制下,控制所述驱动电路10的控制端与第二储能电路17的第一端之间连通;
数据写入电路15,分别与第三扫描线S1(n+1)、数据线DATA和所述驱动电路10的第一端电连接,用于在所述第三扫描线S1(n+1)提供的第三扫描信号的控制下,将所述数据线DATA提供的数据电压Vdata写入所述驱动电路10的第一端;
第一储能电路16,第一端与所述驱动电路10的控制端电连接,第二端与第二电压线V2电连接,所述第一储能电路16用于储存电能;
第二储能电路17,第二端与所述发光元件EL的第一极电连接,所述第二储能电路17用于储存电能;
驱动电路10,用于在其控制端的电位的控制下,控制所述驱动电路10的第一端与所述驱动电路10的第二端之间连通;以及,
发光元件EL,所述发光元件EL的第二极与第三电压线V3电连接。
在本发明至少一实施例中,所述驱动信号可以为驱动电流,但不以此为限。
本发明至少一实施例所述的像素电路能够补偿驱动电路11中的驱动晶体管的阈值电压,以及,发光元件EL的显示亮度,并能够在低帧率的情况下产生均一稳定的驱动信号。
本发明如图1所示的像素电路的至少一实施例在工作时,显示周期包括先后设置的重置阶段、补偿阶段和发光阶段;
在重置阶段,第一初始化电路12在第一扫描信号的控制下,将第一电压信号写入驱动电路的第二端,补偿控制电路13在第二扫描信号的控制下,控制所述驱动电路10的第二端与所述驱动电路10的控制端之间连通,第一控制电路14在所述第二扫描信号的控制下,控制所述驱动电路10的控制端与所述第二储能电路17的第一端之间连通;
在补偿阶段,数据线DATA提供数据电压Vdata,数据写入电路15在第三扫描信号的控制下,将所述数据电压Vdata写入所述驱动电路10的第一端,补偿控制电路13在第二扫描信号的控制下,控制所述驱动电路10的第二端与所述驱动电路10的控制端之间连通,第一控制电路14在所述第二扫描信号的控制下,控制所述驱动电路10的控制端与所述第二储能电路17的第一端之间连通;
在所述补偿阶段开始时,通过充电而改变所述驱动电路10的控制端的电位,直至所述驱动电路10的控制端的电位变为Vdata+Vth,Vth为所述驱动电路10中的驱动晶体管的阈值电压;
在发光阶段,第一发光控制子电路111在发光控制信号的控制下,控制电源电压线VDD与所述驱动电路10的第一端之间连通,第二发光控制子电路112在所述发光控制信号的控制下,控制所述驱动电路10的第二端与所述发光元件EL的第一极之间连通,所述驱动电路驱动所述发光元件EL发光。
在本发明至少一实施例中,所述发光元件EL可以为有机发光二极管,所述发光元件EL的第一极可以为阳极,所述发光元件EL的第二极可以为阴极,但不以此为限。
可选的,本发明至少一实施例所述的像素电路还包括第二控制电路;
所述第二控制电路分别与第一扫描线、所述驱动电路的控制端和所述驱动电路的第一端电连接,用于在所述第一扫描信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第一端之间连通。
如图2所示,在图1所示的像素电路的实施例的基础上,本发明至少一实施例所述的像素电路还可以包括第二控制电路18;
所述第二控制电路18分别与第一扫描线S1(n)、所述驱动电路10的控制端和所述驱动电路10的第一端电连接,用于在所述第一扫描信号的控制下,控制所述驱动电路10的控制端与所述驱动电路10的第一端之间连通。
本发明如图2所示的像素电路的至少一实施例在工作时,
在所述重置阶段,所述第二控制电路18在所述第一扫描信号的控制下,控制所述驱动电路10的控制端与所述驱动电路10的第一端之间连通。
可选的,本发明至少一实施例所述的像素电路还包括第二初始化电路;
所述第二初始化电路分别与所述第二扫描线、第四电压线和所述发光元件的第一极电连接,用于在所述第二扫描信号的控制下,将第四电压线提供的第四电压信号写入所述发光元件的第一极。
如图3所示,在图2所示的像素电路的实施例的基础上,本发明至少一实施例所述的像素电路还可以包括第二初始化电路19;
所述第二初始化电路19分别与所述第二扫描线S2(n)、第四电压线V4和所述发光元件EL的第一极电连接,用于在所述第二扫描信号的控制下,将第四电压线V4提供的第四电压信号写入所述发光元件EL的第一极。
本发明如图3所示的像素电路的至少一实施例在工作时,
在所述重置阶段和所述补偿阶段,所述第二初始化电路19在所述第二扫描信号的控制下,将第四电压信号写入所述发光元件EL的第一极,以使得所述发光元件EL不发光,并清除所述发光元件EL的第一极残留的电荷。
在具体实施时,所述第四电压线与所述第三电压线可以为同一电压线。
在具体实施时,所述第一电压线与所述第三电压线可以为同一电压线。
在本发明至少一实施例所述的像素电路中,所述第一电压线、所述第三电压线和第四电压线可以都为低电压线,所述第二电压线可以为电源电压线,但不以此为限。
可选的,所述第一扫描信号和所述第三扫描信号为同一扫描信号生成电路提供的扫描信号,以减少显示装置采用的扫描信号生成电路的个数,利于实现窄边框。
可选的,所述补偿控制电路包括第一晶体管,所述第一控制电路包括第二晶体管;
所述第一晶体管的控制极与所述第二扫描线电连接,所述第一晶体管的第一极与所述驱动电路的控制端电连接,所述第一晶体管的第二极与所述驱动电路的第二端电连接;
所述第二晶体管的控制极与所述第二扫描线电连接,所述第二晶体管的第一极与所述驱动电路的控制端电连接,所述第二晶体管的第二极与所述第二储能电路的第一端电连接。
可选的,所述第一初始化电路包括第三晶体管,所述数据写入电路包括第四晶体管;
所述第三晶体管的控制极与所述第一扫描线电连接,所述第三晶体管的第一极与所述第一电压线电连接,所述第三晶体管的第二极与所述驱动电路的第二端电连接;
所述第四晶体管的控制极与所述第三扫描线电连接,所述第四晶体管的第一极与所述数据线电连接,所述第四晶体管的第二极与所述驱动电路的第一端电连接。
可选的,所述第一发光控制子电路包括第五晶体管,所述第二发光控制子电路包括第六晶体管;所述驱动电路包括驱动晶体管;
所述第五晶体管的控制极与所述发光控制线电连接,所述第五晶体管的第一极与所述电源电压线电连接,所述第五晶体管的第二极与所述驱动电路的第一端电连接;
所述第六晶体管的控制极与所述发光控制线电连接,所述第六晶体管的第一极与所述驱动电路的第二端电连接,所述第六晶体管的第二极与所述发光元件的第一极电连接;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端。
可选的,所述第一储能电路包括第一电容,所述第二储能电路包括第二电容;
所述第一电容的第一端与所述驱动电路的控制端电连接,所述第一电容的第二端与第二电压线电连接;
所述第二电容的第一端与所述第一控制电路电连接,所述第二电容的第二端与所述发光元件的第一极电连接。
可选的,所述第二控制电路包括第七晶体管;
所述第七晶体管的控制极与所述第一扫描线电连接,所述第七晶体管的第一极与所述驱动电路的控制端电连接,所述第七晶体管的第二极与所述驱动电路的第一端电连接。
可选的,所述第二初始化电路包括第八晶体管;
所述第八晶体管的控制极与所述第二扫描线电连接,所述第八晶体管的第一极与所述第四电压线电连接,所述第八晶体管的第二极与所述发光元件的第一极电连接。
如图4所示,在图3所示的至少一像素电路的实施例的基础上,发光元件为有机发光二极管O1;
所述补偿控制电路13包括第一晶体管T1,所述第一控制电路14包括第二晶体管T2;所述驱动电路10包括驱动晶体管T0;所述第一储能电路16包括第一电容C1,所述第二储能电路17包括第二电容C2;
所述第一晶体管T1的栅极与所述第二扫描线S2(n)电连接,所述第一晶体管T1的源极与所述驱动晶体管T0的栅极电连接,所述第一晶体管T1的漏极与所述驱动晶体管T0的漏极电连接;所述第二扫描线S2(n)用于提供第二扫描信号;
所述第二晶体管T2的栅极与所述第二扫描线S2(n)电连接,所述第二晶体管T2的源极与所述驱动晶体管T0的栅极电连接,所述第二晶体管T2的漏极与所述第二电容C2的第一端电连接;
所述第一初始化电路12包括第三晶体管T3,所述数据写入电路15包括第四晶体管T4;
所述第三晶体管T3的栅极与所述第一扫描线S1(n)电连接,所述第三晶体管T3的源极与低电压线VSS电连接,所述第三晶体管T3的漏极与所述驱动晶体管T0的漏极电连接;所述第一扫描线S1(n)用于提供第一扫描信号;
所述第四晶体管T4的栅极与所述第三扫描线S1(n+1)电连接,所述第四晶体管T4的源极与所述数据线DATA电连接,所述第四晶体管T4的漏极与所述驱动晶体管T0的源极电连接;所述第三扫描线S1(n+1)用于提供第三扫描信号;
所述第一发光控制子电路111包括第五晶体管T5,所述第二发光控制子电路112包括第六晶体管T6;
所述第五晶体管T5的栅极与所述发光控制线EM电连接,所述第五晶体管T5的源极与所述电源电压线VDD电连接,所述第五晶体管T5的漏极与所述驱动晶体管T0的源极电连接;所述发光控制线EM用于提供发光控制信号;
所述第六晶体管T6的栅极与所述发光控制线EM电连接,所述第六晶体管T6的源极与所述驱动晶体管T0的漏极电连接,所述第六晶体管T6的漏极与所述有机发光二极管O1的阳极电连接;
所述驱动晶体管T0的栅极为所述驱动电路10的控制端,所述驱动晶体管T0的源极为所述驱动电路10的第一端,所述驱动电路T0的漏极为所述驱动电路105的第二端;
所述第一电容C1的第一端与所述驱动晶体管T0的栅极电连接,所述第一电容C1的第二端与电源电压线VDD电连接;
所述第二电容C2的第一端与所述第二晶体管T2的漏极电连接,所述第二电容C2的第二端与所述有机发光二极管O1的阳极电连接;
所述第二控制电路18包括第七晶体管T7;
所述第七晶体管T7的栅极与所述第一扫描线S1(n)电连接,所述第七晶体管T7的源极与所述驱动晶体管T0的栅极电连接,所述第七晶体管T7的漏极与所述驱动晶体管T0的源极电连接;
所述第二初始化电路19包括第八晶体管T8;
所述第八晶体管T8的栅极与所述第二扫描线S2(n)电连接,所述第八晶体管T8的源极与所述低电压线VSS电连接,所述第八晶体管T8的漏极与所述有机发光二极管O1的阳极电连接;
所述有机发光二极管O1的阴极与所述低电压线VSS电连接。
在图4所示的像素电路的至少一实施例中,所有的晶体管都为p型晶体管,。所有的晶体管都为低温多晶硅薄膜晶体管,但不以此为限。
在图4中,标号为A的是第一节点,标号为B的是第二节点,标号为C的是第三节点,标号为D的为第四节点,标号为E的为第五节点。
在图4所示的像素电路的至少一实施例中,T0的宽长比可以大于或等于1/22而小于或等于6/22,例如,T0的宽长比可以为1/22、2/22、3/22、4/22、5/22或6/22;但不以此为限;
开关晶体管的宽长比可以大于或等于1/3而小于或等于6/3,例如,开关晶体管的宽长比可以为1/3、2/3、3/3、4/3、5/3或6/3,但不以此为限;
C1的电容值与C2的电容值的比值可以大于或等于5而小于或等于50,例如,C1的电容值与C2的电容值的比值可以为20、5、10、15、25、30、35、40、45或50;但不以此为限;
C1的电容值可以大于或等于0.2pF而小于或等于1pF,例如,C1的电容值可以为0.2pF、0.3pF、0.4pF、0.5pF、0.6pF、0.7pF、0.8pF、0.9pF或1pF,但不以此为限;
C2的电容值可以大于或等于0.005pF而小于或等于0.05pF,例如,C2的电容值可以为0.005pF、0.01pF、0.02pF、0.03pF、0.04pF或0.05pF,但不以此为限;
VDD提供的电源电压信号的电压值可以大于等于2V而小于等于10V,例如,VDD提供的电源电压信号的电压值可以为2V、3V、4V、5V、6V、7V、8V、9V或10V,但不以此为限;
VSS提供的低电压信号的电压值可以大于或等于-5V而小于或等于0V,例如,VSS提供的低电压信号的电压值可以为-3.3V、-4V、-5V、-3V、-2V、-1V或0V,但不以此为限;
Vdata可以大于或等于2V而小于等于5V。
在图4所示的像素电路的至少一实施例中,S1(n)提供的第一扫描信号的低电压值可以大于或等于-12V而小于或等于-6V,S1(n)提供的第一扫描信号的高电压值大于或等于6V而小于或等于12V;例如,S1(n)提供的第一扫描信号的低电压值可以为-6V、-7V、-8V、-9V、-10V、-11V或-12V,S1(n)提供的第一扫描信号的高电压值可以为6V、7V、8V、9V、10V、11V或12V,但不以此为限;
S2(n)提供的第二扫描信号的低电压值可以大于或等于-12V而小于或等于-6V,S2(n)提供的第二扫描信号的高电压值大于或等于6V而小于或等于12V;例如,S2(n)提供的第二扫描信号的低电压值可以为-6V、-7V、-8V、-9V、-10V、-11V或-12V,S2(n)提供的第二扫描信号的高电压值可以为6V、7V、8V、9V、10V、11V或12V,但不以此为限;
S1(n+1)提供的第三扫描信号的低电压值可以大于或等于-12V而小于或等于-6V,S1(n+1)提供的第三扫描信号的高电压值大于或等于6V而小于或等于12V;例如,S1(n+1)提供的第三扫描信号的低电压值可以为-6V、-7V、-8V、-9V、-10V、-11V或-12V,S1(n+1)提供的第三扫描信号的高电压值可以为6V、7V、8V、9V、10V、11V或12V,但不以此为限;
EM提供的发光控制信号的低电压值可以大于或等于-12V而小于或等于-6V,EM提供的发光控制信号的高电压值大于或等于6V而小于或等于12V;例如,EM提供的发光控制信号的低电压值可以为-6V、-7V、-8V、-9V、-10V、-11V或-12V,EM提供的发光控制信号的高电压值可以为6V、7V、8V、9V、10V、11V或12V,但不以此为限。
如图5所示,如图4所示的像素电路的至少一实施例在工作时,显示周期可以包括依次设置的重置阶段t1、补偿阶段t2和发光阶段t3;
在重置阶段t1,S1(n)提供低电压信号,S2(n)提供低电压信号,S1(n+1)提供高电压信号,EM提供高电压信号,T7、T1、T2、T8和T3都打开,T5、T4和T6关断,此时VA=VB=VC=VD=VE=VS;其中,VA为第一节点A的电位,VB为第二节点B的电位,VC为第三节点C的电位,VD为第四节点D的电位,VE为第五节点E的电位,VS为低电压线VSS提供的低电压信号的电压值;T6关断以防止大电流流过O1,T8打开,使得O1的阳极的电位放电至VS,此时O1的阳极的电位和O1的阴极的电位的差值为0,可以防止Flicker(闪烁);
在补偿阶段t2,S1(n)和EM提供高电压信号,S1(n+1)和S2(n)提供低电压信号,T5、T7、T6和T3关断,T4、T1、T2和T8打开,Vdata通过T4达到第二节点B,通过充电以改变第一节点A的电位,直至T0关闭,此时VA=VC=VD=Vdata+Vth,其中,Vth为T0的阈值电压,Vth为负值;第五节点E的电位通过T8稳定至VS,O1保持关断状态;
在发光阶段t3,S1(n)、S1(n+1)和S2(n)提供高电压信号,EM提供低电压信号,T4、T7、T1、T2、T8和T3都关断,T5和T6打开,第二节点B与电源电压线VDD之间连通,VA依旧保持在Vdata+Vth,T0驱动O1发光;
在发光阶段t3,T0驱动O1发光的驱动电流Ioled的计算公式如下:
Ioled=K(Vdata+Vth-VD0-Vth)2=K(VD0-Vdata)2;
K为T0的电流系数,VD0为电源电压线VDD提供的电源电压信号的电压值;
其中,μ为空穴载流子的迁移率,Cox为栅绝缘层单位面积电容,W/L为T0的宽长比。
由如上计算公式可知,Ioled与Vth无关,因此本发明实施例所述的像素电路能够补偿T0的阈值电压的漂移。
在图4所示的像素电路的实施例中,在发光阶段,第五节点E通过所述驱动电流被充电,VE由VS被增加至Voled,Voled为O1的工作电压;由于S2(n)提供高电压信号,T2关闭,第四节点D处于浮空状态,VD通过C2耦合作用而被升压;此时VD=Vdata+Vth-VSS+Voled。因此,在发光阶段,T2的漏电流和T7的漏电流流入第一节点A,该漏电流可以减缓VA的压降;在第一节点A平衡漏电流可以阻止在持续时间较长的发光阶段中,驱动晶体管T0的栅极电位的急剧变化。
本发明实施例所述的像素电路能够针对低帧率显示终端产生均一稳定的驱动电流。例如,本发明至少一实施例所述的像素电路在工作时,当帧率为15Hz时,有机发光二极管在低灰阶、中灰阶、高灰阶下电流变化很小。
在相关技术中,在持续时间较长的发光阶段中,低温多晶硅薄膜晶体管(所述低温多晶硅薄膜晶体管例如可以为T1)的漏电流会使得Ioled失真。在发光阶段,VA-VB小于Vth,VA总是大于VC,由于T1的漏电流的存在,相应的VA逐渐减小,VA通过T1接近VC(T1的漏电流从第一节点A至第三节点C,促使VA有压降),从而会使得Ioled失真,基于此,本发明实施例通过在发光阶段,T2的漏电流和T7的漏电流,可以减缓VA的压降,防止驱动晶体管T0的栅极电位的急剧变化,能够产生均一稳定的驱动电流。
本发明实施例所述的驱动方法,应用于上述像素电路,显示周期包括先后设置的重置阶段、补偿阶段和发光阶段;所述驱动方法包括:
在重置阶段,第一初始化电路在第一扫描信号的控制下,将第一电压信号写入驱动电路的第二端,补偿控制电路在第二扫描信号的控制下,控制所述驱动电路的第二端与所述驱动电路的控制端之间连通,第一控制电路在所述第二扫描信号的控制下,控制所述驱动电路的控制端与所述第二储能电路的第一端之间连通;
在补偿阶段,数据写入电路将数据电压Vdata写入所述驱动电路,补偿控制电路在第二扫描信号的控制下,控制所述驱动电路的第二端与所述驱动电路的控制端之间连通,第一控制电路在所述第二扫描信号的控制下,控制所述驱动电路的控制端与所述第二储能电路的第一端之间连通;
在所述补偿阶段开始时,通过充电而改变所述驱动电路中的驱动晶体管的栅源电压,直至所述栅源电压与Vth相关,以补偿Vth;Vth为所述驱动电路中的驱动晶体管的阈值电压;
在发光阶段,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,产生驱动信号,发光控制电路控制将所述驱动信号提供至所述发光元件的第一极,以驱动所述发光元件发光。
本发明实施例所述的驱动方法能够补偿驱动电路中的驱动晶体管的阈值电压,以及,发光元件的显示亮度,并能够在低帧率的情况下产生均一稳定的驱动信号。
可选的,所述像素电路还可以包括第二控制电路;所述驱动方法还包括:
在所述重置阶段,所述第二控制电路在所述第一扫描信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第一端之间连通。
可选的,所述像素电路还可以包括第二初始化电路;所述驱动方法还包括:
在所述重置阶段和所述补偿阶段,所述第二初始化电路在所述第二扫描信号的控制下,将第四电压信号写入所述发光元件的第一极,以控制所述发光元件不发光。
可选的,所述发光控制电路包括第一发光控制子电路和第二发光控制子电路,所述数据写入电路分别与第三扫描线、数据线和所述驱动电路的第一端电连接;
在所述补偿阶段,所述数据写入电路将数据电压Vdata写入所述驱动电路步骤包括:所述数据写入电路在所述第三扫描线提供的第三扫描信号的控制下,将所述数据线提供的数据电压Vdata写入所述驱动电路的第一端;
所述在所述补偿阶段开始时,通过充电而改变所述驱动电路中的驱动晶体管的栅源电压,直至所述栅源电压与Vth相关步骤包括:在所述补偿阶段开始时,通过充电而改变所述驱动电路的控制端的电位,直至所述驱动电路的控制端的电位变为Vdata+Vth,从而补偿所述驱动电路中的驱动晶体管的阈值电压Vth;
在所述发光阶段,所述发光控制电路控制将所述驱动信号提供至所述发光元件的第一极步骤包括:所述第一发光控制子电路在发光控制信号的控制下,控制电源电压线与所述驱动电路的第一端之间连通,所述第二发光控制子电路在所述发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通,以将所述驱动信号提供至所述发光元件的第一极,驱动发光元件发光。本发明实施例所述的显示装置包括上述的像素电路。
本发明实施例所述的显示装置包括上述的像素电路。
本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (18)
1.一种像素电路,其特征在于,包括:
驱动电路,用于在其控制端的电位控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,产生驱动信号;
发光控制电路,分别与所述驱动电路和发光元件的第一极电连接,用于控制将所述驱动信号提供至所述发光元件的第一极;
第一初始化电路,分别与第一扫描线、第一电压线和所述驱动电路的第二端电连接,用于在所述第一扫描线提供的第一扫描信号的控制下,将所述第一电压线提供的第一电压信号写入所述驱动电路的第二端;
补偿控制电路,分别与第二扫描线、所述驱动电路的控制端和所述驱动电路的第二端电连接,用于在所述第二扫描线提供的第二扫描信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通;
第一控制电路,分别与所述第二扫描线、所述驱动电路的控制端和所述第二储能电路的第一端电连接,用于在所述第二扫描信号的控制下,控制所述驱动电路的控制端与第二储能电路的第一端之间连通;
数据写入电路,与所述驱动电路电连接,用于将提供数据电压至所述驱动电路;
第一储能电路,第一端与所述驱动电路的控制端电连接,第二端与第二电压线电连接,所述第一储能电路用于储存电能;
第二储能电路,第二端与所述发光元件的第一极电连接,所述第二储能电路用于储存电能;以及,
发光元件,所述发光元件的第二极与第三电压线电连接。
2.如权利要求1所述的像素电路,其特征在于,还包括第二控制电路;
所述第二控制电路分别与第一扫描线、所述驱动电路的控制端和所述驱动电路的第一端电连接,用于在所述第一扫描信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第一端之间连通。
3.如权利要求1或2所述的像素电路,其特征在于,还包括第二初始化电路;
所述第二初始化电路分别与所述第二扫描线、第四电压线和所述发光元件的第一极电连接,用于在所述第二扫描信号的控制下,将第四电压线提供的第四电压信号写入所述发光元件的第一极。
4.如权利要求3所述的像素电路,其特征在于,所述第四电压线与所述第三电压线为同一电压线。
5.如权利要求1所述的像素电路,其特征在于,所述第一电压线与所述第三电压线为同一电压线。
6.如权利要求1至5中任一权利要求所述的像素电路,其特征在于,所述第一扫描信号和所述第三扫描信号为同一扫描信号生成电路提供的扫描信号。
7.如权利要求1至5中任一权利要求所述的像素电路,其特征在于,所述发光控制电路包括第一发光控制子电路和第二发光控制子电路;
所述第一发光控制子电路分别与发光控制线、电源电压线和所述驱动电路的第一端电连接,用于在所述发光控制线提供的发光控制信号的控制下,控制所述电源电压线与所述驱动电路的第一端之间连通;
所述第二发光控制子电路分别与所述发光控制线、所述驱动电路的第二端和所述发光元件的第一极电连接,用于在所述发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;
所述数据写入电路分别与第三扫描线、数据线和所述驱动电路的第一端电连接,用于在所述第三扫描线提供的第三扫描信号的控制下,将所述数据线提供的所述数据电压写入所述驱动电路的第一端。
8.如权利要求1所述的像素电路,其特征在于,所述补偿控制电路包括第一晶体管,所述第一控制电路包括第二晶体管;
所述第一晶体管的控制极与所述第二扫描线电连接,所述第一晶体管的第一极与所述驱动电路的控制端电连接,所述第一晶体管的第二极与所述驱动电路的第二端电连接;
所述第二晶体管的控制极与所述第二扫描线电连接,所述第二晶体管的第一极与所述驱动电路的控制端电连接,所述第二晶体管的第二极与所述第二储能电路的第一端电连接。
9.如权利要求1所述的像素电路,其特征在于,所述第一初始化电路包括第三晶体管;
所述第三晶体管的控制极与所述第一扫描线电连接,所述第三晶体管的第一极与所述第一电压线电连接,所述第三晶体管的第二极与所述驱动电路的第二端电连接。
10.如权利要求6所述的像素电路,其特征在于,所述数据写入电路包括第四晶体管;所述第一发光控制子电路包括第五晶体管,所述第二发光控制子电路包括第六晶体管;所述驱动电路包括驱动晶体管;
所述第四晶体管的控制极与所述第三扫描线电连接,所述第四晶体管的第一极与所述数据线电连接,所述第四晶体管的第二极与所述驱动电路的第一端电连接;
所述第五晶体管的控制极与所述发光控制线电连接,所述第五晶体管的第一极与所述电源电压线电连接,所述第五晶体管的第二极与所述驱动电路的第一端电连接;
所述第六晶体管的控制极与所述发光控制线电连接,所述第六晶体管的第一极与所述驱动电路的第二端电连接,所述第六晶体管的第二极与所述发光元件的第一极电连接;
所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端。
11.如权利要求1所述的像素电路,其特征在于,所述第一储能电路包括第一电容,所述第二储能电路包括第二电容;
所述第一电容的第一端与所述驱动电路的控制端电连接,所述第一电容的第二端与第二电压线电连接;
所述第二电容的第一端与所述第一控制电路电连接,所述第二电容的第二端与所述发光元件的第一极电连接。
12.如权利要求2所述的像素电路,其特征在于,所述第二控制电路包括第七晶体管;
所述第七晶体管的控制极与所述第一扫描线电连接,所述第七晶体管的第一极与所述驱动电路的控制端电连接,所述第七晶体管的第二极与所述驱动电路的第一端电连接。
13.如权利要求3所述的像素电路,其特征在于,所述第二初始化电路包括第八晶体管;
所述第八晶体管的控制极与所述第二扫描线电连接,所述第八晶体管的第一极与所述第四电压线电连接,所述第八晶体管的第二极与所述发光元件的第一极电连接。
14.一种驱动方法,应用于如权利要求1至13中任一权利要求所述的像素电路,其特征在于,显示周期包括先后设置的重置阶段、补偿阶段和发光阶段;所述驱动方法包括:
在重置阶段,第一初始化电路在第一扫描信号的控制下,将第一电压信号写入驱动电路的第二端,补偿控制电路在第二扫描信号的控制下,控制所述驱动电路的第二端与所述驱动电路的控制端之间连通,第一控制电路在所述第二扫描信号的控制下,控制所述驱动电路的控制端与所述第二储能电路的第一端之间连通;
在补偿阶段,数据写入电路将数据电压Vdata写入所述驱动电路,补偿控制电路在第二扫描信号的控制下,控制所述驱动电路的第二端与所述驱动电路的控制端之间连通,第一控制电路在所述第二扫描信号的控制下,控制所述驱动电路的控制端与所述第二储能电路的第一端之间连通;
在所述补偿阶段开始时,通过充电而改变所述驱动电路中的驱动晶体管的栅源电压,直至所述栅源电压与Vth相关,Vth为所述驱动电路中的驱动晶体管的阈值电压;
在发光阶段,所述驱动电路在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,产生驱动信号,发光控制电路控制将所述驱动信号提供至所述发光元件的第一极,以驱动所述发光元件发光。
15.如权利要求14所述的驱动方法,其特征在于,所述像素电路还包括第二控制电路;所述驱动方法还包括:
在所述重置阶段,所述第二控制电路在所述第一扫描信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第一端之间连通。
16.如权利要求14所述的驱动方法,其特征在于,所述像素电路还包括第二初始化电路;所述驱动方法还包括:
在所述重置阶段和所述补偿阶段,所述第二初始化电路在所述第二扫描信号的控制下,将第四电压信号写入所述发光元件的第一极。
17.如权利要求14至16中任一权利要求所述的驱动方法,其特征在于,所述发光控制电路包括第一发光控制子电路和第二发光控制子电路,所述数据写入电路分别与第三扫描线、数据线和所述驱动电路的第一端电连接;
在所述补偿阶段,所述数据写入电路将数据电压Vdata写入所述驱动电路步骤包括:所述数据写入电路在所述第三扫描线提供的第三扫描信号的控制下,将所述数据线提供的数据电压Vdata写入所述驱动电路的第一端;
所述在所述补偿阶段开始时,通过充电而改变所述驱动电路中的驱动晶体管的栅源电压,直至所述栅源电压与Vth相关步骤包括:在所述补偿阶段开始时,通过充电而改变所述驱动电路的控制端的电位,直至所述驱动电路的控制端的电位变为Vdata+Vth;
在所述发光阶段,所述发光控制电路控制将所述驱动信号提供至所述发光元件的第一极步骤包括:所述第一发光控制子电路在发光控制信号的控制下,控制电源电压线与所述驱动电路的第一端之间连通,所述第二发光控制子电路在所述发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通,以将所述驱动信号提供至所述发光元件的第一极,驱动发光元件发光。
18.一种显示装置,其特征在于,包括如权利要求1至13中任一权利要求所述的像素电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111268484.4A CN113990257B (zh) | 2021-10-29 | 2021-10-29 | 像素电路、驱动方法和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111268484.4A CN113990257B (zh) | 2021-10-29 | 2021-10-29 | 像素电路、驱动方法和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113990257A true CN113990257A (zh) | 2022-01-28 |
CN113990257B CN113990257B (zh) | 2023-02-07 |
Family
ID=79744056
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111268484.4A Active CN113990257B (zh) | 2021-10-29 | 2021-10-29 | 像素电路、驱动方法和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113990257B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114822395A (zh) * | 2022-05-07 | 2022-07-29 | 武汉华星光电半导体显示技术有限公司 | 显示面板 |
CN115881031A (zh) * | 2023-02-09 | 2023-03-31 | 惠科股份有限公司 | 像素驱动电路、像素驱动方法及显示面板 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103226931A (zh) * | 2013-04-27 | 2013-07-31 | 京东方科技集团股份有限公司 | 像素电路和有机发光显示器 |
US20130207957A1 (en) * | 2012-02-15 | 2013-08-15 | Chimei Innolux Corporation | Pixel driving circuits, pixel driving methods, display panels and electronic devices |
US20160012780A1 (en) * | 2014-07-14 | 2016-01-14 | Samsung Display Co., Ltd. | Pixel and organic light emitting display device using the same |
CN107068060A (zh) * | 2017-06-14 | 2017-08-18 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及像素驱动方法 |
CN108597450A (zh) * | 2018-04-26 | 2018-09-28 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板 |
CN110534062A (zh) * | 2019-08-30 | 2019-12-03 | 昆山国显光电有限公司 | Oled像素驱动电路、控制方法及显示装置 |
CN111477178A (zh) * | 2020-05-26 | 2020-07-31 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其驱动方法、显示装置 |
CN111540315A (zh) * | 2020-02-21 | 2020-08-14 | 福州京东方光电科技有限公司 | 像素驱动电路及其驱动方法、显示装置 |
CN112201206A (zh) * | 2020-10-29 | 2021-01-08 | 京东方科技集团股份有限公司 | 可折叠显示模组、可折叠显示装置、制作方法及显示方法 |
CN113299242A (zh) * | 2021-05-24 | 2021-08-24 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
-
2021
- 2021-10-29 CN CN202111268484.4A patent/CN113990257B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130207957A1 (en) * | 2012-02-15 | 2013-08-15 | Chimei Innolux Corporation | Pixel driving circuits, pixel driving methods, display panels and electronic devices |
CN103226931A (zh) * | 2013-04-27 | 2013-07-31 | 京东方科技集团股份有限公司 | 像素电路和有机发光显示器 |
US20160012780A1 (en) * | 2014-07-14 | 2016-01-14 | Samsung Display Co., Ltd. | Pixel and organic light emitting display device using the same |
CN107068060A (zh) * | 2017-06-14 | 2017-08-18 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及像素驱动方法 |
CN108597450A (zh) * | 2018-04-26 | 2018-09-28 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板 |
CN110534062A (zh) * | 2019-08-30 | 2019-12-03 | 昆山国显光电有限公司 | Oled像素驱动电路、控制方法及显示装置 |
CN111540315A (zh) * | 2020-02-21 | 2020-08-14 | 福州京东方光电科技有限公司 | 像素驱动电路及其驱动方法、显示装置 |
CN111477178A (zh) * | 2020-05-26 | 2020-07-31 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其驱动方法、显示装置 |
CN112201206A (zh) * | 2020-10-29 | 2021-01-08 | 京东方科技集团股份有限公司 | 可折叠显示模组、可折叠显示装置、制作方法及显示方法 |
CN113299242A (zh) * | 2021-05-24 | 2021-08-24 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114822395A (zh) * | 2022-05-07 | 2022-07-29 | 武汉华星光电半导体显示技术有限公司 | 显示面板 |
CN115881031A (zh) * | 2023-02-09 | 2023-03-31 | 惠科股份有限公司 | 像素驱动电路、像素驱动方法及显示面板 |
CN115881031B (zh) * | 2023-02-09 | 2023-04-28 | 惠科股份有限公司 | 像素驱动电路、像素驱动方法及显示面板 |
Also Published As
Publication number | Publication date |
---|---|
CN113990257B (zh) | 2023-02-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10699640B2 (en) | Method for driving pixel circuit | |
CN112053661B (zh) | 像素电路、像素驱动方法、显示面板和显示装置 | |
CN107945737B (zh) | 像素补偿电路、其驱动方法、显示面板及显示装置 | |
US11094260B2 (en) | Pixel circuit, display panel, display device, and driving method | |
CN107301839B (zh) | 像素电路及其驱动方法 | |
CN109509428B (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
CN109801592B (zh) | 像素电路及其驱动方法、显示基板 | |
CN104464643B (zh) | 显示装置、像素驱动电路及其驱动方法 | |
US9852687B2 (en) | Display device and driving method | |
CN109754757B (zh) | 像素驱动电路、显示装置及像素驱动方法 | |
CN109119029B (zh) | 像素电路及其驱动方法、显示装置和电子设备 | |
CN110164375B (zh) | 像素补偿电路、驱动方法、电致发光显示面板及显示装置 | |
CN104680978A (zh) | 一种用于高分辨率amoled的像素补偿电路 | |
JP7090412B2 (ja) | 画素回路、表示装置、画素回路の駆動方法および電子機器 | |
CN113990257B (zh) | 像素电路、驱动方法和显示装置 | |
CN109389937B (zh) | 一种像素电路、显示装置及像素电路的驱动方法 | |
CN113870786B (zh) | 像素电路、驱动发光和显示装置 | |
US20210233468A1 (en) | Pixel circuit, display device, driving method of pixel circuit, and electronic apparatus | |
CN111933080A (zh) | 像素电路、像素驱动方法和显示装置 | |
CN112970055A (zh) | 像素电路、显示装置、像素电路的驱动方法及电子设备 | |
CN109074777B (zh) | 像素驱动电路、方法、以及显示设备 | |
CN113066439B (zh) | 一种像素电路、驱动方法、电致发光显示面板及显示装置 | |
CN114023262A (zh) | 像素驱动电路及显示面板 | |
CN113971930A (zh) | 像素电路、驱动方法、显示基板、制作方法和显示装置 | |
CN115529839A (zh) | 像素电路、像素驱动方法和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |