CN113936620B - 源极驱动器及其输入级比较器的控制方法 - Google Patents
源极驱动器及其输入级比较器的控制方法 Download PDFInfo
- Publication number
- CN113936620B CN113936620B CN202111527247.5A CN202111527247A CN113936620B CN 113936620 B CN113936620 B CN 113936620B CN 202111527247 A CN202111527247 A CN 202111527247A CN 113936620 B CN113936620 B CN 113936620B
- Authority
- CN
- China
- Prior art keywords
- signal
- source driver
- input
- type transistor
- input stage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明公开了一种源极驱动器,包含输入级比较器、多个输出级暂存器,以及控制电路。输入级比较器接收时脉讯号及画面讯号,且输入级比较器根据时脉讯号及画面讯号,产生电压摆幅讯号。每一输出级暂存器与输入级比较器连接,且每一输出级暂存器根据所接收的电压摆幅讯号产生资料讯号,且储存资料讯号于线性锁存器。当每一线性锁存器的资料讯号皆储存完毕时,控制电路输出控制讯号关闭输入级比较器,且源极驱动器输出触发讯号至串接的下一个源极驱动器。本发明能够减少输入级电路中的比较器的偏压电流,以降低整体源极驱动器运作时的功率消耗。
Description
技术领域
本发明涉及源极驱动器领域,尤其涉及一种源极驱动器及其输入级比较器的控制方法。
背景技术
源级驱动器(source driver)是应用于液晶显示器,主要功能是将电压传送到面板(panel)的薄膜电晶体元件,以控制液晶旋转角度来达到色彩显示的目的,大尺寸液晶显示器区域面积大,在驱动时需多颗源极驱动器(source driver)串接(cascaded)来使用。
然而,当串接的源级驱动器个数越多,消耗的功率也随之增加,为了使输入级电路能接收高速的输入讯号,并快速转换成电源电压与接地电压间的电压摆幅讯号,以提供给下一级内部电路使用,比较器(comparator)消耗的偏压电流(bias current)会占电源电压功率消耗的相当大的比例,导致源极驱动器运行时功率消耗较大。
发明内容
本发明要解决的技术问题是:为了解决现有技术中,源极驱动器功率消耗较大的技术问题。本发明提供一种源极驱动器,能够减少输入级电路中的比较器的偏压电流,以降低整体源极驱动器运作时的功率消耗。
本发明解决其技术问题所采用的技术方案是:一种源极驱动器,包括:
一输入级比较器,接收一时脉讯号及一画面讯号,且所述输入级比较器根据所述时脉讯号及所述画面讯号,产生一电压摆幅讯号;多个输出级暂存器,每一所述输出级暂存器与所述输入级比较器连接,且每一所述输出级暂存器根据所接收的所述电压摆幅讯号产生一资料讯号,其中所述资料讯号储存于一线性锁存器;以及一控制电路,当每一所述线性锁存器的所述资料讯号皆储存完毕时,所述控制电路输出一控制讯号关闭所述输入级比较器,且所述源极驱动器输出一触发讯号至串接的下一个所述源极驱动器。
进一步地,所述输入级比较器至少包括:一最小低电压差分讯号接收器,具有对应每一所述画面讯号的位元数的画面讯号输入端,且所述最小低电压差分讯号接收器的输出端连接至对应的所述输出级暂存器;以及一比较器,具有一时脉讯号输入端,以及一时脉讯号输出端。
进一步地,所述最小低电压差分讯号接收器的所述画面讯号输入端包含正相画面讯号的输入端,以及负相画面讯号的输入端;所述比较器的所述时脉讯号输入端包含正相时脉讯号的输入端,以及负相时脉讯号的输入端;以及其中所述正相画面讯号、所述负相画面讯号,所述正相时脉讯号,以及所述负相时脉讯号组成一最小低电压差分讯号。
进一步地,所述输入级比较器至少包含:一第一N型电晶体,所述第一N型电晶体的漏极经由一第一负载连接至一电源电压;一第二N型电晶体,所述第二N型电晶体的漏极经由一第二负载连接至所述电源电压,其中所述第一N型电晶体的源极及所述第二N型电晶体的源极与一接地端之间具有一第一偏压电流;一第一P型电晶体,所述第一P型电晶体的漏极经由一第三负载连接至所述接地端,其中所述第一N型电晶体的闸极及所述第一P型电晶体的闸极接收所述正相时脉讯号及所述正相画面讯号;以及一第二P型电晶体,所述第二P型电晶体的漏极经由一第四负载连接至所述接地端,其中所述第二N型电晶体的闸极及所述第二P型电晶体的闸极接收所述负相时脉讯号及所述负相画面讯号,其中所述第一P型电晶体的源极及所述第二P型电晶体的源极与所述电源电压之间具有一第二偏压电流。
进一步地,所述控制电路至少包含:一正反器,具有一电压讯号输入端、一时脉讯号输入端,以及一输出端,其中所述电压讯号输入端接收一电源电压,所述时脉讯号输入端接收所述触发讯号,且所述输出端输出一初始控制讯号;一第一反相器,接收所述初始控制讯号,且输出一负相控制讯号;以及一第二反相器,接收所述负相控制讯号,且输出一正相控制讯号,其中所述正相控制讯号关闭所述第一P型电晶体及所述第二P型电晶体,且所述负相控制讯号关闭所述第一N型电晶体及所述第二N型电晶体。
进一步地,所述控制电路至少包含:一正反器,具有一电压讯号输入端、一时脉讯号输入端,以及一输出端,其中所述电压讯号输入端接收一电源电压,所述时脉讯号输入端接收所述触发讯号,且所述输出端输出一初始控制讯号;一第一反相器,接收所述初始控制讯号,且输出一负相控制讯号;一第二反相器,接收所述负相控制讯号,且输出一正相控制讯号;一第一开关,设置于所述第一N型电晶体的源极及所述第二N型电晶体的源极与所述第一偏压电流之间,其中当每一所述线性锁存器的所述资料讯号皆储存完毕时,所述负相控制讯号关闭所述第一开关;以及一第二开关,设置于所述第一P型电晶体的源极及所述第二P型电晶体的源极与第二偏压电流之间,其中当每一所述线性锁存器的所述资料讯号皆储存完毕时,所述正相控制讯号关闭所述第二开关。
本发明还提供一种输入级比较器控制方法,适用于一源极驱动器,至少包含:输入一时脉讯号及一画面讯号至所述源极驱动器的一输入级比较器;当所述源极驱动器完成资料输入时,产生一控制讯号及一触发讯号,所述控制讯号将所述源极驱动器的所述输入级比较器关闭;以及所述触发讯号输入至串接的下一所述源极驱动器,以进行资料输入。
进一步地,关闭所述输入级比较器包含:关闭所述输入级比较器之多个N型电晶体,以关闭所述多个N型电晶体及一接地端之间的一第一偏压电流;以及关闭所述输入级比较器之多个P型电晶体,以关闭所述多个P型电晶体及一电源电压之间的一第二偏压电流。
进一步地,关闭所述第一偏压电流进一步包含:关闭所述多个N型电晶体及所述第一偏压电流之间的一第一开关;以及关闭所述第二偏压电流进一步包含:关闭所述多个P型电晶体及所述第二偏压电流之间的一第二开关。
进一步地,当所述源极驱动器完成资料输入之前,串接的下一所述源极驱动器的所述输入级比较器保持在开启状态。
本发明的有益效果如下:
相比于现有技术,在本发明的源极驱动器中,当源极驱动器完成资料讯号的写入及储存动作后,源极驱动器会发出一个控制讯号将内部的输入级比较器关闭,接着再进行下一个源极驱动器的资料讯号的写入及储存动作。因此,在下一个源极驱动器进行资料讯号的写入及储存时,已完成资料讯号的写入及储存的源极驱动器内的输入级比较器,不会有额外的偏压电流造成的功率消耗,从而降低源极驱动器的功率消耗。
附图说明
下面结合附图和实施例对本发明进一步说明。
图1为串接的源极驱动器的示意图。
图2为源极驱动器的架构示意图。
图3为输入级比较器及输出级暂存器的架构示意图。
图4为输入级比较器的架构示意图。
图5为最小低电压差分讯号的示意图。
图6A为根据本发明的第一实施例的输入级比较器及控制电路的示意图。
图6B为根据本发明的第二实施例的输入级比较器及控制电路的示意图。
图7为根据本发明的实施例的输入级比较器及控制电路的讯号控制时序图。
图8为根据本发明的实施例的串接的源极驱动器的示意图。
图9为根据本发明的实施例的控制电路的架构示意图。
图10为根据本发明的实施例的输入级比较器控制方法的步骤流程图。
图中:
10-1、10-2、10-3、…、10-m:源极驱动器一、源极驱动器二、源极驱动器三、...、源极驱动器m
100:输入级比较器
110:时脉讯号
120:画面讯号
130:最小低电压差分讯号接收器
140:比较器
150-0...150-n:电压摆幅讯号
160:控制电路
161、162:第一开关、第二开关
170:正反器
180:第一反相器
190:第二反相器
CT_int:初始控制讯号
CTP:正相控制讯号
CTN:负相控制讯号
200:输出级暂存器
210:资料讯号
300:移位暂存器
400:线性锁存器
500:位准转换器
600:数位类比转换器
700:输出缓冲器
LCLK+:正相时脉讯号
LCLK-:负相时脉讯号
MN1:第一N型电晶体
MN2:第二N型电晶体
MP1:第一P型电晶体
MP2:第二P型电晶体
L1:第一负载
L2:第二负载
L3:第三负载
L4:第四负载
In:第一偏压电流
Ip:第二偏压电流
VDD:电源电压
GND:接地电压
V1:第一节点
V2:第二节点
LVn+:正相画面讯号
LVn-:负相画面讯号。
具体实施方式
现在结合附图对本发明作进一步详细的说明。这些附图均为简化的示意图,仅以示意方式说明本发明的基本结构,因此其仅显示与本发明有关的构成。
在本发明的描述中,需要理解的是,为了清楚起见,各个层、膜、面板、区域等的尺寸可能没有依照比例绘制。在整个说明书中,相同的元件符号表示相同的元件。应当理解,当诸如层、膜、区域或基板的元件被称为在另一元件“上”或“连接到”另一元件时,其可以直接在另一元件上或与另一元件连接,或者中间元件可以也存在。相反,当元件被称为“直接在另一元件上”或“直接连接到”另一元件时,不存在中间元件。如本文所使用的,“连接”可以指物理及/或电性连接。并且,“电性连接”或“耦合”系可为二元件间存在其它元件。在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。
这里使用的术语仅仅是为了描述特定实施例的目的,而不是限制性的。如本文所使用的,除非内容清楚地指示,否则单数形式“一”、“一个” 和“该”旨在包括复数形式,包括“至少一个”。“或”表示“及/或”。如本文所使用的,术语“及/或”包括一个或多个相关所列项目的任何和所有组合。还应当理解,当在本说明书中使用时,术语“包括”及/或“包含”指定所述特征、区域、整体、步骤、操作、元件的存在及/或部件,但不排除一个或多个其它特征、区域整体、步骤、操作、元件、部件及/或其组合的存在或添加。
应当理解,尽管术语“第一”、“第二”、“第三”等在本文中可以用于描述各种元件、部件、区域、层及/或部分,但是这些元件、部件、区域、及/或部分不应受这些术语的限制。这些术语仅用于将一个元件、部件、区域、层或部分与另一个元件、部件、区域、层或部分区分开。因此,下面讨论的“第一元件”、“部件”、“区域”、“层”或“部分”可以被称为第二元件、部件、区域、层或部分而不脱离本文的教导。
请参阅图1,其为串接的源极驱动器的示意图。如图1所示,大尺寸的显示面板在使用时,通常需要多个源极驱动器串接使用,如图1中的源极驱动器一10-1、源极驱动器二10-2、源极驱动器三10-3,...,源极驱动器m10-m,等等。具体而言,源极驱动器一10-1将电路送来的画面讯号以及时脉讯号,定时顺序锁存并读进内部,然后此画面讯号通过数位类比变换器转换成类比讯号,再由输出电路变换成阻抗,供给液晶显示器的资料线。
下面,以源极驱动器一来进行具体说明。请参阅图2,其为源极驱动器一的架构示意图。如图2所示,源极驱动器一10-1可以包含移位暂存器(Shift Register)300、线性锁存器(Line Latch)400、位准转换器(Level Shift)500、数位类比转换器(Digital to AnalogConverter)600,以及输出缓冲器(Output Buffer)700等等。要将讯号传递至移位暂存器300还需要输入级比较器100以及输出级暂存器200。应注意的是,为了方便说明,图2中并未绘出所有的源极驱动器一10-1内的细部架构。
根据本发明的实施例,源极驱动器一10-1包含输入级比较器100、多个输出级暂存器200、多个移位暂存器300、多个线性锁存器400以及控制电路160(将在之后图6A进一步描述)。输入级比较器100接收时脉讯号110及画面讯号120,且输入级比较器100根据时脉讯号110及画面讯号120,产生电压摆幅讯号150-0...150-n(如图3所示)。每一输出级暂存器200与输入级比较器100连接,且每一输出级暂存器200根据所接收的电压摆幅讯号150-0...150-n产生资料讯号210,且通过移位暂存器300将资料讯号210储存于线性锁存器400中,并且将资料讯号210继续传递到接续的电路。当每一线性锁存器400的资料讯号210皆储存完毕时,控制电路160输出控制讯号关闭输入级比较器100,且源极驱动器一10-1输出触发讯号至串接的下一个源极驱动器二10-2。
请参阅图3,其为输入级比较器100及输出级暂存器200的架构示意图。如图3所示,输入级比较器100可以具有对应输入时脉讯号110的比较器140,以及具有对应输入画面讯号120的最小低电压差分讯号接收器130。最小低电压差分讯号接收器130具有对应每一画面讯号120的位元数的画面讯号输入端,且最小低电压差分讯号接收器130的输出端连接至对应的输出级暂存器200。比较器140具有时脉讯号输入端,以及时脉讯号输出端。
请参阅图4,其为输入级比较器100的架构示意图。如图4所示,输入级比较器100可以由以下元件所实施,输入级比较器100可以包含第一N型电晶体MN1、第二N型电晶体MN2、第一P型电晶体MP1,以及第二P型电晶体MP2。
第一N型电晶体MN1的漏极经由第一负载L1连接至电源电压VDD。第二N型电晶体MN2的漏极经由第二负载L2连接至电源电压VDD,其中第一N型电晶体MN1的源极及第二N型电晶体MN2的源极与接地端(即接地电压GND)之间具有第一偏压电流In,并且第一N型电晶体MN1与第一负载L1之间具有用于比较电压的第一节点V1,第二N型电晶体MN2与第二负载L2之间具有用于比较电压的第二节点V2。
第一P型电晶体MP1的漏极经由第三负载L3连接至接地端,其中第一N型电晶体MN1的闸极与第一P型电晶体MP1的闸极接收最小低电压差分讯号(Mini Low VoltageDifferential Signaling, LVDS)之正相讯号,即正相时脉讯号LCLK+及正相画面讯号LVn+。
第二P型电晶体MP2的漏极经由第四负载L4连接至接地端,其中第二N型电晶体MN2的闸极及第二P型电晶体MP2的闸极接收最小低电压差分讯号的负相讯号,即负相时脉讯号LCLK-及负相画面讯号LVn-,其中第一P型电晶体MP1的源极及第二P型电晶体MP2的源极与电源电压VDD之间具有第二偏压电流Ip。并且第一P型电晶体MP1与第三负载L3之间具有用于比较电压的第一节点V1,第二P型电晶体MP2与第四负载L4之间具有用于比较电压的第二节点V2。
其中,上述的第一节点V1和第二节点V2是输入级比较器100的输出端,可以将输入讯号(LVn+/LVn-,LCLK+/LCLK-)放大后传输给下一级的电路输出。
应注意的是,输入级比较器100的实施方式并不限制于以上的描述,可以依据需求做出适当的调整。
请参阅图5,其为最小低电压差分讯号的示意图。如图5所示,最小低电压差分讯号接收器130的画面讯号输入端包含正相画面讯号的输入端(即LV0+、LV1+、…、至LVn+),以及负相画面讯号的输入端(即LV0-、LV1-、…、至LVn-)。比较器140的时脉讯号输入端包含正相时脉讯号的输入端LCLK+,以及负相时脉讯号的输入端LCLK-,其中,正相画面讯号,负相画面讯号,正相时脉讯号,以及负相时脉讯号组成最小低电压差分讯号,其中VCM代表介于电源电压VDD及接地电压GND之间的共模电压VCM。由以上描述得知,若是每一个画面讯号以6位元来表示,每个位元需要用到正负两个输入端,则最小低电压差分讯号接收器130的画面讯号输入端的数量需要12个。借由前述的方式,每一个资料讯号210依序产生并且储存在对应的线性锁存器400中。
请参阅图6A,其为根据本发明的第一实施例的输入级比较器100及控制电路160的示意图。如图6A所示,控制电路160在当每一输出级暂存器200的资料讯号210经移位暂存器300,皆储存到线性锁存器400储存完毕时,控制电路160输出控制讯号关闭输入级比较器100,例如,输出正相控制讯号CTP关闭第一P型电晶体MP1及第二P型电晶体MP2,且输出负相控制讯号CTN关闭第一N型电晶体MN1及第二N型电晶体MN2。因此,当第一N型电晶体MN1、第二N型电晶体MN2、第一P型电晶体MP1,以及第二P型电晶体MP2关闭,第一偏压电流In及第二偏压电流Ip也因此被关闭,使得输入级比较器100在完成资料写入后,不会有偏压电流造成的功率消耗,降低源极驱动器一10-1的在使用时的整体功率。
然而,除了借由以上实施方式减少输入级比较器100的偏压电流造成的功率消耗,还能用以下方式来实施。
请参阅图6B,其为根据本发明的第二实施例的输入级比较器及控制电路的示意图。如图6B所示,关闭输入级比较器100以降低偏压电流造成的实施方式,举例来说,控制电路160可以在第一N型电晶体MN1及第二N型电晶体MN2与第一偏压电流In之间设置第一开关161,以及在第一P型电晶体MP1及第二P型电晶体MP2与第二偏压电流Ip之间设置第二开关162。并且,在当每一线性锁存器400的资料讯号210皆储存完毕时,控制电路160输出负相控制讯号CTN关闭第一开关161,且输出正相控制讯号CTP关闭第二开关162。借由以上的实施方式,截断第一偏压电流In及第二偏压电流Ip,同样能达成输入级比较器100在完成资料写入后,不会有偏压电流造成的功率消耗,降低源极驱动器一10-1的在使用时的整体功率。
请参阅图7,其为根据本发明的实施例的输入级比较器及控制电路的讯号控制时序图。如图7所示,当源极驱动器一10-1启动后,便由时脉讯号110及画面讯号120,即DIO_int_1、DIO_int_2、DIO_int_3、…,以及DIO_int_last进行资料写入及储存。
举例来说,假设源极驱动器一10-1具有960个资料通道,其中每一个资料讯号可以由8位元构成。而对应的最小低电压差分讯号为LVn+、LVn-、LCLK+以及LCLK-,所对应的n是0至5,由此组成DIO_int_1(即LV0+~LV5+,LV0-~LV5-)。每一个资料讯号依序写入前述提及的线性锁存器400,当源极驱动器一10-1的资料都写入对应的线性锁存器400后,源极驱动器一10-1中的控制电路160便将输入级比较器100关闭,以截断偏压电流,即利用正相控制讯号CTP及负相控制讯号CTN关闭第一偏压电流In及第二偏压电流Ip。并且,源极驱动器一10-1发出触发讯号DIO1给下一个源极驱动器二10-2进行资料写入,以此类推,源极驱动器m10-m在接收到触发讯号DIO(m-1)开始进行资料写入。
应注意的是,源极驱动器的资料通道数量,或组成资料讯号的位元数等等实施方式并不限制于以上的描述,可以依据需求做出适当的调整。
请参阅图8,其为根据本发明的实施例的串接的源极驱动器的示意图。如图8所示,源极驱动器一10-1在完成资料的储存后,发出触发讯号DIO1给下一个源极驱动器二10-2,在源极驱动器二10-2进行资料的写入及储存的时候,源极驱动器一10-1内的输入级比较器100处在关闭的状态。同理,当源极驱动器三10-3接收到触发讯号DIO2进行资料的写入及储存的时候,源极驱动器一10-1及源极驱动器二10-2内的输入级比较器100处在关闭的状态,以此类推到全部的源极驱动器m10-m都完成资料的储存。
也就是说,由于源极驱动器的资料写入及储存是依序进行,排序在越前面的源极驱动器可以节省最多的功率消耗,即源极驱动器一10-1最多,之后依序递减,源极驱动器m10-m则最少。以上描述的控制电路160的实施方式,可以由以下方式实施。
请参阅图9,其为根据本发明的实施例的控制电路160的架构示意图。如图9所示,控制电路160至少包含正反器170、第一反相器180,以及第二反相器190。正反器170具有电压讯号输入端、时脉讯号输入端以及输出端,其中,电压讯号输入端接收电源电压VDD,时脉讯号输入端接收触发讯号DIO1,且输出端输出初始控制讯号CT_int。第一反相器180接收初始控制讯号CT_int,且输出负相控制讯号CTN。第二反相器190接收负相控制讯号CTN,且输出正相控制讯号CTP。
借由以上电路架构,当控制电路160不在第一偏压电流In及第二偏压电流Ip的路径上设置开关时,可以由正相控制讯号CTP关闭第一P型电晶体MP1及第二P型电晶体MP2,且负相控制讯号CTN关闭第一N型电晶体MN1及第二N型电晶体MN2,以达成关闭第一偏压电流In及第二偏压电流Ip,使得输入级比较器100在完成资料写入后,不会有偏压电流造成的功率消耗,降低源极驱动器一10-1的在使用时的整体功率。若是控制电路160在第一偏压电流In及第二偏压电流Ip的路径上设置第一开关161与第二开关162时,可以由负相控制讯号CTN关闭该第一开关161,且正相控制讯号CTP关闭该第二开关162。
请参阅图10,其为根据本发明的实施例的输入级比较器控制方法的步骤流程图。如图10所示,输入级比较器100的控制方法至少具有以下步骤:
步骤S1:输入时脉讯号110及画面讯号120至源极驱动器(例如是源极驱动器一10-1)的输入级比较器100。
步骤S2:当该源极驱动器完成资料输入时,产生控制讯号(例如正相控制讯号CTP及负相控制讯号CTN)及触发讯号DIO1,控制讯号将该源极驱动器的输入级比较器100关闭。
步骤S3:触发讯号DIO1输入至串接的下一源极驱动器(例如是源极驱动器二10-2),以进行资料输入。
同理,可以由以上的方式进行输入级比较器100的控制,直至源极驱动器m10-m完成资料的写入。
根据本发明的实施例,输入时脉讯号110包含输入正相时脉讯号LCLK+及负相时脉讯号LCLK-,且输入画面讯号120包含输入正相画面讯号LVn+及负相画面讯号LVn-,其中时脉讯号110及画面讯号120由最小低电压差分讯号组成。
根据本发明的实施例,关闭输入级比较器100的实施方式可以包含关闭输入级比较器100内的多个N型电晶体,例如图6A中的第一N型电晶体MN1及第二N型电晶体MN2,以关闭多个N型电晶体及接地电压GND之间的第一偏压电流In。并且,关闭输入级比较器100的多个P型电晶体,例如图6A中的第一P型电晶体MP1及第二P型电晶体MP2,以关闭多个P型电晶体及电源电压VDD之间的第二偏压电流Ip。
根据本发明的实施例,关闭输入级比较器100的实施方式可以包含关闭如图6B中的第一N型电晶体MN1及第二N型电晶体MN2,以及第一偏压电流In之间的第一开关161,且关闭如图6B中的第一P型电晶体MP1及第二P型电晶体MP2及第二偏压电流Ip之间的第二开关162。
根据本发明的实施例,当源极驱动器完成资料输入之前,串接的下一源极驱动器的输入级比较器100保持在开启状态。换言之,当源极驱动器一10-1完成资料输入之前(即当源极驱动器二10-2接收触发讯号DIO1之前),源极驱动器二10-2内的输入级比较器100保持在开启状态,由此类推,源极驱动器m10-m内的输入级比较器100在接收触发讯号DIO(m-1)之前保持在开启状态。
以上述依据本发明的理想实施例为启示,通过上述的说明内容,相关工作人员完全可以在不偏离本项发明技术思想的范围内,进行多样的变更以及修改。本项发明的技术性范围并不局限于说明书上的内容,必须要如权利要求范围来确定其技术性范围。
Claims (7)
1.一种源极驱动器,其特征在于,包括:
一输入级比较器,接收一时脉讯号及一画面讯号,且所述输入级比较器根据所述时脉讯号及所述画面讯号,产生一电压摆幅讯号;
多个输出级暂存器,每一所述输出级暂存器与所述输入级比较器连接,且每一所述输出级暂存器根据所接收的所述电压摆幅讯号产生一资料讯号,其中所述资料讯号储存于一线性锁存器;以及
一控制电路,当每一所述线性锁存器的所述资料讯号皆储存完毕时,所述控制电路输出一控制讯号关闭所述输入级比较器,且所述源极驱动器输出一触发讯号至串接的下一个所述源极驱动器;
所述输入级比较器至少包括:
一最小低电压差分讯号接收器,具有对应每一所述画面讯号的位元数的画面讯号输入端,且所述最小低电压差分讯号接收器的输出端连接至对应的所述输出级暂存器;以及
一比较器,具有一时脉讯号输入端,以及一时脉讯号输出端;
所述最小低电压差分讯号接收器的所述画面讯号输入端包含正相画面讯号的输入端,以及负相画面讯号的输入端;
所述比较器的所述时脉讯号输入端包含正相时脉讯号的输入端,以及负相时脉讯号的输入端;以及
其中,所述正相画面讯号,所述负相画面讯号,所述正相时脉讯号以及所述负相时脉讯号组成一最小低电压差分讯号;
所述输入级比较器至少包含:
一第一N型电晶体,所述第一N型电晶体的漏极经由一第一负载连接至一电源电压;
一第二N型电晶体,所述第二N型电晶体的漏极经由一第二负载连接至所述电源电压,其中所述第一N型电晶体的源极及所述第二N型电晶体的源极与一接地端之间具有一第一偏压电流;
一第一P型电晶体,所述第一P型电晶体的漏极经由一第三负载连接至所述接地端,其中所述第一N型电晶体的闸极及所述第一P型电晶体的闸极接收所述正相时脉讯号及所述正相画面讯号;以及
一第二P型电晶体,所述第二P型电晶体的漏极经由一第四负载连接至所述接地端,其中所述第二N型电晶体的闸极及所述第二P型电晶体的闸极接收所述负相时脉讯号及所述负相画面讯号,其中所述第一P型电晶体的源极及所述第二P型电晶体的源极与所述电源电压之间具有一第二偏压电流。
2.如权利要求1所述的源极驱动器,其特征在于,所述控制电路至少包含:
一正反器,具有一电压讯号输入端、一时脉讯号输入端以及一输出端,其中,所述电压讯号输入端接收一电源电压,所述时脉讯号输入端接收所述触发讯号,且所述输出端输出一初始控制讯号;
一第一反相器,接收所述初始控制讯号,且输出一负相控制讯号;以及
一第二反相器,接收所述负相控制讯号,且输出一正相控制讯号,其中所述正相控制讯号关闭所述第一P型电晶体及所述第二P型电晶体,且所述负相控制讯号关闭所述第一N型电晶体及所述第二N型电晶体。
3.如权利要求1所述的源极驱动器,其特征在于,所述控制电路至少包含:
一正反器,具有一电压讯号输入端、一时脉讯号输入端以及一输出端,其中,所述电压讯号输入端接收一电源电压,所述时脉讯号输入端接收所述触发讯号,且所述输出端输出一初始控制讯号;
一第一反相器,接收所述初始控制讯号,且输出一负相控制讯号;
一第二反相器,接收所述负相控制讯号,且输出一正相控制讯号;
一第一开关,设置于所述第一N型电晶体的源极及所述第二N型电晶体的源极与所述第一偏压电流之间,其中,当每一所述线性锁存器的所述资料讯号皆储存完毕时,所述负相控制讯号关闭所述第一开关;以及
一第二开关,设置于所述第一P型电晶体的源极及所述第二P型电晶体的源极与第二偏压电流之间,其中当每一所述线性锁存器的所述资料讯号皆储存完毕时,所述正相控制讯号关闭所述第二开关。
4.一种输入级比较器控制方法,适用于如权利要求1所述的源极驱动器,其特征在于,至少包含:
输入一时脉讯号及一画面讯号至源极驱动器的一输入级比较器;
当所述源极驱动器完成资料输入时,产生一控制讯号及一触发讯号,所述控制讯号将所述源极驱动器的所述输入级比较器关闭;以及
所述触发讯号输入至串接的下一所述源极驱动器,以进行资料输入。
5.如权利要求4所述的输入级比较器控制方法,其特征在于,关闭所述输入级比较器包含:
关闭所述输入级比较器的多个N型电晶体,以关闭所述多个N型电晶体及一接地端之间的一第一偏压电流;以及
关闭所述输入级比较器的多个P型电晶体,以关闭所述多个P型电晶体及一电源电压之间的一第二偏压电流。
6.如权利要求5所述的输入级比较器控制方法,其特征在于,关闭所述第一偏压电流进一步包含:关闭所述多个N型电晶体及所述第一偏压电流之间的一第一开关;以及
关闭所述第二偏压电流进一步包含:关闭所述多个P型电晶体及所述第二偏压电流之间的一第二开关。
7.如权利要求4所述的输入级比较器控制方法,其特征在于,当所述源极驱动器完成资料输入之前,串接的下一所述源极驱动器的所述输入级比较器保持在开启状态。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111527247.5A CN113936620B (zh) | 2021-12-15 | 2021-12-15 | 源极驱动器及其输入级比较器的控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111527247.5A CN113936620B (zh) | 2021-12-15 | 2021-12-15 | 源极驱动器及其输入级比较器的控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113936620A CN113936620A (zh) | 2022-01-14 |
CN113936620B true CN113936620B (zh) | 2022-03-04 |
Family
ID=79288913
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111527247.5A Active CN113936620B (zh) | 2021-12-15 | 2021-12-15 | 源极驱动器及其输入级比较器的控制方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113936620B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200634706A (en) * | 2005-03-25 | 2006-10-01 | Himax Tech Inc | Signal interface |
CN1967645A (zh) * | 2005-11-15 | 2007-05-23 | 义隆电子股份有限公司 | 液晶显示器的低摆幅差动讯号传输装置 |
TW201117176A (en) * | 2009-11-03 | 2011-05-16 | Himax Tech Ltd | Source driver and charge sharing function controlling method thereof |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101295991B (zh) * | 2007-04-25 | 2011-08-17 | 瑞鼎科技股份有限公司 | 接收电路和讯号接收方法 |
US7880514B2 (en) * | 2009-01-08 | 2011-02-01 | Himax Technologies Limited | Output buffer with high driving ability |
CN102571006B (zh) * | 2010-12-30 | 2015-09-02 | 联咏科技股份有限公司 | 运算放大器的偏压电流控制方法及驱动电路 |
TWI454057B (zh) * | 2011-03-31 | 2014-09-21 | Raydium Semiconductor Corp | 源極驅動器之輸出緩衝器 |
KR101654355B1 (ko) * | 2014-12-22 | 2016-09-12 | 엘지디스플레이 주식회사 | 소오스 드라이버, 이를 구비한 표시장치 및 이의 구동방법 |
-
2021
- 2021-12-15 CN CN202111527247.5A patent/CN113936620B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200634706A (en) * | 2005-03-25 | 2006-10-01 | Himax Tech Inc | Signal interface |
CN1967645A (zh) * | 2005-11-15 | 2007-05-23 | 义隆电子股份有限公司 | 液晶显示器的低摆幅差动讯号传输装置 |
TW201117176A (en) * | 2009-11-03 | 2011-05-16 | Himax Tech Ltd | Source driver and charge sharing function controlling method thereof |
Also Published As
Publication number | Publication date |
---|---|
CN113936620A (zh) | 2022-01-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7936363B2 (en) | Data receiver circuit, data driver, and display device | |
US7764058B2 (en) | Source follower circuit | |
US8786349B2 (en) | Semiconductor device, electronic device having the same, and driving method of the same | |
US6753731B2 (en) | Operation amplifier circuit, drive circuit and method of controlling operation amplifier circuit | |
US10210944B2 (en) | Inverter and method for driving the inverter, gate on array unit and gate on array circuit | |
US7646371B2 (en) | Driver circuit, electro-optical device, and electronic instrument | |
WO2020001200A1 (zh) | 移位寄存器及驱动方法、栅极驱动电路和显示装置 | |
US20060186932A1 (en) | Analog buffers composed of thin film transistors | |
US20100290581A1 (en) | Shift Registers | |
US20060176200A1 (en) | Signal driving circuits | |
CN108510938B (zh) | 一种移位寄存器及其驱动方法、发射驱动电路和显示装置 | |
CN108538244A (zh) | 一种移位寄存器及其驱动方法、发射驱动电路和显示装置 | |
US8199871B2 (en) | Electronic system with shift register | |
US20240112612A1 (en) | Display driver for reducing redundant power waste and heat and driving method thereof | |
US5432529A (en) | Output circuit for electronic display device driver | |
CN113936620B (zh) | 源极驱动器及其输入级比较器的控制方法 | |
TWI392231B (zh) | 電路結構 | |
JP2004272191A (ja) | データ駆動回路 | |
US11322071B2 (en) | Operational amplifier compensating for offset voltage, gamma circuit and source driver including same | |
TWI797889B (zh) | 低功率消耗源極驅動器及其輸入級比較器控制方法 | |
CN114512084A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板 | |
US7292216B2 (en) | Clock signal amplifying method and driving stage for LCD driving circuit | |
CN110164387B (zh) | 伽马电压产生电路、驱动电路及其显示装置 | |
CN113257178A (zh) | 驱动电路及显示面板 | |
US20040174281A1 (en) | Current-steering/reproducing digital-to-analog current converter |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
PE01 | Entry into force of the registration of the contract for pledge of patent right |
Denomination of invention: Source driver and control method of input stage comparator Effective date of registration: 20220816 Granted publication date: 20220304 Pledgee: China Zheshang Bank Co.,Ltd. Changzhou Branch Pledgor: Changzhou Xinsheng Semiconductor Technology Co.,Ltd. Registration number: Y2022980012782 |
|
PE01 | Entry into force of the registration of the contract for pledge of patent right |