CN113906400A - 经由PCIe(高速串行计算机扩展总线)链接的系统通信技术 - Google Patents

经由PCIe(高速串行计算机扩展总线)链接的系统通信技术 Download PDF

Info

Publication number
CN113906400A
CN113906400A CN202080040256.9A CN202080040256A CN113906400A CN 113906400 A CN113906400 A CN 113906400A CN 202080040256 A CN202080040256 A CN 202080040256A CN 113906400 A CN113906400 A CN 113906400A
Authority
CN
China
Prior art keywords
pcie
vdm
message
examples
subject matter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202080040256.9A
Other languages
English (en)
Inventor
雷传华
石家祥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MaxLinear Inc
Original Assignee
MaxLinear Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MaxLinear Inc filed Critical MaxLinear Inc
Publication of CN113906400A publication Critical patent/CN113906400A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0745Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in an input/output transactions management context
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0769Readable error formats, e.g. cross-platform generic formats, human understandable formats
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Information Transfer Systems (AREA)

Abstract

实例涉及用于PCIe(高速串行计算机扩展总线)系统的根复合体(RC)和/或端点(EP)的设备、装置、方法和计算机程序,涉及PCIe系统,并且涉及包括PCIe系统的网关装置。配置用于PCIe系统的RC的设备包括存储器和一个或多个处理器,其配置成生成所述PCIe系统的EP的PCIe VDM(供应商定义消息)消息。

Description

经由PCIe(高速串行计算机扩展总线)链接的系统通信技术
技术领域
本公开涉及PCIe(Peripheral Component Interconnect express,高速串行计算机扩展总线)消息传递的改善,并且更特别地涉及采用VDM(Vendor Defined Message,供应商定义消息)消息传递来有利于WAN(广域网)的子系统之间的双向消息传递。
背景技术
PCIe作为一种通信标准,用于提供计算机系统的装置之间,例如个人计算机系统的装置之间,或嵌入式系统的装置(诸如网关装置)之间的通信。例如,在网关装置中,PCIe可用于提供网络处理SoC(System on Chip,系统级芯片)和WAN(广域网)技术前端SoC之间的通信。
附图说明
设备和/或方法的一些实例将在下文通过仅作为实例的方式并且参考附图来描述,其中:
图1a至图1c示出了配置用于PCIe(高速串行计算机扩展总线)系统的根复合体(Root Complex,RC)的设备的实例的框图;
图1d示出了PCIe系统的RC的方法的实例的流程图;
图1e示出了网关装置的实例的框图;
图2a至图2c示出了配置用于PCIe系统的端点(Endpoint,EP)的设备的实例的框图;
图2d示出了PCIe系统的EP的方法的实例的流程图;
图3示出了示意图,该示意图示出用于增强VDM(供应商定义消息)消息传递的硬件框和相关信令;
图4a示出了用于VDM消息的头部的实例的示意图;和
图4b示出了可经由增强VDM消息传递进行通信的事件和消息的表格。
具体实施方式
各种实例现将参考附图来更全面地描述,一些实例示出于这些附图中。在图中,出于清晰目的,线、层和/或区域的厚度可夸大。
因此,虽然其它实例能够具有各种修改和另选形式,但是其一些特定实例示出于图中并且随后将详细地描述。然而,本详细描述未将其它实例限制于所描述特定形式。其它实例可涵盖落入本公开的范围内的所有修改、等同物和替代形式。在附图的整个描述中,相同或类似数字指代类似或相似元件;当彼此比较时,这些元件可等同地或以修改形式来实施,同时提供相同或类似功能。
应当理解,当元件称为“连接”或“联接”至另一元件时,这些元件可直接地连接或可经由一个或多个居间元件来联接。如果两个元件A和B利用“或”来组合,那么在未以其它方式明确地或隐含地定义的情况下,这种措辞应理解为公开了所有可能组合,即,仅A、仅B以及A和B。相同组合的另选措辞为“A和B的至少一者”或“A和/或B”。这种措辞经必要修改后适用于两个以上的元件的组合。
出于描述特定实例的目的,本文所用的术语对于其它实例非旨在为限制性的。每当使用诸如“一”、“一种”和“该”的单数形式,并且仅利用单个元件未明确地或隐含地定义为强制性时,其它实例还可使用复数元件来实施相同功能。同样,当功能随后描述为利用多个元件来实施时,其它实例可利用单个元件或处理实体而实施相同功能。还应当理解,术语“包括”、“包含”、“含有”和/或“具有”当使用时指定了所述及特征、整件、步骤、操作、过程、动作、元件和/或部件的存在,但不排除一个或多个其它特征、整件、步骤、操作、过程、动作、元件、部件和/或其任何组的存在或添加。
除非另行定义,所有术语(包括技术和科学术语)在本文以实例所属领域的其普通意义来使用。
AnyWAN系统架构对于最新一代的家庭网关解决方案在电信行业中越来越受欢迎并且越来越接受。这种架构的两个子系统为联网处理SoC(系统级芯片)和WAN(广域网)技术前端SoC。基于行业标准的协议(诸如PCIe链接)可用于互连两个SoC子系统。在许多情形下,数据路径性能和效率经由这种标准链接得以良好解决。然而,关于非数据系统通信可面临挑战,因为标准链接不包括经由消息或信令的双向通信机制,并且两个SoC子系统同时运行而无需向彼此通知关键系统事件的任何器具。此外,如下文更详细地所讨论,本文所讨论的实例和技术可用于采用PCIe系统架构的其它系统和设备中。
本文所讨论的各种实例可创建和/或采用带内(in-band)消息传递的双向通信机制,以寻址至各种系统通信目标,诸如局部系统将要重置、断电、高度不稳定WAN速度和/或失去链接等的报告。在各种实例中,由于子系统之间的子系统状态的及时通信,经由标准连接(诸如PCIe(高速串行计算机扩展总线))的边带信号可省略,并且系统稳健性可极大地改善。
在现有系统中,所有基于标准的PCIe消息传递为带内的;然而,标准定义的带内消息协议在各种消息传递可发送的方向上受限,例如:(1)中断消息:仅从EP(端点)至RC(根复合体);(2)错误报告消息:仅从EP至RC;(3)VDM(供应商定义消息):仅从EP至RC(其中在现有系统中,有效载荷的格式和内容未定义)。这三种消息(和其它)的每一者为单向消息传递,并且具有受限应用范围。
本文所讨论的各种实例可采用具有扩展应用范围的带内VDM,其可定义内容格式以寻址双向通信。对于EP至RC,本文所讨论的实例可采用创建用于VDM的消息格式,并且VDM用途可扩展。此外,对于RC至EP,本文所讨论的实例可采用创建用于VDM的消息格式,并且可增加在VDM机制上的一种(或多种)应用。
在PCIe基本规范中,供应商定义消息(VDM)为可选特征,该可选特征可用于经由PCIe链接的系统通信。然而,PCIe规范中未定义消息格式、用途和生成机制。
本文所讨论的各种实例可采用相比于现有技术所扩展(通过定义系统通信消息格式和允许经由PCIe链接的双向消息传递,以有效地传输系统事件信息)的VDM。
利用各种实例所采用的扩展VDM定义,存在定义带内消息格式,其可用于(例如,发送或接收,取决于子系统/实例)以及时方式通知PCIe链接的的其它子系统,因此每个子系统(例如,EP或RC)可以受管理的方式处理诸如系统重置、断电、链接丢失等事件。相比之下,在未采用本文所讨论技术的现有系统中,两个子系统都不知道此类系统事件,或必须采用边带信令通信(然而,在插口和插卡系统构造中,此类边带信令为不可能的)。
图1a至图1c示出了配置用于PCIe(高速串行计算机扩展总线)系统1000的根复合体(RC)100的设备10的实例的框图。图1a至图1c还示出了配置用于PCIe系统1000的RC 100的装置10的实例的框图。装置10的部件定义为部件器具,其对应于设备10的相应结构部件。图1a至图1c还示出了包括相应设备10的RC 100。设备10包括存储器12(即,存储器器具)和一个或多个处理器14(即,处理器具)。可选地,设备10还包括接口16(即,通信器具),例如,用于与RC通信和/或用于经由RC与EP通信的接口。一个或多个处理器联接至存储器12和/或接口16。图1a至图1c还示出了包括RC 100(具有设备10)和EP 100的PCIe系统。例如,PCIe系统可为网关装置的PCIe系统,诸如调制解调器或路由器,例如xDSL(x Digital SubscriberLine,x数字用户线,其中x表示不同DSL标准或实施方式)调制解调器或路由器、xPON(xPassive Optical Network,x无源光纤网络,其中x表示不同PON标准或实施方式)、电缆调制解调器或路由器、DOCSIS(Data Over Cable Service Interface Specification,有线电缆数据服务接口规范,一种电缆通信标准)调制解调器或路由器,等等。实例还提供了一种网关装置,包括具有RC(具有设备10)和一个或多个EP(例如,具有设备20,如结合图2a至图2c所介绍)的PCIe系统。网关装置还可包括网络处理器和/或视频处理器,它们可经由RC和PCIe系统链接至EP,从而提供通信路径。
本公开的各种实例涉及PCIe系统的根复合体(RC),涉及联接至RC的一个或多个端点(EP)。一般来讲,PCIe系统的根复合体将计算机系统(例如,嵌入式计算机系统,诸如网关)的处理器和存储器子系统连接至一个或多个PCIe端点(例如,经由一个或多个PCIe切换器)。此外,PCIe端点可经由根复合体彼此连接。在PCIe规范(例如,PCIe规范3.0和以后规范)中,介绍了供应商定义消息的概念,该概念可在其它系统中仅由端点用于将消息传送至根复合体。然而,PCIe 3.0和以后的规范所定义的PCIe VDM消息未支持反向。通过扩展消息格式以支持从RC至PCIe系统的一个或多个EP的消息传递,本公开的实例扩展了PCIe VDM消息的通用性。
图1a示出了配置用于PCIe系统1000的RC的设备的实例。图1a的设备10的一个或多个处理器14配置成生成PCIe系统的EP端点200的PCIe VDM消息。一个或多个处理器可配置成将所生成PCIe VDM消息传送至EP,例如,经由RC和/或PCIe系统传送。
先前(如例如PCIe 3.0标准所定义),VDM(仅)由EP生成以用于从EP至RC的通信。然而,在实例中,VDM还可由RC生成,例如,以输送关于RC的状态的信息,或以触发相应EP处的中断。例如,PCIe VDM消息可保持PCIe规范所定义的头部格式(图4a所示),并且将第四字节组(字节12至15)用于在RC和EP之间进行交换的消息内容(参见图4a至图4b)。例如,头部的供应商定义部分的一些位域(bit field)可仅由RC或EP使用,和/或头部的供应商定义部分的一些位域可仅由RC和EP两者使用。
例如,PCIe VDM消息可包括PCIe系统的EP的中断触发。一般来讲,中断触发为引起中断的接收者触发中断的信息,即,接收者的处理器的上下文至用于操纵中断的上下文的切换。例如,中断通常用于向接收者通知消息的到达,以引起接收者从缓冲区接收或读取该消息。例如,如图4b所示,在第四字节组的位元[31:28]中,RC至EP中断编码可包括于PCIeVDM消息中。例如,EP的中断触发可适合于向EP(例如,EP的系统级芯片(SoC))通知消息的到达。在一些实例中,一个或多个处理器可配置成例如基于RC的状态而生成EP的中断触发。
可替代地或附加地,PCIe VDM消息可用于向EP通知存在于RC处的错误。例如,当错误存在于RC处时,EP可暂停将数据传送至RC,直至错误已解决(例如,通过RC的重置)。因此,PCIe VDM消息可包括关于RC处的错误的信息。例如,如图4b所示,在第四字节组的位元[27:24]中,RC至EP错误编码可包括于PCIe VDM消息中。例如,RC处的错误可任选地包括断电告警指示,即,由RC在RC关闭或重置之前所传送的最后消息。此类“断电告警”指示可指示RC处的严重错误,该严重错误可仅通过使RC重置而修复。因此,PCIe VDM消息可包括在PCIe系统的RC处的严重错误的指示。
在一些实例中,PCIe VDM消息可包括关于RC处的重置状态的信息。例如,RC处的重置状态一般可反映RC或PCIe系统的一个或多个部件的重置状态。例如,重置状态可指示(例如)缓冲管理器、中央队列管理器、数据包处理器和/或PCIe系统或根复合体的主机是否处于重置状态(或未处于重置状态)。例如,PCIe VDM消息可包括PCIe系统的RC正在重置的通知。例如,上文所命名的不同部件的每一者可由关于重置状态的信息位来表示,其中1(或0)指示相应部件处于重置状态,并且其中0(或1)指示相应部件未处于重置状态。因此,如图4b所示,在第四字节组的位元[7:0]中,可包括重置通信,其可在位元[7:4]处包括RC侧重置状态:处于重置的BM(Buffer Manage,缓冲管理器)/CQM(Central Queue Manage,中央队列管理器)/PP(Packet Processor,数据包处理器)/主机。在各种实施例中,例如通过处理一个或多个部件的重置状态,一个或多个处理器可配置成确定RC处的重置状态。
另一种类型的可感兴趣的状态信息(例如,网关装置中)可为一个或多个联网子系统和因此数据路径的状态,该数据路径连接至PCIe系统。因此,PCIe VDM消息可包括关于至少一个数据路径的状态的信息。例如,至少一个数据路径可涉及至少一种联网技术,该至少一种联网技术由包括PCIe系统的网关装置来支持,例如,经由PCIe系统可访问的至少一种网络技术。例如,如图4b进一步所示,在第四字节组的位元[15:12]中,可包括RC侧状态编码,其可涉及对于RC所已知的数据路径的状态。例如,关于至少一个数据路径的状态的信息可包括关于以下项的至少一者的信息:网关装置的LAN(局域网)数据路径、网关装置的WiFi(无线保真)/WLAN(无线局域网)数据路径、网关装置的语音端口,和网关装置的视频端口的状态。同样,每个网关装置的数据路径可使用一个位元,以表示关于至少一个数据路径的状态的信息。
另一种类型的可感兴趣的状态信息(例如,网关装置中)可为缓冲状态,例如RC(或相应EP)的TX(Transmitte,发射器)缓冲器和/或RX(Receive,接收器)缓冲器的缓冲状态。例如,PCIe VDM消息可包括关于缓冲状态的信息,例如,关于RC的RX和/或TX缓冲器的缓冲状态,和/或关于网关装置(例如,处理器,诸如网关装置的网络处理器或视频处理器)的RX和/或TX缓冲器的缓冲状态。例如,如图4b进一步所示,在第四字节组的位元[23:16]中,PCIe VDM消息可包括缓冲状态,其可包括例如位元16处的Tx缓冲器状况水平、位元17处的Tx缓冲器超出阈值、位元18处的Rx缓冲器状况水平、位元19处的Rx缓冲器超出阈值,和位元[23:20]处的缓冲状态的描述符。例如,关于缓冲状态的信息,可指示RC或网关装置的TX和/或RX缓冲器是否高于上限缓冲器阈值(即,太满),或低于下限缓冲器阈值(即,太空)。EP可相应地调整其数据传输,例如,以避免过度利用或不足利用RC或网关装置的缓冲器。
在一些实例中,RC可不仅能够生成VDM消息,而且能够转发从EP接收的消息。因此,一个或多个处理器可配置成处理(例如,接收和处理)来自PCIe系统的另一EP(例如,不是由RC生成的PCIe VDM消息所针对的EP)的PCIe VDM消息,或来自由RC生成的DM所针对的EP的PCIe VDM消息。一个或多个处理器可配置成将从另一EP所接收的PCIe VDM消息转发(例如,转交)至EP(或另一个EP)。因此,从另一EP所接收的PCIe VDM消息可包括作为目标标识符的EP(或另一个EP)的标识符,并且一个或多个处理器可配置成将PCIe VDM消息基于目标标识符而转发或转交至EP或另一个EP。如果PCIe VDM消息旨在用于RC(作为目标),那么PCIeVDM消息可包括作为目标标识符的RC的标识符。
接口16可对应于一个或多个输入和/或输出,以用于接收和/或传送信息,该信息根据指定代码可为模块内、模块之间或不同实体的模块之间的数字(位元)值。例如,接口16可包括接口电路,该接口电路配置成接收和/或传送信息。在实例中,一个或多个处理器14可利用一个或多个处理单元、一个或多个处理装置、用于处理的任何器具(诸如处理器、计算机或与相应适配软件一起操作的可编程硬件部件)来实施。换句话讲,一个或多个处理器14的所描述功能还可在软件中实施,该软件然后在一个或多个可编程硬件部件上执行。此类硬件部件可包括通用处理器、数字信号处理器(DSP)、微控制器等。例如,存储器12可包括机器可读和可写入存储器,例如易失性存储器(,诸如随机存取存储器(RAM)或易失性存储器寄存器),或非易失性存储器(诸如闪存存储器)。
设备、EP、RC、PCIe系统和/或网关装置的更多细节和方面将结合上文或下文所描述的概念或一个或多个实例(例如,图1a、图1c至图4b)来提及。设备、EP、RC、PCIe系统和/或网关装置可包括对应于上文或下文所描述的概念或一个或多个实例的一个或多个方面的一个或多个额外任选特征。
图1b示出了配置用于PCIe系统1000的RC的设备的另一实例。图1b的设备10的一个或多个处理器14配置成处理PCIe系统的EP 200的PCIe VDM消息。如结合图1a已介绍,RC(或RC的设备10的一个或多个处理器)可配置成从EP接收PCIe VDM消息,并且将其转发至另一个EP。在一些实例中,例如在结合图1b所示的实例中,一个或多个处理器还可配置成处理所接收EP,以用于RC处。例如,可从RC通信至EP的一些状态信息还可从EP通信至RC。例如,PCIeVDM消息可包括EP处的数据路径状态、EP处的重置状态和EP处的缓冲状态的至少一者。例如,EP处的数据路径状态、EP处的重置状态和EP处的缓冲状态可类似于RC或网关装置处的数据路径状态、RC或网关装置处的重置状态和RC或网关装置处的缓冲状态来实施。
例如,EP处的数据路径状态可指示通过EP所提供的数据路径的状态。例如,如果PCIe系统为网关装置的PCIe系统,那么EP可为用于向网关装置提供数据路径的EP。例如,EP可为用于提供WiFi/WLAN功能的EP、用于提供LAN功能的EP,和用于提供WAN功能的EP的一者。因此,EP处的数据路径状态可指示由EP所提供的数据路径的状态,例如链接状态(指示(在数据路径上的)链接是否为可用的)、链接表状态(指示链接是否为稳定的)和/或链接速度编码(指示由链接所提供的链接速度)。
如之前已指出,EP的数据路径状态可指示由EP所提供的数据路径的状态。例如,由EP所提供的数据路径的一者可为WAN数据路径。因此,EP的数据路径状态可包括关于WAN数据路径的信息,诸如WAN数据路径的链接速度。在一些实例中,当WAN数据路径具有低链接速度时(例如,低于阈值的链接速度),RC可调整其行为。例如,PCIe VDM消息可包括WAN链接(由EP所提供)比阈值速率慢的指示。在这种情况下,RC可调整对于EP的数据吞吐量,以避免过度利用由EP所提供的WAN链接。例如,一个或多个处理器还可配置成基于WAN链接比阈值速率慢的指示,减少EP的数据路径吞吐量。例如,阈值速率可为动态的,并且可通过相应EP来更新。例如,阈值可为WAN链接的平均数据速率的百分比,例如,WAN链接的平均数据速率的80%。
为进一步节约RC处的能量,一个或多个处理器可配置成缩减RC的SoC的虚拟功能。换句话讲,一个或多个处理器还可配置成基于WAN链接比阈值速率慢的指示,缩减虚拟功能。在PCIe系统中,存在两种类型的功能:物理功能(physical function),其完全访问PCIe系统和其配置;和虚拟功能(virtual function),其通常基于底层物理功能,并且通常(仅)具有经由PCIe系统传送数据或经由PCIe系统接收数据的能力。通过缩减虚拟功能,其数据吞吐量可封顶(例如,根据由WAN链接所支持的速率)。
EP处的重置状态可指示EP的一个或多个部件的重置状态。例如,EP处的重置状态可指示EP的下述部件的一者或多者的重置状态:DMA(Direct Memory Access,直接存储器访问)部件、数字前端的媒体访问控制部件(Media Access Control,MAC(Digital FrontEnd,DFE))、模拟前端(Analog Front End,AFE)部件和线路驱动器(Line Driver,LD)部件。
EP处的缓冲状态可指示EP的RX缓冲器和/或TX缓冲器的状态。例如,EP处的缓冲状态可指示EP的RX缓冲器和/或TX缓冲器是否不足利用或过度利用(或在其之间)。如先前结合RC处的缓冲状态的描述和图4b所示,在第四字节组的位元[23:16]中,PCIe VDM消息可包括缓冲状态,其可包括例如位元16处的Tx缓冲器状况水平、位元17处的Tx缓冲器超出阈值、位元18处的Rx缓冲器状况水平、位元19处的Rx缓冲器超出阈值,和位元[23:20]处的缓冲状态的描述符。
设备、EP、RC、PCIe系统和/或网关装置的更多细节和方面将结合上文或下文所描述的概念或一个或多个实例(例如,图1a、图1c至图4b)来提及。设备、EP、RC、PCIe系统和/或网关装置可包括对应于上文或下文所描述的概念或一个或多个实例的一个或多个方面的一个或多个额外任选特征。
图1c示出了配置用于PCIe系统1000的RC 100的设备的另一实例。例如,处理电路可配置成根据图1a和图1b的实例而提供设备的功能。换句话讲,图1c的设备可组合图1a和图1b所示设备的功能。
设备、EP、RC、PCIe系统和/或网关装置的更多细节和方面将结合上文或下文所描述的概念或一个或多个实例(例如,图1a至图1b、图1d至图4b)来提及。设备、EP、RC、PCIe系统和/或网关装置可包括对应于上文或下文所描述的概念或一个或多个实例的一个或多个方面的一个或多个额外任选特征。
图1d示出了PCIe系统1000的RC 100的方法实例的流程图。在图1d中,示出了该方法的各种特征,其可对应于图1a至图1c的设备实例的特征。因此,根据通过图1a至图1c的设备所实施的特征的子组,下文所示特征的子组可为该方法的一部分。该方法可包括生成110PCIe系统的EP 200的PCIe VDM消息。该方法可包括处理120来自PCIe系统的EP 200的PCIe VDM消息,例如来自相同EP或另一个EP。例如,如果从另一EP接收VDM,那么该VDM可经由互连结构和另一个RC来接收,该另一个RC与另一EP相关联。该方法可包括将从另一EP所接收的PCIe VDM消息转发125至EP。该方法可包括基于WAN链接比阈值速率慢的指示,减少130EP的数据路径吞吐量。该方法可包括基于WAN链接比阈值速率慢的指示,缩减140虚拟功能。
该方法的更多细节和方面将结合上文或下文所描述的概念或一个或多个实例(例如,图1a至图1c、图1e至图4b)来提及。该方法可包括对应于上文或下文所描述的概念或一个或多个实例的一个或多个方面的一个或多个额外任选特征。
图1e示出了网关装置1100的实例的框图,包括PCIe系统(具有三个RC 100,RC0、RC1和RC2(每一者包括设备10),这些RC经由互连结构进行连接;和一个或多个EP 200(例如,具有设备20))。例如,网关装置可为调制解调器或路由器,例如xDSL(x数字用户线,其中x表示不同DSL标准或实施方式)调制解调器或路由器、xPON(x无源光纤网络,其中x表示不同PON标准或实施方式)、电缆调制解调器或路由器、DOCSIS(有线电缆数据服务接口规范,一种线缆通信标准)调制解调器或路由器,等等。网关装置还可包括网络处理器1200、视频处理器1300和/或存储器1400,它们可经由互连结构和PCIe系统1000的RC链接至EP,从而提供通信路径(在图1e的实例中:WiFi、LAN和WAN,但其它组合也为可行的)。
网关装置的更多细节和方面将结合上文或下文所描述的概念或一个或多个实例(例如,图1a至图1d、图2a至图4b)来提及。网关装置可包括对应于上文或下文所描述的概念或一个或多个实例的一个或多个方面的一个或多个额外任选特征。
图2a至图2c示出了配置用于(即,适合于,或配置成将功能提供于)PCIe系统1000的端点EP 200的设备20的实例的框图。图2a至图2c还示出了包括相应设备20的EP 200。图1a至图1c还示出了配置用于PCIe系统1000的EP 200的装置20的实例的框图。装置20的部件定义为部件器具,其对应于设备20的相应结构部件。设备20包括存储器22(即,存储器器具)和一个或多个处理器24(即,处理器具)。可选地,设备10还包括接口12(即,通信器具),例如,用于与EP通信和/或用于经由EP与RC通信的接口。一个或多个处理器联接至存储器22和/或接口26。由设备的实例所提供的功能可不同。图2a至图2c还示出了PCIe系统,包括RC100和EP 200(具有设备20)。
结合图1a至图1d所示的实例主要地涉及RC和其与一个或多个EP的相互作用,而结合图2a至图2d所示的实例涉及EP,并且涉及向EP提供PCIe VDM消息处理功能的设备。网关装置可包括具有对应设备20的此类EP的一者或多者。
图2a示出了配置用于PCIe系统1000的端点EP 200的设备的实例。图2a的设备的一个或多个处理器配置成处理来自PCIe系统的RC根复合体100的PCIe VDM消息。例如,PCIeVDM消息可类似于通过结合图1a至图1c所介绍的设备10所生成的PCIe VDM消息来实施。换句话讲,通过EP/设备20所处理的PCIe VDM消息可由RC生成。另选地,通过EP/设备20所处理的PCIe VDM消息可由另一个EP生成,并且通过布置于EP之间的一个或多个RC来转发。换句话讲,PCIe VDM消息可为通过RC所转发的、来自另一个EP的PCIe VDM消息。
例如,如结合图1a所示,PCIe VDM消息可包括PCIe系统的EP的中断触发。一般来讲,中断触发为引起中断的接收者触发中断的信息,即,接收者的处理器的上下文切换至用于操纵中断的上下文。例如,中断通常用于向接收者通知消息的到达,以引起接收者从缓冲区接收或读取该消息。然而,还可使用其它中断,诸如通知EP检索配置的更新版本或改变相应EP的节能设定的中断。一个或多个处理器还可配置成基于中断触发而操纵相关中断。例如,一个或多个处理器可配置成操纵中断自身,或将中断提供至EP的处理器/SoC。
在各种实例中,PCIe VDM消息可包括关于RC处的重置状态的信息。例如,PCIe VDM消息可包括RC正在重置的通知。在这种情况下,EP可采取措施以减轻RC的重置。例如,一个或多个处理器还可配置成响应于RC正在重置的通知而清除PCIe系统的EP的内部FIFO(先进先出缓冲器)中的待定数据包,因为经由PCIe系统的通信可为暂时不可用的。在RC处的重置状态指示RC进行重置之后,与RC的通信可重新发起。
RC的重置通常优先于RC处的错误,例如,可(仅)通过重置RC进行减轻的错误。例如,PCIe VDM消息可包括关于RC处的错误的信息。关于RC处的错误的该信息可用于准备EP以用于EC的即将重置。例如,PCIe VDM消息可包括PCIe系统的RC处的严重错误的指示(即,RC的“断电告警”)。在这种情况下,EP具有两个选项:EP的PCIe子系统(其可通过设备20来实施)可重置,或整体EP可重置。因此,一个或多个处理器还可配置成至少部分基于严重错误的指示,做出是否执行(EP)完全系统重置或执行PCIe模块重置(例如,EP的PCIe模块)的确定。例如,根据由关于RC处的错误的信息所指示的错误类型,可执行完全系统重置或PCIe模块重置。
在各种实例中,PCIe VDM消息包括关于数据路径的状态的信息,例如,由PCIe系统的另一个(或附带地,相同)EP所提供的数据路径。PCIe VDM消息还可包括关于RC处或网关装置(例如,网关装置的网络处理器)处的缓冲状态的信息。
接口26可对应于一个或多个输入和/或输出以用于接收和/或传送信息,该信息根据指定代码可为模块内、模块之间或不同实体的模块之间的数字(位元)值。例如,接口26可包括接口电路,该接口电路配置成接收和/或传送信息。在实例中,一个或多个处理器24可利用一个或多个处理单元、一个或多个处理装置、用于处理的任何器具(诸如处理器、计算机或与相应的适配软件一起操作的可编程硬件部件)来实施。换句话讲,一个或多个处理器24的所描述功能还可在软件中实施,该软件然后在一个或多个可编程硬件部件上执行。此类硬件部件可包括通用处理器、数字信号处理器(DSP)、微控制器等。例如,存储器22可包括机器可读和可写入存储器,例如易失性存储器(诸如随机存取存储器(RAM)或易失性存储器寄存器)或非易失性存储器(诸如闪存存储器)。
设备、EP、PCIe系统和/或网关装置的更多细节和方面将结合上文或下文所描述的概念或一个或多个实例(例如,图1a至图1e、图2b至图4b)来提及。该方法可包括对应于上文或下文所描述的概念或一个或多个实例的一个或多个方面的一个或多个额外任选特征。
图2b示出了配置用于PCIe系统1000的端点EP 200的设备的另一实例。图2a的设备的一个或多个处理器配置成生成用于PCIe系统的RC根复合体的PCIe VDM消息。例如,由一个或多个处理器所生成的PCIe VDM消息可为通过图1a至图1c的设备10的一个或多个处理器所处理的PCIe VDM消息。
例如,PCIe VDM消息包括EP处的数据路径状态、EP处的重置状态和EP处的缓冲状态的至少一者。因此,一个或多个处理器可配置成确定EP处(即其)数据路径状态、EP处(即其)重置状态和EP处(即其)缓冲状态的至少一者。例如,一个或多个处理器可从EP的处理器/SoC获得关于EP处(即其)数据路径状态、EP处(即其)重置状态和EP处(即其)缓冲状态的至少一者的信息,并且可基于从EP的处理器或SoC所获得的信息,确定EP处(即其)数据路径状态、EP处(即其)重置状态和EP处(即其)缓冲状态的至少一者。
在一些实例中,EP可配置成提供网关装置的WAN数据路径。PCIe VDM消息可包括WAN链接比阈值速率(或是否)慢的指示。因此,一个或多个处理器可配置成确定WAN链接比阈值速率(为)是否慢的,并且配置成包括PCIe VDM消息中的相应信息。例如,一个或多个处理器还可配置成设定阈值速率,例如,设定为WAN链接的平均数据速率的百分比,例如WAN链接的平均数据速率的60%或80%。
设备、EP、PCIe系统和/或网关装置的更多细节和方面将结合上文或下文所描述的概念或一个或多个实例(例如,图1a至图2a、图2c至图4b)来提及。该方法可包括对应于上文或下文所描述的概念或一个或多个实例的一个或多个方面的一个或多个额外任选特征。
图2c示出了配置用于PCIe系统1000的端点EP 200的设备的另一实例。例如,处理电路可配置成根据图2a和图2b的实例而提供设备的功能。换句话讲,图2c的设备可组合图2a和图2b所示设备的功能。
设备、EP、PCIe系统和/或网关装置的更多细节和方面将结合上文或下文所描述的概念或一个或多个实例(例如,图1a至图2b、图2d至图4b)来提及。该方法可包括对应于上文或下文所描述的概念或一个或多个实例的一个或多个方面的一个或多个额外任选特征。
图2d示出了用于PCIe系统1000的端点EP 200的方法实例的框图。在图2d中,示出了该方法的各种特征,这些特征可对应于图2a至图2c的设备实例的特征。因此,根据通过图2a至图2c的设备所实施的特征的子组,下文所示特征的子组可为该方法的一部分。该方法可包括处理210PCIe系统的RC 100的PCIe VDM消息。该方法可包括基于中断触发而操纵220相关中断。该方法可包括响应于RC正在重置的通知,清除230PCIe系统的EP的内部FIFO中的待定数据包。该方法可包括至少部分地基于严重错误的指示,做出是否执行完全系统重置或执行PCIe模块重置的确定240。该方法可包括生成250PCIe系统的RC的PCIe VDM消息。
该方法的更多细节和方面将结合上文或下文所描述的概念或一个或多个实例(例如,图1a至图2c、图3至图4b)来提及。该方法可包括对应于上文或下文所描述的概念或一个或多个实例的一个或多个方面的一个或多个额外任选特征。
参考图3,图3根据本文所讨论的各个方面为示意图,该示意图示出了用于所增强VDM消息传递的硬件框和相关信令。图3根据各种实例可示出关于所增强VDM信令的根复合体和端点硬件相互作用。
在图3中,无阴影线的框(框330、340、350、360、370,框365和380的部分)和大部分的具有较不密集虚线样式的路径(方向EP至RC)指示由具有PCIe互连的现有系统所使用的信令路径:一个(或多个)EP装置350将消息或消息编码中断发送至RC 340,RC接收通知并且检索消息或操纵该中断。具有较不密集虚线样式的路径的一些部分基于本文所讨论各种实例的方面,指示本消息传递路径的扩展或修改。
在图3中,具有阴影线的框(框310、320、335,框365和380的部分)和具有较密集虚线模式的路径(方向RC至EP)指示由本文所讨论的各种实例所采用的增加功能。这些方面可添加在各种实例中,通过允许RC将消息和中断发送至EP侧而实现对称通信。这些增加功能可包括但不限于RC-SoC事件/状态馈送310,其可用于生成VDM消息335,VDM消息335可经由RC应用逻辑330、RC 340、EP 350而从RC发送至EP,并经由EP应用逻辑360发送至EP-SoC ICU(Interrupt Control Uni,中断控制单元)370。此外,与VDM消息传递相关的功能可在EP侧处扩展,以有助于基于EP-SoC事件/状态馈送380的VDM消息传递365,该发送至RC-SoC ICU320的EP-SoC事件/状态馈送380经由EP应用逻辑360、EP 350、RC340和RC应用逻辑330而从EP发送至RC。例如,图la至图lc的设备10可实施框310、320、330和335的一者或多者。图2a至图2c的设备20可实施框360、365、370和380的一者或多者。
参考图4a和图4b,图4a和图4b示出了实例消息格式和系统事件定义,根据本文所讨论的各个方面,其可用于经由PCIe系统中的增强VDM消息传递的双向消息传递。图4a示出了VDM消息的头部的实例的示意图,如通过PCIe 3.0规范所规定。图4a示出了VDM消息的可能实例头部,该VDM消息可由本文所讨论的各种实例来采用。在各种实例中,额外或另选信息可经由VDM消息头部进行通信。例如,头部可类似于PCIe标准3.0(和以后版本)所用的VDM消息头部来实施。头部每行包括四个字节,其中在位元计数器下方的第一行开始于字节0,第二行开始于字节4,第三行开始于字节8,并且第四行开始于字节12(总计16个字节)。字节0至4包括存在于(所有)转换层数据包(Translation Layer Packet,TLP)头部中的字段。字节0包括Fmt[2:0](TLP的格式)和类型[4:0](TLP的类型)。字节1包括位元7处的保留位元、TC[2:0](位元[6:4]处的流量类别)、位元3处的保留位元、Attr[2](位元2处的属性位元)、位元1处的保留位元和位元0处的TH位元(指示TLP处理提示的存在)。字节2包括位元7处的TD位元(指示TLP概要的存在)、位元6处的EP位元(指示TLP的定位)、Attr[l:0](位元[5:4]处的属性),和位元[3:2]处的AT[1:0]字段。此外,从字节2的位元2至字节3的位元0,包括长度字段[9:0],其指示数据有效载荷的长度。字节4和5的请求器ID为特定实施方式。字节6包括消息的标签,字节7包括供应商定义消息代码。如果使用PCIe的ID(标识符)路由的途径,那么字节8和9形成了目标ID的16位字段,否则这些字节保留(Reserved)。字节10和11形成了定义消息的供应商的供应商ID的16位字段,如通过
Figure BDA0003382093880000121
所定义。图4b的事件和消息的典型表可插入第四行(字节12至15)中,例如(标记为“用于供应商定义”)。
图4b根据本文所讨论的各种实例,示出了可经由所增强VDM消息传递进行通信的事件和消息的表格。在各种实例中,这可包括(但不必限于)以下项的一者或多者,以及可用于通信这些状态、消息等的实例位元(其在一些实例中也可改变):
[31:24]RC→EP,其可包括:
[31:28]RC至EP中断编码,和
[27:24]RC至EP错误编码(可选地包括断电告警指示);
[23:16]缓冲状态,其可包括:
16Tx缓冲器状况水平,
17Tx缓冲器超出阈值,
18Rx缓冲器状况水平,
19Rx缓冲器超出阈值,和
[23:20]缓冲状态的描述符;
[15:8]数据路径状态,其可包括:
[15:12]RC侧状态编码,例如,LAN(局域网)/WiFi(无线保真)/语音/视频端口状态,和
[11:8]EP侧状态编码:链接、链接稳定、链接速度编码;和
[7:0]重置通信,其可包括:
[7:4]RC侧重置状态:重置的BM(缓冲管理器)/CQM(中央队列管理器)/PP(数据包处理器)/主机,和
[3:0]EP侧重置状态:DMA(直接存储器访问)/MAC(DFE)(数字前端的媒体访问控制)/AFE(模拟前端)/LD(线路驱动器)。
可能实例应用和本文所讨论实例的使用情况可包括但不限于:(1)SoC子系统软件重置同步:RC SoC正在重置,且EP SoC收到通知,使得EP SoC可清除内部FIFO中的待定数据包;(2)WAN链接状态:EP SoC通知RC SoC,WAN链接为非常慢的(例如比阈值链接速率慢),RCSoC可减少数据路径吞吐量馈送,这可有助于避免缓冲溢出,并且RC SoC侧可缩减VF(虚拟功能)以节省系统能量;(3)至EP SoC处理器的一个(或多个)RC SoC中断:RC SoC可发送消息以触发中断,从而由EP SoC处理器进行操纵;(4)RC SoC严重错误:RC SoC可将严重错误报告至EP SoC,并且EP SoC可决定是否执行完全子系统重置或仅执行PCIe模块重置。
相比于现有系统所采用的技术,本文所讨论的实例具有多个优点。例如,一些现有系统中所采用的边带信令不可用作插口和插卡结构的解决方案。此外,边带信令还限制了待通信的系统事件,例如其中一个信号可指示一个事件。此外,边带信令使用额外引脚,从而导致较高实施成本。
本文讨论的各种实例所采用的技术为灵活的和可扩展的,因为消息格式可适于独立系统目标,包括新系统目标。此外,边带信令可省略。
这些技术和实例可实施而无需PCIe规范的变化,因此,本文所讨论的实例可结合任何PCIe系统来采用,这些PCIe系统可如目前所采用来使用(不同于边带信令,该边带信令需要额外引脚)。此外,不同于现有技术(例如,采用边带信令),本文所讨论和各种实例所采用的技术具有可忽略系统开销,因为VDM可利用通过PCIe的写入和中断来通知消息到达。
本文所讨论和各种实例所采用的技术提供了简单而有效增强,这些增强可与多种PCIe系统架构结合使用,以增强/强化根据多种架构的任一种互连的两个(或多个)子系统上的系统通信机制,例如:(1)在PCIe上的网络处理器+AnyWAN(xDSL(x数字用户线网络,其中x表示不同DSL标准或实施方式)、xPON(x无源光纤网络,其中x表示不同PON标准或实施方式)、DOCSIS(有线电缆数据服务接口规范,一种线缆通信标准),......);(2)在PCIe上的网络处理器+WiFi;(3)在PCIe上的网络处理器+视频处理器;等等。
本文的实例可包括以下项的主题,诸如方法、用于执行该方法的动作或框的器具、包括可执行指令的至少一种机器可读介质,该可执行指令当由机器(例如,具有存储器的处理器、专用集成电路(ASIC)、现场可编程门阵列(FPGA)等)执行时引起该机器根据所描述的一个或多个实例而执行方法或设备或系统的动作,以用于利用多种通信技术的并行通信。
所提及和所描述的方面和特征与先前详述实例和附图中的一个或多个一起,也可与其它实例的一者或多者进行组合,以替代其它实例的类似特征或以将该特征额外地引入至其它实例。
实例1涉及一种配置成用于PCIe(高速串行计算机扩展总线)系统(1000)的根复合体(RC)(100)的设备(10),包括存储器(12)。所述设备(10)包括一个或多个处理器(14),配置成生成所述PCIe系统的EP(端点)(200)的PCIe VDM(供应商定义消息)消息。
在实例2中,实例1或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括所述PCIe系统的EP的中断触发。
在实例3中,实例1至2或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于所述RC处的错误的信息。
在实例4中,实例3或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括在所述PCIe系统的RC处的严重错误的指示。
在实例5中,实例1至4中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于在所述RC处的重置状态的信息。
在实例6中,实例5或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括所述PCIe系统的RC正在重置的通知。
在实例7中,实例1至6中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于至少一个数据路径的状态的信息。
在实例8中,实例1至7中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于缓冲状态的信息。
在实例9中,实例1至8中的任一项或本文所描述实例的任一者的主题还可包括,一个或多个处理器配置成处理来自所述PCIe系统的另一EP的PCIe VDM消息,并且配置成将从所述另一EP所接收的PCIe VDM消息转发至所述EP。
实例10涉及一种配置用于PCIe(高速串行计算机扩展总线)系统(1000)的端点(EP)(200)的设备(20),包括存储器(22)。所述设备(20)包括一个或多个处理器(24),配置成处理来自所述PCIe系统的RC(根复合体)(100)的PCIe(高速串行计算机扩展总线)VDM(供应商定义消息)消息。
在实例11中,实例10或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括所述PCIe系统的EP的中断触发。
在实例12中,实例11或本文所描述实例的任一者的主题还可包括,一个或多个处理器还配置成基于所述中断触发而操纵相关中断。
在实例13中,实例10至12中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于在所述RC处的重置状态的信息。
在实例14中,实例13或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括所述RC正在重置的通知。
在实例15中,实例14或本文所描述实例的任一者的主题还可包括,一个或多个处理器还配置成响应于所述RC正在重置的通知,清除所述PCIe系统的EP的内部FIFO(先进先出)中的待定数据包。
在实例16中,实例10至15中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于在所述RC处的错误的信息。
在实例17中,实例10至16中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括在所述PCIe系统的RC处的严重错误的指示。
在实例18中,实例17或本文所描述实例的任一者的主题还可包括,一个或多个处理器还配置成至少部分地基于所述严重错误的指示,做出是否执行完全系统重置或执行PCIe模块重置的确定。
在实例19中,实例10至18中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于数据路径的状态的信息。
在实例20中,实例10至19中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于缓冲状态的信息。
在实例21中,实例10至20中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息为通过所述RC所转发的来自另一EP的PCIe VDM消息。
实例22涉及一种配置用于PCIe(高速串行计算机扩展总线)系统(1000)的端点(EP)(200)的设备(20),包括存储器(22)。所述设备(20)包括一个或多个处理器(24),配置成生成所述PCIe系统的RC(根复合体)的PCIe VDM(供应商定义消息)消息。
在实例23中,实例22或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括在所述EP处的数据路径状态、在所述EP处的重置状态和在所述EP处的缓冲状态的至少一者。
在实例24中,实例22至23中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括WAN链接比阈值速率慢的指示。
实例25涉及一种配置成用于PCIe(高速串行计算机扩展总线)系统(1000)的根复合体(RC)(100)的设备(10),包括存储器(12)。所述设备(10)包括一个或多个处理器(14),配置成处理所述PCIe系统的EP(端点)(200)的PCIe VDM(供应商定义消息)消息。
在实例26中,实例25或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括在所述EP处的数据路径状态、在所述EP处的重置状态和在所述EP处的缓冲状态的至少一者。
在实例27中,实例25至26中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括WAN链接比阈值速率慢的指示。
在实例28中,实例27或本文所描述实例的任一者的主题还可包括,一个或多个处理器还配置成基于所述WAN链接比阈值速率慢的指示,减少所述EP的数据路径吞吐量。
在实例29中,实例27至28中的任一项或本文所描述实例的任一者的主题还可包括,一个或多个处理器还配置成基于WAN链接比阈值速率慢的指示,缩减虚拟功能。
实例30涉及一种包括器具的设备,所述器具用于执行实例1至29中任一项的所描述操作的任一者。
实例31涉及一种机器可读介质,所述机器可读介质存储由处理器执行的指令,以执行实例1至29中任一项的所描述操作的任一者。
实例32涉及一种包括存储器接口的设备。所述设备包括处理电路,配置成执行实例1至29中任一项的所描述操作的任一者。
实例33涉及一种装置(10),配置用于PCIe(高速串行计算机扩展总线)系统(1000)的根复合体(RC)(100),包括存储器器具(12)。所述装置(10)包括处理器具(14),配置成生成所述PCIe系统的EP(端点)(200)的PCIe VDM(供应商定义消息)消息。
在实例34中,实例33或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括所述PCIe系统的EP的中断触发。
在实例35中,实例33至34中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于在所述RC处的错误的信息。
在实例36中,实例35或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括在所述PCIe系统的RC处的严重错误的指示。
在实例37中,实例33至36中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于在所述RC处的重置状态的信息。
在实例38中,实例37或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括所述PCIe系统的RC正在重置的通知。
在实例39中,实例33至38中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于至少一个数据路径的状态的信息。
在实例40中,实例33至39中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于缓冲状态的信息。
在实例41中,实例33至40中的任一项或本文所描述实例的任一者的主题还包括包括,所述处理器具配置成处理来自所述PCIe系统的另一EP的PCIe VDM消息,并且配置成将从所述另一EP所接收的PCIe VDM消息转发至所述EP。
实例42涉及一种配置用于PCIe(高速串行计算机扩展总线)系统(1000)的端点(EP)(1000)的装置(20),包括存储器器具(22)。所述装置(20)包括处理器具(24),配置成处理来自所述PCIe系统的RC(根复合体)(100)的PCIe(高速串行计算机扩展总线)VDM(供应商定义消息)消息。
在实例43中,实例42或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括所述PCIe系统的EP的中断触发。
在实例44中,实例43或本文所描述实例的任一者的主题还可包括,所述处理器具还配置成基于所述中断触发而操纵相关中断。
在实例45中,实例42至44中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于在所述RC处的重置状态的信息。
在实例46中,实例45或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括所述RC正在重置的通知。
在实例47中,实例46或本文所描述实例的任一者的主题还可包括,所述处理器具还配置成响应于所述RC正在重置的通知,清除所述PCIe系统的EP的内部FIFO(先进先出)中的待定数据包。
在实例48中,实例42至47中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于在所述RC处的错误的信息。
在实例49中,实例42至48中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括在所述PCIe系统的RC处的严重错误的指示。
在实例50中,实例49或本文所描述实例的任一者的主题还可包括,所述处理器具还配置成至少部分地基于所述严重错误的指示,做出是否执行完全系统重置或执行PCIe模块重置的确定。
在实例51中,实例42至50中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于数据路径的状态的信息。
在实例52中,实例42至51中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于缓冲状态的信息。
在实例53中,实例42至52中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息为通过所述RC转发的、来自另一EP的PCIe VDM消息。
实例54涉及一种配置用于PCIe(高速串行计算机扩展总线)系统(1000)的端点(EP)(200)的装置(20),包括存储器器具(22)。所述装置(20)包括处理器具(24),配置成生成所述PCIe系统的RC(根复合体)的PCIe VDM(供应商定义消息)消息。
在实例55中,实例54或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括在所述EP处的数据路径状态、在所述EP处的重置状态和在所述EP处的缓冲状态的至少一者。
在实例56中,实例54至55中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括WAN链接比阈值速率慢的指示。
实例57涉及一种装置(10),配置用于PCIe(高速串行计算机扩展总线)系统(1000)的根复合体(RC)(100),包括存储器器具(12)。所述装置(10)包括处理器具(14),配置成处理所述PCIe系统的EP(端点)(200)的PCIe VDM(供应商定义消息)消息。
在实例58中,实例57或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括在所述EP处的数据路径状态、在所述EP处的重置状态和在所述EP处的缓冲状态的至少一者。
在实例59中,实例57至58中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括WAN链接比阈值速率慢的指示。
在实例60中,实例59或本文所描述实例的任一者的主题还包括包括,所述处理器具还配置成基于WAN链接比阈值速率慢的指示,减少所述EP的数据路径吞吐量。
在实例61中,实例59至60中的任一项或本文所描述实例的任一者的主题还可包括,所述处理器具还配置成基于WAN链接比阈值速率慢的指示,缩减虚拟功能。
实例62涉及一种包括器具的装置,所述器具用于执行实例33至61中任一项的所描述操作的任一者。
实例63涉及一种机器可读介质,所述机器可读介质存储由处理器所执行的指令,以执行实例33至61中任一项的所描述操作的任一者。
实例64涉及一种包括存储器接口的装置。所述装置包括处理器具,所述处理器具配置成执行实例33至61中任一项的所描述操作的任一者。
实例65涉及一种用于PCIe(高速串行计算机扩展总线)系统(1000)的根复合体(RC)(100)的方法,所述方法包括生成(110)所述PCIe系统的EP(端点)(200)的PCIe VDM(供应商定义消息)消息。
在实例66中,实例65或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括所述PCIe系统的EP的中断触发。
在实例67中,实例65至66中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于在所述RC处的错误的信息。
在实例68中,实例67或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括在所述PCIe系统的RC处的严重错误的指示。
在实例69中,实例65至68中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于在所述RC处的重置状态的信息。
在实例70中,实例69或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括所述PCIe系统的RC正在重置的通知。
在实例71中,实例65至70中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于至少一个数据路径的状态的信息。
在实例72中,实例65至71中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于缓冲状态的信息。
在实例73中,实例65至72中的任一项或本文所描述实例的任一者的主题还可包括,所述方法包括处理(120)来自所述PCIe系统的另一EP的PCIe VDM消息,并且将从另一EP所接收的PCIe VDM消息转发(125)至所述EP。
实例74涉及一种用于PCIe(高速串行计算机扩展总线)系统(1000)的端点(EP)(200)的方法,包括处理(210)来自所述PCIe系统的RC(根复合体)(100)的PCIe(高速串行计算机扩展总线)VDM(供应商定义消息)消息。
在实例75中,实例74或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括所述PCIe系统的EP的中断触发。
在实例76中,实例75或本文所描述实例的任一者的主题还可包括,所述方法还包括基于所述中断触发而操纵(220)相关中断。
在实例77中,实例74至76中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于在所述RC处的重置状态的信息。
在实例78中,实例77或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括所述RC正在重置的通知。
在实例79中,实例78或本文所描述实例的任一者的主题还可包括,所述方法还包括响应于所述RC正在重置的通知,清除(230)所述PCIe系统的EP的内部FIFO(先进先出)中的待定数据包。
在实例80中,实例74至79中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于在所述RC处的错误的信息。
在实例81中,实例74至80中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括在所述PCIe系统的RC处的严重错误的指示。
在实例82中,实例81或本文所描述实例的任一者的主题还可包括,所述方法还包括至少部分地基于所述严重错误的指示,做出是否执行完全系统重置或执行PCIe模块重置的确定(240)。
在实例83中,实例74至82中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于数据路径的状态的信息。
在实例84中,实例74至83中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括关于缓冲状态的信息。
在实例85中,实例74至84中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息为通过所述RC转发的、来自另一EP的PCIe VDM消息。
实例86涉及一种用于PCIe(高速串行计算机扩展总线)系统(1000)的端点(EP)(200)的方法(20),包括生成(250)所述PCIe系统的RC(根复合体)的PCIe VDM(供应商定义消息)消息。
在实例87中,实例86或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括在所述EP处的数据路径状态、在所述EP处的重置状态和在所述EP处的缓冲状态的至少一者。
在实例88中,实例86至87中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括WAN链接比阈值速率慢的指示。
实例89涉及一种用于PCIe(高速串行计算机扩展总线)系统(1000)的根复合体(RC)(100)的方法(10),包括处理(120)来自所述PCIe系统的EP(端点)(200)的PCIe VDM(供应商定义消息)消息。
在实例90中,实例89或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括在所述EP处的数据路径状态、在所述EP处的重置状态和在所述EP处的缓冲状态的至少一者。
在实例91中,实例89至90中的任一项或本文所描述实例的任一者的主题还可包括,所述PCIe VDM消息包括WAN链接比阈值速率慢的指示。
在实例92中,实例91或本文所描述实例的任一者的主题还可包括,所述方法还包括基于WAN链接比阈值速率慢的指示,减少(130)所述EP的数据路径吞吐量。
在实例93中,实例91至92中的任一项或本文所描述实例的任一者的主题还可包括,所述方法还包括基于WAN链接比阈值速率慢的指示,缩减(140)虚拟功能。
实例94涉及一种包括器具的设备或装置,所述器具用于执行实例65至93中任一项的所描述操作的任一者。
实例95涉及一种机器可读介质,所述机器可读介质存储由处理器所执行的指令,以执行实例65至93中任一项的所述方法的任一者。
实例96涉及一种包括存储器接口的装置。所述装置包括处理电路,配置成执行实例65至93中任一项的所述方法的任一者。
实例97涉及一种系统,所述系统包括根据实例1至9或25至29中的一项的所述设备(10)和根据实例10至24中的一项的所述设备(20)。
实例98涉及一种系统,所述系统包括根据实例33至41或57至61中的一项的所述装置(10)和根据实例42至56中的一项的所述装置(20)。
实例99涉及一种系统,所述系统包括根据实例30、32、62、64、94或96中的一项的两个装置。
在实例100中,实例97至99中的一项或本文所描述实例的任一者的主题还可包括,所述系统为网关装置。
实例101涉及一种包括程序代码的机器可读存储介质,所述程序代码在执行时引起机器执行实例65至93中的一项的所述方法的至少一者。
实例102涉及一种具有程序代码的计算机程序,所述程序代码用于执行实例65至93中的一项的所述方法的至少一者,此时所述计算机程序在计算机、处理器或可编程硬件部件上执行。
实例103涉及一种包括机器可读指令的机器可读存储装置,所述计算机可读指令在执行时,实施如任何实例所示和任何待审权利要求所要求保护的一种方法或实现一种设备。
实例A1为一种应用于PCIe(高速串行计算机扩展总线)系统的根复合件(RC)处的设备,包括:存储器;和一个或多个处理器,配置成生成所述PCIe系统的EP(端点)的PCIeVDM(供应商定义消息)消息。
实例A2包括一个(或多个)实例A1中任一者的任何变型的主题,其中所述PCIe VDM消息包括所述PCIe系统的RC正在重置的通知。
实例A3包括一个(或多个)实例A1中任一者的任何变型的主题,其中所述PCIe VDM消息包括所述PCIe系统的EP的中断触发。
实例A4包括一个(或多个)实例A1中任一者的任何变型的主题,其中所述PCIe VDM消息包括在所述PCIe系统的RC处的严重错误的指示。
实例A5为一种配置成用于PCIe(高速串行计算机扩展总线)系统的端点(EP)处的设备,包括:存储器;和一个或多个处理器,配置成处理所述PCIe系统的RC(根复合体)的PCIe(高速串行计算机扩展总线)VDM(供应商定义消息)消息。
实例A6包括一个(或多个)实例A5中任一者的任何变型的主题,其中所述PCIe VDM消息包括所述RC正在重置的通知。
实例A7包括一个(或多个)实例A6中任一者的任何变型的主题,其中一个或多个处理器还配置成清除所述PCIe系统的EP的内部FIFO(先进先出)中的待定数据包。
实例A8包括一个(或多个)实例A5中任一者的任何变型的主题,其中所述PCIe VDM消息包括所述PCIe系统的EP的中断触发。
实例A9包括一个(或多个)实例A8中任一者的任何变型的主题,其中一个或多个处理器还配置成基于所述中断触发而操纵相关中断。
实例A10包括一个(或多个)实例A5中任一者的任何变型的主题,其中所述PCIeVDM消息包括在所述PCIe系统的RC处的严重错误的指示。
实例A11包括一个(或多个)实例A10中任一者的任何变型的主题,其中一个或多个处理器还配置成至少部分地基于所述严重错误的指示,做出是否执行完全系统重置或执行PCIe模块重置的确定。
实例A12为一种配置成用于PCIe(高速串行计算机扩展总线)系统的端点(EP)处的设备,包括:存储器;和一个或多个处理器,配置成生成所述PCIe系统的RC(根复合体)的PCIe VDM(供应商定义消息)消息。
实例A13包括一个(或多个)实例A12中任一者的任何变型的主题,其中所述PCIeVDM消息包括WAN链接比阈值速率慢的指示。
实例A14为一种配置成用于PCIe(高速串行计算机扩展总线)系统的根复合体(RC)处的设备,包括:存储器;和一个或多个处理器,配置成处理所述PCIe系统的EP(端点)的PCIe VDM(供应商定义消息)消息。
实例A15包括一个(或多个)实例A14中任一者的任何变型的主题,其中所述PCIeVDM消息包括WAN链接比阈值速率慢的指示。
实例A16包括一个(或多个)实例A15中任一者的任何变型的主题,其中一个或多个处理器还配置成减少数据路径吞吐量馈送。
实例A17包括一个(或多个)实例A15中任一者的任何变型的主题,其中一个或多个处理器还配置成缩减VF。
实例A18包括一种设备,包括用于执行实例A1至A17的所描述操作的任一者的器具。
实例A19包括一种机器可读介质,所述机器可读介质存储由处理器所执行的指令,以执行实例A1至A17的所描述操作的任一者。
实例A20包括一种设备,包括:存储器接口;和处理电路,配置成执行实例A1至A17的所描述操作的任一者。
本公开主题的所示实例的上文描述(包括说明书摘要和/或附录中所描述)非旨在为详尽的,或非旨在将所公开实例限制于所公开精确形式。虽然本文出于说明目的描述了一个或多个具体实例,但是各种修改为可能的,这些修改视为在此类一个或多个实例的范围内,如相关领域的技术人员可认识到。在本公开的语境下,至少一些实例可解释为本公开的实施例。
就此而言,虽然所公开主题已结合各种实例和对应附图来描述,但是在适用的情况下,应当理解,可使用其它相似实例,并且可对于所描述实例做出修改和添加以用于执行所公开主题的相同、相似或替代功能而不偏离该主题。因此,所公开主题不应限制于本文所描述的任何单个实例,而是应根据下文的附属权利要求书来解释广度和范围。
特别地,关于由上文所描述部件或结构(组件、装置、电路、系统等)所执行的各种功能,除非另行指示,用于描述此类部件的术语(包括对“器具”的引用)旨在对应于任何执行所描述部件(例如,功能上等同的)的指定功能的部件或结构,即使结构上不等同于所公开的、执行本文所示的示例性实施方式的功能的结构。此外,虽然特定特征可已相对于数种实施方式的仅一者进行描述,但是此类特征可与其它实施方式的一种或多种其它特征相组合,如对于任何给定或特定应用可期望的或有利的。
实例还可为(或涉及)具有程序代码的计算机程序,当该计算机程序在计算机或处理器上执行时,用于执行上述方法的一者或多者。各种上文所描述方法的步骤、操作或过程可通过所编程计算机或处理器来执行。实例还可涵盖程序存储装置(诸如数字数据存储介质,其为机器、处理器或计算机可读的,并且编码了指令的机器可执行、处理器可执行或计算机可执行程序)。这些指令执行(或引起执行)上文所描述方法的一些或所有的动作。程序存储装置可包括(或可为)例如数字存储器、磁性存储介质(诸如磁盘和磁带)、硬盘驱动器,或光学可读数字数据存储介质。其它实例还可涵盖计算机、处理器或控制单元(它们经编程以执行上文所描述方法的动作)或(现场)可编程逻辑阵列((F)PLA)或(现场)可编程门阵列((F)PGA)(它们经编程以执行上文所描述方法的动作)。
描述和附图仅示出本公开的原理。此外,本文所叙述的所有实例原理上明确地旨在仅用于说明目的,以协助读者理解本公开的原理和由一位(或多位)发明人为推进本领域所提出的构思。本文叙述本公开的原理、方面和实例以及其具体实例的所有陈述旨在涵盖其等同物。
表示为执行特定功能的“用于......的器具”的功能框可指代配置成执行特定功能的电路。因此,“用于某事的器具”可实施为“配置成或适合于某事的器具”,诸如配置成或适合于相应任务的装置或电路。
附图所示的各种元件(包括标志为“器具”、“用于提供信号的器具”、“用于生成信号的器具”等的任何功能框)的功能可以专用硬件的形式来实施,诸如“信号提供器”、“信号处理单元”、“处理器”、“控制器”等,以及能够联合适当软件一起执行软件的硬件。当由处理器来提供时,这些功能可由单个专用处理器、单个共享处理器或多个独立处理器来提供(其中的一些或全部可共享)。然而,术语“处理器”或“控制器”到目前为止不限于专有地能够执行软件的硬件,而是可包括数字信号处理器(DSP)硬件、网络处理器、专用集成电路(ASIC)、现场可编程门阵列(FPGA)、用于存储软件的只读存储器(ROM)、随机存取存储器(RAM),和非易失性存储装置。还可包括其它硬件(常规的和/或定制的)。
例如,框图可示出实施本公开原理的高级别电路图。类似地,流程图、流程示意图、状态转换图、伪代码等可表示各种过程、操作或步骤;例如,其可大体表示于计算机可读介质中并且由计算机或处理器来执行,无论此类计算机或处理器是否明确地示出。说明书或权利要求书所公开的方法可由具有用于执行这些方法的相应动作的器具的装置来实施。
应当理解,说明书或权利要求书所公开的多个动作、过程、操作、步骤或功能的公开内容不可在特定次序内来解释,除非另行明确地或隐含地说明,例如出于技术原因。因此,多个动作或功能的公开内容将未限制于特定次序,除非此类动作或功能出于技术原因为不可互换的。此外,在一些实例中,单个动作、功能、过程、操作或步骤分别地可包括或可分解成多个子动作、子功能、子过程、子操作或子操作。此类子动作可包括于该单个动作的公开内容内并作为其一部分,除非明确地排除。
此外,下述权利要求书据此并入具体实施方式中,其中每条权利要求可自身作为一个单独实例。虽然每项权利要求可自身作为单独实例,但是应当注意,尽管从属权利要求在权利要求书可指代与一项或多项其它权利要求的特定组合,但其它实例也可包括从属权利要求与每项其它从属或独立权利要求的主题的组合。除非指出特定组合为非预期的,否则在此类明确地提出这种组合。此外,此类组合还旨在包括任何其它独立权利要求的权利要求特征,即使该权利要求未直接地从属于该独立权利要求。

Claims (25)

1.一种配置用于PCIe(高速串行计算机扩展总线)系统(1000)的根复合体(RC)(100)的设备(10),包括:
存储器(12);和
一个或多个处理器(14),配置成:
生成用于所述PCIe系统的EP(端点)(200)的PCIe VDM(供应商定义消息)消息。
2.根据权利要求1所述的设备,其中所述PCIe VDM消息包括所述PCIe系统的EP的中断触发。
3.根据权利要求1所述的设备,其中所述PCIe VDM消息包括关于在所述RC处的错误的信息。
4.根据权利要求3所述的设备,其中所述PCIe VDM消息包括在所述PCIe系统的RC处的严重错误的指示。
5.根据权利要求1所述的设备,其中所述PCIe VDM消息包括关于在所述RC处的重置状态的信息。
6.根据权利要求5所述的设备,其中所述PCIe VDM消息包括所述PCIe系统的RC正在重置的通知。
7.根据权利要求1所述的设备,其中所述PCIe VDM消息包括至少一个数据路径的状态的信息。
8.根据权利要求1所述的设备,其中所述PCIe VDM消息包括关于缓冲状态的信息。
9.根据权利要求1所述的设备,其中一个或多个处理器配置成处理来自所述PCIe系统的另一EP的PCIe VDM消息,并且将从所述另一EP所接收的PCIe VDM消息转发至所述EP。
10.一种配置用于PCIe(高速串行计算机扩展总线)系统(1000)的端点(EP)(200)的设备(20),包括:
存储器(22);和
一个或多个处理器(24),配置成:
处理来自所述PCIe系统的RC(根复合体)(100)的PCIe(高速串行计算机扩展总线)VDM(供应商定义消息)消息。
11.根据权利要求10所述的设备,其中所述PCIe VDM消息包括所述PCIe系统的EP的中断触发。
12.根据权利要求10所述的设备,其中所述PCIe VDM消息包括关于在所述RC处的重置状态的信息。
13.根据权利要求10所述的设备,其中所述PCIe VDM消息包括关于在所述RC处的错误的信息。
14.根据权利要求10所述的设备,其中所述PCIe VDM消息包括关于数据路径的状态的信息。
15.根据权利要求10所述的设备,其中所述PCIe VDM消息包括关于缓冲状态的信息。
16.根据权利要求10所述的设备,其中所述PCIe VDM消息为通过所述RC转发的、来自另一EP的PCIe VDM消息。
17.一种配置用于PCIe(高速串行计算机扩展总线)系统(1000)的端点(EP)(200)的设备(20),包括:
存储器(22);和
一个或多个处理器(24),配置成:
生成用于所述PCIe系统的RC(根复合体)的PCIe VDM(供应商定义消息)消息。
18.根据权利要求17所述的设备,其中所述PCIe VDM消息包括在所述EP处的数据路径状态、在所述EP处的重置状态和在所述EP处的缓冲状态中的至少一者。
19.一种配置用于PCIe(高速串行计算机扩展总线)系统(1000)的根复合体(RC)(100)的设备(10),包括:
存储器(12);和
一个或多个处理器(14),配置成:
处理所述PCIe系统的EP(端点)(200)的PCIe VDM(供应商定义消息)消息。
20.根据权利要求19所述的设备,其中所述PCIe VDM消息包括在所述EP处的数据路径状态、在所述EP处的重置状态和在所述EP处的缓冲状态中的至少一者。
21.一种用于PCIe(高速串行计算机扩展总线)系统(1000)的根复合体(RC)(100)的方法,包括:
生成(110)用于所述PCIe系统的EP(端点)(200)的PCIe VDM(供应商定义消息)消息。
22.一种用于PCIe(高速串行计算机扩展总线)系统(1000)的端点(EP)(200)的方法,包括:
处理(210)来自所述PCIe系统的RC(根复合体)(100)的PCIe(高速串行计算机扩展总线)VDM(供应商定义消息)消息。
23.一种用于PCIe(高速串行计算机扩展总线)系统(1000)的端点(EP)(200)的方法(20),包括:
生成(250)用于所述PCIe系统的RC(根复合体)的PCIe VDM(供应商定义消息)消息。
24.一种用于PCIe(高速串行计算机扩展总线)系统(1000)的根复合体(RC)(100)的方法(10),包括:
处理(120)来自所述PCIe系统的EP(端点)(200)的PCIe VDM(供应商定义消息)消息。
25.一种具有程序代码的计算机程序,当所述计算机程序在计算机、处理器或可编程硬件部件上执行时,用于执行根据权利要求21至24中的一项所述的至少一项方法。
CN202080040256.9A 2019-04-29 2020-03-27 经由PCIe(高速串行计算机扩展总线)链接的系统通信技术 Pending CN113906400A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201962839984P 2019-04-29 2019-04-29
US62/839,984 2019-04-29
PCT/US2020/025112 WO2020222951A1 (en) 2019-04-29 2020-03-27 A SYSTEM COMMUNICATION TECHNIQUE OVER PCIe (PERIPHERAL COMPONENT INTERCONNECT EXPRESS) LINK

Publications (1)

Publication Number Publication Date
CN113906400A true CN113906400A (zh) 2022-01-07

Family

ID=73029174

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202080040256.9A Pending CN113906400A (zh) 2019-04-29 2020-03-27 经由PCIe(高速串行计算机扩展总线)链接的系统通信技术

Country Status (4)

Country Link
US (2) US11928071B2 (zh)
CN (1) CN113906400A (zh)
DE (1) DE112020002165T5 (zh)
WO (1) WO2020222951A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11928071B2 (en) 2019-04-29 2024-03-12 Maxlinear, Inc. System communication technique over PCIe® (peripheral component interconnect express) link
CN112416828A (zh) * 2020-11-20 2021-02-26 苏州浪潮智能科技有限公司 利用在位信号保持pcie信号连接的方法、系统、设备及介质

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060288098A1 (en) * 2005-06-20 2006-12-21 Singh Ajai K Peripheral interface alert message for downstream device
CN101206623A (zh) * 2006-12-19 2008-06-25 国际商业机器公司 迁移虚拟端点的系统和方法
US20090083760A1 (en) * 2007-09-25 2009-03-26 Slaight Thomas M Management component transport protocol interconnect filtering and routing
CN103069771A (zh) * 2010-08-18 2013-04-24 英特尔公司 用于可管理性、安全路由和端点访问的方法、装置和系统
US20140237153A1 (en) * 2013-02-15 2014-08-21 Nvidia Corporation Device-ready-status to function-ready-status conversion
CN104052621A (zh) * 2013-03-15 2014-09-17 英特尔公司 用于跨快速外围组件互连(pcie)段的平台管理消息的方法和系统
US20170068626A1 (en) * 2015-09-09 2017-03-09 International Business Machines Corporation Peripheral component interconnect express (pcie) pseudo-virtual channels using vendor defined messages
CN109582605A (zh) * 2017-09-29 2019-04-05 英特尔公司 通过PCIe的一致性存储器设备

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9652388B2 (en) * 2013-07-31 2017-05-16 Intel Corporation Method, apparatus and system for performing management component transport protocol (MCTP) communications with a universal serial bus (USB) device
US9806904B2 (en) * 2015-09-08 2017-10-31 Oracle International Corporation Ring controller for PCIe message handling
US9940143B2 (en) * 2016-03-17 2018-04-10 Dell Products, L.P. Using peripheral component interconnect express vendor-defined message (PCIe-VDM) and inter-integrated circuit (I2C) transport for network communications
US11017071B2 (en) * 2018-08-02 2021-05-25 Dell Products L.P. Apparatus and method to protect an information handling system against other devices
US11307638B2 (en) * 2018-12-12 2022-04-19 Intel Corporation Securely providing multiple wake-up time options for PCI Express
US11928071B2 (en) 2019-04-29 2024-03-12 Maxlinear, Inc. System communication technique over PCIe® (peripheral component interconnect express) link

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060288098A1 (en) * 2005-06-20 2006-12-21 Singh Ajai K Peripheral interface alert message for downstream device
CN101206623A (zh) * 2006-12-19 2008-06-25 国际商业机器公司 迁移虚拟端点的系统和方法
US20090083760A1 (en) * 2007-09-25 2009-03-26 Slaight Thomas M Management component transport protocol interconnect filtering and routing
CN103069771A (zh) * 2010-08-18 2013-04-24 英特尔公司 用于可管理性、安全路由和端点访问的方法、装置和系统
US20140237153A1 (en) * 2013-02-15 2014-08-21 Nvidia Corporation Device-ready-status to function-ready-status conversion
CN104052621A (zh) * 2013-03-15 2014-09-17 英特尔公司 用于跨快速外围组件互连(pcie)段的平台管理消息的方法和系统
US20170068626A1 (en) * 2015-09-09 2017-03-09 International Business Machines Corporation Peripheral component interconnect express (pcie) pseudo-virtual channels using vendor defined messages
US20170068637A1 (en) * 2015-09-09 2017-03-09 International Business Machines Corporation Peripheral component interconnect express (pcie) pseudo-virtual channels using vendor defined messages
CN109582605A (zh) * 2017-09-29 2019-04-05 英特尔公司 通过PCIe的一致性存储器设备

Also Published As

Publication number Publication date
DE112020002165T5 (de) 2022-03-31
WO2020222951A1 (en) 2020-11-05
US11928071B2 (en) 2024-03-12
US20220214992A1 (en) 2022-07-07
US20240202158A1 (en) 2024-06-20

Similar Documents

Publication Publication Date Title
WO2015197027A1 (zh) 一种访问NVMe存储设备的方法和NVMe存储设备
US20240202158A1 (en) SYSTEM COMMUNICATION TECHNIQUE OVER PCIe (PERIPHERAL COMPONENT INTERCONNECT EXPRESS) LINK
US10180927B2 (en) Device, system and method for communication with heterogeneous physical layers
JP6150886B2 (ja) 時分割動作を用いたマルチプロトコルトンネリング
TWI407313B (zh) 統一多重傳送媒體連接器架構
US8514877B2 (en) Method and system for a plurality of physical layers for network connection
US8155136B2 (en) Single network interface circuit with multiple-ports and method thereof
US20160140069A1 (en) Pci express tunneling over a multi-protocol i/o interconnect
US11283734B2 (en) Minimizing on-die memory in pull mode switches
US20060153238A1 (en) Transfer of control data between network components
US9992125B2 (en) Single-lane, twenty-five gigabit ethernet
US11277308B2 (en) Technologies for autonegotiating 10G and 1G serial communications over copper cable
US20090286489A1 (en) Wireless Communications Between Wired Devices with Adaptive Data Rates
CN108028788B (zh) 在lan接口重置期间活动的链路
WO2024045742A1 (zh) 一种计算设备
WO2016082456A1 (zh) 一种单板及单板管理方法、系统及存储介质
WO2009012426A2 (en) A distributed interconnect bus apparatus
CN113051204A (zh) 串行背板总线通信方法及系统
CN103560982B (zh) 用于Interlaken增强型调度的切包装置及方法
US20110106975A1 (en) Data transfer apparatus
JP7346670B1 (ja) マルチリンクデバイスによるデータ送信を制御するための方法、装置、デバイス及びコンピュータプログラム
JP5545146B2 (ja) シリアル通信システム
CN114443533A (zh) 扩展环境中usb设备的移除和ping干预
US8576704B2 (en) Communication system, communication device, integrated circuit, and communication method
WO2023125430A1 (zh) 流量管理装置、报文缓存方法、芯片及网络设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination