CN113867061A - 一种阵列基板、阵列基板的驱动方法及显示装置 - Google Patents
一种阵列基板、阵列基板的驱动方法及显示装置 Download PDFInfo
- Publication number
- CN113867061A CN113867061A CN202111168847.7A CN202111168847A CN113867061A CN 113867061 A CN113867061 A CN 113867061A CN 202111168847 A CN202111168847 A CN 202111168847A CN 113867061 A CN113867061 A CN 113867061A
- Authority
- CN
- China
- Prior art keywords
- data line
- line
- array substrate
- data
- data lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 105
- 238000000034 method Methods 0.000 title claims abstract description 35
- 230000008569 process Effects 0.000 claims abstract description 10
- 238000012360 testing method Methods 0.000 claims description 66
- 239000004973 liquid crystal related substance Substances 0.000 abstract description 24
- 238000010586 diagram Methods 0.000 description 30
- 230000000694 effects Effects 0.000 description 9
- 230000005591 charge neutralization Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000001093 holography Methods 0.000 description 3
- 238000006386 neutralization reaction Methods 0.000 description 3
- 239000003086 colorant Substances 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 230000000007 visual effect Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 230000001808 coupling effect Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
- 230000008707 rearrangement Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/13306—Circuit arrangements or driving methods for the control of single liquid crystal cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136254—Checking; Testing
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/001—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background
- G09G3/003—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background to produce spatial visual effects
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3622—Control of matrices with row and column drivers using a passive matrix
- G09G3/3629—Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals
- G09G3/3633—Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals with transmission/voltage characteristic comprising multiple loops, e.g. antiferroelectric liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0205—Simultaneous scanning of several lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/067—Special waveforms for scanning, where no circuit details of the gate driver are given
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Geometry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明实施例公开了一种阵列基板、阵列基板的驱动方法及显示装置。该阵列基板包括阵列排布的像素电极;多条沿阵列的行方向延伸、列方向排布的扫描线和多条沿列方向延伸、行方向排布的数据线;数据线包括第一数据线和第二数据线,第一数据线和第二数据线在同一帧画面中加载的驱动电压不同;一帧画面的驱动过程包括复位阶段和显示阶段;在复位阶段,第一数据线和第二数据线短接;在显示阶段,第一数据线和第二数据线断开,扫描线逐行控制数据线与对应的像素电极导通,数据线为像素电极充电。本发明实施例提供的阵列基板可用于液晶空间光调制器,可以在驱动时使数据线快速复位,解决空间光调制器全局像素电压复位时IC负载大、充电速度慢的问题。
Description
技术领域
本发明实施例涉及空间光调制技术,尤其涉及一种阵列基板、阵列基板的驱动方法及显示装置。
背景技术
随着科技的发展,近年来,用于形成和再现3D(三维)图像/视频的技术越来引起研究者的重视。常规的2D图像系统仅提供投射到平面视图的图像和视频数据,但3D图像系统可给观看者提供完全真实的图像数据。涉及3D图像/视频的媒体是一种实现虚拟现实的新概念媒体,它可以更好地优化视觉信息,并将引领下一代显示装置。
在进行3D再现时,一般采用立体法、自动立体法、体积法、全息法以及整体成像法实现。其中,全息法使用激光束,从而可用裸眼观看3D图像/视频。因为全息法具有出色的视觉立体特性,使观看者不会有任何疲劳感,所以全息法是最理想的方法。全息法的实现3D显示的基本过程为:利用干涉原理,将物体光波上各点的位相和振幅转换成在空间上变化的强度,从而利用干涉条纹间的反差和间隔将物体光波的全部信息记录下来,形成全息图;然后利用参考光束照射全息图,重建(或再现)出原始物体光束,产生3D图像/视频。
存在一种新的技术,计算机生成全息法(或称为CGH),它是数字化地产生全息干涉图案的方法。通过计算机系统产生全息干涉图案并将全息干涉图案发送到诸如LCSML(液晶空间光调制器)这样的空间光调制器,然后通过向空间光调制器照射参考光束来重建/再现与该全息干涉图案对应的3D图像/视频。但现有的液晶空间光调制器存在帧率低、显示效果较差等问题。
发明内容
本发明实施例提供一种阵列基板、阵列基板的驱动方法及显示装置,该阵列基板可以用于液晶空间光调制器内,该阵列基板可以在驱动时使数据线快速复位,解决空间光调制器全局像素电压复位时IC负载大、充电速度慢的问题。
第一方面,本发明实施例提供一种阵列基板,包括:
多个阵列排布的像素电极;
多条沿阵列的行方向延伸、列方向排布的扫描线和多条沿所述列方向延伸、所述行方向排布的数据线;
所述数据线包括第一数据线和第二数据线,所述第一数据线和所述第二数据线在同一帧画面中加载的驱动电压不同;
一帧画面的驱动过程包括复位阶段和显示阶段;
在所述复位阶段,所述第一数据线和所述第二数据线短接;
在所述显示阶段,所述第一数据线和所述第二数据线断开,所述扫描线逐行控制所述数据线与对应的所述像素电极导通,所述数据线为所述像素电极充电。
第二方面,本发明实施例还提供一种阵列基板的驱动方法,适用于上述的阵列基板,所述驱动方法包括:
在复位阶段,第一数据线和第二数据线短接;
在显示阶段,所述第一数据线和所述第二数据线断开,所述扫描线逐行控制所述数据线与对应的所述像素电极导通,所述数据线为所述像素电极充电。
第三方面,本发明实施例还提供一种显示装置,包括上述的阵列基板。
本发明实施例提供的阵列基板,该阵列基板可以用于液晶空间光调制器,包括:多个阵列排布的像素电极,像素电极用于驱动液晶分子偏转;多条沿阵列的行方向延伸、列方向排布的扫描线和多条沿列方向延伸、行方向排布的数据线,扫描线和数据线交叉形成多个子像素;数据线包括第一数据线和第二数据线,第一数据线和第二数据线在同一帧画面中加载的驱动电压不同;通过将一帧画面的驱动过程分为复位阶段和显示阶段;在复位阶段,第一数据线和第二数据线短接,从而使第一数据线和第二数据线之间的电荷转移,加快复位速度;在显示阶段,第一数据线和第二数据线断开,扫描线逐行控制数据线与对应的像素电极导通,数据线为像素电极充电,实现各个子像素的驱动,解决空间光调制器全局像素电压复位时IC负载大、充电速度慢的问题。
附图说明
图1为相关技术中一种阵列基板的电路结构的等效电路示意图;
图2为相关技术中一种阵列基板的驱动时序示意图;
图3为本发明实施例提供的一种阵列基板的电路结构的等效电路示意图;
图4为本发明实施例提供的另一种阵列基板的电路结构的等效电路示意图;
图5为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图;
图6为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图;
图7为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图;
图8为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图;
图9为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图;
图10为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图;
图11为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图;
图12为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图;
图13为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图;
图14为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图;
图15为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图;
图16为本发明实施例提供的一种阵列基板的驱动方法的流程示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。需要注意的是,本发明实施例所描述的“上”、“下”、“左”、“右”等方位词是以附图所示的角度来进行描述的,不应理解为对本发明实施例的限定。此外在上下文中,还需要理解的是,当提到一个元件被形成在另一个元件“上”或“下”时,其不仅能够直接形成在另一个元件“上”或者“下”,也可以通过中间元件间接形成在另一元件“上”或者“下”。术语“第一”、“第二”等仅用于描述目的,并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
图1为相关技术中一种阵列基板的电路结构的等效电路示意图,图2为相关技术中一种阵列基板的驱动时序示意图。参考图1,该阵列基板包括多个阵列排布的像素电极1,每个像素电极1对应一个子像素,其中子像素可以包括多种不同颜色的子像素,例如红色子像素R、绿色子像素G和蓝色子像素B,示例性的,图1中每行像素电极1对应一种颜色的子像素,红色子像素R、绿色子像素G和蓝色子像素B沿列方向依次交替排列。阵列基板还包括多条沿阵列的行方向延伸、列方向排布的扫描线2和多条沿列方向延伸、行方向排布的数据线3,示例性的图1中示出了六条扫描线G1~G6和四条数据线S1~S4。在驱动阵列基板时,为了避免液晶分子在驱动过程中被极化而出现显示问题,通常设置不同列子像素的驱动电压不同,例如采用相邻列子像素的驱动电压极性相反的列反转驱动方式。如图1所示,S1和S3加载正电压,用“+”表示,S2和S4加载负电压,用“-”表示。在下一驱动周期时,驱动电压极性反转,即S1和S3加载负电压,S2和S4加载正电压。由于在空间光调制器中,液晶的响应速度较慢,需要在帧开始阶段打开某颜色对应的所有扫描线并将该色子像素全部写入参考零电压Vcom进行全局复位,从而加速液晶响应。需要说明的是,本实施例中所描述的正电压和负电压仅是相对于参考零电压Vcom的相对值,其中正电压大于Vcom,负电压小于Vcom。参考图2,在t1~t2时间段,控制红色子像素所有扫描线Gate-R1~Gate-Rn均打开(高电平),数据线输出复位电压Vcom,在t3~t4时间段,控制红色子像素扫描线Gate-R1~Gate-Rn依次打开,数据线写入对应的数据信号;在t5~t6时间段,控制绿色子像素所有扫描线Gate-G1~Gate-Gn均打开,数据线输出复位电压Vcom,在t7~t8时间段,控制绿色子像素扫描线Gate-G1~Gate-Gn依次打开,数据线写入对应的数据信号;在t9~t10时间段,控制蓝色子像素所有扫描线Gate-B1~Gate-Bn均打开,数据线输出复位电压Vcom,在t11~t12时间段,控制蓝色子像素扫描线Gate-B1~Gate-Bn依次打开,数据线写入对应的数据信号。在采用列反转驱动方式时,全局复位时需要将同根数据线上所连接的所有子像素从同一极性电压转换为Vcom。现有液晶空间光调制器在需要进行帧切换时,需要进行全局复位,但全局复位时驱动芯片IC负载较大,需要很长时间才能完成充电,会导致帧率降低,影响显示。
为了解决上述问题,本发明实施例提供了一种阵列基板,其中该阵列基板可以用于液晶空间光调制器中,也可以用于液晶显示面板中,本实施例中均以阵列基板用于液晶空间光调制器为例进行说明。
图3为本发明实施例提供的一种阵列基板的电路结构的等效电路示意图。参考图3,本实施例提供的阵列基板包括:多个阵列排布的像素电极10,每个像素电极10对应一个子像素,其中子像素可以包括多种不同颜色的子像素,例如红色子像素R、绿色子像素G和蓝色子像素B,图3中示意性示出每行像素电极10对应一种颜色的子像素,红色子像素R、绿色子像素G和蓝色子像素B沿列方向依次交替排列。在其他实施例中,也可以设置每列像素电极10对应一种颜色的子像素,红色子像素R、绿色子像素G和蓝色子像素B沿行方向依次交替排列。还可以设置其他颜色的子像素,例如包括红色子像素、绿色子像素、蓝色子像素和白色子像素,本发明实施例对此不作限定。多条沿阵列的行方向x延伸、列方向y排布的扫描线20和多条沿列方向y延伸、行方向x排布的数据线30,其中一条数据线30通过多个晶体管(图3中未示出)与一列像素电极10连接,数据线30用于给像素电极10写入数据电压,一条扫描线20与一行像素电极10对应晶体管的栅极连接,扫描线用于控制晶体管的导通与关断,从而控制数据线30将数据电压写入对应的像素电极。数据线30包括第一数据线31和第二数据线32,第一数据线31和第二数据线32在同一帧画面中加载的驱动电压不同;一帧画面的驱动过程包括复位阶段和显示阶段;在复位阶段,第一数据线31和第二数据线32短接,从而提高数据线30的复位速度;在显示阶段,第一数据线31和第二数据线32断开,扫描线20逐行控制数据线30与对应的像素电极10导通,数据线30为像素电极10充电。
其中,该阵列基板可以为液晶空间光调制器中的阵列基板,可选的,液晶空间光调制器可以用于三维全息显示装置中。阵列基板也可以为液晶显示面板中的阵列基板,液晶空间光调制器与液晶显示面板的区别为液晶光调制器不需要设置背光源,其他结构与液晶显示面板类似。第一数据线31和第二数据线32在同一帧画面中加载的驱动电压不同,从而降低耦合效应的影响。具体实施时,可选的,同一帧画面中,第一数据线31和第二数据线32加载的驱动电压的极性相反。进一步还可以设置第一数据线31和第二数据线32的驱动电压数值相等,这样设置可以在复位阶段使第一数据线31和第二数据线32直接短接实现中和复位,无需外接施加复位电压的参考信号线,不需要另外加载复位电压,在某些实施例中可以在第一数据线31和第二数据线32之间实现电中和,达到数据线的自主复位效果,即无需外接信号的介入就能达到数据线的复位效果。在其他实施例中,也可以设置复位信号线与数据线连接,在复位阶段第一数据线31和第二数据线短接的同时,通过复位信号线施加复位电压,从而加快复位速度。还可以只设置第一数据线31和第二数据线32加载的驱动电压具有预设的电压差而不是极性相反,第一数据线31和第二数据线32短接时同样具有加速复位的技术效果。
继续参考图3,本实施例中,第一数据线31和第二数据线32相邻设置,这样在第一数据线31和第二数据线32加载的驱动电压极性相反时,可以实现列反转驱动,从而降低耦合电容的影响。该阵列基板还包括用于短接第一数据线31和第二数据线32的连接部40,在复位阶段,第一数据线31和第二数据线32通过连接部40短接;在显示阶段,第一数据线31和第二数据线32不短接,从而分别给对应列的像素电极10充电。进一步的,在进行数据线30的复位时,扫描线20同时控制数据线30与对应的像素电极10导通,从而使像素电极10也实现复位。
本发明实施例的技术方案,通过将一帧画面的驱动过程分为复位阶段和显示阶段;在复位阶段,第一数据线和第二数据线短接,从而使第一数据线和第二数据线之间的电荷转移,加快复位速度;在显示阶段,第一数据线和第二数据线断开,扫描线逐行控制数据线与对应的像素电极导通,数据线为像素电极充电,实现各个子像素的驱动,解决空间光调制器全局像素电压复位时IC负载大、充电速度慢的问题。
本发明实施例提供的阵列基板,在复位阶段,第一数据线31和第二数据线短接,在显示阶段,第一数据线31和第二数据线32不短接,即连接部40的作用为开关。图4为本发明实施例提供的另一种阵列基板的电路结构的等效电路示意图。参考图4,可选的,阵列基板还包括多个开关单元41,开关单元41的第一端与第一数据线31连接,开关单元41的第二端与第二数据线32连接,开关单元41的控制端与开关信号端(图4中未示出)连接,开关信号端在复位阶段控制开关单元41打开。
其中,开关单元41可以为晶体管,开关单元的第一端可以为源极或漏极中的某一极,第二端可以为源极或漏极中的另一极,控制端为栅极,具体实施时可以与像素电极10所在的显示区的晶体管同时形成。在图4示例性的示出开关单元41均为同种类型的晶体管(图4中示出为N型晶体管),开关单元41的控制端均通过同一信号线连接至开关信号端。在其他实施例中,开关单元41也可以为P型晶体管,或者既包括P型晶体管又包括N型晶体管,只需使晶体管的栅极与对应的开关信号端连接,在复位阶段打开即可。需要说明的是,在显示阶段,开关信号端控制开关单元41关闭,第一数据线31和第二数据线32之间的电连接断开,从而使第一数据线31和第二数据线32为对应列的像素电极10充电,实现正常驱动。
在另一实施例中,可选的,沿行方向,第一数据线和第二数据线交替设置;至少k条连续相邻的第一数据线和第二数据线通过k-1个开关单元连接;其中k为大于或等于2的整数。
示例性的,图5为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图。参考图5,沿行方向x,第一数据线31和第二数据线32交替设置,图5中示例性示出8条数据线,本实施例以k=6为例,6条连续相邻的第一数据线31和第二数据线32通过5个开关单元41连接。即相邻的第一数据线31和第二数据线32通过一个开关单元41连接,也就是说,第i条数据线和第i+1条数据线通过第i个开关单元连接,n≤k。在其他实施例中,k可以等于第一数据线31和第二数据线32的总数量,在复位阶段,所有数据线通过开关单元电连接,从而保证所有的数据线实现快速复位。
在图4和图5的实施例中,开关单元41均位于数据线的一端,为了避免数据线两端的电荷释放速度不一致,在另一实施例中,可以将开关单元41设置的数据线的两端。可选的,沿行方向,第2a个开关单元设置于像素电极阵列的第一侧,第2a+1个开关单元设置于像素电极阵列的第二侧;其中,第一侧和第二侧为列方向上像素电极阵列相对的两侧,2a+1为小于k的正整数。
示例性的,图6为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图。参考图6,沿行方向x,第偶数个开关单元设置在像素电极阵列的下方,第奇数个开关单元设置在像素电极阵列的上方,这样可以在阵列基板的上下边框均设置开关单元,既可以提升数据线上电荷的中和效率,也可以减少单侧边框的元件密度,避免单侧边框因为元件过多而引起的边框较大的问题。其中,此处描述的上方和下方是以图6示出的角度来描述的,例如上方可以对应阵列基板的上边框,下方对应下边框,开关单元设置在上下边框有利于减小边框,符合当前设计窄边框产品的趋势要求。
需要说明的是,图6中示出的第偶数个开关单元设置在像素电极阵列的下方,第奇数个开关单元设置在像素电极阵列的上方仅是示意性的,在其他实施例中,也可以将第偶数个开关单元设置在像素电极阵列的上方,第奇数个开关单元设置在像素电极阵列的下方;或者也可以连续多个开关单元设置在像素电极阵列下方,连续多个开关单元设置在像素电极阵列上方;或者两端设置的开关单元数量不相等也无固定规律,例如a个开关单元设置在像素电极阵列下方,b个开关单元设置在像素电极阵列上方,a+b=k-1,且a,b均为整数,具体实施时可以根据实际情况设计。
在上述实施例开关单元设置在像素电极阵列两侧的基础上,进一步可以设置更多的开关单元,使任意相邻两条数据线均通过两个开关单元相连。可选的,第一数据线和第二数据线的总数为m,开关单元的数量为2(m-1),且设置于像素电极阵列的第一侧和第二侧的开关单元的数量均为m-1,m为大于或等于2的整数。
示例性的,图7为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图。参考图7,图7中示例性示出8条数据线,即第一数据线31和第二数据线分别为4条,每相邻两条数据线之间均设置两个开关单元41,一个位于像素电极阵列上方,另一个位于像素阵列下方,图7中的实施例设置了更多数量的开关单元41,可以适用于阵列基板的边框具有设计更多开关单元的空间的实施例,而且在复位阶段使所有数据线的两端均实现短接,从而有利于加快复位阶段时电荷中和的速率,也可以提高数据线复位时的均匀性。在其他实施例中,也可以设置其他数量的开关单元41,例如部分数据线之间可以只设置一个开关单元41,具体实施时可以根据实际情况设计。
可选的,第一数据线和第二数据线的总数为2m,开关单元的数量为m,m为大于或等于2的整数。
可以理解的是,本实施例中,数据线的条数为偶数2m,其中第一数据线和第二数据线的条数可以均为m,通过设置m个开关单元,开关单元的两端分别与第一数据线和第二数据线连接,从而保证复位阶段数据线的复位效果。具体实施时,m个开关单元可以只设置在数据线的一端,也可以分别在数据线的两端设置一定数量的开关单元,本发明实施例对每个开关单元的具体位置不作限定。
在上一实施例中,数据线的数量为2m,开关单元的数量为m,这样设置时第1条数据线和第2m条数据线只与一条相邻的数据线连接,而第2条至第2m-1条数据线均与相邻的两侧的数据线连接,在未设置独立的复位信号线时,可能会导致复位差异。为了解决这一问题,可选的,像素电极包括虚设像素电极,数据线还包括与虚设像素电极连接的虚设数据线;在复位阶段,虚设数据线通过开关单元与第一数据线或第二数据线连接,且虚设数据线的驱动电压与对应连接的数据线的驱动电压不同。
其中,虚设像素电极和像素电极的结构相同,虚设像素电极对应区域的黑矩阵不设置开口,因此不会进行显示。虚设数据线与数据线的结构相同,其电路与显示区一致,而且按照对应极性写入像素电压,具体实施时,虚拟像素电极列的像素电压可以直接使用其余某列的数值,或直接写入一平均值。在某些实施例中,由于虚设像素电极位于非显示区,不会用于显示,还可以实现作为对位标记等功能。
示例性的,图8为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图。参考图8,图8示意性示出位于左侧和右侧的虚设像素电极列11a虚设像素电极列11b、虚设数据线33和虚设数据线34,虚设数据线33通过开关单元41与第一条数据线连接,虚设数据线34通过开关单元与最后一条数据线连接,且虚设数据线33和虚设数据线34的驱动电压分别与相邻的数据线的驱动电压极性相反,这样可以保证每条数据线都至少连接两个极性不同的数据线,保证复位效果。
可选的,继续参考图6,至少一条数据线30与两个开关单元41的对应连接,两个开关单元41分别位于数据线30的不同侧。例如某些实施例中,数据线的长度较长,由于数据线的电阻效应会导致数据线电荷释放较慢,通过在数据线30两端均设置开关单元40,可以提高电荷中和效率以及均匀性。或者进一步设置类似于图7的实施例,从而最大化提高数据线的复位效果。
在其他设置有虚设像素电极的实施例中,开关单元也可以设置于像素电极阵列的两侧,示例性的,图9为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图。参考图9,与图6类似,多个开关单元41分别设置在数据线的两侧。在另一实施例中,也可以设置类似于图7中开关单元41的设置方式,本发明实施例不作限定。
随着空间光调制器分辨率的提高,其扫描线和数据线的数量越来越多,当数据线的数量较少时,驱动芯片的输出端可以与数据线一一对应,当数据线的数量多时,可以利用多路选择器分时向不同的数据线加载驱动信号,从而减少驱动芯片输出端的数量,降低成本。其中多路选择器工作在显示阶段,本发明实施例的技术方案,要实现的是在复位阶段第一数据线和第二数据线的短接,也可以利用多路选择器。在某一实施例中,可选的,阵列基板还包括多个多路选择器,多路选择器包括至少两个开关;开关复用为开关单元。
示例性的,图10为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图。参考图10,以多路选择器包括两个开关为例,阵列基板包括多个多路选择器50,每个多路选择器包括第一开关51和第二开关52,其中第一开关51的第一端与第一数据线31连接,第二开关52的第一端与第二数据线32连接,第一开关51的第二端与第二开关52的第二端连接,第一开关51和第二开关52的控制端分别与对应的时序控制端(图10未示出)连接,在显示阶段,两个时序控制端控制第一开关51和第二开关52分时打开,从而写入对应的数据信号;在复位阶段,两个时序控制端分别控制第一开关51和第二开关52同时打开,从而使第一数据线31和第二数据线32短接,由于复位阶段和显示阶段分别位于不同的时间段内,因此多路选择器50中的开关可以复用为开关单元,只需要改变时序控制端的输出时序即可,无需设置单独连接第一数据线和第二数据线的开关单元,从而有利于简化阵列基板的结构。
上述实施例中,均以第一数据线和第二数据线相邻为例,其并不是对本发明实施例的限定,在其他实施例中,可选的,第一数据线和第二数据线不相邻。
可以理解的是,第一数据线和第二数据线不相邻指的是第一数据线和第二数据线之间间隔至少一条数据线,本实施例中均以相邻数据线的驱动电压极性相反为例,则第一数据线和第二数据线之间需要间隔偶数条数据线,可选的,在驱动像素电极时,同一帧画面中,相邻两条数据线加载的驱动电压不同;第一数据线和第二数据线之间间隔2n条数据线,n为正整数。
示例性的,图11为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图。参考图11,第一数据线31和第二数据线32间隔2条数据线,可选的,阵列基板还包括多个开关单元,第一数据线和第二数据线的数量均为p,开关单元的数量为p,其中p为大于或等于3的整数。在复位阶段,第一数据线31和第二数据线32通过开关单元41短接;在显示阶段,第一数据线31和第二数据线32断开,扫描线20逐行控制数据线30与对应的像素电极10导通,数据线30为像素电极10充电。
在另一实施例中,可以在像素电极阵列的两侧均设置开关单元。可选的,阵列基板还包括多个开关单元,第一数据线和第二数据线的数量均为p,开关单元的数量为2p,且设置于像素电极阵列的第一侧和第二侧的开关单元的数量均为p,p为大于或等于3的整数。
示例性的,图12为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图。参考图12,以第一数据线31和第二数据线32间隔2条数据线为例,本实施例与图11中的实施例不同的是,每条数据线的两端均设置有开关单元41,这样有利于提高电荷中和效率以及均匀性。
需要说明的是,当第一数据线和第二数据线不相邻时,其开关单元的设置位置可以与前述实施例中的设置方式类似,例如也可以分别在数据线两端沿行方向间隔设置开关单元,按需设计相应的虚设像素电极等,此处不再详述。
图13为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图。参考图13,可选的,本实施例提供的阵列基板还包括多个第一开关单元42、多个第二开关单元43、第一测试线61、第二测试线62和连接单元70;第一开关单元42的第一端与奇数列数据线连接,第二端与第一测试线61连接,第二开关单元43的第一端与偶数列数据线连接,第二端与第二测试线62连接,第一开关单元42和第二开关单元43的控制端均与控制信号端80连接;在复位阶段,第一测试线61和第二测试线62通过连接单元70连通,控制信号端80控制第一开关单元42和第二开关单元43导通;在显示阶段,扫描线20逐行控制数据线30与对应的像素电极10导通,数据线30为像素电极10充电,控制信号端80控制第一开关单元42和第二开关单元43关断。
本实施例中,第一开关单元42和第二开关单元43示意性的为同种类型的晶体管,因此可以用同一信号控制端80控制同时控制导通或关断,连接单元70用于在复位阶段使第一测试线61和第二测试线62短接,本发明实施例不对连接单元的类型进行限定。例如图14为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图。参考图14,在某一实施例中,连接单元可以包括线路板71,例如可以是柔性电路板FPC,线路板包括辅助连接线711;在复位阶段,第一测试线61和第二测试线62通过辅助连接线711电连接。图15为本发明实施例提供的又一种阵列基板的电路结构的等效电路示意图。参考图15,在另一实施例中,连接单元70可以包括第三开关单元72,第三开关单元72的第一端与第一测试线61连接,第二端与第二测试线62连接,当第三开关单元72和第一开关单元42的类型为相同类型晶体管时,第三开关单元72的控制端可以连接到信号控制端80(图15中未示出)。在复位阶段,第三开关单元72导通,第一测试线61和第二测试线62通过第三开关单元72电连接。
图13的实施例中,第一开关单元41与奇数列数据线连接,第二开关单元与偶数列数据线连接,还可以用于显示测试(VT测试)。继续参考图12,可选的,该阵列基板还包括第一显示测试端子91和第二显示测试端子92;第一显示测试端子91与第一测试线61连接,第二显示测试端子92与第二测试线62连接;控制信号端80复用为显示测试控制端;在奇数列的像素显示测试阶段,第一显示测试端子91输出第一显示测试信号,显示测试控制端控制第一开关单元42导通,第一显示测试信号通过第一测试线61传输至奇数列数据线;在偶数列的像素显示测试阶段,第二显示测试端子92输出第二显示测试信号,显示测试控制端控制第二开关单元43导通,第二显示测试信号通过第二测试线62传输至偶数列数据线,从而实现子像素的VT测试。本实施例将VT测试电路与复位电路复用,可以简化电路结构,降低工艺难度。
图16为本发明实施例提供的一种阵列基板的驱动方法的流程示意图,该驱动方法适用于上述实施例提供的任意一种阵列基板,参考图16,本实施例提供的驱动方法包括:
步骤S110、在复位阶段,第一数据线和第二数据线短接。
其中,第一数据线和第二数据线加载的驱动电压不同,具体实施时,第一数据线和第二数据线加载的驱动电压可以极性相反,第一数据线可以相邻或不相邻。
步骤S120、在显示阶段,第一数据线和第二数据线断开,扫描线逐行控制数据线与对应的像素电极导通,数据线为像素电极充电。
本发明实施例提供的阵列基板的驱动方法,通过将一帧画面的驱动过程分为复位阶段和显示阶段;在复位阶段,第一数据线和第二数据线短接,从而使第一数据线和第二数据线之间的电荷转移,加快复位速度;在显示阶段,第一数据线和第二数据线断开,扫描线逐行控制数据线与对应的像素电极导通,数据线为像素电极充电,实现各个子像素的驱动,解决空间光调制器全局像素电压复位时IC负载大、充电速度慢的问题。
本发明实施例还提供一种显示装置,包括上述实施例提供的任意一种阵列基板。
由于本发明实施例提供的显示装置包括上述实施例提供的任意一种阵列基板,具备与阵列基板相同或相应的技术效果,此处不再详述。其中,本发明实施例提供的显示装置可以为全息三维显示装置,阵列基板位于液晶空间光调制器内,也可以为液晶显示装置,例如手机、平板、可穿戴设备等,阵列基板位于液晶显示面板内。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (22)
1.一种阵列基板,其特征在于,包括:
多个阵列排布的像素电极;
多条沿阵列的行方向延伸、列方向排布的扫描线和多条沿所述列方向延伸、所述行方向排布的数据线;
所述数据线包括第一数据线和第二数据线,所述第一数据线和所述第二数据线在同一帧画面中加载的驱动电压不同;
一帧画面的驱动过程包括复位阶段和显示阶段;
在所述复位阶段,所述第一数据线和所述第二数据线短接;
在所述显示阶段,所述第一数据线和所述第二数据线断开,所述扫描线逐行控制所述数据线与对应的所述像素电极导通,所述数据线为所述像素电极充电。
2.根据权利要求1所述的阵列基板,其特征在于,同一帧画面中,所述第一数据线和所述第二数据线加载的驱动电压的极性相反。
3.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括多个开关单元,所述开关单元的第一端与所述第一数据线连接,所述开关单元的第二端与所述第二数据线连接,所述开关单元的控制端与开关信号端连接,所述开关信号端在所述复位阶段控制所述开关单元打开。
4.根据权利要求1或2所述的阵列基板,其特征在于,所述第一数据线和所述第二数据线相邻设置。
5.根据权利要求3所述的阵列基板,其特征在于,沿所述行方向,所述第一数据线和所述第二数据线交替设置;
至少k条连续相邻的所述第一数据线和所述第二数据线通过k-1个所述开关单元连接;其中k为大于或等于2的整数。
6.根据权利要求5所述的阵列基板,其特征在于,沿所述行方向,第2a个所述开关单元设置于像素电极阵列的第一侧,第2a+1个所述开关单元设置于所述像素电极阵列的第二侧;
其中,所述第一侧和所述第二侧为所述列方向上所述像素电极阵列相对的两侧,2a+1为小于k的正整数。
7.根据权利要求3所述的阵列基板,其特征在于,所述第一数据线和所述第二数据线的总数为m,所述开关单元的数量为2(m-1),且设置于像素电极阵列的第一侧和第二侧的开关单元的数量均为m-1,m为大于或等于2的整数。
8.根据权利要求3所述的阵列基板,其特征在于,所述第一数据线和所述第二数据线的总数为2m,所述开关单元的数量为m,m为大于或等于2的整数。
9.根据权利要求1或2所述的阵列基板,其特征在于,所述第一数据线和所述第二数据线不相邻。
10.根据权利要求9所述的阵列基板,其特征在于,在驱动所述像素电极时,同一帧画面中,相邻两条所述数据线加载的驱动电压不同;
所述第一数据线和所述第二数据线之间间隔2n条数据线,n为正整数。
11.根据权利要求10所述的阵列基板,其特征在于,所述阵列基板还包括多个开关单元,所述第一数据线和所述第二数据线的数量均为p,所述开关单元的数量为p,其中p为大于或等于3的整数。
12.根据权利要求3所述的阵列基板,其特征在于,至少一条所述数据线与两个所述开关单元的对应连接,两个所述开关单元分别位于所述数据线的不同侧。
13.根据权利要求10所述的阵列基板,其特征在于,所述阵列基板还包括多个开关单元,所述第一数据线和所述第二数据线的数量均为p,所述开关单元的数量为2p,且设置于像素电极阵列的第一侧和第二侧的开关单元的数量均为p,p为大于或等于3的整数。
14.根据权利要求3所述的阵列基板,其特征在于,所述像素电极包括虚设像素电极,所述数据线还包括与所述虚设像素电极连接的虚设数据线;
在所述复位阶段,所述虚设数据线通过所述开关单元与所述第一数据线或所述第二数据线连接,且所述虚设数据线的驱动电压与对应连接的数据线的驱动电压不同。
15.根据权利要求3所述的阵列基板,其特征在于,所述开关单元包括同种类型的晶体管,所述开关单元的控制端通过同一信号线连接至所述开关信号端。
16.根据权利要求3所述的阵列基板,其特征在于,还包括多个多路选择器,所述多路选择器包括至少两个开关;
所述开关复用为所述开关单元。
17.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括多个第一开关单元、多个第二开关单元、第一测试线、第二测试线和连接单元;
所述第一开关单元的第一端与奇数列数据线连接,第二端与所述第一测试线连接,所述第二开关单元的第一端与偶数列数据线连接,第二端与所述第二测试线连接,所述第一开关单元和所述第二开关单元的控制端均与控制信号端连接;
在所述复位阶段,所述第一测试线和所述第二测试线通过所述连接单元连通,所述控制信号端控制所述第一开关单元和所述第二开关单元导通;
在所述显示阶段,所述扫描线逐行控制所述数据线与对应的所述像素电极导通,所述数据线为所述像素电极充电,所述控制信号端控制所述第一开关单元和所述第二开关单元关断。
18.根据权利要求17所述的阵列基板,其特征在于,还包括第一显示测试端子和第二显示测试端子;
所述第一显示测试端子与所述第一测试线连接,所述第二显示测试端子与所述第二测试线连接;
所述控制信号端复用为显示测试控制端;
在奇数列的像素显示测试阶段,所述第一显示测试端子输出第一显示测试信号,所述显示测试控制端控制所述第一开关单元导通,所述第一显示测试信号通过所述第一测试线传输至奇数列数据线;
在偶数列的像素显示测试阶段,所述第二显示测试端子输出第二显示测试信号,所述显示测试控制端控制所述第二开关单元导通,所述第二显示测试信号通过所述第二测试线传输至偶数列数据线。
19.根据权利要求17所述的阵列基板,其特征在于,所述连接单元包括线路板,所述线路板包括辅助连接线;
在所述复位阶段,所述第一测试线和所述第二测试线通过所述辅助连接线电连接。
20.根据权利要求17所述的阵列基板,其特征在于,所述连接单元包括第三开关单元,在所述复位阶段,所述第三开关单元导通,所述第一测试线和所述第二测试线通过所述第三开关单元电连接。
21.一种阵列基板的驱动方法,其特征在于,适用于权利要求1~20任一所述的阵列基板,所述驱动方法包括:
在复位阶段,第一数据线和第二数据线短接;
在显示阶段,所述第一数据线和所述第二数据线断开,所述扫描线逐行控制所述数据线与对应的所述像素电极导通,所述数据线为所述像素电极充电。
22.一种显示装置,其特征在于,包括权利要求1~20任一所述的阵列基板。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111168847.7A CN113867061A (zh) | 2021-09-30 | 2021-09-30 | 一种阵列基板、阵列基板的驱动方法及显示装置 |
US17/682,493 US11782321B2 (en) | 2021-09-30 | 2022-02-28 | Array substrate, driving method of array substrate, and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111168847.7A CN113867061A (zh) | 2021-09-30 | 2021-09-30 | 一种阵列基板、阵列基板的驱动方法及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113867061A true CN113867061A (zh) | 2021-12-31 |
Family
ID=79001655
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111168847.7A Pending CN113867061A (zh) | 2021-09-30 | 2021-09-30 | 一种阵列基板、阵列基板的驱动方法及显示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11782321B2 (zh) |
CN (1) | CN113867061A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023206371A1 (zh) * | 2022-04-29 | 2023-11-02 | 京东方科技集团股份有限公司 | 显示面板、显示装置和驱动方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5528256A (en) * | 1994-08-16 | 1996-06-18 | Vivid Semiconductor, Inc. | Power-saving circuit and method for driving liquid crystal display |
CN1547731A (zh) * | 2002-03-29 | 2004-11-17 | ���µ�����ҵ��ʽ���� | 液晶显示装置 |
CN1920624A (zh) * | 2005-08-23 | 2007-02-28 | Lg.菲利浦Lcd株式会社 | 液晶显示器件及其驱动方法 |
CN104616619A (zh) * | 2014-12-26 | 2015-05-13 | 上海天马有机发光显示技术有限公司 | 阵列基板、显示面板及显示装置 |
CN107561752A (zh) * | 2017-09-28 | 2018-01-09 | 上海天马微电子有限公司 | 一种阵列基板、其驱动方法及显示面板 |
CN108133693A (zh) * | 2018-01-03 | 2018-06-08 | 厦门天马微电子有限公司 | 显示面板、驱动方法及显示装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100849214B1 (ko) * | 2007-01-16 | 2008-07-31 | 삼성전자주식회사 | 차지 쉐어시 전력 소모를 줄일 수 있는 데이터 드라이버장치 및 디스플레이 장치 |
CN106324926B (zh) | 2016-10-27 | 2019-04-09 | 厦门天马微电子有限公司 | 一种阵列基板、显示面板及显示装置 |
CN109785808B (zh) * | 2018-12-28 | 2020-10-27 | 惠科股份有限公司 | 显示面板及其控制方法、控制装置、控制设备 |
CN112837649B (zh) * | 2019-11-01 | 2022-10-11 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板、显示装置 |
CN111679527B (zh) | 2020-06-30 | 2023-04-21 | 上海天马微电子有限公司 | 阵列基板及其驱动方法、显示装置 |
-
2021
- 2021-09-30 CN CN202111168847.7A patent/CN113867061A/zh active Pending
-
2022
- 2022-02-28 US US17/682,493 patent/US11782321B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5528256A (en) * | 1994-08-16 | 1996-06-18 | Vivid Semiconductor, Inc. | Power-saving circuit and method for driving liquid crystal display |
CN1547731A (zh) * | 2002-03-29 | 2004-11-17 | ���µ�����ҵ��ʽ���� | 液晶显示装置 |
CN1920624A (zh) * | 2005-08-23 | 2007-02-28 | Lg.菲利浦Lcd株式会社 | 液晶显示器件及其驱动方法 |
CN104616619A (zh) * | 2014-12-26 | 2015-05-13 | 上海天马有机发光显示技术有限公司 | 阵列基板、显示面板及显示装置 |
CN107561752A (zh) * | 2017-09-28 | 2018-01-09 | 上海天马微电子有限公司 | 一种阵列基板、其驱动方法及显示面板 |
CN108133693A (zh) * | 2018-01-03 | 2018-06-08 | 厦门天马微电子有限公司 | 显示面板、驱动方法及显示装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023206371A1 (zh) * | 2022-04-29 | 2023-11-02 | 京东方科技集团股份有限公司 | 显示面板、显示装置和驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
US11782321B2 (en) | 2023-10-10 |
US20220236615A1 (en) | 2022-07-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100326909B1 (ko) | 액정표시장치의 구동방법 | |
KR100272873B1 (ko) | 신호선구동회로를감소시킨엑티브매트릭스표시시스템 | |
CN102341744B (zh) | 立体显示装置 | |
US20080284758A1 (en) | Liquid crystal display and method of driving the same | |
CN101241282B (zh) | 液晶显示面板及具有所述液晶显示面板的液晶显示装置 | |
JP3525018B2 (ja) | アクティブマトリックス型液晶表示装置 | |
CN111142298B (zh) | 阵列基板及显示装置 | |
CN108133693B (zh) | 显示面板、驱动方法及显示装置 | |
CN111243441B (zh) | 显示面板及其驱动方法、显示装置 | |
CN106652967B (zh) | 显示面板、显示装置和应用于显示面板的驱动方法 | |
TW201337891A (zh) | 顯示器裝置,驅動顯示器裝置之方法,及電子設備 | |
CN101447176A (zh) | 电光装置 | |
JP2012049645A (ja) | 電気光学装置および電子機器 | |
US20130307839A1 (en) | Liquid crystal display device having drive circuits with master/slave control | |
US20050195150A1 (en) | Display panel and display device | |
CN113470559B (zh) | 驱动电路、驱动方法、显示面板及装置 | |
CN113867061A (zh) | 一种阵列基板、阵列基板的驱动方法及显示装置 | |
CN108873531B (zh) | 阵列基板及其驱动方法、液晶显示装置 | |
CN113889047A (zh) | 液晶显示面板的驱动方法、显示装置和电子设备 | |
CN104395952A (zh) | 液晶显示装置及该液晶显示装置的驱动方法 | |
JP2004258485A (ja) | 電気光学装置、電気光学装置の極性反転駆動方法および電子機器 | |
JPH06308454A (ja) | 液晶表示装置 | |
CN114170983B (zh) | 显示装置、显示驱动方法及电子设备 | |
US20220404681A1 (en) | Beam deflector, method for operating the beam deflector and eye tracking device based on the beam deflector | |
CN114609814B (zh) | 显示面板及其驱动方法和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |