CN113784539B - 一种pcb贴片接收头工艺 - Google Patents

一种pcb贴片接收头工艺 Download PDF

Info

Publication number
CN113784539B
CN113784539B CN202111052218.8A CN202111052218A CN113784539B CN 113784539 B CN113784539 B CN 113784539B CN 202111052218 A CN202111052218 A CN 202111052218A CN 113784539 B CN113784539 B CN 113784539B
Authority
CN
China
Prior art keywords
shielding cover
pcb
shielding
product
row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111052218.8A
Other languages
English (en)
Other versions
CN113784539A (zh
Inventor
马祥利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Honglitai Photoelectricity Co ltd
Original Assignee
Shenzhen Honglitai Photoelectricity Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Honglitai Photoelectricity Co ltd filed Critical Shenzhen Honglitai Photoelectricity Co ltd
Priority to CN202111052218.8A priority Critical patent/CN113784539B/zh
Publication of CN113784539A publication Critical patent/CN113784539A/zh
Application granted granted Critical
Publication of CN113784539B publication Critical patent/CN113784539B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/301Assembling printed circuits with electric components, e.g. with resistor by means of a mounting structure
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/04Mounting of components, e.g. of leadless components

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

本发明公开了一种PCB贴片接收头工艺,其生产方法包括如下步骤:固晶、烘烤、焊线、屏蔽盖与屏蔽盖折弯、压模、烘烤、切割、测试以及编带。该PCB贴片接收头工艺,多排多列屏蔽盖采用一体式多排多列设计,与传统单个折弯屏蔽盖相比产品精度要求更高,产品一致性更好,且成本更低;屏蔽盖固定不采用点胶固定式,屏蔽盖设计采用两边折弯成定位柱,而定位柱与PCB表面接触处采用表面镀层与PCB引脚接地,且屏蔽盖上方使用定位针压住,使屏蔽盖与PCB完全接触;PCB多排多列式设计,且PCB上同样加盖多排多列式屏蔽盖支架,两者采用定位孔重叠并通过定位针进行定位,使PCB与屏蔽盖支架完美重合,工序更简便,更能节省原物料及成本。

Description

一种PCB贴片接收头工艺
技术领域
本发明涉及红外线接收装置领域,具体为一种PCB贴片接收头工艺。
背景技术
红外接收头目前大多为直插式,为了提高产品的抗光干扰能力和接收距离,一般均采用内植屏蔽或外植铁壳方式,而市场上已有贴片接收头均为SOP封装(SmallOut-LinePackage小外形封装)方式,且为了提高产品抗光干扰能力和接收距离,也采用内植屏蔽方式和外植铁壳方式。
随着智能时代的到来,产品要求越来越智能化、产品尺寸要求越来越小、性能要求越来越高、生产作业要求越来越自动化,为适应市场需求,特开发此种节省成本式贴片接收头。
发明内容
本发明为了弥补市场空白,提供了一种PCB贴片接收头工艺。
本发明的目的在于提供一种PCB贴片接收头工艺,以解决上述背景技术中提出的问题。
为实现上述目的,本发明提供如下技术方案:一种PCB贴片接收头工艺,其生产方法包括如下步骤:固晶、烘烤、焊线、屏蔽盖与屏蔽盖折弯、压模、烘烤、切割、测试以及编带:
步骤A.固晶:采用全自动固晶机,将含银量85%的银胶点在PCB电路上,并将晶圆固在银胶上,要求产品精度在±0.025m以内;
步骤B.烘烤:将已固好晶之产品放置于165±5度的烤箱内,烘烤时间1.5~2小时,将银胶完全固化,使晶圆与PCB电路导通;
步骤C.焊线:采用全自动焊线机,将晶圆上电极与PCB电路进行导通,焊线精度要求±0.025mm以内;
步骤D.屏蔽盖与屏蔽盖折弯:采用自动冲压机与冲压模具,产品精度要求在±0.02mm以内;
步骤E.压模:将固晶、焊线好之PCB与折弯好之屏蔽盖置入压模机(压模机温度160±5度),合模后将胶饼放压模个压模,胶饼在模具内25秒~30秒完成液态注进,并且在180±20秒内固化完全,然后自动脱模;
步骤F.烘烤:将已脱模之产品放入150±5度的烤箱内6±1小时进行固化,将环氧树脂完全固化;
步骤G.切割:将已固化之产品放入自动切割机内进行切割,要求切割精度在0.0002mm以内;
步骤H.测试:将已切割完成之产品放入自动测试机内进行各项参数测试分BIN;
步骤I.编带:对测试完成之产品分BIN级进行自动编带。
进一步的,步骤D中的屏蔽盖与屏蔽盖折弯阶段,包括多排多列屏蔽盖,所述多排多列屏蔽盖包括外支架和屏蔽盖单体,且外支架内部均匀设置有多组屏蔽盖单体,相邻两组屏蔽盖单体连接在一起,同时相邻两组屏蔽盖单体之间的距离一致,同时多排多列屏蔽盖底部覆盖有PCB板。
进一步的,所述PCB板是由板体和定位孔两部分组成,定位孔在板体的表面均匀设置为六组,PCB板通过其上的定位孔与多排多列屏蔽盖上的外支架进行重叠定位。
进一步的,所述步骤E中的压模阶段,压模模具的工作温度在150-160℃之间,环氧树脂胶饼注进时间在30S以内产完成,压模模具内部物料的成型时间为200s-220s之间。
与现有技术相比,本发明的有益效果是:
1.屏蔽盖采用一体式多排多列设计,与传统单个折弯屏蔽盖相比产品精度要求更高,产品一致性更好,产品尺寸更小,且成本更低;
2.PCB多排多列式设计,且PCB上同样加盖多排多列式屏蔽盖支架,两者采用定位孔重叠并通过定位针进行定位,使PCB与屏蔽盖支架完美重合,工序更简便,使产品尺寸更小,精度更高,成本更低,且生产过程更简便。
3.屏蔽盖固定不采用点胶或卡位固定式,屏蔽盖设计采用两边折弯成定位柱,而定位柱与PCB表面接触处采用表面镀层与PCB引脚接地,且屏蔽盖上方使用定位针压住,使屏蔽盖与PCB全完接触;简化屏蔽盖接地方式,不需要点胶或屏蔽卡位固定方式同样实际屏蔽盖与接地线导通。
4.接收头采用PCB切割的贴片方式,彻底解决现贴片接收头支架折弯式,在产品封装完成后,再行弯脚造成因弯脚内应力或拉力产生的不良的问题,此方式不会对产品后续电性能造成任何不良影响;
5.因接收头IC表面电路易受外界强光干扰接收和放大信号,现接收头均需在IC表面采用内置铁壳和外加铁壳的方式进行屏蔽光干扰,本方案将屏蔽盖置于晶圆和IC表面工艺,能更有效对IC进行干扰屏蔽;
6.本装置上方采用环氧树脂封装成圆形或椭圆形聚光封装,且环氧树脂内加屏蔽可见光透红外色剂,能有效提升产品抗干扰能力和产品的灵敏度及接收能力。
附图说明
图1为本发明结构的多排多列排列屏蔽盖展开图;
图2为本发明结构的多排多列屏蔽盖折弯后一体图;
图3为本发明结构的单个屏蔽盖展开图;
图4为本发明结构的单个屏蔽盖折弯后示意图;
图5为本发明结构的图4的左侧视图;
图6为本发明结构的图4的右侧视图;
图7为本发明结构的图4的剖面示意图;
图8为本发明结构的PCB产品设计图;
图9为本发明结构的压模成品图;
图10为本发明结构的单个产品示意图;
图11为本发明结构的图10的侧视图;
图12为本发明结构的图10的俯视图。
图中:1、多排多列屏蔽盖;11、外支架;12、屏蔽盖单体;2、PCB板;21、板体;22、定位孔。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
具体实施方式一:请参阅图1-12,本发明提供一种技术方案:一种PCB贴片接收头工艺,其生产方法包括如下步骤:固晶、烘烤、焊线、屏蔽盖与屏蔽盖折弯、压模、烘烤、切割、测试以及编带:
步骤A.固晶:采用全自动固晶机,将含银量85%的银胶点在PCB电路上,并将晶圆固在银胶上,要求产品精度在±0.025m以内;
步骤B.烘烤:将已固好晶之产品放置于165±5度的烤箱内,烘烤时间1.5~2小时,将银胶完全固化,使晶圆与PCB电路导通;
步骤C.焊线:采用全自动焊线机,将晶圆上电极与PCB电路进行导通,焊线精度要求±0.025mm以内;
步骤D.屏蔽盖与屏蔽盖折弯:采用自动冲压机与冲压模具,产品精度要求在±0.02mm以内;
步骤E.压模:将固晶、焊线好之PCB与折弯好之屏蔽盖置入压模机(压模机温度160±5度),合模后将胶饼放压模个压模,胶饼在模具内25秒~30秒完成液态注进,并且在180±20秒内固化完全,然后自动脱模;
步骤F.烘烤:将已脱模之产品放入150±5度的烤箱内6±1小时进行固化,将环氧树脂完全固化;
步骤G.切割:将已固化之产品放入自动切割机内进行切割,要求切割精度在0.0002mm以内;
步骤H.测试:将已切割完成之产品放入自动测试机内进行各项参数测试分BIN;
步骤I.编带:对测试完成之产品分BIN级进行自动编带。
多排多列屏蔽盖1采用全新工艺设计,设计成多排连体式,最大限度减少浪费,且多排多列屏蔽盖1采用一体折弯式,产品一体成型。
具体实施方式二:本实施方式为具体实施方式一的进一步限定,步骤D中的屏蔽盖与屏蔽盖折弯阶段,包括多排多列屏蔽盖1,多排多列屏蔽盖1包括外支架11和屏蔽盖单体12,且外支架11内部均匀设置有多组屏蔽盖单体12,相邻两组屏蔽盖单体12连接在一起,同时相邻两组屏蔽盖单体12之间的距离一致,同时多排多列屏蔽盖1底部覆盖有PCB板2。
如图1-7所示:多排多列屏蔽盖1采用支架连体式设计,多排多列屏蔽盖1间隙最小化设计,使相同面积上屏蔽盖单体12的数量最多,且相邻两组屏蔽盖单体12之间通过连杆进行连接,使多排多列屏蔽盖1整体不会发生移位或偏移;屏蔽盖两边采用弯折定位,能更好的控制屏蔽盖的一致性,同时屏蔽盖边采用圆孔定位设计,使产品在后续工艺作业中定位更精准。
具体实施方式三:本实施方式为具体实施方式二的进一步限定,PCB板2是由板体21和定位孔22两部分组成,定位孔22在板体21的表面均匀设置为六组,PCB板2通过其上的定位孔22与多排多列屏蔽盖1上的外支架11进行重叠定位。
如图8所示:PCB板2设计采用与屏蔽盖同排同列同间距方式进行排列,且PCB板2上设有六组定位孔22与屏蔽盖支架进行重叠定位,产品精度可以有效保证,同时大幅提高生产作业效率和产品的生产操作性。
具体实施方式四:本实施方式为具体实施方式一的进一步限定,步骤E中的压模阶段,压模模具的工作温度在150-160℃之间,环氧树脂胶饼注进时间在30S以内产完成,压模模具内部物料的成型时间为200s-220s之间。
如图9所示:压模设计在模具上采用特别设计,为使多排多列屏蔽盖1与PCB板2能有效接合,第一:屏蔽盖两边采用折弯定位与支撑设计,第一:PCB板2表面与屏蔽盖两边定位柱处均有接地镀层,使屏蔽盖与PCB板2的接合处能有效导通,第三:为防止屏蔽盖轻微变形或压模时胶的冲力导致屏蔽盖浮起导至两边定位柱与PCB板2不能有效导通,在模具上方每个材料屏蔽盖连接处加一突出0.3mm定位柱,在合模时将屏蔽盖定位柱有效压贴在PCB板2上。
具体实施方式五:本实施方式为具体实施方式一的进一步限定,步骤F中的切割阶段,采用高精度晶圆切割机,产品切割精度在0.02mm以内。
尽管已经示出和描述了本发明的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本发明的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本发明的范围由所附权利要求及其等同物限定。

Claims (3)

1.一种PCB贴片接收头工艺,其生产方法包括如下步骤:固晶、烘烤、焊线、屏蔽盖与屏蔽盖折弯、压模、烘烤、切割、测试以及编带,其特征在于:
步骤A.固晶:采用全自动固晶机,将含银量85%的银胶点在PCB电路上,并将晶圆固在银胶上,要求产品精度在±0.025m以内;
步骤B.烘烤:将已固好晶之产品放置于165±5度的烤箱内,烘烤时间1.5~2小时,将银胶完全固化,使晶圆与PCB电路导通;
步骤C.焊线:采用全自动焊线机,将晶圆上电极与PCB电路进行导通,焊线精度要求±0.025mm以内;
步骤D.屏蔽盖与屏蔽盖折弯:采用自动冲压机与冲压模具,产品精度要求在±0.02mm以内;
步骤E.压模:将固晶、焊线好之PCB与折弯好之屏蔽盖置入压模机(压模机温度160±5度),合模后将胶饼放压模个压模,胶饼在模具内25秒~30秒完成液态注进,并且在180±20秒内固化完全,然后自动脱模;
步骤F.烘烤:将已脱模之产品放入150±5度的烤箱内6±1小时进行固化,将环氧树脂完全固化;
步骤G.切割:将已固化之产品放入自动切割机内进行切割,要求切割精度在0.0002mm以内;
步骤H.测试:将已切割完成之产品放入自动测试机内进行各项参数测试分BIN;
步骤I.编带:对测试完成之产品分BIN级进行自动编带;
步骤D中的屏蔽盖与屏蔽盖折弯阶段,包括多排多列屏蔽盖(1),所述多排多列屏蔽盖(1)包括外支架(11)和屏蔽盖单体(12),且外支架(11)内部均匀设置有多组屏蔽盖单体(12),相邻两组屏蔽盖单体(12)连接在一起,同时相邻两组屏蔽盖单体(12)之间的距离一致,同时多排多列屏蔽盖(1)底部覆盖有PCB板(2);
屏蔽盖单体(12)采用两边折弯成定位柱,定位柱与PCB表面接触处采用表面镀层与PCB引脚接地;
所述PCB板(2)是由板体(21)和定位孔(22)两部分组成,定位孔(22)在板体(21)的表面均匀设置为六组,PCB板(2)通过其上的定位孔(22)与多排多列屏蔽盖(1)上的外支架(11)进行重叠定位。
2.根据权利要求1所述的一种PCB贴片接收头工艺,其特征在于:所述步骤E中的压模阶段,压模模具的工作温度在150-160℃之间,环氧树脂胶饼注进时间在30S以内产完成,压模模具内部物料的成型时间为160s-200s之间。
3.根据权利要求1所述的一种PCB贴片接收头工艺,其特征在于:所述步骤F中的切割阶段,采用高精度晶圆切割机,产品切割精度在0.02mm以内。
CN202111052218.8A 2021-09-08 2021-09-08 一种pcb贴片接收头工艺 Active CN113784539B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111052218.8A CN113784539B (zh) 2021-09-08 2021-09-08 一种pcb贴片接收头工艺

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111052218.8A CN113784539B (zh) 2021-09-08 2021-09-08 一种pcb贴片接收头工艺

Publications (2)

Publication Number Publication Date
CN113784539A CN113784539A (zh) 2021-12-10
CN113784539B true CN113784539B (zh) 2023-06-23

Family

ID=78841929

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111052218.8A Active CN113784539B (zh) 2021-09-08 2021-09-08 一种pcb贴片接收头工艺

Country Status (1)

Country Link
CN (1) CN113784539B (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070051877A1 (en) * 2005-09-06 2007-03-08 Fuji Xerox Co., Ltd. Optical transmitter-receiver, optical transmitter-receiver module, and optical communication device
JP5505735B2 (ja) * 2011-09-22 2014-05-28 復盛精密工業股▲ふん▼有限公司 発光ダイオードの支持フレーム構造およびその製作方法(二)
TWI554196B (zh) * 2013-07-31 2016-10-11 環旭電子股份有限公司 電子封裝模組及其製造方法
CN207149542U (zh) * 2017-09-20 2018-03-27 深圳市鸿利泰光电科技有限公司 一种一体化贴片式红外线接收头
CN108598072A (zh) * 2018-07-02 2018-09-28 江西科技师范大学 一种基于一体化支架的uv-led光源模块制备方法
CN112510111A (zh) * 2020-10-12 2021-03-16 深圳市诚强光电数码有限公司 光电传感器感应对管生产工艺

Also Published As

Publication number Publication date
CN113784539A (zh) 2021-12-10

Similar Documents

Publication Publication Date Title
EP0853337B1 (en) Method for manufacturing semiconductor device
CN103887407B (zh) 一种微型贴片发光二极管及其生产工艺
KR100681772B1 (ko) 반도체 시험 방법 및 반도체 시험 장치
CN102062323A (zh) Led灯条和led灯的制造方法
CN104124216A (zh) 一种基板片式载体csp封装件及其制造方法
CN113784539B (zh) 一种pcb贴片接收头工艺
CN100338768C (zh) 引线框及用此引线框的半导体器件及其制造方法
CN1220254C (zh) 半导体器件的制造方法和用于制造半导体器件的设备
CN106252486A (zh) 一种led贴片灯的制作方法
US5672550A (en) Method of encapsulating semiconductor devices using a lead frame with resin tablets arranged on lead frame
US8278145B2 (en) Method for packaging semiconductor device
JP2011040625A (ja) 半導体装置の製造方法
CN108336053A (zh) 封装器件和封装器件的制造方法
CN209626213U (zh) 一种显示屏用贴片led支架结构
CN111863765A (zh) 一种dfn或qfn引线框架及其制造方法
CN110931449A (zh) 电源模块封装结构及电源模块的封装方法
CN101740404B (zh) 一种半导体封装件的结构以及其制法
CN216528883U (zh) 一种多圈框架结构
CN219106192U (zh) 全覆式Chip LED器件
CN216354122U (zh) 贴片二极管框架烧结定位治具
CN204348709U (zh) 一种微型智能卡
CN218069835U (zh) 一种半导体封装结构
CN109041450A (zh) 一种带倒装芯片的数码管的加工方法
US20230275008A1 (en) Semiconductor package with overlapping leads and die pad
CN111403299A (zh) 一种微型化封测方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant