CN113744780A - 一种多值存储器的校准电路、校准方法和编程方法 - Google Patents

一种多值存储器的校准电路、校准方法和编程方法 Download PDF

Info

Publication number
CN113744780A
CN113744780A CN202111045880.0A CN202111045880A CN113744780A CN 113744780 A CN113744780 A CN 113744780A CN 202111045880 A CN202111045880 A CN 202111045880A CN 113744780 A CN113744780 A CN 113744780A
Authority
CN
China
Prior art keywords
resistance value
memory
programming
calibration
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111045880.0A
Other languages
English (en)
Other versions
CN113744780B (zh
Inventor
沈灵
严慧婕
任永旭
蒋宇
温建新
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai IC R&D Center Co Ltd
Shanghai IC Equipment Material Industry Innovation Center Co Ltd
Original Assignee
Shanghai IC R&D Center Co Ltd
Shanghai IC Equipment Material Industry Innovation Center Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai IC R&D Center Co Ltd, Shanghai IC Equipment Material Industry Innovation Center Co Ltd filed Critical Shanghai IC R&D Center Co Ltd
Priority to CN202111045880.0A priority Critical patent/CN113744780B/zh
Publication of CN113744780A publication Critical patent/CN113744780A/zh
Application granted granted Critical
Publication of CN113744780B publication Critical patent/CN113744780B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods

Landscapes

  • Read Only Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

本发明提供的一种多值存储器的校准电路、校准方法和编程方法。校准电路包括多值存储器、参考可变电阻、灵敏放大器、编程开关、读开关、电流通路模块、逻辑控制模块和非易失性存储器,灵敏放大器包括第一输入端、第二输入端和输出端;多值存储器的一端与编程开关连接,另一端与灵敏放大器的第一输入端连接,多值存储器的一端还与读开关连接;编程开关与读开关并联;参考可变电阻的一端与编程开关连接,另一端与灵敏放大器的第二输入端连接。利用校准电路确定各阻值对应的校准结果,校准结果即过冲阻值,在写入数据的时候,可以将参考可变电阻的阻值减去对应的过冲阻值作为目标编程阻值,这样可以消除多值存储器在编程模式下存在过冲阻值的问题。

Description

一种多值存储器的校准电路、校准方法和编程方法
技术领域
本发明涉及存储器领域,特别涉及一种多值存储器的校准电路、校准方法和编程方法。
背景技术
典型的存储器如相变存储器、阻变存储器等,主要是通过调整器件的阻值来存储和记录数据。近些年来,通过对这类阻变式的存储器进行研究,在原有的高低阻值区间内,已经逐渐开发出了可以控制调节产生多个阻值的技术,这就意味着这类新型存储器可以从原有的单值存储转变为多值存储。新型存储器相比于传统的存储器,在存储信息的方式上存在一些差异。
因此,如何通过合理的外围电路设计,从而使存储器拥有多值写入和读出的能力,也是一个需要研究的方向。在传统的设计方法中,会默认存储器具有良好的写入线性特性,如图1所示,在进行写入时,默认在器件上加载的电学时间长度t与阻值的变化是基本成线性变化,多值存储器的阻值范围为RL~RH。那么,在写入时,只要控制固定的时间,就可以得到期望的阻值。因为存储器的线性度较好,读出的电路也比较简单。但是,新型存储器在制造过程中,因为材料特性不可控,也可能出现写入线性特性比较差的情形,如图2所示。在图2所示的情况下,再通过控制通电时间去得到电阻变化,相邻电阻之间的阻值的间隔是不相等的,这样会导致读出时判断存储阻值非常困难。
为了使得每一个阻值的间隔相等,一种可行的方法是引入参考可变电阻R,参考图3所示,参考可变电阻R的变化间隔相等,每一次将参考可变电阻R设置为目标编程阻值,那么通过灵敏放大器SA比较后,多值存储器RMemory的阻值也是目标编程阻值,并且多值存储器RMemory相邻阻值之间的间隔阻值是相等的。但是实际上,因为灵敏放大器自身的延迟(tSA),以及反馈线路的延迟(tD),会造成编程时间的“过冲”,导致存储器电阻会超过目标编程阻值。如图3和图4所示,原本在tM时刻得到的电阻RM,因为延迟(tSA+tD)的原因,关断编程开关需要到tM1时刻,此时多值存储器电阻已经变化成为RM1,RM1与RM存在差值(差值可以称为过冲阻值),其中,tM1-tM=tSA+tD。因此,需要额外的校准电路来消除过冲阻值。
发明内容
本发明提供了一种多值存储器的校准电路、校准方法和编程方法,以解决多值存储器在编程模式下存在过冲阻值的技术问题。
为解决上述技术问题,本发明提供了一种多值存储器的校准电路,所述校准电路包括多值存储器、参考可变电阻、灵敏放大器、编程开关、读开关、电流通路模块、逻辑控制模块和非易失性存储器,所述灵敏放大器包括第一输入端、第二输入端和输出端;
所述多值存储器的一端与所述编程开关连接,另一端与所述灵敏放大器的第一输入端连接,所述多值存储器的一端还与所述读开关连接;
所述编程开关与所述读开关并联,所述编程开关用于开启或关闭所述多值存储器和所述参考可变电阻的编程模式,所述读开关用于开启或关闭所述多值存储器和所述参考可变电阻的读模式;
所述参考可变电阻的一端与所述编程开关连接,另一端与所述灵敏放大器的第二输入端连接,所述参考可变电阻的一端还与所述读开关连接;
所述灵敏放大器的第一输入端和第二输入端分别与所述电流通路模块连接,所述电流通路模块用于控制和调节所述灵敏放大器的输入信号;所述灵敏放大器的输出端与所述逻辑控制模块连接;
所述逻辑控制模块用于控制所述编程开关和所述读开关的开合状态;
所述逻辑控制模块与所述非易失性存储器连接,所述非易失性存储器用于存储校准结果。
可选的,所述多值存储器能够存储N位数据,所述N为大于或等于2的整数,所述多值存储器的阻值范围为RL~RH,所述多值存储器的阻值范围被均分为2N-1个间隔,每个间隔的阻值为Rint,所述Rint=(RH-RL)/(2N-1)。
可选的,所述参考可变电阻的阻值范围为(RL-Rint)~(RH+Rint),所述参考可变电阻的阻值范围被均分为(2N-1)*(2M-1)+2*(2M-1)个间隔,所述M为大于或等于1的整数,每个间隔的阻值为Rint_v,所述Rint_v=(RH-RL)/((2N-1)*(2M-1)+2*(2M-1))。
可选的,所述逻辑控制模块中存储有预设的校准程序,所述预设的校准程序中包括编程使能信号,所述编程使能信号和所述灵敏放大器的输出信号分别输入同一个与逻辑模块中,所述与逻辑模块的输出信号用于控制所述编程开关的开合状态。
可选的,所述电流通路模块包括第一MOS管和第二MOS管;所述第一MOS管的栅极和所述第二MOS管的栅极用于输入预设的控制信号,所述第一MOS管的漏极与所述多值存储器的另一端连接,所述第一MOS管的源极与所述第二MOS管的源极连接,所述第二MOS管的漏极与所述参考可变电阻的另一端连接。
本发明还提供了一种多值存储器的校准方法,所述校准方法利用上述任一项所述的一种多值存储器的校准电路进行校准,所述校准方法包括以下步骤:
S1、将所述参考可变电阻的阻值设置为第一阻值;
S2、闭合所述编程开关,断开所述读开关,使所述校准电路进入编程模式;
S3、以所述第一阻值为目标编程阻值,对所述多值存储器进行编程操作,使所述多值存储器的阻值变为第二阻值,所述第二阻值大于所述第一阻值;
S4、断开所述编程开关,闭合所述读开关,使所述校准电路进入读模式;
S5、将所述参考可变电阻当前的阻值增加一个间隔阻值得到增加后的阻值;
S6、判断所述增加后的阻值是否小于所述第二阻值,如果是,则返回至步骤S5;如果否,则执行S7;
S7、将所述增加后的阻值与所述第一阻值之间的差值作为所述第一阻值对应的校准结果,并存储所述第一阻值和所述校准结果之间的对应关系。
可选的,所述第一阻值等于RL+Rint,其中,所述RL为所述多值存储器的最小阻值,所述Rint为所述多值存储器每个间隔的阻值。
可选的,步骤S7之后还包括以下步骤:
S8、将所述参考可变电阻的当前阻值增加Rint并作为更新后的第一阻值;
S9、重复步骤S2~S7,得到更新后的第一阻值对应的校准结果;
S10、重复步骤S8~S9,直到计算出RH对应的校准结果。
本发明还提供了一种多值存储器的编程方法,所述编程方法包括以下步骤:
利用上述步骤S1~S10对上述任一项一种多值存储器的校准电路进行校准;
获取初始目标编程电阻;
确定所述初始目标编程电阻对应的校准结果;
将所述初始目标编程电阻与其对应的校准结果之间的差值作为最终目标编程电阻;
根据所述最终目标编程电阻对所述多值存储器进行编程操作。
本发明提供的一种多值存储器的校准电路、校准方法和编程方法,可以先对多值存储器的各阻值进行校准,确定各阻值对应的校准结果,校准结果即过冲阻值,当多值存储器完成校准流程后再进入编程模式写入数据,在写入数据的时候,可以将参考可变电阻的阻值减去对应的过冲阻值作为目标编程阻值,这样可以消除多值存储器在编程模式下存在过冲阻值的技术问题。
附图说明
图1是理想状态下多值存储器的阻值与电学时间长度t之间的关系示意图。
图2是非理想状态下多值存储器的阻值与电学时间长度t之间的关系示意图。
图3是现有技术中利用参考可变电阻进行编程的电路结构示意图。
图4是非理想状态下多值存储器的阻值与电学时间长度t之间的关系示意图。
图5是本发明一实施例提供的利用参考可变电阻进行编程的电路结构示意图。
图6是本发明一实施例提供的利用参考可变电阻进行编程的电路结构示意图。
图7是本发明一实施例提供的利用参考可变电阻进行编程的电路结构示意图。
图8是本发明一实施例提供的利用参考可变电阻进行编程的电路结构示意图。
图9是本发明一实施例提供的一种多值存储器的校准方法的流程示意图。
图10是本发明一实施例提供的一种多值存储器的校准方法的流程示意图。
具体实施方式
为使本发明的目的、优点和特征更加清楚,以下结合附图对本发明提出的一种多值存储器的校准电路、校准方法和编程方法作进一步详细说明。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
如图5所示,本发明的主要思路为,如果每次将参考可变电阻等分后作为编程目标阻值,多值存储器阻值会有“过冲”现象,那么如果每次将参考可变电阻的阻值有意下调一些,将RM下调为RM2,如果调整阻值ΔR下调合理,那么经过延迟后,可以在tM时刻恰好关闭编程开关,那么此时多值存储器的阻值便是理想的电阻值RM
如图4所示,本发明的一个前提假设是,在编程写入时,多值存储器RMemory在RM阻值附近,阻值相对于时间的变化是准线性的。即可以认为从RM过冲到RM1和从RM2过冲到RM的延迟时间相等。
如图6所示,本实施例提供了一种多值存储器的校准电路,所述校准电路包括多值存储器RMemory、参考可变电阻R、灵敏放大器SA、编程开关Sprog、读开关Sread、电流通路模块、逻辑控制模块和非易失性存储器(NVM,non-volatile memory),所述灵敏放大器SA包括第一输入端、第二输入端和输出端;所述多值存储器RMemory的一端与所述编程开关Sprog连接,另一端与所述灵敏放大器SA的第一输入端连接,所述多值存储器RMemory的一端还与所述读开关Sread连接;所述编程开关Sprog与所述读开关Sread并联,所述编程开关Sprog用于开启或关闭所述多值存储器RMemory和所述参考可变电阻R的编程模式,所述读开关Sread用于开启或关闭所述多值存储器RMemory和所述参考可变电阻R的读模式;所述参考可变电阻R的一端与所述编程开关Sprog连接,另一端与所述灵敏放大器SA的第二输入端连接,所述参考可变电阻R的一端还与所述读开关Sread连接;所述灵敏放大器SA的第一输入端和第二输入端分别与所述电流通路模块连接,所述电流通路模块用于控制和调节所述灵敏放大器的输入信号;所述灵敏放大器SA的输出端与所述逻辑控制模块连接;所述逻辑控制模块用于控制所述编程开关Sprog和所述读开关Sread的开合状态;所述逻辑控制模块与所述非易失性存储器连接,所述非易失性存储器用于存储校准结果。
图6中的Vread表示读通路上的电压,Sprog表示写通路上的电压,tSA表示灵敏放大器自身的延迟,tD表示反馈线路的延迟,PROGRAM表示写相关的控制指令,READ表示读相关的控制指令。
本实施例提供的一种多值存储器的校准电路,可以先对多值存储器的各阻值进行校准,确定各阻值对应的校准结果,校准结果即过冲阻值,当多值存储器完成校准流程后再进入编程模式写入数据,在写入数据的时候,可以将参考可变电阻的阻值减去对应的过冲阻值作为目标编程阻值,这样可以消除多值存储器在编程模式下存在过冲阻值的技术问题。其中,一个阻值的校准流程包括一个编程模式和一个读模式。
可选的,所述多值存储器能够存储N位数据,所述N为大于或等于2的整数,所述多值存储器的阻值范围为RL~RH,所述多值存储器的阻值范围被均分为2N-1个间隔,每个间隔的阻值为Rint,所述Rint=(RH-RL)/(2N-1)。将多值存储器的阻值范围均分划分,方便计算和制造多值存储器。本实施例中对多值存储器阻值的划分是基于二进制存储技术进行的一种优选划分方式。在其它实施例中,多值存储器的阻值范围可以被分为任意间隔。
可选的,所述参考可变电阻的阻值范围为(RL-Rint)~(RH+Rint),所述参考可变电阻的阻值范围被均分为(2N-1)*(2M-1)+2*(2M-1)个间隔,所述M为大于或等于1的整数,每个间隔的阻值为Rint_v,所述Rint_v=(RH-RL)/((2N-1)*(2M-1)+2*(2M-1))。其中,“/”表示除号,“*”表示乘号。理论上M越大,校准的结果越精确。将参考可变电阻的阻值范围均分划分,方便计算和完成校准过程。
可选的,如图8所示,所述逻辑控制模块中存储有预设的校准程序,所述预设的校准程序中包括编程使能信号prog_en,所述编程使能信号prog_en和所述灵敏放大器的输出信号SAout分别输入同一个与逻辑模块中,所述与逻辑模块的输出信号用于控制所述编程开关的开合状态。编程使能信号prog_en和读使能信号read_en都是逻辑控制模块输出的。在校准流程中,利用灵敏放大器的输出信号控制编程开关的开合状态,可以在灵敏放大器的输出信号发生翻转时,参考可变电阻增加的阻值作为本次的校准结果,这样得到的校准结果更加准确。
可选的,如图7所示,所述电流通路模块包括第一MOS管(图7中左侧的MOS管)和第二MOS管(图7中右侧的MOS管);所述第一MOS管的栅极和所述第二MOS管的栅极用于输入预设的控制信号,所述第一MOS管的漏极与所述多值存储器的另一端连接,所述第一MOS管的源极与所述第二MOS管的源极连接,所述第二MOS管的漏极与所述参考可变电阻的另一端连接。设置第一MOS管和第二MOS管可以调节放大器的输入信号,进而调节放大器的输出结果。
基于与上述一种多值存储器的校准电路相同的技术构思,本实施例还提供了一种多值存储器的校准方法,所述校准方法利用上述任一项所述的一种多值存储器的校准电路进行校准,如图9所示,所述校准方法包括以下步骤:
S1、将所述参考可变电阻的阻值设置为第一阻值;
S2、闭合所述编程开关,断开所述读开关,使所述校准电路进入编程模式;
S3、以所述第一阻值为目标编程阻值,对所述多值存储器进行编程操作,使所述多值存储器的阻值变为第二阻值,所述第二阻值大于所述第一阻值;
S4、断开所述编程开关,闭合所述读开关,使所述校准电路进入读模式;
S5、将所述参考可变电阻当前的阻值增加一个间隔阻值得到增加后的阻值;
S6、判断所述增加后的阻值是否小于所述第二阻值,如果是,则返回至步骤S5;如果否,则执行S7;
S7、将所述增加后的阻值与所述第一阻值之间的差值作为所述第一阻值对应的校准结果,并存储所述第一阻值和所述校准结果之间的对应关系。在实际应用时,也可以存储参考可变电阻上调的位数,上调一个间隔阻值即上调一位,调整位数乘以Rint_v即所述校准结果。
本实施例提供的一种多值存储器的校准方法,可以先对多值存储器的各阻值进行校准,确定各阻值对应的校准结果,校准结果即过冲阻值,当多值存储器完成校准流程后再进入编程模式写入数据,在写入数据的时候,可以将参考可变电阻的阻值减去对应的过冲阻值作为目标编程阻值,这样可以消除多值存储器在编程模式下存在过冲阻值的技术问题。
可选的,所述第一阻值等于RL+Rint,其中,所述RL为所述多值存储器的最小阻值,所述Rint为所述多值存储器每个间隔的阻值。本实施例提供的一种多值存储器的校准方法,可以对多值存储器的任一个阻值进行校准,例如对阻值RL+Rint进行校准。
可选的,步骤S7之后还包括以下步骤:
S8、将所述参考可变电阻的当前阻值增加Rint并作为更新后的第一阻值;
S9、重复步骤S2~S7,得到更新后的第一阻值对应的校准结果;
S10、重复步骤S8~S9,直到计算出RH对应的校准结果。
本实施例提供的一种多值存储器的校准方法,可以按照RL+Rint、RL+2Rint、RL+3Rin、……、RH的顺序对各值进行校准,各值之间间隔均为Rin,可以提高校准的效率。
基于与上述一种多值存储器的校准电路相同的技术构思,本实施例还提供了一种多值存储器的编程方法,所述编程方法包括以下步骤:
利用上述步骤S1~S10对上述任一项一种多值存储器的校准电路进行校准;
获取初始目标编程电阻;
确定所述初始目标编程电阻对应的校准结果;
将所述初始目标编程电阻与其对应的校准结果之间的差值作为最终目标编程电阻;
根据所述最终目标编程电阻对所述多值存储器进行编程操作。
本实施例提供的一种多值存储器的编程方法,可以先对多值存储器的各阻值进行校准,确定各阻值对应的校准结果,校准结果即过冲阻值,当多值存储器完成校准流程后再进入编程模式写入数据,在写入数据的时候,可以将参考可变电阻的阻值减去对应的过冲阻值作为目标编程阻值,这样可以消除多值存储器在编程模式下存在过冲阻值的技术问题。
作为具体的一个实施例,如图4、图7、图8和图10所示,假设N=3,M=3,即存储器的位数为3比特。参考可变电阻划分成49+14=63个间隔作为校准调节值。
最低阻值RL为多值存储器RMemory的初始值,可以不用校准。可以先从最低阻值的相邻阻值(RL+Rint)开始校准,参考可变电阻R的阻值RM也配置成(RL+Rint),此时,逻辑控制模块输出的编程使能信号prog_en有效,控制信号ctrl有效,使得写通路开关开启,进入写模式,Rmemory开始编程,阻值上升,并最终会停留在比(RL+Rint)稍高的位置,即RM1的位置。灵敏放大器SA的翻转使得写通路开关断开,编程结束。
然后逻辑控制模块输出的读使能信号read_en有效使得读通路开关开启,进入读模式,逻辑控制模块每一次将R的阻值提升Rint_v,一直到灵敏放大器的输出再次翻转,即Rmemory的阻值等于R的阻值,逻辑控制模块会记录阻值提升的次数,并将该值写入非易失性存储器。至此,一次校准流程结束。一次校准流程包括一次写入过程和一次读过程。
然后进入第二次校准,将R调整为下一个目标校准阻值,可以将R设置成(RL+2*Rint),重复之前的操作,一直到最高阻值RH为止。
校准流程结束后,当多值存储器的存储器单元需要写入某一个阻值RMk时,可以从非易失性存储器中读出记录值,并将该值代表的阻值变化ΔR在参考可变电阻中减去,即此时参考可变电阻的阻值设置为(RMk-ΔR),然后进行写入操作。这样,存储器单元的阻值在编程后会达到RMk,不会产生过冲阻值。
综上所述,本发明提供的一种多值存储器的校准电路、校准方法和编程方法,可以先对多值存储器的各阻值进行校准,确定各阻值对应的校准结果,校准结果即过冲阻值,当多值存储器完成校准流程后再进入编程模式写入数据,在写入数据的时候,可以将参考可变电阻的阻值减去对应的过冲阻值作为目标编程阻值,这样可以消除多值存储器在编程模式下存在过冲阻值的技术问题。
上述描述仅是对本发明较佳实施例的描述,并非对本发明范围的任何限定,本领域的普通技术人员根据上述揭示内容做的任何变更、修饰,均属于本发明的保护范围。

Claims (9)

1.一种多值存储器的校准电路,其特征在于,所述校准电路包括多值存储器、参考可变电阻、灵敏放大器、编程开关、读开关、电流通路模块、逻辑控制模块和非易失性存储器,所述灵敏放大器包括第一输入端、第二输入端和输出端;
所述多值存储器的一端与所述编程开关连接,另一端与所述灵敏放大器的第一输入端连接,所述多值存储器的一端还与所述读开关连接;
所述编程开关与所述读开关并联,所述编程开关用于开启或关闭所述多值存储器和所述参考可变电阻的编程模式,所述读开关用于开启或关闭所述多值存储器和所述参考可变电阻的读模式;
所述参考可变电阻的一端与所述编程开关连接,另一端与所述灵敏放大器的第二输入端连接,所述参考可变电阻的一端还与所述读开关连接;
所述灵敏放大器的第一输入端和第二输入端分别与所述电流通路模块连接,所述电流通路模块用于控制和调节所述灵敏放大器的输入信号;
所述灵敏放大器的输出端与所述逻辑控制模块连接;
所述逻辑控制模块用于控制所述编程开关和所述读开关的开合状态;
所述逻辑控制模块与所述非易失性存储器连接,所述非易失性存储器用于存储校准结果。
2.如权利要求1所述的一种多值存储器的校准电路,其特征在于,所述多值存储器能够存储N位数据,所述N为大于或等于2的整数,所述多值存储器的阻值范围为RL~RH,所述多值存储器的阻值范围被均分为2N-1个间隔,每个间隔的阻值为Rint,所述Rint=(RH-RL)/(2N-1)。
3.如权利要求2所述的一种多值存储器的校准电路,其特征在于,所述参考可变电阻的阻值范围为(RL-Rint)~(RH+Rint),所述参考可变电阻的阻值范围被均分为(2N-1)*(2M-1)+2*(2M-1)个间隔,所述M为大于或等于1的整数,每个间隔的阻值为Rint_v,所述Rint_v=(RH-RL)/((2N-1)*(2M-1)+2*(2M-1))。
4.如权利要求1所述的一种多值存储器的校准电路,其特征在于,所述逻辑控制模块中存储有预设的校准程序,所述预设的校准程序中包括编程使能信号,所述编程使能信号和所述灵敏放大器的输出信号分别输入同一个与逻辑模块中,所述与逻辑模块的输出信号用于控制所述编程开关的开合状态。
5.如权利要求1所述的一种多值存储器的校准电路,其特征在于,所述电流通路模块包括第一MOS管和第二MOS管;所述第一MOS管的栅极和所述第二MOS管的栅极用于输入预设的控制信号,所述第一MOS管的漏极与所述多值存储器的另一端连接,所述第一MOS管的源极与所述第二MOS管的源极连接,所述第二MOS管的漏极与所述参考可变电阻的另一端连接。
6.一种多值存储器的校准方法,其特征在于,所述校准方法利用权利要求1~5任一项所述的一种多值存储器的校准电路进行校准,所述校准方法包括以下步骤:
S1、将所述参考可变电阻的阻值设置为第一阻值;
S2、闭合所述编程开关,断开所述读开关,使所述校准电路进入编程模式;
S3、以所述第一阻值为目标编程阻值,对所述多值存储器进行编程操作,使所述多值存储器的阻值变为第二阻值,所述第二阻值大于所述第一阻值;
S4、断开所述编程开关,闭合所述读开关,使所述校准电路进入读模式;
S5、将所述参考可变电阻当前的阻值增加一个间隔阻值得到增加后的阻值;
S6、判断所述增加后的阻值是否小于所述第二阻值,如果是,则返回至步骤S5;如果否,则执行S7;
S7、将所述增加后的阻值与所述第一阻值之间的差值作为所述第一阻值对应的校准结果,并存储所述第一阻值和所述校准结果之间的对应关系。
7.如权利要求6所述的一种多值存储器的校准方法,其特征在于,所述第一阻值等于RL+Rint,其中,所述RL为所述多值存储器的最小阻值,所述Rint为所述多值存储器每个间隔的阻值。
8.如权利要求7所述的一种多值存储器的校准方法,其特征在于,步骤S7之后还包括以下步骤:
S8、将所述参考可变电阻的当前阻值增加Rint并作为更新后的第一阻值;
S9、重复步骤S2~S7,得到更新后的第一阻值对应的校准结果;
S10、重复步骤S8~S9,直到计算出RH对应的校准结果。
9.一种多值存储器的编程方法,其特征在于,所述编程方法包括以下步骤:
利用权利要求8所述的一种多值存储器的校准方法对权利要求1~5所述的任一项一种多值存储器的校准电路进行校准;
获取初始目标编程电阻;
确定所述初始目标编程电阻对应的校准结果;
将所述初始目标编程电阻与其对应的校准结果之间的差值作为最终目标编程电阻;
根据所述最终目标编程电阻对所述多值存储器进行编程操作。
CN202111045880.0A 2021-09-07 2021-09-07 一种多值存储器的校准电路、校准方法和编程方法 Active CN113744780B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111045880.0A CN113744780B (zh) 2021-09-07 2021-09-07 一种多值存储器的校准电路、校准方法和编程方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111045880.0A CN113744780B (zh) 2021-09-07 2021-09-07 一种多值存储器的校准电路、校准方法和编程方法

Publications (2)

Publication Number Publication Date
CN113744780A true CN113744780A (zh) 2021-12-03
CN113744780B CN113744780B (zh) 2024-03-08

Family

ID=78736645

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111045880.0A Active CN113744780B (zh) 2021-09-07 2021-09-07 一种多值存储器的校准电路、校准方法和编程方法

Country Status (1)

Country Link
CN (1) CN113744780B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1505052A (zh) * 2002-12-04 2004-06-16 ������������ʽ���� 半导体存储装置和存储单元的写入以及擦除方法
CN101283412A (zh) * 2005-10-07 2008-10-08 国际商业机器公司 电一次可编程和一次可擦除熔丝
US9202561B1 (en) * 2014-06-05 2015-12-01 Integrated Silicon Solution, Inc. Reference current generation in resistive memory device
EP3477647A1 (en) * 2017-10-27 2019-05-01 Karlsruher Institut für Technologie Efficient testing of a magnetic memory circuit
CN112259140A (zh) * 2020-09-24 2021-01-22 浙江驰拓科技有限公司 读出电路、存储芯片的读出电路的调试方法及装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1505052A (zh) * 2002-12-04 2004-06-16 ������������ʽ���� 半导体存储装置和存储单元的写入以及擦除方法
CN101283412A (zh) * 2005-10-07 2008-10-08 国际商业机器公司 电一次可编程和一次可擦除熔丝
US9202561B1 (en) * 2014-06-05 2015-12-01 Integrated Silicon Solution, Inc. Reference current generation in resistive memory device
EP3477647A1 (en) * 2017-10-27 2019-05-01 Karlsruher Institut für Technologie Efficient testing of a magnetic memory circuit
CN112259140A (zh) * 2020-09-24 2021-01-22 浙江驰拓科技有限公司 读出电路、存储芯片的读出电路的调试方法及装置

Also Published As

Publication number Publication date
CN113744780B (zh) 2024-03-08

Similar Documents

Publication Publication Date Title
US11735262B2 (en) Adaptive memory cell write conditions
KR100760886B1 (ko) 기록가능한 트랙킹 셀
KR100371022B1 (ko) 다중비트 메모리셀의 데이터 센싱장치
US8929127B2 (en) Current generator for nonvolatile memory device and write and/or read currents calibrating method using the same
US20050169051A1 (en) Writable tracking cells
US20040109353A1 (en) Semiconductor memory device and method for correcting a reference cell
EP1807841B1 (en) Memory device and method providing an average threshold based refresh mechanism
JP3114630B2 (ja) 不揮発性半導体メモリおよび書込み読出し方法
WO2013153786A1 (ja) 不揮発性記憶装置、およびそのフォーミング方法
US20110267893A1 (en) Non-volatile semiconductor memory and memory system
JPH0991971A (ja) 不揮発性半導体多値記憶装置
US6373767B1 (en) Memory that stores multiple bits per storage cell
CN113744780A (zh) 一种多值存储器的校准电路、校准方法和编程方法
US20090303803A1 (en) Independent Bi-Directional Margin Control Per Level and Independently Expandable Reference Cell Levels for Voltage Mode Sensing
CN110335636B (zh) 相变存储器的多级存储读写方法及系统
KR20210132604A (ko) 저항성 메모리 저장 장치 및 그 동작 방법
US20230178139A1 (en) Timing circuit having tuned temperature dependency
JPH1173787A (ja) 不揮発性半導体多値記憶装置
JP3512336B2 (ja) 不揮発性半導体多値記憶装置
JP2000200891A (ja) 不揮発性半導体記憶装置
CN117253521A (zh) 欠驱动控制电路和包括该欠驱动控制电路的半导体设备
JP2024508453A (ja) 不揮発性メモリのための温度センサ
CN117854555A (zh) Mram读电路及读操作方法
JP2000200495A (ja) 不揮発性半導体記憶装置
JP2013033568A (ja) 半導体記憶装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant