CN113721972B - 硬件加速器配置信息的配置方法、装置及存储介质 - Google Patents

硬件加速器配置信息的配置方法、装置及存储介质 Download PDF

Info

Publication number
CN113721972B
CN113721972B CN202010450482.6A CN202010450482A CN113721972B CN 113721972 B CN113721972 B CN 113721972B CN 202010450482 A CN202010450482 A CN 202010450482A CN 113721972 B CN113721972 B CN 113721972B
Authority
CN
China
Prior art keywords
configuration information
linked list
updated
list item
hardware accelerator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010450482.6A
Other languages
English (en)
Other versions
CN113721972A (zh
Inventor
刘君
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Oppo Mobile Telecommunications Corp Ltd
Original Assignee
Guangdong Oppo Mobile Telecommunications Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangdong Oppo Mobile Telecommunications Corp Ltd filed Critical Guangdong Oppo Mobile Telecommunications Corp Ltd
Priority to CN202010450482.6A priority Critical patent/CN113721972B/zh
Publication of CN113721972A publication Critical patent/CN113721972A/zh
Application granted granted Critical
Publication of CN113721972B publication Critical patent/CN113721972B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/70Software maintenance or management
    • G06F8/71Version control; Configuration management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates

Abstract

本申请实施例公开了一种硬件加速器配置信息的配置方法、装置及存储介质,所述方法包括:通过确定多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,每一组待更新配置信息包括对应的链表项中的配置信息的部分配置信息;将多组待更新配置信息中每一组待更新配置信息写入对应的链表项,得到写入后的多个链表项;通过硬件加速器根据多个链表项中的配置信息中每一配置信息是否写入多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位;将写入后的多个链表项和多个标志位打包成链表数据包,并写入共享存储器,从而减小了链表的内存大小,降低了存储空间需求;还降低了多个链表项的配置时间和对链表管理消耗的时间。

Description

硬件加速器配置信息的配置方法、装置及存储介质
技术领域
本申请涉及电子技术领域,具体涉及一种硬件加速器配置信息的配置方法、装置及存储介质。
背景技术
通信技术进入5G时代后,由于电子设备的芯片传输的数据量变大,传输时间变短,采用链表配置硬件加速器(hardware accelerator,HWA)的方法逐渐取代传统的采用寄存器配置硬件加速器的方法,成为当前芯片中配置硬件加速器的主流技术方案。但是,较大数据量的配置信息(config message,CFM)会导致链表项进行硬件配置是软硬件交互的内存开销较大,也会占用较大的内存空间。当前使用链表配置硬件加速器时,在不同链表项对应的配置信息中,存在相同配置信息重复配置的情况,造成配置时间和存储器空间的浪费。对链表管理会消耗较多的时间和硬件资源。
发明内容
本申请实施例提供了一种硬件加速器配置信息的配置方法、装置及存储介质,能够降低多个链表项的配置时间和配置信息的存储空间,减少对链表管理消耗的时间和硬件资源。
第一方面,本申请实施例提供一种硬件加速器配置信息的配置方法,利用多个链表项中的配置信息对所述硬件加速器进行配置,所述方法包括如下步骤:
确定所述多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,所述待更新配置信息包括对应的链表项中的配置信息的部分配置信息;
将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项;
通过所述硬件加速器根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位;
将所述写入后的多个链表项和所述多个标志位打包成链表数据包,并写入共享存储器,其中,所述多个标志位组成所述链表数据包的链表头,所述多组待更新配置信息组成所述链表数据包的数据部分。
第二方面,本申请实施例提供一种硬件加速器配置信息的配置装置,利用多个链表项中的配置信息对所述硬件加速器进行配置,所述装置包括:
确定单元,用于确定所述多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,每一组所述待更新配置信息包括对应的链表项中的配置信息的部分配置信息;
写入单元,用于将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项;
生成单元,用于通过所述硬件加速器根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位;
所述写入单元,还用于将所述写入后的多个链表项和所述多个标志位打包成链表数据包,并写入共享存储器,其中,所述多个标志位组成所述链表数据包的链表头,所述多组待更新配置信息组成所述链表数据包的数据部分。
第三方面,本申请实施例提供一种电子设备,包括处理器、存储器、通信接口以及一个或多个程序,其中,上述一个或多个程序被存储在上述存储器中,并且被配置由上述处理器执行,上述程序包括用于执行本申请实施例第一方面中的步骤的指令。
第四方面,本申请实施例提供了一种计算机可读存储介质,其中,上述计算机可读存储介质存储用于电子数据交换的计算机程序,其中,上述计算机程序使得计算机执行如本申请实施例第一方面中所描述的部分或全部步骤。
第五方面,本申请实施例提供了一种计算机程序产品,其中,上述计算机程序产品包括存储了计算机程序的非瞬时性计算机可读存储介质,上述计算机程序可操作来使计算机执行如本申请实施例第一方面中所描述的部分或全部步骤。该计算机程序产品可以为一个软件安装包。
实施本申请实施例,具备如下有益效果:
可以看出,本申请实施例中提供的硬件加速器配置信息的配置方法、装置及存储介质,通过确定所述多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,每一组所述待更新配置信息包括对应的链表项中的配置信息的部分配置信息;将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项;如此,不需要将每一多个链表项中的所有配置信息都写入链表项;通过所述硬件加速器根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位;将所述写入后的多个链表项和所述多个标志位打包成链表数据包,并写入共享存储器,其中,所述多个标志位组成所述链表数据包的链表头,所述多组待更新配置信息组成所述链表数据包的数据部分,如此,通过在链表中设置链表头,通过打包链表头和有效的待更新配置信息,不需要将所有的配置信息写入到链表项汇总,减小了链表的内存大小,从而降低了存储空间需求;还降低了多个链表项的配置时间,从而可减少对链表管理消耗的时间。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1A是本申请实施例提供的一种电子设备的结构示意图;
图1B是本申请实施例提供的一种硬件加速器配置信息的配置方法的流程示意图;
图1C是本申请实施例提供的一种多个链表项对应的配置信息的演示示意图;
图1D是本申请实施例提供的一种多个链表项对应的多组待更新配置信息的演示示意图;
图1E是本申请实施例提供的一种硬件加速器生成配置信息对应的标志位的演示示意图;
图1F是本申请实施例提供的一种将链表数据包写入共享存储器的演示示意图;
图1G是本申请实施例提供的一种链表头的演示示意图。
图2A是是本申请实施例提供的另一种硬件加速器配置信息的配置方法的流程示意图;
图2B是本申请实施例提供的一种虚拟地址空间的排列方式的演示示意图;
图3是本申请实施例提供的另一种硬件加速器配置信息的配置方法的流程示意图;
图4是本申请实施例提供的一种电子设备的结构示意图;
图5A是本申请实施例提供的一种硬件加速器配置信息的配置装置的结构示意图;
图5B是为图5A所描述的硬件加速器配置信息的配置装置的变型装置的结构示意图;
图5C是为图5A所描述的硬件加速器配置信息的配置装置的又一变型装置的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其他步骤或单元。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
本申请实施例所涉及到的电子设备可以包括各种具有无线通信功能的手持设备、车载设备、可穿戴设备(智能手表、智能手环、无线耳机、增强现实/虚拟现实设备、智能眼镜)、计算设备或连接到无线调制解调器的其他处理设备,以及各种形式的用户设备(userequipment,UE),移动台(mobile station,MS),终端设备(terminal device)等等。为方便描述,上面提到的设备统称为电子设备。
下面对本申请实施例进行详细介绍。
请参阅图1A,图1A是本申请实施例公开的一种电子设备的结构示意图,电子设备100包括处理器110、硬件加速器120和共享存储器130,其中,硬件加速器120和共享存储器130分别与处理器110之间进行连接,其中,
处理器110,用于确定多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,所述待更新配置信息包括所述硬件加速器的配置信息的部分配置信息;将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项。
硬件加速器120,用于根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位;将所述写入后的多个链表项和所述多个标志位打包成链表数据包,并写入共享存储器130,其中,所述多个标志位组成所述链表数据包的链表头,所述多组待更新配置信息组成所述链表数据包的数据部分。
从而,在硬件加速器120使用多个链表项中任一链表项时,处理器110读取共享存储器130中存储的链表数据包,根据链表头中与任一链表项对应的标志位信息确定与该任一链表项对应的待更新配置信息;并将数据部分中与该任一链表项对应的待更新配置信息更新到所述硬件加速器120中。
请参阅图1B,图1B是本申请实施例提供的一种硬件加速器配置信息的配置方法的流程示意图,应用于如图1A所示的电子设备,利用多个链表项中的配置信息对所述硬件加速器进行配置,如图1B所示,本申请提供的硬件加速器配置信息的配置方法包括:
101、确定所述多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,每一组所述待更新配置信息包括对应的链表项中的配置信息的部分配置信息。
其中,上述多个链表项中的配置信息包括CFM1、CFM2、CFM3、...、CFMn,n为正整数,具体实施中,为了减少软硬件交互开销,可以一次配置多个链表项,不同的链表项中包括的上述配置信息的具体内容可能存在重复,也存在不同的信息内容,因此,多个链表项中,有的链表项对应的一组待更新配置信息可以包括CFM1、CFM2、CFM3、...、CFMn的全部,有的链表项对应的一组待更新配置信息包括CFM1、CFM2、CFM3、...、CFMn的部分配置信息,从而,不需要多个链表项中所有链表项都n个配置信息写入链表中。
其中,所述多个链表项中第一个链表项对应的每一项配置信息均属于待更新配置信息;所述多个链表项中每一所述链表项对应的最后一项配置信息均属于待更新配置信息。
请参阅图1C,图1C为本申请实施例提供的一种多个链表项对应的配置信息的演示示意图,其中,不同的多个链表项之间的配置信息存在关联,不同的链表项中的某些配置信息可能完全相同。因此,除了第一个链表项(link list item,LLI)以外,其他的链表项中不同于前一链表项的配置信息都属于待更新配置信息,其他的链表项中与前一链表项的配置信息相同的配置信息,为了避免重复配置,不需要进行更新,因此不需要写入链表项中。
可选地,每一所述链表项对应的硬件加速器的配置信息包括多项配置信息,在所述步骤101中,所述确定所述硬件加速器的配置信息中多个链表项中每一链表项需要进行配置的待更新配置信息,得到多组待更新配置信息,可包括以下步骤:
针对所述多个链表项中第i个链表项,将所述第i个链表项对应的多项配置信息中与第(i-1)个链表项对应的多项配置信息进行比对,得到不相同的至少一个待更新配置信息,其中,i为大于1的整数。
请参阅图1D,图1D为本申请实施例提供的一种多个链表项对应的多组待更新配置信息的演示示意图,其中,第一链表项中的一组待更新配置信息包括的CFM1、CFM2、CFM3、...、CFMn的全部,第二链表项中的一组待更新配置信息包括CFM2、CFM3和CFMn,第二链表项中的CFM2、CFM3和CFMn的信息内容与第一链表项中的CFM2、CFM3和CFMn的信息内容不一样,第三链表项中的一组待更新配置信息包括CFM1、CFM4和CFMn,第三链表项中的CFM1、CFM4和CFMn的信息内容与第二链表项中的CFM1、CFM4和CFMn的信息内容不一样。
102、将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项。
本申请实施例中,一般会一次配置多个链表项以减少软硬件交互的开销,针对多个链表项中每一链表项,可将该链表项对应的待更新配置信息写入该链表项中,具体实施中,针对一次配置的多个链表项,可按照虚拟地址空间从上到下的顺序写入每一链表项中的多项待更新配置信息。
可选地,上述步骤102中,将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项,可包括以下步骤:
21、按照所述虚拟地址空间的地址顺序对所述多个链表项中所述第一个链表项对应的每一个配置信息执行写操作;
22、若所述多个链表项中的第i个链表项对应的第x个配置信息CFMx与第(i-1)个链表项对应的第x个配置信息CFM(i-1)x完全相同,跳过针对所述第i个链表项对应的第x个配置信息CFMx的写操作,其中,所述CFMix为所述第i个链表项中任一配置信息,x为正整数;
23、若所述第x个配置信息CFMix属于待更新配置信息,将所述配置信息CFMix写入所述第i个链表项中。
其中,配置信息CFMix是第i个链表项中第x个配置信息,配置信息CFM(i-1)x是第(i-1)个链表项中第x个配置信息。
电子设备可访问虚拟地址空间,按虚拟地址空间的地址顺序从上到下写入每一链表项对应的一组待更新配置信息,如图1D所示,对于第一链表项LLI1,链表项LLI1中的每一个配置信息都需要更新,可写入n个CFM;对于除了第一链表项以外的其他链表项,如果第i个链表项中的某个配置信息CFMix和前一个链表项LLIi-1的配置信息CFM(i-1)x完全相同,则跳过本次写操作,例如,对于第二链表项LLI2,假设只有CFM22、CFM23、CFM2n需要更新,此时只写入CFM22、CFM23、CFM2n;对于第三个LLI3,假设只有CFM31、CFM34、CFM3n需要更新,则此时只写入CFM31、CFM34、CFM3n
103、通过所述硬件加速器根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位。
电子设备在写入配置信息至多个链表项中每一链表项时,可通过硬件加速器生成每一个配置信息对应的标志位,标志位用于标识对应的配置信息是否为待更新配置信息,从而,在硬件加速器使用多个链表项时,可直接根据上述标志位判断对应的配置信息是否属于待更新配置信息。
可选地,上述步骤103中,通过所述硬件加速器根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,可包括以下步骤:
31、若针对所述多个链表项中每一链表项对应的配置信息CFMj已执行写操作,通过所述硬件加速器生成与所述配置信息CFMj对应的标志位1,所述配置信息CFMj为任一配置信息,j为正整数;
32、若未针对所述配置信息CFMj执行写操作,通过所述硬件加速器生成与所述配置信息CFMj对应的标志位0。
对于每一链表项中的每一项配置信息,若针对该配置信息执行了写操作,则生成与该配置信息对应的标志位1,若针对该配置信息未执行写操作,则生成与该配置信息对应的标志位0,请参阅图1E,图1E为本申请实施例提供的一种硬件加速器生成配置信息对应的标志位的演示示意图,其中,第一链表项中写入了CFM1、CFM2、CFM3、...、CFMn,因此,第一链表项中对应的CFM1、CFM2、CFM3、...、CFMn均设置标志位1,第二链表项中写入了CFM2、CFM3、CFMn,因此,第二链表项中对应的CFM2、CFM3、CFMn均设置标志位1,第二链表项中除了CFM2、CFM3、CFMn以外的其他配置信息均对应设置标志位0,第三链表项中写入了CFM1、CFM4、CFMn,因此,第二链表项中对应的CFM1、CFM4和CFMn均设置标志位1,第三链表项中除了CFM1、CFM4和CFMn以外的其他配置信息均对应设置标志位0。可见,通过每一配置信息设置对应的标志位,可以更加直接地对配置信息是否执行了写操作的情况进行标记,便于对链表的管理。
104、将所述写入后的多个链表项和所述多个标志位打包成链表数据包,并写入共享存储器,其中,所述多个标志位组成所述链表数据包的链表头,所述多组待更新配置信息组成所述链表数据包的数据部分。
请参阅图1F,图1F为本申请实施例提供的一种将链表数据包写入共享存储器的演示示意图,其中,共享存储器中链表由链表头和数据部分组成,其中,链表头包括多个标志位V1-1,V1-2,V1-3...,多个标志位中每一标志位用于标识对应的链表项中的配置信息是否需要更新,数据部分包括多个链表项对应的多组待更新配置信息,可见,链表中多个链表项之间减少了重复配置的配置信息,可降低多个链表项的配置时间和配置信息的存储空间,减少对链表管理消耗的时间和硬件资源。
可选地,所述链表头中每一行包括m个标志位,m为大于1的正整数,上述步骤104中,所述方法还包括:
若每一所述链表项对应的标志位总数量n不为m的整数倍,在所述链表头中每一所述链表项对应的n个标志位的最后一行中处于该n个标志位中最后一个标志位后面的剩余空位填充保留位。
具体实施中,每一所述链表项对应的标志位总数量为n,若n为m的整数倍,其中,链表头每一行包括m个标志位,则每一链表项对应的n个标志位刚好可以写入共享存储器的n/m行存储空间,若n不为m的整数倍,则链表头中同一行中会出现不同链表项中的配置信息对应的标志位,例如,第一链表项对应的n个标志位写入共享存储器中,n个标志位中最后一个标志位V1-n不处于所在行的行末尾位置,则第二链表项对应的n个标志位可能紧跟第一链表项对应的最后一个标志位V1-n,因此,为了防止相邻链表项之间标志位存储空间的干扰,可将每一所述链表项对应的n个标志位后到链表项对应的n个标志位中最后一个标志位所在行的行末尾位置填充保留位,请参阅图1G所示,图1G为本申请实施例提供的一种链表头的演示示意图,其中,链表头每一行包括8个标志位,第一链表项对应的n个标志位最后一行除了标志位,还可将该最后一行的剩余空位填充保留位R,保留位R的取值例如可以为0,如此,可防止链表项之间,链表头和数据部分的存储空间之间产生干扰。
可以看出,本申请实施例中通过确定多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,每一组待更新配置信息包括对应的链表项中的配置信息的部分配置信息;将多组待更新配置信息中每一组待更新配置信息写入对应的链表项,得到写入后的多个链表项;如此,不需要将每一多个链表项中的所有配置信息都写入链表项;通过硬件加速器根据多个链表项中的配置信息中每一配置信息是否写入多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位;将写入后的多个链表项和多个标志位打包成链表数据包,并写入共享存储器,多个标志位组成所述链表数据包的链表头,多组待更新配置信息组成链表数据包的数据部分,如此,通过在链表中设置链表头,通过打包链表头和有效的待更新配置信息,不需要将所有的配置信息写入到链表项中,减小了链表的内存大小,从而降低了存储空间需求;还降低了多个链表项的配置时间,从而可减少对链表管理消耗的时间。
请参阅图2A,图2A为本申请实施例提供的一种硬件加速器配置信息的配置方法的流程示意图,所述方法包括:
201、通过所述硬件加速器创建虚拟地址空间,并将所述硬件加速器需要配置的多个链表项中的配置信息存储至所述虚拟地址空间。
请参阅图2B,图2B为本申请实施例提供的一种虚拟地址空间的排列方式的演示示意图,其中,硬件加速器可以实现一段虚拟地址空间:地址add到地址add+(n-1)*4,虚拟地址空间包括硬件加速器需要进行配置的所有配置信息CFM1、CFM2、CFM3、...、CFMn,该段虚拟地址空间不占用实际内存空间,可用于临时记录多个链表项中的配置信息。
其中,虚拟地址空间中CFM1、CFM2、CFM3、...、CFMn为每个链表项都要配置的配置信息。
202、访问所述硬件加速器中的虚拟地址空间,得到所述硬件加速器需要配置的多个链表项中的配置信息。
其中,可以通过访问该虚拟地址空间完成配置信息的配置。电子设备可以访问硬件加速器中的虚拟地址空间,得到多个链表项中每一链表项对应的配置信息,具体地,可按照虚拟地址空间从上到下的顺序访问虚拟地址空间,依次读取每一链表项对应的多项配置信息。
203、确定所述多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,每一组所述待更新配置信息包括对应的链表项中的配置信息的部分配置信息,其中,所述多个链表项中第一个链表项中的每一个配置信息属于待更新配置信息;所述多个链表项中的第i个链表项中与前一链表项中不同的配置信息属于待更新配置信息,i为大于1的正整数;所述多个链表项中每一所述链表项中的最后一个配置信息属于待更新配置信息。
204、将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项。
205、通过所述硬件加速器根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位。
206、将所述写入后的多个链表项和所述多个标志位打包成链表数据包,并写入共享存储器,其中,所述多个标志位组成所述链表数据包的链表头,所述多组待更新配置信息组成所述链表数据包的数据部分。
其中,上述步骤203-206的具体实现过程可参照步骤101-步骤104中相应的描述,在此不再赘述。
207、在所述硬件加速器使用所述多个链表项中任一链表项时,通过所述链表头中与所述任一链表项对应的标志位信息确定与该任一链表项对应的待更新配置信息。
其中,在得到包括多个链表项的链表后,当硬件加速器使用上述链表时,可直接通过链表头中的标志位判断哪些配置信息为待更新配置信息,如此,不需要花费较多的时间访问链表数据包的数据部分,节省访数据部分的内存空间的时间,从而提升硬件加速器配置效率。
208、通过所述硬件加速器将所述数据部分中与该任一链表项对应的待更新配置信息更新到所述硬件加速器中。
其中,可根据链表头的标志位将链表中每一链表项中将待配置信息更新到硬件加速器中,如此,可以硬件加速器使用链表时,减少更新时间。
可以看出,本申请实施例中通过确定多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,多个链表项中第一个链表项中的每一个配置信息属于待更新配置信息;多个链表项中的第i个链表项中与前一链表项中不同的配置信息属于待更新配置信息;多个链表项中每一链表项中的最后一个配置信息属于待更新配置信息,将多组待更新配置信息中每一组待更新配置信息写入对应的链表项,得到写入后的多个链表项;如此,不需要将每一多个链表项中的所有配置信息都写入链表项;通过硬件加速器根据多个链表项中的配置信息中每一配置信息是否写入多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位;将写入后的多个链表项和多个标志位打包成链表数据包,并写入共享存储器,在硬件加速器使用多个链表项时,通过链表头中的多个标志位判断待更新配置信息;通过硬件加速器将数据部分中的配置信息更新到硬件加速器中,如此,通过在链表中设置链表头,通过打包链表头和有效的待更新配置信息,可以减少硬件加速器使用链表时进行更新的配置信息和更新时间。
请参阅图3,图3为本申请实施例提供的另一种硬件加速器配置信息的配置方法的流程示意图,应用于电子设备,所述方法包括:
通过硬件加速器创建虚拟地址空间,并将所述硬件加速器需要配置的多个链表项中的配置信息存储至所述虚拟地址空间;访问所述硬件加速器中的虚拟地址空间,得到所述硬件加速器需要配置的多个链表项中的配置信息。
确定所述多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,每一组所述待更新配置信息包括对应的链表项中的配置信息的部分配置信息,其中,所述多个链表项中第一个链表项中的每一个配置信息属于待更新配置信息;所述多个链表项中的第i个链表项中与前一链表项中不同的配置信息属于待更新配置信息,i为大于1的正整数;所述多个链表项中每一所述链表项中的最后一个配置信息属于待更新配置信息。
按照虚拟地址空间从上到下的顺序将每一链表项对应的待更新配置信息写入该链表项,对于第一个链表项,需要写入n项配置信息,对于第二个链表项,待更新配置信息包括第二项配置信息CFM2、第三项配置信息CFM3和第n项配置信息CFMn,对待更新配置信息CFM2、CFM3、CFMn执行写操作,针对第二个链表项对应的其他配置信息,则跳过针对配置信息的写操作;对于第三个链表项,待更新配置信息包括第一项配置信息CFM1、第四项配置信息CFM4和第n项配置信息,对待更新配置信息CFM1、CFM4、CFMn执行写操作,针对第三个链表项对应的其他配置信息,则跳过针对配置信息的写操作;依次类推,完成多个链表项的写入。
在写入配置信息的过程中,硬件加速器根据每一链表项对应的每一项配置信息是否已执行写操作,生成与该配置信息对应的标志位,其中,若针对配置信息执行了写操作,则生成与该配置信息对应的标志位1,否则,生成与该配置信息对应的标志位0。若每一链表项对应的标志位总数量n不为m的整数倍,在所述链表头中每一所述链表项对应的n个标志位的最后一行中处于该n个标志位中最后一个标志位后面的剩余空位填充保留位。
在多组待更新配置信息写入对应的多个链表项之后,硬件加速器将标志位信息和多个链表项写入共享存储器,其中,多个标志位组成链表头,多个链表项的配置信息组成数据部分。
从而,硬件加速器在使用链表时,通过上述链表头中的标志位判断对应的配置信息是否需要更新,然后将数据部分的待更新配置信息更新到硬件加速器。
可以看出,本申请实施例中通过按照虚拟地址空间的地址顺序对多个链表项中第一个链表项对应的每一个配置信息执行写操作;对于多个链表项中的第i个链表项对应的第x个配置信息CFMix,若第x个配置信息CFMix不属于待更新配置信息,跳过针对第x个配置信息CFM(i-1)x的写操作,其中,CFMix为第i个链表项中任一配置信息,x为正整数;若第x个配置信息CFMix属于待更新配置信息,将配置信息CFMix写入第i个链表项中,如此,不需要将每一多个链表项中的所有配置信息都写入链表项;减小了链表的内存大小,从而降低了存储空间需求;还降低了多个链表项的配置时间,从而可减少对链表管理消耗的时间;若针对多个链表项中每一链表项对应的配置信息CFMj已执行写操作,通过硬件加速器生成与配置信息CFMj对应的标志位1,配置信息CFMj为任一配置信息,j为正整数;若未针对配置信息CFMj执行写操作,通过硬件加速器生成与配置信息CFMj对应的标志位0,若多个标志位的总数量不为m的整数倍,在链表头中除了多个标志位以外的剩余空位填充保留位,如此,通过每一配置信息设置对应的标志位,可以更加直接地对配置信息是否执行了写操作的情况进行标记,便于对链表的管理。
以下是实施上述硬件加速器配置信息的配置方法的装置,具体如下:
与上述一致地,请参阅图4,图4是本申请实施例提供的一种电子设备的结构示意图,该电子设备包括:处理器410、通信接口430和存储器420;以及一个或多个程序421,所述一个或多个程序421被存储在所述存储器420中,并且被配置成由所述处理器执行,所述程序421包括用于执行以下步骤的指令:
确定所述多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,每一组所述待更新配置信息包括对应的链表项中的配置信息的部分配置信息;
将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项;
通过所述硬件加速器根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位;
将所述写入后的多个链表项和所述多个标志位打包成链表数据包,并写入共享存储器,其中,所述多个标志位组成所述链表数据包的链表头,所述多组待更新配置信息组成所述链表数据包的数据部分。
在一个可能的示例中,每一所述链表项对应的硬件加速器的配置信息包括多项配置信息,在所述确定所述硬件加速器的配置信息中多个链表项中每一链表项需要进行配置的待更新配置信息,得到多组待更新配置信息方面,所述程序421包括用于执行以下步骤的指令:
针对所述多个链表项中第i个链表项,将所述第i个链表项对应的多项配置信息中与第(i-1)个链表项对应的多项配置信息进行比对,得到不相同的至少一个待更新配置信息,其中,i为大于1的整数。
在一个可能的示例中,所述多个链表项中第一个链表项对应的每一项配置信息均属于待更新配置信息;所述多个链表项中每一所述链表项对应的最后一项配置信息均属于待更新配置信息。
在一个可能的示例中,所述程序421还包括用于执行以下步骤的指令:
通过所述硬件加速器创建虚拟地址空间,并将所述硬件加速器需要配置的多个链表项中的配置信息存储至所述虚拟地址空间;
访问所述硬件加速器中的虚拟地址空间,得到所述硬件加速器需要配置的多个链表项中的配置信息。
在一个可能的示例中,在所述将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项方面,所述程序421包括用于执行以下步骤的指令:
按照所述虚拟地址空间的地址顺序对所述多个链表项中所述第一个链表项对应的每一个配置信息执行写操作;
若所述多个链表项中的第i个链表项对应的第x个配置信息CFMx与第(i-1)个链表项对应的第x个配置信息CFM(i-1)x完全相同,跳过针对所述第i个链表项对应的第x个配置信息CFMx的写操作,其中,所述CFMix为所述第i个链表项中任一配置信息,x为正整数;
若所述第x个配置信息CFMix属于待更新配置信息,将所述配置信息CFMix写入所述第i个链表项中。
在一个可能的示例中,在通过所述硬件加速器根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位方面,所述程序421包括用于执行以下步骤的指令:
若针对所述多个链表项中每一链表项对应的配置信息CFMj已执行写操作,通过所述硬件加速器生成与所述配置信息CFMj对应的标志位1,所述配置信息CFMj为任一配置信息,j为正整数;
若未针对所述配置信息CFMj执行写操作,通过所述硬件加速器生成与所述配置信息CFMj对应的标志位0。
在一个可能的示例中,所述链表头中每一行包括m个标志位,m为大于1的正整数,所述程序421还包括用于执行以下步骤的指令:
若所述多个标志位的总数量不为m的整数倍,在所述链表头中除了所述多个标志位以外的剩余空位填充保留位。
在一个可能的示例中,所述程序421还包括用于执行以下步骤的指令:
在所述硬件加速器使用所述多个链表项中任一链表项时,通过所述链表头中与所述任一链表项对应的标志位信息确定与该任一链表项对应的待更新配置信息;
通过所述硬件加速器将所述数据部分中与该任一链表项对应的待更新配置信息更新到所述硬件加速器中。
请参阅图5A,图5A是本实施例提供的一种硬件加速器配置信息的配置装置的结构示意图,所述硬件加速器配置信息的配置装置500应用于电子设备,所述电子设备包括硬件加速器,利用多个链表项中的配置信息对所述硬件加速器进行配置,该装置500包括确定单元501、写入单元502和生成单元503,其中,
所述确定单元501,用于确定所述多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,每一组所述待更新配置信息包括对应的链表项中的配置信息的部分配置信息;
所述写入单元502,用于将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项;
所述生成单元503,用于通过所述硬件加速器根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位;
所述写入单元502,还用于将所述写入后的多个链表项和所述多个标志位打包成链表数据包,并写入共享存储器,其中,所述多个标志位组成所述链表数据包的链表头,所述多组待更新配置信息组成所述链表数据包的数据部分。
可选地,所述确定单元501具体用于:
针对所述多个链表项中第i个链表项,将所述第i个链表项对应的多项配置信息中与第(i-1)个链表项对应的多项配置信息进行比对,得到不相同的至少一个待更新配置信息,其中,i为大于1的整数。
可选地,所述多个链表项中第一个链表项对应的每一项配置信息均属于待更新配置信息;所述多个链表项中每一所述链表项对应的最后一项配置信息均属于待更新配置信息。
可选地,如图5B,图5B为图5A所描述的硬件加速器配置信息的配置装置的变型装置,其与图5A相比较,还可以包括:创建单元504和访问单元505,具体如下:
所述创建单元504,用于通过所述硬件加速器创建虚拟地址空间,并将所述硬件加速器需要配置的多个链表项中的配置信息存储至所述虚拟地址空间;
所述访问单元505,用于访问所述硬件加速器中的虚拟地址空间,得到所述硬件加速器需要配置的多个链表项中的配置信息。
可选地,在所述将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项方面,所述写入单元502具体用于:
按照所述虚拟地址空间的地址顺序对所述多个链表项中所述第一个链表项对应的每一个配置信息执行写操作;
若所述多个链表项中的第i个链表项对应的第x个配置信息CFMx与第(i-1)个链表项对应的第x个配置信息CFM(i-1)x完全相同,跳过针对所述第i个链表项对应的第x个配置信息CFMx的写操作,其中,所述CFMix为所述第i个链表项中任一配置信息,x为正整数;
若所述第x个配置信息CFMix属于待更新配置信息,将所述配置信息CFMix写入所述第i个链表项中。
可选地,在通过所述硬件加速器根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位方面,所述生成单元503具体用于:
若针对所述多个链表项中每一链表项对应的配置信息CFMj已执行写操作,通过所述硬件加速器生成与所述配置信息CFMj对应的标志位1,所述配置信息CFMj为任一配置信息,j为正整数;
若未针对所述配置信息CFMj执行写操作,通过所述硬件加速器生成与所述配置信息CFMj对应的标志位0。
可选地,所述链表头中每一行包括m个标志位,m为大于1的正整数,所述生成单元503还用于:
若所述多个标志位的总数量不为m的整数倍,在所述链表头中除了所述多个标志位以外的剩余空位填充保留位。
可选地,可选地,如图5C,图5C为图5A所描述的硬件加速器配置信息的配置装置的又一变型装置,其与图5A相比较,还可以包括:处理单元506,具体如下:
所述处理单元506,用于在所述硬件加速器使用所述多个链表项中任一链表项时,通过所述链表头中与所述任一链表项对应的标志位信息确定与该任一链表项对应的待更新配置信息;以及,
通过所述硬件加速器将所述数据部分中与该任一链表项对应的待更新配置信息更新到所述硬件加速器中。
可以看出,本申请实施例中所描述的硬件加速器配置信息的配置装置,应用于电子设备,通过确定多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,每一组待更新配置信息包括对应的链表项中的配置信息的部分配置信息;将多组待更新配置信息中每一组待更新配置信息写入对应的链表项,得到写入后的多个链表项;如此,不需要将每一多个链表项中的所有配置信息都写入链表项;通过硬件加速器根据多个链表项中的配置信息中每一配置信息是否写入多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位;将写入后的多个链表项和多个标志位打包成链表数据包,并写入共享存储器,多个标志位组成所述链表数据包的链表头,多组待更新配置信息组成链表数据包的数据部分,如此,通过在链表中设置链表头,通过打包链表头和有效的待更新配置信息,不需要将所有的配置信息写入到链表项中,减小了链表的内存大小,从而降低了存储空间需求;还降低了多个链表项的配置时间,从而可减少对链表管理消耗的时间。
可以理解的是,本实施例的硬件加速器配置信息的配置装置的各程序模块的功能可根据上述方法实施例中的方法具体实现,其具体实现过程可以参照上述方法实施例的相关描述,此处不再赘述。
本申请实施例还提供一种计算机存储介质,其中,该计算机存储介质存储用于电子数据交换的计算机程序,该计算机程序使得计算机执行如上述方法实施例中记载的任一方法的部分或全部步骤,上述计算机包括电子设备。
本申请实施例还提供一种计算机程序产品,上述计算机程序产品包括存储了计算机程序的非瞬时性计算机可读存储介质,上述计算机程序可操作来使计算机执行如上述方法实施例中记载的任一方法的部分或全部步骤。该计算机程序产品可以为一个软件安装包,上述计算机包括电子设备。
需要说明的是,对于前述的各方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本申请并不受所描述的动作顺序的限制,因为依据本申请,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本申请所必须的。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置,可通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如上述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性或其它的形式。
上述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
上述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储器中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储器中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本申请各个实施例上述方法的全部或部分步骤。而前述的存储器包括:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于一计算机可读存储器中,存储器可以包括:闪存盘、只读存储器(英文:Read-Only Memory,简称:ROM)、随机存取器(英文:Random Access Memory,简称:RAM)、磁盘或光盘等。
以上对本申请实施例进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种硬件加速器配置信息的配置方法,利用多个链表项中的配置信息对所述加速器进行配置,其特征在于,所述方法包括:
确定所述多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,所述待更新配置信息包括所述硬件加速器的配置信息的部分配置信息;
将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项;
通过所述硬件加速器根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位;
将所述写入后的多个链表项和所述多个标志位打包成链表数据包,并写入共享存储器,其中,所述多个标志位组成所述链表数据包的链表头,所述多组待更新配置信息组成所述链表数据包的数据部分;
其中,每一所述链表项对应的硬件加速器的配置信息包括多项配置信息,所述确定所述硬件加速器的配置信息中多个链表项中每一链表项需要进行配置的待更新配置信息,得到多组待更新配置信息,包括:
针对所述多个链表项中第i个链表项,将所述第i个链表项对应的多项配置信息中与第(i-1)个链表项对应的多项配置信息进行比对,得到不相同的至少一个待更新配置信息,其中,i为大于1的整数。
2.根据权利要求1所述方法,其特征在于,所述多个链表项中第一个链表项对应的每一项配置信息均属于待更新配置信息;所述多个链表项中每一所述链表项对应的最后一项配置信息均属于待更新配置信息。
3.根据权利要求1或2所述方法,其特征在于,所述方法还包括:
通过所述硬件加速器创建虚拟地址空间,并将所述加速器需要配置的多个链表项中的配置信息存储至所述虚拟地址空间;
访问所述硬件加速器中的虚拟地址空间,得到所述硬件加速器需要配置的多个链表项中的配置信息。
4.根据权利要求3所述方法,其特征在于,所述将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项,包括:
按照所述虚拟地址空间的地址顺序对所述多个链表项中第一个链表项对应的每一个配置信息执行写操作;
若所述多个链表项中的第i个链表项对应的第x个配置信息CFMix与第(i-1)个链表项对应的第x个配置信息CFM(i-1)x完全相同,跳过针对所述第i个链表项对应的第x个配置信息CFMix的写操作,其中,所述CFMix为所述第i个链表项中任一配置信息,x为正整数;
若所述第x个配置信息CFMix属于待更新配置信息,将所述配置信息CFMix写入所述第i个链表项中。
5.根据权利要求1或2所述方法,其特征在于,通过所述硬件加速器根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位,包括:
若针对所述多个链表项中每一链表项对应的配置信息CFMj已执行写操作,通过所述硬件加速器生成与所述配置信息CFMj对应的标志位1,所述配置信息CFMj为任一配置信息,j为正整数;
若未针对所述配置信息CFMj执行写操作,通过所述硬件加速器生成与所述配置信息CFMj对应的标志位0。
6.根据权利要求5所述方法,其特征在于,所述链表头中每一行包括m个标志位,m为大于1的正整数,所述方法还包括:
若每一所述链表项对应的标志位总数量n不为m的整数倍,在所述链表头中每一所述链表项对应的n个标志位的最后一行中处于该n个标志位中最后一个标志位后面的剩余空位填充保留位。
7.根据权利要求1或2所述方法,其特征在于,所述方法还包括:
在所述硬件加速器使用所述多个链表项中任一链表项时,通过所述链表头中与所述任一链表项对应的标志位信息确定与该任一链表项对应的待更新配置信息;
通过所述硬件加速器将所述数据部分中与该任一链表项对应的待更新配置信息更新到所述硬件加速器中。
8.一种硬件加速器配置信息的配置装置,利用多个链表项中的配置信息对所述硬件加速器进行配置,其特征在于,所述装置包括:
确定单元,用于确定所述多个链表项中每一链表项的待更新配置信息,得到多组待更新配置信息,所述待更新配置信息包括所述硬件加速器的配置信息的部分配置信息;
写入单元,用于将所述多组待更新配置信息中每一组待更新配置信息写入对应的所述链表项,得到写入后的多个链表项;
生成单元,用于通过所述硬件加速器根据所述多个链表项中的配置信息中每一配置信息是否写入所述多个链表项中每一链表项,生成与该配置信息对应的标志位,得到多个标志位;
所述写入单元,还用于将所述写入后的多个链表项和所述多个标志位打包成链表数据包,并写入共享存储器,其中,所述多个标志位组成所述链表数据包的链表头,所述多组待更新配置信息组成所述链表数据包的数据部分;
其中,每一所述链表项对应的硬件加速器的配置信息包括多项配置信息,所述确定所述硬件加速器的配置信息中多个链表项中每一链表项需要进行配置的待更新配置信息,得到多组待更新配置信息,包括:
针对所述多个链表项中第i个链表项,将所述第i个链表项对应的多项配置信息中与第(i-1)个链表项对应的多项配置信息进行比对,得到不相同的至少一个待更新配置信息,其中,i为大于1的整数。
9.一种电子设备,其特征在于,包括处理器、存储器,所述存储器用于存储一个或多个程序,并且被配置由所述处理器执行,所述程序包括用于执行如权利要求1-7任一项所述的方法中的步骤的指令。
10.一种计算机可读存储介质,其特征在于,存储用于电子数据交换的计算机程序,其中,所述计算机程序使得计算机执行如权利要求1-7任一项所述的方法。
CN202010450482.6A 2020-05-25 2020-05-25 硬件加速器配置信息的配置方法、装置及存储介质 Active CN113721972B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010450482.6A CN113721972B (zh) 2020-05-25 2020-05-25 硬件加速器配置信息的配置方法、装置及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010450482.6A CN113721972B (zh) 2020-05-25 2020-05-25 硬件加速器配置信息的配置方法、装置及存储介质

Publications (2)

Publication Number Publication Date
CN113721972A CN113721972A (zh) 2021-11-30
CN113721972B true CN113721972B (zh) 2024-04-16

Family

ID=78671789

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010450482.6A Active CN113721972B (zh) 2020-05-25 2020-05-25 硬件加速器配置信息的配置方法、装置及存储介质

Country Status (1)

Country Link
CN (1) CN113721972B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101339545A (zh) * 2008-08-22 2009-01-07 华为技术有限公司 一种寄存器配置方法和装置
CN104184687A (zh) * 2013-05-23 2014-12-03 北京信威通信技术股份有限公司 一种通信基带处理的流程控制方法和硬件加速器电路
WO2017215547A1 (zh) * 2016-06-15 2017-12-21 华为技术有限公司 一种数据传输方法及装置
CN108681572A (zh) * 2018-05-04 2018-10-19 蔷薇信息技术有限公司 区块链的数据存储方法、装置及电子设备
CN109814940A (zh) * 2017-11-21 2019-05-28 展讯通信(上海)有限公司 配置硬件加速器的方法、装置及处理器
CN110445585A (zh) * 2019-08-13 2019-11-12 北京简约纳电子有限公司 基于ppp数据帧组帧和解帧硬件加速器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101339545A (zh) * 2008-08-22 2009-01-07 华为技术有限公司 一种寄存器配置方法和装置
CN104184687A (zh) * 2013-05-23 2014-12-03 北京信威通信技术股份有限公司 一种通信基带处理的流程控制方法和硬件加速器电路
WO2017215547A1 (zh) * 2016-06-15 2017-12-21 华为技术有限公司 一种数据传输方法及装置
CN109814940A (zh) * 2017-11-21 2019-05-28 展讯通信(上海)有限公司 配置硬件加速器的方法、装置及处理器
CN108681572A (zh) * 2018-05-04 2018-10-19 蔷薇信息技术有限公司 区块链的数据存储方法、装置及电子设备
CN110445585A (zh) * 2019-08-13 2019-11-12 北京简约纳电子有限公司 基于ppp数据帧组帧和解帧硬件加速器

Also Published As

Publication number Publication date
CN113721972A (zh) 2021-11-30

Similar Documents

Publication Publication Date Title
JP6177418B2 (ja) ステートマシンエンジンによって受信されるデータを提供するための方法及び装置
US8930593B2 (en) Method for setting parameters and determining latency in a chained device system
CN109697133A (zh) Id生成方法、装置及系统
CN106886570A (zh) 页面处理方法及装置
CN103425491A (zh) 一种游戏引擎
CN101685381A (zh) 固态大容量存储装置的数据串流
CN107832343B (zh) 一种基于位图的mbf数据索引结构对数据快速检索的方法
CN108496161A (zh) 数据缓存装置及控制方法、数据处理芯片、数据处理系统
CN102395958B (zh) 一种数据包的并发处理方法及设备
CN106648666A (zh) 一种用户界面生成方法及系统
CN106330788B (zh) 报文分片传输方法和装置
CN104079598B (zh) 一种实现网页协同浏览的方法和装置
CN108062235A (zh) 数据处理方法及装置
CN109446147A (zh) 一种网络存储设备与pcie设备的数据交互方法
CN104469477B (zh) 媒体资源推送方法及装置
CN103270727A (zh) 存储体感知多位特里结构
CN106339210B (zh) 一种网页游戏中数据处理方法及相关装置
CN110324204A (zh) 一种在fpga中实现的高速正则表达式匹配引擎及方法
CN113721972B (zh) 硬件加速器配置信息的配置方法、装置及存储介质
CN108351836A (zh) 具有选择性储存的多级非易失性缓存
CN112787955B (zh) Mac层数据报文的处理方法、设备和存储介质
CN108650306A (zh) 一种游戏视频缓存方法、装置及计算机存储介质
CN108241696A (zh) 获得地图数据的方法、装置及系统
CN108319428A (zh) 一种数据读取的方法及装置
CN106302259B (zh) 片上网络中处理报文的方法和路由器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant