CN113707090B - 像素驱动电路的驱动方法、显示面板和显示装置 - Google Patents

像素驱动电路的驱动方法、显示面板和显示装置 Download PDF

Info

Publication number
CN113707090B
CN113707090B CN202111028213.1A CN202111028213A CN113707090B CN 113707090 B CN113707090 B CN 113707090B CN 202111028213 A CN202111028213 A CN 202111028213A CN 113707090 B CN113707090 B CN 113707090B
Authority
CN
China
Prior art keywords
node
reset
electrically connected
signal line
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111028213.1A
Other languages
English (en)
Other versions
CN113707090A (zh
Inventor
张蒙蒙
李玥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN202111028213.1A priority Critical patent/CN113707090B/zh
Publication of CN113707090A publication Critical patent/CN113707090A/zh
Application granted granted Critical
Publication of CN113707090B publication Critical patent/CN113707090B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Abstract

本发明公开了一种像素驱动电路的驱动方法、显示面板和显示装置,涉及显示领域,像素驱动电路包括:驱动晶体管、第一复位模块、第一发光控制模块、存储电容、和补偿模块;驱动晶体管的栅极与第一节点电连接,驱动晶体管的第一端与第二节点电连接,驱动晶体管的第二端与第三节点电连接;驱动方法包括复位阶段,在复位阶段对第一节点进行多次高低电位交替复位,且最后一次复位为驱动晶体管的有效电平复位。本发明通过对第一节点进行多次高低电位交替复位,从而避免驱动晶体管存在迟滞问题,在黑画面切换白画面时,亮度能够迅速达到白的亮度,避免残影现象出现。

Description

像素驱动电路的驱动方法、显示面板和显示装置
技术领域
本发明涉及显示技术领域,更具体地,涉及一种像素驱动电路的驱动方法、显示面板和显示装置。
背景技术
随着显示技术的不断发展,显示面板的开发进程逐渐加快。有机发光(OrganicLight-Emitting Diode,OLED)显示面板作为一种电流型发光器件已越来越多地被应用于高性能显示中,OLED显示屏具备自发光、不需背光源、色域广、对比度高、厚度薄、视角广、响应速度快、可用于挠曲性面板、使用温度范围广、构造及制程较简单等优异的特性,OLED显示屏也已经越来越多被用于手机显示上。
现有技术中像素电路在发光一段时间后,驱动晶体管的阈值电压发生偏移,出现迟滞效应,使得在黑画面切换到白画面时,第一帧和第二帧无法迅速达到白画面的亮度,出现残影现象。
发明内容
有鉴于此,本发明提供了一种像素驱动电路的驱动方法、显示面板和显示装置,用以改善驱动晶体管存在迟滞问题。
一方面,本发明公开了一种像素驱动电路的驱动方法,其特征在于,所述像素驱动电路包括:
驱动晶体管,所述驱动晶体管的栅极与所述第一节点电连接,所述驱动晶体管的第一端与所述第二节点电连接,所述驱动晶体管的第二端与第三节点电连接;第一复位模块,所述第一复位模块的控制端与第一扫描信号线电连接,所述第一复位模块的第一端与第一复位信号线电连接,所述第一复位模块的第二端与所述第一节点电连接;
第一发光控制模块,所述第一发光控制模块的控制端与第一发光控制信号线电连接,所述第一发光控制模块的第一端与所述第一电源电压信号线电连接,所述第一发光控制模块的第二端与第二节点电连接;
存储电容,所述存储电容的第一极板与所述第一电源电压信号线电连接,所述存储电容的第二极板与所述第一节点电连接;
补偿模块,所述补偿模块的控制端与第二扫描信号线,所述补偿模块的第一端与所述第三节点电连接,所述补偿模块的第二端与第一节点电连接;
所述驱动方法包括复位阶段,在所述复位阶段对所述第一节点进行多次高低电位交替复位,且最后一次复位为所述驱动晶体管的有效电平复位。
另一方面,本发明还提供了一种显示面板,k个像素行,每个像素行中均包括多个像素,所述像素中包括像素驱动电路,所述像素驱动电路的驱动方法为上述驱动方法,其中k为大于1的正整数。
另一方面,本发明还提供了一种显示装置,包括上述显示面板。
与现有技术相比,本发明提供的像素驱动电路的驱动方法、显示面板和显示装置,至少实现了如下的有益效果:
本发明通过对第一节点进行多次高低电位交替复位,且最后一次复位为驱动晶体管的有效电平复位,从而避免驱动晶体管存在迟滞问题,在黑画面切换白画面时,亮度能够迅速达到白的亮度,避免残影现象出现。
当然,实施本发明的任一产品必不特定需要同时达到以上所述的所有技术效果。
通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。
附图说明
被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。
图1为现有技术中像素驱动电路结构示意图;
图2为图1中像素驱动电路的时序图;
图3为现有技术中黑画面和白画面切换时发光元件的亮度对比图;
图4是本发明提供的一种像素驱动电路结构示意图;
图5是图4中像素驱动电路的一种时序图;
图6是本发明提供的又一种像素驱动电路的结构示意图;
图7是图6中像素驱动电路的时序图;
图8是本发明提供的又一种像素驱动电路结构图;
图9是图8中像素驱动电路的时序图;
图10是本发明提供的又一种像素驱动电路的结构示意图;
图11是图10中像素驱动电路的时序图;
图12是本发明提供的又一种像素驱动电路的结构示意图;
图13是本发明提供的又一种像素驱动电路的结构示意图;
图14是本发明提供的又一种像素驱动电路的结构图;
图15是图14中像素驱动电路的时序图;
图16是本发明提供的又一种像素驱动电路的结构示意图;
图17是图16中像素驱动电路的时序图;
图18是图16是本发明提供的又一种像素驱动电路的结构示意图;
图19是图18中像素驱动电路的时序图;
图20是本发明提供的又一种像素驱动电路的结构示意图;
图21是本发明提供的一种显示面板的平面结构示意图;
图22是本发明提供的又一种显示面板的平面结构示意图;
图23所示为本发明提供的一种显示装置的平面结构示意图。
具体实施方式
现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
参照图1、图2和图3,图1为现有技术中像素驱动电路结构示意图,图2为图1中像素驱动电路的时序图,图3为现有技术中黑画面和白画面切换时发光元件的亮度对比图。图1中的像素驱动电路000包括:第一晶体管M1’,其控制端与发光信号输入端电连接,第一端与第一电源信号端PVDD电连接,第二端与驱动晶体管M3’的第一端电连接;第二晶体管M2,其控制端与第二扫描信号输入端S2电连接,第一端与数据信号输入端Vdata电连接,第二端与驱动晶体管M3’的第一端电连接;驱动晶体管M3’,其控制端与第五晶体管M5’的第二端电连接,第一端与第一晶体管M1’的第二端和第二晶体管M2’的第二端电连接;第四晶体管M4’,其控制端与第二扫描信号输入端S2电连接,第一端与第五晶体管M5’的第二端和存储电容Cst’的第二端电连接,第二端与驱动晶体管M3’的第二端和第六晶体管M6’的第一端电连接;第五晶体管M5’,其控制端与第一扫描信号输入端S1电连接,第一端与参考电压信号输入端Vref电连接,第二端与驱动晶体管M3’的控制端电连接;第六晶体管M6’,其控制端与发光信号输入端Emit电连接,第一端与驱动晶体管M3’的第二端和第四晶体管M4’的第二端电连接,第二端与发光元件O’的阳极电连接;第七晶体管M7’,其控制端与第二扫描信号输入端电连接,第一端与参考电压信号输入端电连接,第二端与发光元件O’的第一端电连接;发光元件O’,其第一端与第六晶体管M6’的第二端和第七晶体管M7’的第二端电连接,第二端与第二电源信号端PVEE电连接;存储电容Cst’,其第一端与第一电源信号端PVDD电连接,第二端与驱动晶体管M3’的控制端、第四晶体管M4’的第一端和第五晶体管M5’的第二端电连接。按照图2中的时序对像素驱动电路000进行驱动,该像素电路发光一段时间后,由于偏压反应力会使驱动晶体管的阈值电压发生偏移,受偏移变化不同影响,出现迟滞效应,如图3所示,黑画面切换到白画面时,在第一帧和第二帧画面发光二极管的亮度不能迅速的达到白的亮度,出现残影现象。
有鉴于此,本发明提供了一种像素驱动电路的驱动方法、显示面板和显示装置,用以改善驱动晶体管的迟滞问题,防止出现残影现象,像素驱动电路的驱动方法、显示面板和显示装置的具体实施例下文将详述。
参照图4和图5,图4是本发明提供的一种像素驱动电路结构示意图,图5是图4中像素驱动电路的一种时序图。
图4中像素驱动电路100包括:驱动晶体管M3,驱动晶体管M3的栅极与第一节点N1电连接,驱动晶体管M3的第一端与第二节点N2电连接,驱动晶体管M3的第二端与第三节点N3电连接;第一复位模块2,第一复位模块2的控制端与第一扫描信号线S1电连接,第一复位模块2的第一端与第一复位信号线Vref1电连接,第一复位模块2的第二端与第一节点N1电连接;第一发光控制模块1,第一发光控制模块1的控制端与第一发光控制信号线E1电连接,第一发光控制模块1的第一端与第一电源电压信号线PVDD电连接,第一发光控制模块1的第二端与第二节点N2电连接;存储电容Cst,存储电容Cst的第一极板与第一电源电压信号线PVDD电连接,存储电容Cst的第二极板与第一节点N1电连接;补偿模块3,补偿模块3的控制端与第二扫描信号线S2,补偿模块3的第一端与第三节点N3电连接,补偿模块3的第二端与第一节点N1电连接;
本发明中像素驱动电路100的驱动方法包括复位阶段FW,在复位阶段FW对第一节点N1进行多次高低电位交替复位,且最后一次复位为驱动晶体管M3的有效电平复位。
图4中仅示意性的示出了驱动晶体管M3为P型晶体管,其有效电平为低电位。当然驱动晶体管M3也可以为N型晶体管,有效电平为高电位。
需要说明的是图5中的时序图仅为实现对第一节点N1实现高低电位交替复位的一种可能,不局限其它可能性,只要可对第一节点N1进行多次高低电位交替复位,且最后一次复位为驱动晶体管M3的有效电平复位即可,这里不做具体限定。
参照图4和图5,本实施例中的复位阶段FW中对第一节点N1进行了五次高低电位交替复位,且第五次复位为驱动晶体管M3的有效电平复位,具体的,
复位阶段FW包括交替的第一子阶段F1和第二子阶段F2
第一子阶段F1中,第一扫描信号为低电位,控制第一复位模块2导通,第一复位信号输入至第一节点N1,第一复位信号为低电位,对第一节点N1进行低电位复位,当然,因为驱动晶体管M3为P型晶体管,所以驱动晶体管M3的栅极响应第一节点N1的低电位而导通,与此同时,第一发光控制信号线E1输入的第一发光控制信号控制第一发光控制模块1导通,所以第一电源电压信号线PVDD输入的第一电源电压信号会输入至第二节点N2;
第二子阶段F2中,第一扫描信号为高电位,控制第一复位模块2关断,同时驱动晶体管M3仍然是导通,第一发光控制信号线E1输入的第一发光控制信号仍然控制第一发光控制模块1导通,第一电源电压信号线PVDD输入的第一电源电压信号会输入至第二节点N2,第二扫描信号线S2传输的第二扫描信号控制补偿模块3导通,所以第二节点N2处的第一电源电压信号经过驱动晶体管M3、补偿模块3传输至第一节点N1,第一电源电压信号为高电位,所以对第一节点N1进行高电位复位。
第一子阶段F1和第二子阶段F2交替进行,从而对第一节点N1进行低电位、高电位、低电位、高电位和低电位进行交替复位,当然第五个复位为低电位。这里需要说明最后一个复位需要是驱动晶体管M3的有效电平,参照图4,像素驱动电路100中还包括数据写入模块4,数据写入模块4的控制端与第三扫描信号线S3电连接,数据写入模块4的第一端与数据信号线data电连接,数据写入模块4的第二端与第二节点N2电连接,在最后一个复位之后为数据写入,第三扫描信号线S3输入的第三扫描信号控制数据写入模块4导通,数据信号线data输入的数据信号通过驱动晶体管M3、补偿模块3写入第一节点N1,对第一节点N1进行补偿,所以为了实现对第一节点N1进行数据补偿,所以最后一个复位需要为驱动晶体管M3的有效电平。
与现有技术相比,本发明的像素驱动电路100的驱动方法至少具有以下有益效果:
本发明中像素驱动电路100的驱动方法包括复位阶段FW,在复位阶段FW对第一节点N1进行多次高低电位交替复位,且最后一次复位为驱动晶体管M3的有效电平复位,通过多次对第一节点N1进行高低电位交替复位能够消除驱动晶体管M3的偏压影响,从而避免驱动晶体管M3存在迟滞的问题,在黑画面切换白画面时,亮度能够迅速达到白的亮度,避免残影现象出现。
在一些可选的实施例中,继续参照图4和图5,复位阶段FW包括交替的第一子阶段F1和第二子阶段F2,其中,
第一子阶段F1中,第一扫描信号控制第一复位模块2导通,第一复位信号输入至第一节点N1,第一复位信号为低电位,对第一节点N1进行低电位复位,同时驱动晶体管M3响应第一节点N1的低电位而导通,第一发光控制信号线E1输入的第一发光控制信号控制第一发光控制模块1导通,第一电源电压信号线PVDD输入的第一电源电压信号输入至第二节点N2;
第二子阶段F2中,第一扫描信号控制第一复位模块2关断,补偿模块3响应第二扫描信号线S2传输的第二扫描信号导通,第二节点N2处的第一电源电压信号经过驱动晶体管M3、补偿模块3传输至第一节点N1,对第一节点N1进行高电位复位。
具体的,本实施例中的复位阶段FW包括交替的第一子阶段F1和第二子阶段F2,第一子阶段F1对第一节点N1进行低电位复位,第二子阶段F2对第一子节点进行高电位复位。
本实施例中第一复位信号为固定低电位。
当然,第一子阶段F1中,第一扫描信号为低电位,控制第一复位模块2导通,第一复位信号输入至第一节点N1,第一复位信号为低电位,对第一节点N1进行低电位复位,当然,因为驱动晶体管M3为P型晶体管,所以驱动晶体管M3的栅极响应第一节点N1的低电位而导通,与此同时,第一发光控制信号线E1输入的第一发光控制信号控制第一发光控制模块1导通,所以第一电源电压信号线PVDD输入的第一电源电压信号会输入至第二节点N2;
第二子阶段F2中,第一扫描信号为高电位,控制第一复位模块2关断,同时驱动晶体管M3仍然是导通,第一发光控制信号线E1输入的第一发光控制信号仍然控制第一发光控制模块1导通,第一电源电压信号线PVDD输入的第一电源电压信号会输入至第二节点N2,第二扫描信号线S2传输的第二扫描信号控制补偿模块3导通,所以第二节点N2处的第一电源电压信号经过驱动晶体管M3、补偿模块3传输至第一节点N1,第一电源电压信号为高电位,所以对第一节点N1进行高电位复位。
如上所述,最后一次复位需要是低电位复位,这里不再赘述。
本实施例中通过多次对第一节点N1进行高低电位交替复位能够消除驱动晶体管M3的偏压影响,从而避免驱动晶体管M3存在迟滞的问题,在黑画面切换白画面时,亮度能够迅速达到白的亮度,避免残影现象出现。
在一些可选的实施例中,继续参照图4、图5、以及参照图6和图7,图6是本发明提供的又一种像素驱动电路的结构示意图,图7是图6中像素驱动电路的时序图。
驱动晶体管M3为P型晶体管,最后一次复位为第一子阶段F1;或者,驱动晶体管M3为N型晶体管,最后一次复位为第二子阶段F2。
具体的,图4中驱动晶体管M3为P型晶体管,图6中驱动晶体管M3为N型晶体管。
如上所述,最后一个复位需要是驱动晶体管M3的有效电平。参照图4和图6,像素驱动电路100中还包括数据写入模块4,数据写入模块4的控制端与第三扫描信号线S3电连接,数据写入模块4的第一端与数据信号线data电连接,数据写入模块4的第二端与第二节点N2电连接。
如图5所示,在最后一个复位之后为数据写入,第三扫描信号线S3输入的第三扫描信号控制数据写入模块4导通,数据信号线data输入的数据信号通过驱动晶体管M3、补偿模块3写入第一节点N1,对第一节点N1进行补偿,所以为了实现对第一节点N1进行数据补偿,所以最后一个复位需要为驱动晶体管M3的有效电平,即最后一次复位为第一子阶段F1,对第一节点N1进行低电位复位;
如图7所示,在最后一个复位之后为数据写入,第三扫描信号线S3输入的第三扫描信号控制数据写入模块4导通,数据信号线data输入的数据信号通过驱动晶体管M3、补偿模块3写入第一节点N1,对第一节点N1进行补偿,所以为了实现对第一节点N1进行数据补偿,所以最后一个复位需要为驱动晶体管M3的有效电平,即最后一次复位为第一子阶段F1,对第一节点N1进行高电位复位。
驱动晶体管M3为P型晶体管,最后一次复位为第一子阶段F1;或者,驱动晶体管M3为N型晶体管,最后一次复位为第二子阶段F2,即最后一次复位为驱动晶体管M3的有效电平信号,使数据信号写入第一节点N1,能够保证对第一节点N1进行数据补偿。
在一些可选的实施例中,参照图8和图9,图8是本发明提供的又一种像素驱动电路结构图,图9是图8中像素驱动电路的时序图。
图8中像素驱动电路100还包括:
数据写入模块4,数据写入模块4的控制端与第三扫描信号线S3电连接,数据写入模块4的第一端与数据信号线data电连接,数据写入模块4的第二端与第二节点N2电连接;第二发光控制模块6,第二发光控制模块6的控制端与第二发光控制信号线E2电连接,第二发光控制模块6的第一端与第三节点N3电连接,第二发光控制模块6的第二端与第四节点N4电连接;
第二复位模块7,第二复位模块7的控制端与第四扫描信号线S4电连接,第二复位模块7的第一端与第二复位信号线Vref2电连接,第二复位模块7的第二端与第四节点N4电连接;
发光二极管5,发光二极管5的第一极与第四节点N4电连接,发光二极管5的第二极与第二电源电压信号线PVEE电连接;
驱动方法还包括第三子阶段F3,第三子阶段F3在最后一次复位之后。
第三子阶段F3中,第一发光控制信号线E1输入的第一发光控制信号控制第一发光控制模块1关断,第二发光控制信号线E2输入的第二发光控制信号控制第二发光控制模块6关断,第四扫描信号线S4输入的第四扫描信号控制第二复位模块7导通,第二复位信号线Vref2输入的第二复位信号输入至第四节点N4对第四节点N4进行复位;同时,第三扫描信号线S3输入的第三扫描信号控制数据写入模块4导通,数据信号线data输入的数据信号通过驱动晶体管M3、补偿模块3写入第一节点N1。
本实施例中,第一复位信号和第二复位信号可以相同,这样可以节省复位信号线的数量以及复位信号的数量,当然第一复位信号和第二复位信号也可以不同,这里不做具体限定。
可以理解的是,在最后一次复位之后,第三扫描信号线S3输入的第三扫描信号控制数据写入模块4导通,数据信号线data输入的数据信号通过驱动晶体管M3、补偿模块3写入第一节点N1,对第一节点N1进行补偿,这里的第三子阶段F3是实现将数据写入模块4中数据电压写入到第一节点N1,对第一节点N1进行数据补偿,提高驱动能力;
第二复位模块7在第二发光控制信号的控制下在导通,对第四节点N4(即发光二极管5的阳极)进行复位,以免经过长时间发光后发光二极管5的阳极产生电荷积累,改善发光效果。
在一些可选的实施例中,参照图10,图10是本发明提供的又一种像素驱动电路的结构示意图,图11是图10中像素驱动电路的时序图,第三扫描信号与第四扫描信号相同。
本实施例中,第四扫描信号线S4输入的第四扫描信号与第三扫描信号线S3输入的第三扫描信号是同一个信号,当然由于第三扫描信号的第四扫描信号是同步输入的,所以第四扫描信号线S4可以复用为第三扫描信号线S3,数据写入模块4的控制端和第二复位模块7的控制端均连接到同一条扫描信号线上,这样能够节省信号线的数量和输入的信号数量。
在一些可选的实施例中,继续参照图8和图9,驱动方法还包括第四子阶段F4,第四子阶段F4在第三子阶段F3之后,其中,第二发光控制模块6在第二发光控制信号线E2传输的第二发光控制信号的控制下导通,驱动晶体管M3导通,发光二极管5发光。
参照图9的时序图,在第三子阶段和第四子阶段之间具有间隔,这是因为这样设置能够保证第一发光控制信号和第二发光控制信号的时间间隔是相同的,使第一发光控制信号和第二发光控制信号错级借用,减少发光控制信号线的数量。
在发光二极管5发光的过程中,第一发光控制信号控制第一发光控制模块1导通,第二发光控制信号控制第二发光控制模块6导通,第一电源电压信号输入至发光二极管5,发光二极管5发光。
在一些可选的实施例中,参照图12和继续参照图9、图11,图12是本发明提供的又一种像素驱动电路的结构示意图。
图12中第一复位模块2包括第五晶体管M5,第五晶体管M5的栅极与第一扫描信号线S1电连接,第五晶体管M5的第一端与第一复位信号线Vref1电连接,第五晶体管M5的第二端与第一节点N1电连接;第一发光控制模块1包括第一晶体管M1,第一晶体管M1的栅极与第一发光控制信号线E1电连接,第一晶体管M1的第一端与第一电源电压信号线PVDD电连接,第一晶体管M1的第二端与第二节点N2电连接;存储电容Cst,存储电容Cst的第一极板与第一电源电压信号线PVDD电连接,存储电容Cst的第二极板与第一节点N1电连接;补偿模块3包括第四晶体管M4,第四晶体管M4的栅极与第二扫描信号线S2,第四晶体管M4的第一端与第三节点N3电连接,第四晶体管M4的第二端与第一节点N1电连接;数据写入模块4包括第二晶体管M2,第二晶体管M2的栅极与第三扫描信号线S3电连接,第二晶体管M2的第一端与数据信号线data电连接,第二晶体管M2的第二端与第二节点N2电连接;第二发光控制模块6包括第六晶体管M6,第六晶体管M6的栅极与第二发光控制信号线E2电连接,第六晶体管M6的第一端与第三节点N3电连接,第六晶体管M6的第二端与第四节点N4电连接;第二复位模块7包括第七晶体管M7,第七晶体管M7的栅极与第四扫描信号线S4电连接,第七晶体管M7的第一端与第二复位信号线Vref2电连接,第七晶体管M7的第二端与第四节点N4电连接;
当然图20中仅以第一晶体管M1、第二晶体管M2、驱动晶体管M3、第四晶体管M4、第五晶体管M5、第六晶体管M6和第七晶体管M7均为P型晶体管为例,当然也可以为N型晶体管,这里不做限定。
结合图11或图12中的时序图,本实施例的驱动方法包括复位阶段FW、第三子阶段F3和第四子阶段F4。
当然复位阶段FW包括交替的第一子阶段F1和第二子阶段F2:
第一子阶段F1中,第一扫描信号为低电位,控制第五晶体管M5导通,第一复位信号输入至第一节点N1,第一复位信号为低电位,对第一节点N1进行低电位复位,驱动晶体管M3为P型晶体管,驱动晶体管M3的栅极响应第一节点N1的低电位而导通,与此同时,第一发光控制信号线E1输入的第一发光控制信号控制第一晶体管M1模块导通,第一电源电压信号线PVDD输入的第一电源电压信号会输入至第二节点N2;
第二子阶段F2中,第一扫描信号为高电位,控制第五晶体管M5关断,同时驱动晶体管M3仍然是导通,第一发光控制信号线E1输入的第一发光控制信号仍然控制第一晶体管M1导通,第一电源电压信号线PVDD输入的第一电源电压信号会输入至第二节点N2,第二扫描信号线S2传输的第二扫描信号控制第四晶体管M4导通,第二节点N2处的第一电源电压信号经过驱动晶体管M3、第四晶体管M4传输至第一节点N1,第一电源电压信号为高电位,所以对第一节点N1进行高电位复位。
第一子阶段F1和第二子阶段F2交替进行,从而对第一节点N1进行低电位、高电位、低电位、高电位和低电位进行交替复位,当然最后一次复位为低电位。
在最后一次复位之后是第三子阶段F3,第三子阶段F3中,第一发光控制信号线E1输入的第一发光控制信号控制第一晶体管M1关断,第二发光控制信号线E2输入的第二发光控制信号控制第六晶体管M6关断,第四扫描信号线S4输入的第四扫描信号控制第七晶体管M7导通,第二复位信号线Vref2输入的第二复位信号输入至第四节点N4对第四节点N4进行复位;同时,第三扫描信号线S3输入的第三扫描信号控制第二晶体管M2导通,数据信号线data输入的数据信号通过驱动晶体管M3、第四晶体管M4写入第一节点N1;
在第三子阶段F3之后为第四子阶段F4,第二发光控制信号线E2传输的第二发光控制信号的控制第七晶体管M7导通,驱动晶体管M3导通,发光二极管5发光。
本实施例中通过多次对第一节点N1进行高低电位交替复位能够消除驱动晶体管M3的偏压影响,从而避免驱动晶体管M3存在迟滞的问题,在黑画面切换白画面时,亮度能够迅速达到白的亮度,避免残影现象出现。
在一些可选的实施例中,参照图13,图13是本发明提供的又一种像素驱动电路的结构示意图。第一发光控制信号线传输的第一发光控制信号与第一扫描信号线S1传输的第一扫描信号相同,且第一发光控制信号为方波信号。
参照图13,像素驱动电路100包括:驱动晶体管M3,驱动晶体管M3的栅极与第一节点N1电连接,驱动晶体管M3的第一端与第二节点N2电连接,驱动晶体管M3的第二端与第三节点N3电连接;第一发光控制模块1,第一发光控制模块1的控制端与第一发光控制信号线E1电连接,第一发光控制模块1的第一端与第一电源电压信号线PVDD电连接,第一发光控制模块1的第二端与第二节点N2电连接;存储电容Cst,存储电容Cst的第一极板与第一电源电压信号线PVDD电连接,存储电容Cst的第二极板与第一节点N1电连接;补偿模块3,补偿模块3的控制端与第二扫描信号线S2,补偿模块3的第一端与第三节点N3电连接,补偿模块3的第二端与第一节点N1电连接;第一复位模块2,第一复位模块2的控制端同样与第一发光控制信号线E1电连接,第一复位模块2的第一端与第一复位信号线Vref1电连接,第一复位模块2的第二端与第一节点N1电连接,第一发光控制信号线E1传输的第一发光控制信号是方波信号,这样可以实现对第一节点N1进行多次高低电位交替复位,当然最后一次复位需要是驱动晶体管M3的有效电平信号,对第一节点N1进行多次高低电位交替复位能够消除驱动晶体管M3的偏压影响,从而避免驱动晶体管M3存在迟滞的问题,在黑画面切换白画面时,亮度能够迅速达到白的亮度,避免残影现象出现。
在一些可选的实施例中,参照图14和图15,图14是本发明提供的又一种像素驱动电路的结构图,图15是图14中像素驱动电路的时序图。
图14中像素驱动电路100还包括:第二发光控制模块6,第二发光控制模块6的控制端与第二发光控制信号线E2电连接,第二发光控制模块6的第一端与第三节点N3电连接,第二发光控制模块6的第二端与第四节点N4电连接;第二复位模块7,第二复位模块7的控制端与第四扫描信号线S4电连接,第二复位模块7的第一端与第二复位信号线Vref2电连接,第二复位模块7的第二端与第四节点N4电连接;
本实施例中的复位阶段FW包括第一阶段T1、第二阶段T2、第三阶段T3和第四阶段T4,其中,
第一阶段T1,第一扫描信号控制第一复位模块2导通,第一发光控制信号为高电位对第一节点N1进行高电位复位,第四扫描信号线S4输入的第四扫描信号控制第二复位模块7导通,第二发光控制信号线E2输入的第二发光控制信号控制第二发光控制模块6导通,第二复位信号线Vref2输入的第二复位信号经过第四节点N4、第二发光控制模块6传输至第三节点N3,对第三节点N3进行低电位复位;
第二阶段T2,第一扫描信号控制第一复位模块2关断,第二发光控制信号线E2输入的第二发光控制信号控制第二发光控制模块6关断;
第三阶段T3,第一扫描信号控制第一复位模块2导通,第一发光控制信号为低电位对第一节点N1进行低电位复位,同时,驱动晶体管M3响应第一节点N1的电位导通,第一发光控制信号控制第一发光控制模块1导通,第一电源电压信号线PVDD输入的第一电源电压信号输入至第三节点N3,对第三节点N3进行高电位复位;第四扫描信号控制第二复位模块7导通,第二复位信号线Vref2输入的第二复位信号对第四节点N4复位;
第四阶段T4,第一发光控制信号为高电位,第一发光控制模块1在第一发光控制信号的控制下关断,第二发光控制模块6在第二发光控制信号的控制下关断,第一扫描信号控制第一复位模块2关断。
具体的,本实施例中第一复位模块2的第一端连接的也是第一发光控制信号,即第一复位模块2的第一端输入的是方波信号,在第一复位模块2导通时,方波信号传输至第一节点N1,实现对第一节点N1进行多次高低电平复位。
第一阶段T1,第一发光控制信号一直保持高电位,第一发光控制模块1此时不导通,第一扫描信号控制第一复位模块2导通,第一发光控制信号的高电位传输至第一节点N1,对第一节点N1进行高电位复位,第四扫描信号线S4输入的第四扫描信号控制第二复位模块7导通,第二发光控制信号线E2输入的第二发光控制信号控制第二发光控制模块6导通,第二复位信号线Vref2输入的第二复位信号经过第四节点N4、第二发光控制模块6传输至第三节点N3,第二复位信号为低电位信号,所以对第三节点N3进行低电位复位;
第二阶段T2,第一扫描信号控制第一复位模块2关断,当然第一发光控制信号还是保持为高电位,但是第二发光控制信号线E2输入的第二发光控制信号控制第二发光控制模块6关断;
第三阶段T3,此阶段中第一发光控制信号为低电位,第一扫描信号控制第一复位模块2导通,第一发光控制信号的低电位传输至第一节点N1,对第一节点N1进行低电位复位,同时,驱动晶体管M3响应第一节点N1的电位导通,第一发光控制信号的低电位控制第一发光控制模块1导通,第一电源电压信号线PVDD输入的第一电源电压信号(高电位)输入至第三节点N3,对第三节点N3进行高电位复位;当然该阶段中第四扫描信号控制第二复位模块7导通,第二复位信号线Vref2输入的第二复位信号对第四节点N4复位;
该第三阶段T3对第一节点N1进行低电位复位,对第三节点N3进行高电位复位,对第四节点N4进行低电位复位。
第四阶段T4,第一发光控制信号为高电位,第一发光控制模块1在第一发光控制信号的控制下关断,第二发光控制模块6在第二发光控制信号的控制下关断,第一扫描信号控制第一复位模块2关断。
该第四阶段T4第一发光控制信号保持为高电位,第一发光控制模块1在第一发光控制信号的控制下关断,第一扫描信号控制第一复位模块2关断,第二发光控制信号线E2输入的第二发光控制信号控制第二发光控制模块6关断。
这里的第二阶段T2和第四阶段T4并不用于复位,所以该复位阶段FW中最后一次为第三阶段T3,第三阶段T3中对第一节点N1进行低电位复位,驱动晶体管M3为P型晶体管,所以最后一次复位为驱动晶体管M3的有效电平复位。
本实施例的第一阶段T1至第四阶段T4相当于对第一节点N1进行了多次高低电位复位,同时对第三节点N3进行了多次高低电位复位,当然也可以增加第一阶段T1至第四阶段T4的数量,通过对第一节点N1进行了多次高低电位复位,同时对第三节点N3进行了多次高低电位复位,从而避免驱动晶体管M3存在迟滞的问题,在黑画面切换白画面时,亮度能够迅速达到白的亮度,避免残影现象出现。
在一些可选的实施例中,参照图16和图17,图16是本发明提供的又一种像素驱动电路的结构示意图,图17是图16中像素驱动电路的时序图,第一扫描信号与第四扫描信号相同。
从图16中可以看出,第一扫描信号线S1复用为第四扫描信号线S4,这样能够节省信号线的数量以及输入的信号数量。
在一些可选的实施例中,继续参照图14至图17,像素驱动电路还包括:数据写入模块4,数据写入模块4的控制端与第三扫描信号线S3电连接,数据写入模块4的第一端与数据信号线data电连接,数据写入模块4的第二端与第二节点N2电连接;
驱动方法中在最后一次复位后还包括第五阶段T5,驱动晶体管M3响应第一节点N1的电位导通,补偿模块3响应第二扫描信号线S2传输的第二扫描信号导通,第三扫描信号线S3的第三扫描信号控制数据写入模块4导通,数据信号线data传输的数据电压写入第一节点N1,第二发光控制模块6在第二发光控制信号的控制下关断,第一扫描信号控制第一复位模块2关断。
本实施例中在最后一次复位的第三阶段T3之后为第五阶段T5,第五阶段T5主要进行数据写入,对第一节点N1的阈值补偿,由于最后一次复位的第三阶段T3对第一节点N1进行的是有效电平复位,所以驱动晶体管M3会导通,与此同时,补偿模块3响应第二扫描信号导通,第三扫描信号控制数据写入模块4导通,数据信号线data传输的数据电压依次通过数据写入模块4、驱动晶体管M3、补偿模块3写入第一节点N1,对第一节点N1的电位进行数据补偿,当然第二发光控制模块6在第二发光控制信号的控制下关断,第一扫描信号控制第一复位模块2关断。
在一些可选的实施例中,参照图18和图19,图18是图16是本发明提供的又一种像素驱动电路的结构示意图,图19是图18中像素驱动电路的时序图,第二扫描信号与第三扫描信号相同。
本实施例中,第二扫描信号线S2复用为第三扫描信号线S3,这样能够节省信号线的数量以及输入的信号数量。
在一些可选的实施例中,继续参照图15、图17和图19,时序图中还包括发光阶段FG,发光阶段FG在第五阶段T5之后,第一发光控制模块1、驱动晶体管M3、第二发光控制模块6均导通。
该发光阶段FG中,第一发光控制信号为低电位,控制第一发光控制模块1导通,第二发光控制信号为低电位,控制第二发光控制模块6导通,同时,驱动晶体管M3也是导通的,所以第一电源电压信号输入至发光二极管5的阳极,发光二极管5发光。
在一些可选的实施例中,参照图20和继续参照图15,图20是本发明提供的又一种像素驱动电路的结构示意图。
图20的像素驱动电路100包括以下元件:
第一发光控制模块1包括第一晶体管M1,第一晶体管M1的栅极与第一发光控制信号线E1电连接,第一晶体管M1的第一端与第一电源电压信号线PVDD,第一晶体管M1的第二端与第二节点N2电连接;
数据写入模块4包括第二晶体管M2,第二晶体管M2的栅极与第三扫描信号线S3电连接,第二晶体管M2的第一端与数据信号线data电连接,第二晶体管M2的第二端与第二节点N2电连接;
补偿模块3包括第四晶体管M4,第四晶体管M4的栅极与第二扫描信号线S2电连接,第四晶体管M4的第一端与第一节点N1电连接,第四晶体管M4的第二端与第三节点N3电连接;
复位模块包括第五晶体管M5,第五晶体管M5的栅极与第一扫描信号线S1电连接,第五晶体管M5的第一端与第一复位信号线Vref1电连接,第五晶体管M5的第二端与第一节点N1电连接;
第二发光控制模块6包括第六晶体管M6,第六晶体管M6的栅极与第三节点N3电连接,第六晶体管M6的第二端与第四节点N4电连接;
第二复位模块7包括第七晶体管M7,第七晶体管M7的栅极与第三扫描信号线S3电连接,第七晶体管M7的第一端与第二复位信号线Vref2电连接,第七晶体管M7的第二端与第四节点N4电连接。
当然图20中仅以第一晶体管M1、第二晶体管M2、驱动晶体管M3、第四晶体管M4、第五晶体管M5、第六晶体管M6和第七晶体管M7均为P型晶体管为例,当然也可以为N型晶体管,这里不做限定。
该实施例中的像素驱动电路100的驱动方法包括复位阶段FW、第五阶段T5和发光阶段FG,具体的,
第一阶段T1,第一发光控制信号保持高电位,第一晶体管M1此时不导通,第一扫描信号控制第一复位模块2导通,第一发光控制信号的高电位传输至第一节点N1,对第一节点N1进行高电位复位,第四扫描信号线S4输入的第四扫描信号控制第七晶体管M7导通,第二发光控制信号线E2输入的第二发光控制信号控制第六晶体管M6导通,第二复位信号线Vref2输入的第二复位信号经过第四节点N4、第六晶体管M6传输至第三节点N3,第二复位信号为低电位信号,所以对第三节点N3进行低电位复位;
第二阶段T2,第一扫描信号控制第五晶体管M5关断,当然第一发光控制信号还是保持为高电位,但是第二发光控制信号线E2输入的第二发光控制信号控制第六晶体管M6关断;
第三阶段T3,此阶段中第一发光控制信号为低电位,第一扫描信号控制第五晶体管M5导通,第一发光控制信号的低电位传输至第一节点N1,对第一节点N1进行低电位复位,同时,驱动晶体管M3响应第一节点N1的电位导通,第一发光控制信号的低电位控制第一晶体管M1导通,第一电源电压信号线PVDD输入的第一电源电压信号(高电位)输入至第三节点N3,对第三节点N3进行高电位复位;当然该阶段中第四扫描信号控制第七晶体管M7导通,第二复位信号线Vref2输入的第二复位信号对第四节点N4复位;该第三阶段T3对第一节点N1进行低电位复位,对第三节点N3进行高电位复位,对第四节点N4进行低电位复位。
第四阶段T4,第一发光控制信号为高电位,第一晶体管M1在第一发光控制信号的控制下关断,第六晶体管M6在第二发光控制信号的控制下关断,第一扫描信号控制第五晶体管M5关断。该第四阶段T4第一发光控制信号保持为高电位,第一晶体管M1在第一发光控制信号的控制下关断,第一扫描信号控制第五晶体管M5关断,第二发光控制信号线E2输入的第二发光控制信号控制第六晶体管M6关断。
在最后一次复位后(本实施例中为第三阶段T3)还包括第五阶段T5,驱动晶体管M3响应第一节点N1的电位导通,第四晶体管M4响应第二扫描信号线S2传输的第二扫描信号导通,第三扫描信号线S3的第三扫描信号控制第二晶体管M2导通,数据信号线data传输的数据电压写入第一节点N1,第六晶体管M6在第二发光控制信号的控制下关断,第一扫描信号控制第五晶体管M5关断。第五阶段T5主要进行数据写入,对第一节点N1的阈值补偿,由于最后一次复位的第三阶段T3对第一节点N1进行的是有效电平复位,所以驱动晶体管M3会导通,与此同时,第四晶体管M4响应第二扫描信号导通,第三扫描信号控制第二晶体管M2导通,数据信号线data传输的数据电压依次通过第二晶体管M2、驱动晶体管M3、第四晶体管M4写入第一节点N1,对第一节点N1的电位进行数据补偿。
发光阶段FG,在第五阶段T5之后,第一发光控制模块1、驱动晶体管M3、第二发光控制模块6均导通,第一发光控制信号为低电位,控制第一晶体管M1导通,第二发光控制信号为低电位,控制第六晶体管M6导通,同时,驱动晶体管M3也是导通的,所以第一电源电压信号输入至发光二极管5的阳极,发光二极管5发光。
本实施例的第一阶段T1至第四阶段T4相当于对第一节点N1进行了多次高低电位复位,同时对第三节点N3进行了多次高低电位复位,当然也可以增加第一阶段T1至第四阶段T4的数量,通过对第一节点N1进行了多次高低电位复位,同时对第三节点N3进行了多次高低电位复位,从而避免驱动晶体管M3存在迟滞的问题,在黑画面切换白画面时,亮度能够迅速达到白的亮度,避免残影现象出现。
基于同一发明思想,参照图21,图21是本发明提供的一种显示面板的平面结构示意图。图21中的显示面板200包括k个像素行10,每个像素行10中均包括多个像素11,像素11中包括像素驱动电路100,像素驱动电路100的驱动方法为上述任一实施例的驱动方法,其中k为大于1的正整数。
图21中显示面板100包括显示区AA和围绕显示区AA的非显示区BB,在非非显示区BB中还包括移位寄存器12,移位寄存器12包括移位寄存单元,图21中未示出像素驱动电路100中包含的具体元件,当然像素驱动电路100可以为上述任一实施例中的驱动电路,图21中未示出数据信号线、第一电源电压信号线、第一复位信号线、第二复位信号线,其中数据信号线和第一电源电压信号线可以是沿第二方向Y延伸,第一复位信号线和第二复位信号线可以是沿第一方向X延伸。图21中为双边驱动,即沿第一方向X上左右两侧的边框中均设置了移位寄存器单元。
图21中仅示意性的示出了具有9个像素行10,当然这里不作为具体产品的实际数量。
当然本实施例中的显示面板采用了上述任一实施例的像素驱动电路的驱动方法,所以通过对第一节点进行了多次高低电位复位,从而避免驱动晶体管存在迟滞的问题,在黑画面切换白画面时,亮度能够迅速达到白的亮度,避免残影现象出现。
在一些可选的实施例中,继续参照图21,第i个像素行中的像素驱动电路100的第二扫描信号线S1与第i+1个像素行中的像素驱动电路100的第一扫描信号线S1电连接,其中i为大于等于1的正整数,且i+1<k。
参照图21中,图中示意性的示出了9个像素行10,其中第1行像素行的第一扫描信号线S1与第2个像素行中的第一扫描信号线S1电连接,第3个像素行的第一扫描信号线S1与第4个像素行中的第一扫描信号线S1电连接,第5个像素行的第一扫描信号线S1与第6个像素行中的第一扫描信号线S1电连接,第7行像素行的第一扫描信号线S1与第8个像素行中的第一扫描信号线S1电连接,这样第1个像素行和第2个像素行的第一扫描信号只需要一个移位寄存单元(Scan)输出方波信号即可,第3个像素行和第4个像素行的第一扫描信号只需要一个移位寄存单元输出方波信号即可,第5个像素行和第6个像素行的第一扫描信号只需要一个移位寄存单元输出方波信号即可,第7个像素行和第8个像素行的第一扫描信号只需要一个移位寄存单元输出方波信号即可不需要设置多个移位寄存单元,能够实现窄边框。
在一些可选的实施例中,继续参照图21,第i个像素行中的像素驱动电路100的第二发光控制信号线E2与第i+1个像素行中的像素驱动电路100的第一发光控制信号线E1电连接,其中i为大于等于1的正整数,且i+1<k。
从图21中可以看出,第1个像素行中的像素驱动电路100的第二发光控制信号线E2与第5个像素行中的像素驱动电路100的第一发光控制信号线E1电连接,第2个像素行中的像素驱动电路100的第二发光控制信号线E2与第6个像素行中的像素驱动电路100的第一发光控制信号线E1电连接,第3个像素行中的像素驱动电路100的第二发光控制信号线E2与第7个像素行中的像素驱动电路100的第一发光控制信号线E1电连接,第4个像素行中的像素驱动电路100的第二发光控制信号线E2与第8个像素行中的像素驱动电路100的第一发光控制信号线E1电连接,第5个像素行中的像素驱动电路100的第二发光控制信号线E2与第9个像素行中的像素驱动电路100的第一发光控制信号线E1电连接,这样,第1个像素行的第二发光控制信号与第5个像素行的第一发光控制信号只需要一个移位寄存单元(Emit)输出方波信号即可不需要设置多个移位寄存单元,第2个像素行的第二发光控制信号与第6个像素行的第一发光控制信号只需要一个移位寄存单元输出方波信号即可不需要设置多个移位寄存单元,第3个像素行的第二发光控制信号与第7个像素行的第一发光控制信号只需要一个移位寄存单元输出方波信号即可不需要设置多个移位寄存单元,第4个像素行的第二发光控制信号与第8个像素行的第一发光控制信号只需要一个移位寄存单元输出方波信号即可不需要设置多个移位寄存单元,第5个像素行的第二发光控制信号与第9个像素行的第一发光控制信号只需要一个移位寄存单元输出方波信号即可不需要设置多个移位寄存单元,能够实现窄边框。
在一些可选的实施例中,参照图22,图22是本发明提供的又一种显示面板的平面结构示意图,显示面板200包括显示区AA和至少部分围绕显示区AA的非显示区BB,非显示区BB包括移位寄存器12,移位寄存器12包括多个级联的移位寄存单元13,移位寄存单元13包括多个输出端,移位寄存单元13的输出端与第一扫描信号线S1和第二扫描信号线S2电连接。
当然图22中仅示出了非显示区BB完全围绕显示区AA的情况,还可以部分围绕显示区AA,例如水滴屏等,这里不做具体限定。
从图22中可以看出本实施例为单边驱动,即在第一方向X上右侧的边框中未设置移位寄存单元13(Scan),这样能够减小非显示区BB的面积。
本实施例中一个移位寄存单元13(Scan)输出多个扫描信号,不需要在右侧边框中设置移位寄存单元,可以进一步实现窄边框。
基于同一发明构思,本申请还提供一种显示装置,图23所示为本发明提供的一种显示装置的平面结构示意图,该显示装置300包括本申请上述任一实施例所提供的显示面板200。本申请中的显示装置包括上述实施例所提供的显示面板200时,有利于改善驱动晶体管的迟滞效应,防止出现亮度不一致的问题。需要说明的是,本申请实施例所提供的显示装置300的实施例可参见上述显示装置的实施例,重复之处不再赘述。本申请所提供的显示装置300可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有现实功能的产品或部件。还需说明的是,本申请所提供的显示装置尤其适用于穿戴设备等具有低频显示需求的电子显示产品,例如带显示屏的手表等等。
通过上述实施例可知,本发明提供的像素驱动电路的驱动方法、显示面板和显示装置,至少实现了如下的有益效果:
本发明通过对第一节点进行多次高低电位交替复位,且最后一次复位为驱动晶体管的有效电平复位,从而避免驱动晶体管存在迟滞问题,在黑画面切换白画面时,亮度能够迅速达到白的亮度,避免残影现象出现。
虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。

Claims (18)

1.一种像素驱动电路的驱动方法,其特征在于,所述像素驱动电路包括:
驱动晶体管,所述驱动晶体管的栅极与第一节点电连接,所述驱动晶体管的第一端与第二节点电连接,所述驱动晶体管的第二端与第三节点电连接;第一复位模块,所述第一复位模块的控制端与第一扫描信号线电连接,所述第一复位模块的第一端与第一复位信号线电连接,所述第一复位模块的第二端与所述第一节点电连接;
第一发光控制模块,所述第一发光控制模块的控制端与第一发光控制信号线电连接,所述第一发光控制模块的第一端与第一电源电压信号线电连接,所述第一发光控制模块的第二端与第二节点电连接;
存储电容,所述存储电容的第一极板与第一电源电压信号线电连接,所述存储电容的第二极板与所述第一节点电连接;
补偿模块,所述补偿模块的控制端与第二扫描信号线,所述补偿模块的第一端与所述第三节点电连接,所述补偿模块的第二端与第一节点电连接;
数据写入模块,所述数据写入模块的控制端与第三扫描信号线电连接,所述数据写入模块的第一端与数据信号线电连接,所述数据写入模块的第二端与所述第二节点电连接;
第二发光控制模块,所述第二发光控制模块的控制端与第二发光控制信号线电连接,所述第二发光控制模块的第一端与所述第三节点电连接,所述第二发光控制模块的第二端与第四节点电连接;
第二复位模块,所述第二复位模块的控制端与第四扫描信号线电连接,所述第二复位模块的第一端与第二复位信号线电连接,所述第二复位模块的第二端与所述第四节点电连接;
发光二极管,所述发光二极管的第一极与所述第四节点电连接,所述发光二极管的第二极与第二电源电压信号线电连接;
所述驱动方法包括复位阶段,在所述复位阶段对所述第一节点进行多次高低电位交替复位,且最后一次复位为所述驱动晶体管的有效电平复位,同时,对所述第三节点进行多次高低电位复位。
2.根据权利要求1所述的像素驱动电路的驱动方法,其特征在于,
所述复位阶段包括交替的第一子阶段和第二子阶段,其中,
所述第一子阶段中,所述第一扫描信号控制所述第一复位模块导通,所述第一复位信号输入至所述第一节点,所述第一复位信号为低电位,对所述第一节点进行低电位复位,同时所述驱动晶体管响应所述第一节点的低电位而导通,所述第一发光控制信号线输入的第一发光控制信号控制所述第一发光控制模块导通,所述第一电源电压信号线输入的第一电源电压信号输入至所述第二节点;
所述第二子阶段中,所述第一扫描信号控制所述第一复位模块关断,所述补偿模块响应所述第二扫描信号线传输的第二扫描信号导通,第二节点处的所述第一电源电压信号经过所述驱动晶体管、所述补偿模块传输至所述第一节点,对所述第一节点进行高电位复位。
3.根据权利要求2所述的像素驱动电路的驱动方法,其特征在于,
所述驱动晶体管为P型晶体管,最后一次复位为所述第一子阶段;
或者,所述驱动晶体管为N型晶体管,最后一次复位为所述第二子阶段。
4.根据权利要求2所述的像素驱动电路的驱动方法,其特征在于,
所述驱动方法还包括第三子阶段,所述第三子阶段在最后一次复位之后,其中,
所述第三子阶段中,所述第一发光控制信号线输入的第一发光控制信号控制所述第一发光控制模块关断,所述第二发光控制信号线输入的第二发光控制信号控制所述第二发光控制模块关断,所述第四扫描信号线输入的第四扫描信号控制所述第二复位模块导通,所述第二复位信号线输入的第二复位信号输入至所述第四节点对所述第四节点进行复位;同时,所述第三扫描信号线输入的第三扫描信号控制所述数据写入模块导通,所述数据信号线输入的数据信号通过所述驱动晶体管、所述补偿模块写入所述第一节点。
5.根据权利要求4所述的像素驱动电路的驱动方法,其特征在于,所述第三扫描信号与所述第四扫描信号相同。
6.根据权利要求4所述的像素驱动电路的驱动方法,其特征在于,所述驱动方法还包括第四子阶段,所述第四子阶段在所述第三子阶段之后,其中,所述第二发光控制模块在所述第二发光控制信号线传输的第二发光控制信号的控制下导通,所述驱动晶体管导通,所述发光二极管发光。
7.根据权利要求1所述的像素驱动电路的驱动方法,其特征在于,所述第一发光控制信号线传输的第一发光控制信号与所述第一扫描信号线传输的第一扫描信号相同,且所述第一发光控制信号为方波信号。
8.根据权利要求7所述的像素驱动电路的驱动方法,其特征在于,所述像素驱动电路还包括:
第二发光控制模块,所述第二发光控制模块的控制端与第二发光控制信号线电连接,所述第二发光控制模块的第一端与所述第三节点电连接,所述第二发光控制模块的第二端与第四节点电连接;
第二复位模块,所述第二复位模块的控制端与第四扫描信号线电连接,所述第二复位模块的第一端与第二复位信号线电连接,所述第二复位模块的第二端与所述第四节点电连接;
所述复位阶段包括第一阶段、第二阶段、第三阶段和第四阶段,其中,
所述第一阶段,所述第一扫描信号控制所述第一复位模块导通,所述第一发光控制信号为高电位对所述第一节点进行高电位复位,所述第四扫描信号线输入的第四扫描信号控制所述第二复位模块导通,所述第二发光控制信号线输入的第二发光控制信号控制所述第二发光控制模块导通,所述第二复位信号线输入的第二复位信号经过所述第四节点、所述第二发光控制模块传输至所述第三节点,对所述第三节点进行低电位复位;
所述第二阶段,所述第一扫描信号控制所述第一复位模块关断,所述第二发光控制信号线输入的第二发光控制信号控制所述第二发光控制模块关断;
所述第三阶段,所述第一扫描信号控制所述第一复位模块导通,所述第一发光控制信号为低电位对所述第一节点进行低电位复位,同时,所述驱动晶体管响应所述第一节点的电位导通,所述第一发光控制信号控制所述第一发光控制模块导通,所述第一电源电压信号线输入的第一电源电压信号输入至所述第三节点,对所述第三节点进行高电位复位;所述第四扫描信号控制所述第二复位模块导通,所述第二复位信号线输入的第二复位信号对所述第四节点复位;
所述第四阶段,所述第一发光控制信号为高电位,所述第一发光控制模块在所述第一发光控制信号的控制下关断,所述第二发光控制模块在所述第二发光控制信号的控制下关断,所述第一扫描信号控制所述第一复位模块关断。
9.根据权利要求8所述的像素驱动电路的驱动方法,其特征在于,所述第一扫描信号与所述第四扫描信号相同。
10.根据权利要求9所述的像素驱动电路的驱动方法,其特征在于,所述像素驱动电路还包括:数据写入模块,所述数据写入模块的控制端与第三扫描信号线电连接,所述数据写入模块的第一端与数据信号线电连接,所述数据写入模块的第二端与所述第二节点电连接;
所述驱动方法中在最后一次复位后还包括第五阶段,所述驱动晶体管响应所述第一节点的电位导通,所述补偿模块响应所述第二扫描信号线传输的第二扫描信号导通,所述第三扫描信号线的第三扫描信号控制所述数据写入模块导通,所述数据信号线传输的数据电压写入所述第一节点,所述第二发光控制模块在所述第二发光控制信号的控制下关断,所述第一扫描信号控制所述第一复位模块关断。
11.根据权利要求10所述的像素驱动电路的驱动方法,其特征在于,所述第二扫描信号与所述第三扫描信号相同。
12.根据权利要求10所述的像素驱动电路的驱动方法,其特征在于,还包括发光阶段,所述发光阶段在所述第五阶段之后,所述第一发光控制模块、所述驱动晶体管、所述第二发光控制模块均导通。
13.根据权利要求4或10所述的像素驱动电路的驱动方法,其特征在于,
所述第一发光控制模块包括第一晶体管,所述第一晶体管的栅极与所述第一发光控制信号线电连接,所述第一晶体管的第一端与所述第一电源电压信号线,所述第一晶体管的第二端与所述第二节点电连接;
所述数据写入模块包括第二晶体管,所述第二晶体管的栅极与所述第三扫描信号线电连接,所述第二晶体管的第一端与所述数据信号线电连接,所述第二晶体管的第二端与所述第二节点电连接;
所述补偿模块包括第四晶体管,所述第四晶体管的栅极与所述第二扫描信号线电连接,所述第四晶体管的第一端与所述第一节点电连接,所述第四晶体管的第二端与所述第三节点电连接;
所述复位模块包括第五晶体管,所述第五晶体管的栅极与所述第一扫描信号线电连接,所述第五晶体管的第一端与所述第一复位信号线电连接,所述第五晶体管的第二端与所述第一节点电连接;
所述第二发光控制模块包括第六晶体管,所述第六晶体管的栅极与所述第三节点电连接,所述第六晶体管的第二端与所述第四节点电连接;
所述第二复位模块包括第七晶体管,所述第七晶体管的栅极与所述第四扫描信号线电连接,所述第七晶体管的第一端与所述第二复位信号线电连接,所述第七晶体管的第二端与所述第四节点电连接。
14.一种显示面板,其特征在于,包括k个像素行,每个像素行中均包括多个像素,所述像素中包括像素驱动电路,所述像素驱动电路的驱动方法为权利要求1至9中任一所述的驱动方法,其中k为大于1的正整数。
15.根据权利要求14所述的显示面板,其特征在于,第i个像素行中的像素驱动电路的第一扫描信号线与第i+1个像素行中的像素驱动电路的第一扫描信号线电连接,其中i为大于等于1的正整数,且i+1<k。
16.根据权利要求15所述的显示面板,其特征在于,第i个像素行中的像素驱动电路的第二发光控制信号线与第i+1个像素行中的像素驱动电路的第一发光控制信号线电连接,其中i为大于等于1的正整数,且i+1<k。
17.根据权利要求15所述的显示面板,其特征在于,所述显示面板包括显示区和至少部分围绕所述显示区的非显示区,所述非显示区包括移位寄存器,所述移位寄存器包括多个级联的移位寄存单元,所述移位寄存单元包括多个输出端,所述移位寄存单元的输出端与所述第一扫描信号线和所述第二扫描信号线电连接。
18.一种显示装置,其特征在于,包括权利要求14至17任一所述的显示面板。
CN202111028213.1A 2021-09-02 2021-09-02 像素驱动电路的驱动方法、显示面板和显示装置 Active CN113707090B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111028213.1A CN113707090B (zh) 2021-09-02 2021-09-02 像素驱动电路的驱动方法、显示面板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111028213.1A CN113707090B (zh) 2021-09-02 2021-09-02 像素驱动电路的驱动方法、显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN113707090A CN113707090A (zh) 2021-11-26
CN113707090B true CN113707090B (zh) 2023-03-24

Family

ID=78657660

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111028213.1A Active CN113707090B (zh) 2021-09-02 2021-09-02 像素驱动电路的驱动方法、显示面板和显示装置

Country Status (1)

Country Link
CN (1) CN113707090B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114283744A (zh) * 2021-12-30 2022-04-05 重庆惠科金渝光电科技有限公司 显示单元的驱动方法、显示面板及显示装置
CN114495835B (zh) * 2022-01-20 2023-09-29 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板、显示装置
CN114758618A (zh) * 2022-04-15 2022-07-15 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN117441204A (zh) * 2022-05-23 2024-01-23 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示装置
CN114999379A (zh) * 2022-07-04 2022-09-02 武汉天马微电子有限公司 一种显示面板和显示装置
CN115019729B (zh) * 2022-08-04 2022-11-25 惠科股份有限公司 像素驱动电路、显示面板及其控制方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004198493A (ja) * 2002-12-16 2004-07-15 Seiko Epson Corp 電子回路の駆動方法、電子装置の駆動方法、電気光学装置の駆動方法及び電子機器
JP2005326865A (ja) * 2005-06-03 2005-11-24 Seiko Epson Corp 電子装置の駆動方法、電子装置及び電子機器。
JP2007052440A (ja) * 2006-09-06 2007-03-01 Seiko Epson Corp 電子装置及び電子機器
JP6528267B2 (ja) * 2014-06-27 2019-06-12 Tianma Japan株式会社 画素回路及びその駆動方法
CN107274830B (zh) * 2017-07-12 2019-07-02 上海天马有机发光显示技术有限公司 一种像素电路、其驱动方法及有机电致发光显示面板
CN107316613B (zh) * 2017-07-31 2019-07-09 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、有机发光显示面板及显示装置
CN109697960B (zh) * 2019-02-27 2020-11-03 深圳吉迪思电子科技有限公司 像素驱动电路及驱动方法、显示面板
CN111341257B (zh) * 2020-03-24 2021-06-15 武汉天马微电子有限公司 显示面板及其驱动方法、显示装置
CN112562589B (zh) * 2020-12-25 2022-03-22 厦门天马微电子有限公司 一种像素驱动电路、显示面板和像素驱动电路的驱动方法
CN112669772B (zh) * 2020-12-28 2022-12-09 厦门天马微电子有限公司 一种显示面板及其驱动方法、显示装置

Also Published As

Publication number Publication date
CN113707090A (zh) 2021-11-26

Similar Documents

Publication Publication Date Title
CN113707090B (zh) 像素驱动电路的驱动方法、显示面板和显示装置
CN109036279B (zh) 阵列基板、驱动方法、有机发光显示面板及显示装置
CN112397026B (zh) 像素驱动电路、显示面板及其驱动方法
US20180047337A1 (en) Display panel, display device, and method for driving a pixel circuit
US11328639B2 (en) Shift register circuit and drive method thereof, gate drive circuit, and display panel
CN111653238B (zh) 像素驱动电路及其驱动方法、显示面板
CN111276097B (zh) 像素驱动电路及其驱动方法、显示基板
US10977984B2 (en) Pixel circuit and driving method thereof, display panel and video wall
US9035936B2 (en) Level shifter circuit, scanning circuit, display device and electronic equipment
CN110706653A (zh) 驱动电路、显示面板、驱动方法及显示装置
US11645977B2 (en) Pixel circuit, display panel, display device and driving method
EP3813052A1 (en) Pixel circuit and driving method therefor, and display device
CN113781955B (zh) 显示面板及显示装置
US20220208099A1 (en) Pixel circuit and driving method thereof, light-emitting control circuit, display panel, and display device
US11232763B2 (en) Shift register and driving method for compensating for linear pattern appearing on display device
US20230267881A1 (en) Display panel and drive method therefor
CN113724640B (zh) 一种像素驱动电路、其驱动方法、显示面板及显示装置
CN210837103U (zh) 移位寄存器、栅极驱动电路以及显示装置
US10186202B2 (en) Power supply circuit, array substrate, and display device
CN113990261B (zh) 像素电路及其驱动方法和显示面板
US11600224B2 (en) Gate driving circuit and driving method thereof, display panel
US11810514B2 (en) Display panel, method for driving the same, and display apparatus
US11699382B2 (en) Display device, method for driving a display device, and display driving circuit
CN112863449B (zh) 一种发光控制电路及其驱动方法、显示面板及显示装置
WO2023151014A1 (zh) 显示面板、其驱动方法及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant